JP5560560B2 - 電子機器及びシフトレジスタの制御方法 - Google Patents
電子機器及びシフトレジスタの制御方法 Download PDFInfo
- Publication number
- JP5560560B2 JP5560560B2 JP2009006575A JP2009006575A JP5560560B2 JP 5560560 B2 JP5560560 B2 JP 5560560B2 JP 2009006575 A JP2009006575 A JP 2009006575A JP 2009006575 A JP2009006575 A JP 2009006575A JP 5560560 B2 JP5560560 B2 JP 5560560B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- output
- shift
- shift unit
- supplied
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Description
それぞれ、入力された入力信号をシフトする第1段のシフト部乃至第n(n;自然数、n>1)段のシフト部が接続され、第k(k=2〜n)段の各シフト部が、前記入力信号をシフトして出力した出力信号をリセット信号として第(k−1)段のシフト部に供給し、前記第(k−1)段のシフト部の出力信号の電位を変位させるように構成されたシフトレジスタと、
前記第n段のシフト部が出力する出力信号がハイレベルからローレベルに変化する第1のタイミングの直後から、第(n−1)段のシフト部が出力する次の出力信号がローレベルからハイレベルに変化する第2のタイミングの直前までの終了信号供給期間中に前記第n段のシフト部の出力信号を常にローレベルにさせるため、前記終了信号供給期間に、ローレベルからハイレベルに変化してから再度ローレベルに変化する終了信号を、前記第1段のシフト部乃至前記第(n−1)段のシフト部に供給することなく前記第n段のシフト部に供給する制御部と、を備えたことを特徴とする。
前記シフトレジスタの各シフト部は、クロック信号が供給され、供給されたクロック信号に同期させて前記入力信号をシフトするように構成され、さらに、
前記制御部は、前記クロック信号の周期をTckとし、前記スタート信号が前記第1段のシフト部に供給された後の((Tck/2)×(n−1))乃至((Tck/2)×(n+1))の期間を、前記第n段のシフト部の出力信号の出力を許可する出力許可期間として、前記スタート信号が前記第1段のシフト部に供給されたときから前記出力許可期間が開始する前まで及び前記出力許可期間が終了したときから次の前記スタート信号が前記第1段のシフト部に供給されるまで、前記第n段のシフト部の出力信号の電位を変位させる終了信号を生成する終了信号生成部を備え、
前記終了信号生成部が生成した前記終了信号を前記第n段のシフト部に供給するようにしてもよい。
前記制御部は、電源が投入されたときから前記シフトレジスタの動作が安定するまでの予め設定された期間が経過したときは、前記スタート信号が前記第1段のシフト部に供給されたときから(Tck/2)×(n+1)経過したときにのみ、前記第n段のシフト部に、出力信号の電位を変位させる終了信号を供給するようにしてもよい。
表示素子を備えて行列配置された複数の画素回路と、
前記シフトレジスタを有し、各シフト部の出力信号を、行を選択する行選択信号として各行毎に供給し、前記複数の画素回路を行毎に選択する行選択ドライバと、を備え、
前記制御部は、前記スタート信号を前記終了信号生成部に供給するとともに前記行選択ドライバに供給して動作を開始させるようにしてもよい。
それぞれ、入力された入力信号をシフトする第1段のシフト部乃至第n(n;自然数、n>1)段のシフト部が接続され、第k(k=2〜n)段の各シフト部が、前記入力信号をシフトして出力した出力信号をリセット信号として第(k−1)段のシフト部に供給し、前記第(k−1)段のシフト部の出力信号の電位を変位させるように構成されたシフトレジスタの制御方法であって、
前記第n段のシフト部が出力する出力信号がハイレベルからローレベルに変化する第1のタイミングの直後から、第(n−1)段のシフト部が出力する次の出力信号がローレベルからハイレベルに変化する第2のタイミングの直前までの終了信号供給期間中に前記第n段のシフト部の出力信号を常にローレベルにさせるため、前記終了信号供給期間に、ローレベルからハイレベルに変化してから再度ローレベルに変化する終了信号を、前記第1段のシフト部乃至前記第(n−1)段のシフト部に供給することなく前記第n段のシフト部に供給することを特徴とする。
さらに、本発明の他の電子機器は、
それぞれ、入力された入力信号をシフトする第1段のシフト部乃至第n(n;自然数、n>1)段のシフト部が接続され、第k(k=2〜n)段の各シフト部が、前記入力信号をシフトして出力した出力信号をリセット信号として第(k−1)段のシフト部に供給し、前記第(k−1)段のシフト部の出力信号の電位を変位させるように構成されたシフトレジスタと、
前記第n段のシフト部の出力信号を安定させるため、前記第n段のシフト部に終了信号を供給する制御部と、を備え、
前記第1段のシフト部に前記入力信号としてスタート信号が供給され、
前記シフトレジスタの各シフト部は、クロック信号が供給され、供給されたクロック信号に同期させて前記入力信号をシフトするように構成され、さらに、
前記制御部は、前記クロック信号の周期をTckとし、前記スタート信号が前記第1段のシフト部に供給された後の((Tck/2)×(n−1))乃至((Tck/2)×(n+1))の期間を、前記第n段のシフト部の出力信号の出力を許可する出力許可期間として、前記スタート信号が前記第1段のシフト部に供給されたときから前記出力許可期間が開始する前まで及び前記出力許可期間が終了したときから次の前記スタート信号が前記第1段のシフト部に供給されるまで、前記終了信号を生成する終了信号生成部を備え、
前記終了信号生成部が生成した前記終了信号を、前記スタート信号が前記第1段のシフト部に供給されたときから前記出力許可期間が開始する前まで及び前記出力許可期間が終了したときから次の前記スタート信号が前記第1段のシフト部に供給されるまで、前記第1段のシフト部乃至前記第(n−1)段のシフト部に供給することなく前記第n段のシフト部に供給することを特徴とする。
本実施形態に係る表示装置1は、図1(a)に示すように、n行、m列の複数の画素回路11(i,j)(i=1〜m、j=1〜n、m,nは、それぞれ、自然数)と、ゲートドライバ12と、データドライバ13と、コントローラ14と、を有する。
図6に示すように、時刻t1(1)において、コントローラ14は、位相が180°異なるクロック信号ck1,ck2とHighレベルのスタート信号Start1と、をゲートドライバ12に供給する。
Ta(1)=(Tck/2)×7
Tb(1)=Tb(2)=(Tck/2)×2
Ta(2)=T_blank+Ta(1)=(Tck/2)×14
例えば、ゲートドライバ12は、偶数個のシフト回路を備えるだけでなく、奇数個のシフト回路を備えたものであってもよい。この場合、図9に示すように、コントローラ14は、クロック信号ck1により出力信号OUT(n)が出力されるよう設定し、同様にend信号を、出力信号OUT(n−1)及び出力信号OUT(n)のHighレベル時にLowレベルにし、それ以外の期間では、クロック信号ck2に同期するように設定すればよい。
上記実施形態では、電子機器を発光素子としてのEL素子101を備えた表示装置1として説明した。しかし、電子機器は、TFT−LCD(Thin Film Transistor−Liquid Crystal Display)を備えた表示装置であってもよい。さらに、電子機器は、図2に示すシフトレジスタと、図4(a)に示すようなend信号生成回路140と、を備えたものであれば、表示装置に限定されるものではない。
Claims (6)
- それぞれ、入力された入力信号をシフトする第1段のシフト部乃至第n(n;自然数、n>1)段のシフト部が接続され、第k(k=2〜n)段の各シフト部が、前記入力信号をシフトして出力した出力信号をリセット信号として第(k−1)段のシフト部に供給し、前記第(k−1)段のシフト部の出力信号の電位を変位させるように構成されたシフトレジスタと、
前記第n段のシフト部が出力する出力信号がハイレベルからローレベルに変化する第1のタイミングの直後から、第(n−1)段のシフト部が出力する次の出力信号がローレベルからハイレベルに変化する第2のタイミングの直前までの終了信号供給期間中に前記第n段のシフト部の出力信号を常にローレベルにさせるため、前記終了信号供給期間に、ローレベルからハイレベルに変化してから再度ローレベルに変化する終了信号を、前記第1段のシフト部乃至前記第(n−1)段のシフト部に供給することなく前記第n段のシフト部に供給する制御部と、を備えた、
ことを特徴とする電子機器。 - 前記第1段のシフト部に前記入力信号としてスタート信号が供給され、
前記シフトレジスタの各シフト部は、クロック信号が供給され、供給されたクロック信号に同期させて前記入力信号をシフトするように構成され、さらに、
前記制御部は、前記クロック信号の周期をTckとし、前記スタート信号が前記第1段のシフト部に供給された後の((Tck/2)×(n−1))乃至((Tck/2)×(n+1))の期間を、前記第n段のシフト部の出力信号の出力を許可する出力許可期間として、前記スタート信号が前記第1段のシフト部に供給されたときから前記出力許可期間が開始する前まで及び前記出力許可期間が終了したときから次の前記スタート信号が前記第1段のシフト部に供給されるまで、前記第n段のシフト部の出力信号の電位を変位させる終了信号を生成する終了信号生成部を備え、
前記終了信号生成部が生成した前記終了信号を前記第n段のシフト部に供給する、
ことを特徴とする請求項1に記載の電子機器。 - 前記制御部は、電源が投入されたときから前記シフトレジスタの動作が安定するまでの予め設定された期間が経過したときは、前記スタート信号が前記第1段のシフト部に供給されたときから(Tck/2)×(n+1)経過したときにのみ、前記第n段のシフト部に、出力信号の電位を変位させる終了信号を供給する、
ことを特徴とする請求項2に記載の電子機器。 - 表示素子を備えて行列配置された複数の画素回路と、
前記シフトレジスタを有し、各シフト部の出力信号を、行を選択する行選択信号として各行毎に供給し、前記複数の画素回路を行毎に選択する行選択ドライバと、を備え、
前記制御部は、前記スタート信号を前記終了信号生成部に供給するとともに前記行選択ドライバに供給して動作を開始させる、
ことを特徴とする請求項2又は3に記載の電子機器。 - それぞれ、入力された入力信号をシフトする第1段のシフト部乃至第n(n;自然数、n>1)段のシフト部が接続され、第k(k=2〜n)段の各シフト部が、前記入力信号をシフトして出力した出力信号をリセット信号として第(k−1)段のシフト部に供給し、前記第(k−1)段のシフト部の出力信号の電位を変位させるように構成されたシフトレジスタの制御方法であって、
前記第n段のシフト部が出力する出力信号がハイレベルからローレベルに変化する第1のタイミングの直後から、第(n−1)段のシフト部が出力する次の出力信号がローレベルからハイレベルに変化する第2のタイミングの直前までの終了信号供給期間中に前記第n段のシフト部の出力信号を常にローレベルにさせるため、前記終了信号供給期間に、ローレベルからハイレベルに変化してから再度ローレベルに変化する終了信号を、前記第1段のシフト部乃至前記第(n−1)段のシフト部に供給することなく前記第n段のシフト部に供給する、
ことを特徴とするシフトレジスタの制御方法。 - それぞれ、入力された入力信号をシフトする第1段のシフト部乃至第n(n;自然数、n>1)段のシフト部が接続され、第k(k=2〜n)段の各シフト部が、前記入力信号をシフトして出力した出力信号をリセット信号として第(k−1)段のシフト部に供給し、前記第(k−1)段のシフト部の出力信号の電位を変位させるように構成されたシフトレジスタと、
前記第n段のシフト部の出力信号を安定させるため、前記第n段のシフト部に終了信号を供給する制御部と、を備え、
前記第1段のシフト部に前記入力信号としてスタート信号が供給され、
前記シフトレジスタの各シフト部は、クロック信号が供給され、供給されたクロック信号に同期させて前記入力信号をシフトするように構成され、さらに、
前記制御部は、前記クロック信号の周期をTckとし、前記スタート信号が前記第1段のシフト部に供給された後の((Tck/2)×(n−1))乃至((Tck/2)×(n+1))の期間を、前記第n段のシフト部の出力信号の出力を許可する出力許可期間として、前記スタート信号が前記第1段のシフト部に供給されたときから前記出力許可期間が開始する前まで及び前記出力許可期間が終了したときから次の前記スタート信号が前記第1段のシフト部に供給されるまで、前記終了信号を生成する終了信号生成部を備え、
前記終了信号生成部が生成した前記終了信号を、前記スタート信号が前記第1段のシフト部に供給されたときから前記出力許可期間が開始する前まで及び前記出力許可期間が終了したときから次の前記スタート信号が前記第1段のシフト部に供給されるまで、前記第1段のシフト部乃至前記第(n−1)段のシフト部に供給することなく前記第n段のシフト部に供給する、
ことを特徴とする電子機器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009006575A JP5560560B2 (ja) | 2009-01-15 | 2009-01-15 | 電子機器及びシフトレジスタの制御方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009006575A JP5560560B2 (ja) | 2009-01-15 | 2009-01-15 | 電子機器及びシフトレジスタの制御方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2010164754A JP2010164754A (ja) | 2010-07-29 |
JP5560560B2 true JP5560560B2 (ja) | 2014-07-30 |
Family
ID=42580971
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009006575A Expired - Fee Related JP5560560B2 (ja) | 2009-01-15 | 2009-01-15 | 電子機器及びシフトレジスタの制御方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5560560B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2023230835A1 (en) * | 2022-05-31 | 2023-12-07 | Boe Technology Group Co., Ltd. | Scan circuit, display substrate, and display apparatus |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2003104879A2 (en) * | 2002-06-01 | 2003-12-18 | Samsung Electronics Co., Ltd. | Shift register, liquid crystal display device having the shift register and method of driving scan lines using the same |
JP5090008B2 (ja) * | 2007-02-07 | 2012-12-05 | 三菱電機株式会社 | 半導体装置およびシフトレジスタ回路 |
JP5078533B2 (ja) * | 2007-10-10 | 2012-11-21 | 三菱電機株式会社 | ゲート線駆動回路 |
-
2009
- 2009-01-15 JP JP2009006575A patent/JP5560560B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2010164754A (ja) | 2010-07-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101022173B1 (ko) | 쉬프트 레지스터 및 이를 이용한 유기전계발광 표시장치 | |
KR101182063B1 (ko) | 쌍방향 시프트 레지스터 및 이것을 이용한 화상 표시 장치 | |
US7825888B2 (en) | Shift register circuit and image display apparatus containing the same | |
JP5188382B2 (ja) | シフトレジスタ回路 | |
JP5420072B2 (ja) | シフトレジスタ | |
TWI278802B (en) | Driver circuit of display device | |
TWI417847B (zh) | 移位暫存器、具有移位暫存器之閘驅動電路與顯示面板,及其方法 | |
KR100658269B1 (ko) | 주사 구동회로와 이를 이용한 유기 전계발광 장치 | |
JP5436335B2 (ja) | 走査線駆動回路 | |
KR101252861B1 (ko) | 쉬프트 레지스터 및 이를 이용한 유기전계발광 표시장치 | |
JP5434007B2 (ja) | フリップフロップ回路、シフトレジスタ及び電子機器 | |
KR20160092078A (ko) | 센싱 구동 회로 및 이를 포함하는 표시 장치 | |
JP5833119B2 (ja) | フリップフロップ、シフトレジスタ、表示パネル、及び表示装置 | |
JP2006106320A (ja) | 液晶表示装置の駆動回路 | |
JP2008537275A (ja) | シフトレジスタ回路 | |
KR20070048524A (ko) | 쉬프트 레지스터 회로 | |
JP7092279B2 (ja) | アレイ基板行駆動回路 | |
KR20090051603A (ko) | 게이트 구동회로 및 이를 포함하는 디스플레이장치 | |
KR20100081481A (ko) | 쉬프트 레지스터 및 이를 이용한 유기전계발광 표시장치 | |
JP5245678B2 (ja) | 信号シフト装置、シフトレジスタ、電子機器及び信号シフト装置の駆動方法 | |
KR20140139757A (ko) | 시프트 회로, 시프트 레지스터 및 표시장치 | |
JP2010238323A (ja) | シフトレジスタ及び電子機器 | |
US20070075959A1 (en) | Display device | |
CN113643659A (zh) | 有机发光二极管显示装置 | |
KR101991874B1 (ko) | 쉬프트 레지스터와 이의 구동방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110928 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130829 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20131001 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20131128 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140218 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140417 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140513 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140526 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5560560 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |