JP5490432B2 - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP5490432B2 JP5490432B2 JP2009062365A JP2009062365A JP5490432B2 JP 5490432 B2 JP5490432 B2 JP 5490432B2 JP 2009062365 A JP2009062365 A JP 2009062365A JP 2009062365 A JP2009062365 A JP 2009062365A JP 5490432 B2 JP5490432 B2 JP 5490432B2
- Authority
- JP
- Japan
- Prior art keywords
- bit line
- field effect
- effect transistor
- global bit
- replica
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 title claims description 31
- 230000005669 field effect Effects 0.000 claims description 71
- 239000003990 capacitor Substances 0.000 claims description 16
- 230000007704 transition Effects 0.000 claims description 9
- 230000003321 amplification Effects 0.000 claims description 8
- 238000003199 nucleic acid amplification method Methods 0.000 claims description 8
- 230000004048 modification Effects 0.000 description 32
- 238000012986 modification Methods 0.000 description 32
- 238000010586 diagram Methods 0.000 description 24
- 230000003071 parasitic effect Effects 0.000 description 16
- 238000000034 method Methods 0.000 description 11
- 238000004519 manufacturing process Methods 0.000 description 10
- 230000007423 decrease Effects 0.000 description 9
- 230000003111 delayed effect Effects 0.000 description 7
- 108091006146 Channels Proteins 0.000 description 4
- 230000010287 polarization Effects 0.000 description 4
- 101150110971 CIN7 gene Proteins 0.000 description 3
- 101150110298 INV1 gene Proteins 0.000 description 3
- 101100397044 Xenopus laevis invs-a gene Proteins 0.000 description 3
- 238000003491 array Methods 0.000 description 3
- 239000000470 constituent Substances 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 238000009825 accumulation Methods 0.000 description 2
- 101100286980 Daucus carota INV2 gene Proteins 0.000 description 1
- 108090000699 N-Type Calcium Channels Proteins 0.000 description 1
- 102000004129 N-Type Calcium Channels Human genes 0.000 description 1
- 108010075750 P-Type Calcium Channels Proteins 0.000 description 1
- 101100397045 Xenopus laevis invs-b gene Proteins 0.000 description 1
- 238000007599 discharging Methods 0.000 description 1
- 238000000605 extraction Methods 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 230000002195 synergetic effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/08—Word line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, for word lines
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/06—Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/22—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/4076—Timing circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/409—Read-write [R-W] circuits
- G11C11/4091—Sense or sense/refresh amplifiers, or associated sense circuitry, e.g. for coupled bit-line precharging, equalising or isolating
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/409—Read-write [R-W] circuits
- G11C11/4094—Bit-line management or control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/409—Read-write [R-W] circuits
- G11C11/4097—Bit-line organisation, e.g. bit-line layout, folded bit lines
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/0023—Address circuits or decoders
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/0023—Address circuits or decoders
- G11C13/0026—Bit-line or column circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/0023—Address circuits or decoders
- G11C13/0028—Word-line or row circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/004—Reading or sensing circuits or methods
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/06—Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
- G11C7/067—Single-ended amplifiers
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/06—Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
- G11C7/08—Control thereof
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/22—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements
- G11C11/223—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements using MOS with ferroelectric gate insulating film
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Dram (AREA)
- Read Only Memory (AREA)
- Semiconductor Memories (AREA)
Description
なお、本実施形態における構成要素は適宜、既存の構成要素等との置き換えが可能であり、また、他の既存の構成要素との組合せを含む様々なバリエーションが可能である。したがって、本実施形態の記載をもって、特許請求の範囲に記載された発明の内容を限定するものではない。
図1から図9を用いて、本発明に係る実施形態について説明する。
図1は、本発明の実施形態であるメモリセンス系全体の回路ブロック図である。
図1に示すように、メモリセルアレイとセンスアンプ列が1対となったものが、複数個ビット線方向に並んで配置されている。各メモリセルアレイには複数本のワード線と、複数本のビット線(ローカルビット線)と、それらの交点に配置された複数個のメモリセルが含まれる。ビット線は対応するセンスアンプに接続され、センスアンプはワード線によって選択されたメモリセルからビット線に読み出された信号を増幅して対応するグローバルビット線に出力する。
図2は、図1におけるDRAM(ダイナミックランダムアクセスメモリ)メモリセルアレイとセンスアンプの具体的な回路を示す図である。
図2には、ワード線WLと、ビット線BLと、その交点に配置されるメモリセル1と、センスアンプ2と、グローバルビット線GBLと、グローバルセンスアンプ3が示されている。
ビット線プリチャージnMOSトランジスタQ2は、ゲートにプリチャージ信号PCが入力され、PCがハイの状態にある時にビット線BLをグラウンド電位VSSにプリチャージする。
図3は、図2におけるグローバルセンスアンプの具体的な回路を示す図である。
グローバルセンスアンプ3は、読み出し時には、LTCがハイとなりnMOSトランジスタQ7がオン(導通)し、グローバルビット線GBLに読み出された信号電圧が、インバータINV1とINV2とからなるグローバルビット線電圧判定用ラッチによって、ハイ又はロウと判定される。
図4は、図1における一実施例であるRE信号を発生するレプリカ遅延回路を示す図である。
この回路は、プリチャージ時には、PCがハイ、FXはロウとなる。そのため、REはロウとなり、ビット線レプリカ容量Cbrはグラウンド電圧に放電され、グローバルビット線レプリカ容量CgbrはVDDに充電された状態にある。
図5は、PVT補償型センスアンプの読み出し時の動作波形を示す図である。
ここで、横軸は時間、縦軸は電圧を示す。図5(A)は、メモリセルからハイ["H"]データを読み出す場合、図5(b)は、ロウ["L"]データを読み出す場合の図である。
図6は、図5に示したPVT補償型センスアンプの読み出し時の動作波形において、nMOSトランジスタQ1のVt分布がPVT変動によりシフトした場合の動作を示す図である。図6(A)は、Vtが高い方向にシフトし、その場合に、センスタイミングマージンがワーストとなるメモリセルからハイ["H"]データを読み出す場合を示している。図6(B)は、Vtが低い方向にシフトし、その場合に、センスタイミングマージンがワーストとなるロウ["L"]データを読み出す場合を示している。なお、基本的な動作は図5と同様であるため、ここでは、図5の場合と相違する部分のみについて説明する。
図7は、図1におけるLTC信号を発生するレプリカ遅延回路を示す図である。
この回路は、プリチャージ時には、PCがハイ、FXはロウとなり、LTCはハイ、ビット線レプリカ容量Cbrはグラウンド電圧に放電、グローバルビット線レプリカ容量CgbrはVDDに充電された状態にある。
図8は、PVT補償型センスアンプの読み出し時の動作波形を示す図である。
ここで、横軸は時間、縦軸は電圧を示す。図8(A)は、メモリセルからハイ["H"]データを読み出す場合を示し、図8(B)は、ロウ["L"]データを読み出す場合を示している。なお、図8の基本動作は、REの立下りタイミングとLTCの有無を除いて図5と同様であるため、重複する部分の説明については省略する。
図9は、PVT補償型センスアンプの読み出し時の動作波形において、nMOSトランジスタQ1のVt分布がPVT変動によりシフトした場合の動作を示す図である。
図9(A)は、Vtが高い方向にシフトし、その場合に、センスタイミングマージンが、ワーストとなるメモリセル1からハイ["H"]データを読み出す場合を示し、図9(B)は、Vtが低い方向にシフトし、その場合に、センスタイミングマージンが、ワーストとなるロウ["L"]データを読み出す場合を示している。なお、基本的な動作は図8と同様であるため、相違する部分のみについて、以下、説明する。
本変形例は、図2に示すキャパシタ型メモリセルを抵抗値変化型メモリセルに置き換えたものであり、図10は、本変形例に係る抵抗値変化型メモリセルアレイとセンスアンプの具体的な回路を示す図である。なお、メモリセルの構成以外は、図2の回路と同様であるため、以下では、相違する部分のみについて説明する。
図11は、RE信号用レプリカ遅延回路を搭載したセンスアンプの読み出し時の動作波形を示す図である。ここで、横軸は時間、縦軸は電圧を示す。図11(A)は、メモリセルの低抵抗状態を読み出す場合を示し、図11(B)は、高抵抗状態を読み出す場合を示している。なお、図11の動作はビット線BLに読み出される信号電圧の波形を除いて、図5と同様であるため、重複する説明は省略する。
図12は、図11に示したPVT補償型センスアンプの読み出し時の動作波形において、nMOSトランジスタQ1のVt分布がPVT変動によりシフトした場合の動作を示す図である。図12(A)は、Vtが高い方向にシフトし、その場合に、センスタイミングマージンがワーストとなるメモリセル4の低抵抗状態のデータを読み出す場合を示し、図12(B)は、Vtが低い方向にシフトし、その場合に、センスタイミングマージンが、ワーストとなる高抵抗状態のデータを読み出す場合を示している。なお、基本的な動作は図11と同様であるため、以下では、相違する部分のみ説明する。
図13は、抵抗値変化型メモリセルの場合において、LTC信号用レプリカ遅延回路を搭載したセンスアンプの読み出し時の動作波形を示す図である。ここで、横軸は時間、縦軸は電圧を示す。図13(A)は、メモリセルの低抵抗状態を読み出す場合を示し、図13(B)は、高抵抗状態を読み出す場合を示している。なお、図13の動作は、ビット線BLに読み出される信号電圧の波形を除いて、図8と同様であるため、重複する説明は省略する。
図14は、図13に示したPVT補償型センスアンプの読み出し時の動作波形において、nMOSトランジスタQ1のVt分布がPVT変動によりシフトした場合の動作を示す図である。ここで、図14(A)は、Vtが高い方向にシフトし、その場合に、センスタイミングマージンがワーストとなるメモリセルの低抵抗状態のデータを読み出す場合を示し、図14(B)は、Vtが低い方向にシフトし、その場合に、センスタイミングマージンがワーストとなる高抵抗状態のデータを読み出す場合を示している。なお、基本的な動作は図13と同様であるため、以下では、相違する部分のみ説明する。
図15は、本発明において、メモリセルとして、抵抗値変化型メモリセルの変形例を含んだメモリセル5と、センスアンプの回路2を示す図である。なお、基本的な構成は図10と同様であるため、メモリセルの部分についてのみ説明し、同様の部分については説明を省略する。
図16は、本発明においてメモリセルとして、抵抗値変化型メモリセルの変形例を含んだメモリセル6と、センスアンプ2の回路を示す図である。なお、基本的な構成は図10と同様であるため、メモリセルの部分についてのみ説明し、同様の部分については、説明を省略する。
図17は、本発明においてメモリセルとして抵抗値変化型メモリセルの変形例を含んだメモリセルとセンスアンプの回路を示す図である。なお、基本的な構成は、図10と同様であるため、メモリセルの部分についてのみ説明し、同様の部分については、その説明を省略する。
図18は、本発明においてメモリセルとして抵抗値変化型メモリセルの変形例を含んだメモリセル8と、センスアンプ2の回路を示す図である。なお、基本的な構成は、図10と同様であるため、メモリセルの部分についてのみ説明し、同様の部分については、説明を省略する。
2・・・センスアンプ
3・・・グローバルセンスアンプ
Claims (20)
- 単一のデータ信号をゲートに入力し、増幅動作を行うシングルエンド型のセンスアンプと、
前記センスアンプを制御する制御回路を備え、
前記センスアンプは、少なくともメモリセルからビット線に出力される信号を増幅する前記シングルエンド型のセンスアンプである第1の電界効果トランジスタと、該第1の電界効果トランジスタの出力をグローバルビット線に接続する第2の電界効果トランジスタと、グローバルビット線電圧判定回路とを含み、
前記制御回路は、前記第1の電界効果トランジスタのレプリカと前記グローバルビット線電圧判定回路のレプリカとを含む遅延回路の出力信号により、少なくとも前記第2の電界効果トランジスタの導通状態から非導通状態へ遷移するタイミングあるいは前記グローバルビット線電圧判定回路を含むグローバルセンスアンプの読み出しタイミングを制御する、ことを特徴とするセンスアンプの半導体装置。 - 前記遅延回路が、さらに、前記メモリセルを選択する第3の電界効果トランジスタのレプリカを含むことを特徴とする請求項1に記載の半導体装置。
- 前記遅延回路が、さらに、前記第2の電界効果トランジスタのレプリカを含むことを特徴とする請求項1に記載の半導体装置。
- 前記遅延回路は、さらに、前記メモリセルを選択する第3の電界効果トランジスタのレプリカと前記第2の電界効果トランジスタのレプリカとを含み、
前記第3の電界効果トランジスタのレプリカの出力が、前記第1の電界効果トランジスタのレプリカに接続され、
前記第1の電界効果トランジスタのレプリカの出力が、前記第2の電界効果トランジスタのレプリカに接続され、
前記第2の電界効果トランジスタのレプリカの出力が、前記グローバルビット線電圧判定回路のレプリカに接続される、ことを特徴とする請求項1に記載の半導体装置。 - 前記遅延回路が、さらに、前記ビット線容量のレプリカを含むことを特徴とする請求項1乃至4のいずれか一項に記載の半導体装置。
- 前記遅延回路が、さらに、前記グローバルビット線容量のレプリカを含むことを特徴とする請求項1から請求項3のいずれかに記載の半導体装置。
- 前記遅延回路は、さらに、前記ビット線容量のレプリカと、前記グローバルビット線容量のレプリカとを含み、
前記ビット線容量のレプリカは、前記第3の電界効果トランジスタのレプリカに接続され、
前記グローバルビット線容量のレプリカは、前記第2の電界効果トランジスタのレプリカに接続される、ことを特徴とする請求項4に記載の半導体装置。 - 前記メモリセルが、キャパシタと電界効果トランジスタとで構成されていることを特徴とする請求項1から請求項4のいずれかに記載の半導体装置。
- 前記メモリセルが、抵抗と電界効果トランジスタで構成されていることを特徴とする請求項1から請求項4に記載の半導体装置。
- 前記メモリセルが、フローティングボディ型電界効果トランジスタで構成されていることを特徴とする請求項1から請求項4に記載の半導体装置。
- 前記メモリセルが、ゲート絶縁膜中にチャージトラップ領域を設けた電界効果トランジスタで構成されていることを特徴とする請求項1から請求項4に記載の半導体装置。
- 前記メモリセルが、ゲート絶縁膜に強誘電体を用いた電界効果トランジスタで構成されていることを特徴とする請求項1から請求項4に記載の半導体装置。
- 前記センスアンプは、更に、前記グローバルビット線電圧判定回路の出力を前記グローバルビット線に接続する第4の電界効果トランジスタと、前記グローバルビット線のデータを前記ビット線に接続する第5の電界効果トランジスタ備え、
前記第4の電界効果トランジスタと前記第5の電界効果トランジスタは、前記グローバルビット線電圧判定回路の出力のリードデータまたは前記半導体装置外からのライトデータを前記メモリセルへ書き込む電界効果トランジスタである、ことを特徴とする請求項1に記載の半導体装置。 - 情報を記憶するメモリ素子と、
前記メモリ素子をビット線へ接続する第3の電界効果トランジスタと、
前記ビット線にゲートが接続され、前記ビット線のデータ信号を増幅するシングルエンド型のセンスアンプである第1の電界効果トランジスタと、
前記第1の電界効果トランジスタに接続され、前記第1の電界効果トランジスタの出力をグローバルビット線へ接続する第2の電界効果トランジスタと、
前記グローバルビット線に接続され、前記グローバルビット線の信号を判定するグローバルビット線電圧判定回路と、
前記第1の電界効果トランジスタのレプリカと前記グローバルビット線電圧判定回路のレプリカとを含む遅延回路と、
前記遅延回路の出力信号により、少なくとも前記第2の電界効果トランジスタの導通状態から非導通状態へ遷移するタイミングを制御する制御回路と、
を備えることを特徴とする半導体装置。 - 更に、前記グローバルビット線電圧判定回路は、前記グローバルビット線と前記グローバルビット線電圧判定回路の入力側とを接続する第6の電界効果トランジスタを備え、
前記制御回路は、前記遅延回路の出力信号により、前記第6の電界効果トランジスタの導通状態から非導通状態へ遷移するタイミングを制御する、ことを特徴とする請求項14に記載の半導体装置。 - 更に、前記グローバルビット線電圧判定回路は、前記グローバルビット線と前記グローバルビット線電圧判定回路の出力側とを接続する第4の電界効果トランジスタを備え、
前記グローバルビット線電圧判定回路は、前記第6の電界効果トランジスタが導通状態から非導通状態へ遷移した後、前記第4の電界効果トランジスタが非導通状態から導通状態へ遷移することによって、前記グローバルビット線電圧判定回路のデータ情報を前記グローバルビット線へ書き込む、ことを特徴とする請求項15に記載の半導体装置。 - 更に、前記グローバルビット線と前記ビット線とを接続し、前記メモリ素子へデータを書き込むための第5の電界効果トランジスタ備え、
前記グローバルビット線電圧判定回路の書き込みによって、前記グローバルビット線の電圧は、前記第6の電界効果トランジスタが導通状態であった時の前記グローバルビット線の電圧から反転した異なる電圧であることを示す再書き込みデータの電圧に遷移する、ことを特徴とする請求項15に記載の半導体装置。 - 更に、前記グローバルビット線と前記グローバルビット線電圧判定回路の出力側とを接続する第4の電界効果トランジスタを備え、
更に、前記グローバルビット線電圧判定回路は、
前記グローバルビット線と前記グローバルビット線電圧判定回路の入力側とを接続する第6の電界効果トランジスタと、
前記グローバルビット線電圧判定回路の入力側と外部からの書き込みデータ線とを接続する第7の電界効果トランジスタと、
前記グローバルビット線と前記ビット線とを接続し、前記メモリ素子へデータを書き込むための第5の電界効果トランジスタとを備え、
書き込み時、前記第6の電界効果トランジスタが非導通、前記第7の電界効果トランジスタと前記第4の電界効果トランジスタと前記第5の電界効果トランジスタが共に導通になることによって、前記グローバルビット線電圧判定回路の前記書き込みデータが、前記グローバルビット線と前記ビット線を経由して前記メモリ素子へ書き込まれる、ことを特徴とする請求項14に記載の半導体装置。 - 前記遅延回路が、さらに、前記第3の電界効果トランジスタのレプリカと、前記第2の電界効果トランジスタのレプリカを含むことを特徴とする請求項14に記載の半導体装置。
- 前記遅延回路は前記第3の電界効果トランジスタのレプリカと、前記第2の電界効果トランジスタのレプリカとを更に含み、
前記第3の電界効果トランジスタのレプリカの出力が、前記第1の電界効果トランジスタのレプリカに接続され、
前記第1の電界効果トランジスタのレプリカの出力が、前記第2の電界効果トランジスタのレプリカに接続され、
前記第2の電界効果トランジスタのレプリカの出力が、前記グローバルビット線電圧判定回路のレプリカに接続される、ことを特徴とする請求項14に記載の半導体装置。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW098108436A TWI398875B (zh) | 2008-03-17 | 2009-03-16 | 具有單端感測放大器之半導體裝置 |
KR1020090022266A KR101026658B1 (ko) | 2008-03-17 | 2009-03-16 | 단일-종단 감지 증폭기를 갖는 반도체 디바이스 |
JP2009062365A JP5490432B2 (ja) | 2008-03-17 | 2009-03-16 | 半導体装置 |
CN2009101289446A CN101540190B (zh) | 2008-03-17 | 2009-03-17 | 具有单端读出放大器的半导体器件 |
US12/382,494 US7869294B2 (en) | 2008-03-17 | 2009-03-17 | Semiconductor device having single-ended sensing amplifier |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008068165 | 2008-03-17 | ||
JP2008068165 | 2008-03-17 | ||
JP2009062365A JP5490432B2 (ja) | 2008-03-17 | 2009-03-16 | 半導体装置 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014035394A Division JP2014130676A (ja) | 2008-03-17 | 2014-02-26 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009259380A JP2009259380A (ja) | 2009-11-05 |
JP5490432B2 true JP5490432B2 (ja) | 2014-05-14 |
Family
ID=41163874
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009062365A Expired - Fee Related JP5490432B2 (ja) | 2008-03-17 | 2009-03-16 | 半導体装置 |
Country Status (5)
Country | Link |
---|---|
US (1) | US7869294B2 (ja) |
JP (1) | JP5490432B2 (ja) |
KR (1) | KR101026658B1 (ja) |
CN (1) | CN101540190B (ja) |
TW (1) | TWI398875B (ja) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI399754B (zh) * | 2008-03-17 | 2013-06-21 | Elpida Memory Inc | 具有單端感測放大器之半導體裝置 |
KR101498219B1 (ko) * | 2008-11-04 | 2015-03-05 | 삼성전자주식회사 | 가변 저항 메모리 장치 및 그것을 포함하는 메모리 시스템 |
US8018773B2 (en) * | 2009-03-04 | 2011-09-13 | Silicon Storage Technology, Inc. | Array of non-volatile memory cells including embedded local and global reference cells and system |
US8582379B2 (en) * | 2010-10-18 | 2013-11-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Single ended sensing scheme for memory |
US8605528B2 (en) | 2011-11-03 | 2013-12-10 | International Business Machines Corporation | Sense amplifier having an isolated pre-charge architecture, a memory circuit incorporating such a sense amplifier and associated methods |
CN105702281B (zh) * | 2015-12-31 | 2018-07-17 | 西安交通大学 | 一种基于分级位线结构的sram半选干扰消除结构 |
FR3076127B1 (fr) * | 2017-12-22 | 2020-01-03 | Commissariat A L'energie Atomique Et Aux Energies Alternatives | Pvt detection circuit |
US10777255B2 (en) * | 2018-03-19 | 2020-09-15 | Samsung Electronics Co., Ltd. | Control signal generator for sense amplifier and memory device including the control signal generator |
US11127449B2 (en) | 2018-04-25 | 2021-09-21 | Micron Technology, Inc. | Sensing a memory cell |
JP2020155642A (ja) * | 2019-03-20 | 2020-09-24 | キオクシア株式会社 | 記憶装置 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CA2273665A1 (en) * | 1999-06-07 | 2000-12-07 | Mosaid Technologies Incorporated | Differential sensing amplifier for content addressable memory |
US6937538B2 (en) | 2000-02-02 | 2005-08-30 | Broadcom Corporation | Asynchronously resettable decoder for a semiconductor memory |
FR2807562B1 (fr) * | 2000-04-10 | 2005-03-25 | Dolphin Integration Sa | Dispositif de lecture d'une memoire |
US6747892B2 (en) * | 2000-11-21 | 2004-06-08 | Sandisk Corporation | Sense amplifier for multilevel non-volatile integrated memory devices |
US7166900B1 (en) * | 2005-08-17 | 2007-01-23 | Infineon Technologies Ag | Semiconductor memory device |
JP2007133987A (ja) * | 2005-11-11 | 2007-05-31 | Toshiba Corp | 半導体記憶装置および半導体記憶装置の駆動方法 |
JP4855773B2 (ja) * | 2005-12-26 | 2012-01-18 | 株式会社東芝 | 半導体記憶装置及びそのデータ読み出し方法 |
US7257042B2 (en) * | 2006-01-12 | 2007-08-14 | International Business Machines Corporation | Enhanced sensing in a hierarchical memory architecture |
US7433254B2 (en) | 2006-07-26 | 2008-10-07 | Agere Systems Inc. | Accelerated single-ended sensing for a memory circuit |
US7782697B2 (en) * | 2007-04-24 | 2010-08-24 | Novelics, Llc. | DRAM with hybrid sense amplifier |
-
2009
- 2009-03-16 KR KR1020090022266A patent/KR101026658B1/ko not_active IP Right Cessation
- 2009-03-16 JP JP2009062365A patent/JP5490432B2/ja not_active Expired - Fee Related
- 2009-03-16 TW TW098108436A patent/TWI398875B/zh not_active IP Right Cessation
- 2009-03-17 US US12/382,494 patent/US7869294B2/en not_active Expired - Fee Related
- 2009-03-17 CN CN2009101289446A patent/CN101540190B/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2009259380A (ja) | 2009-11-05 |
US7869294B2 (en) | 2011-01-11 |
TW200951977A (en) | 2009-12-16 |
KR101026658B1 (ko) | 2011-04-04 |
CN101540190A (zh) | 2009-09-23 |
US20090257298A1 (en) | 2009-10-15 |
TWI398875B (zh) | 2013-06-11 |
KR20090099492A (ko) | 2009-09-22 |
CN101540190B (zh) | 2013-11-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5490432B2 (ja) | 半導体装置 | |
US7738306B2 (en) | Method to improve the write speed for memory products | |
JP5596296B2 (ja) | 半導体装置 | |
CN102637448B (zh) | 放大器感测 | |
US20100195415A1 (en) | Semiconductor memory device and reading method therefor | |
US6301180B1 (en) | Sense amplifier circuit and semiconductor storage device | |
JP5518409B2 (ja) | 半導体装置、半導体記憶装置、及び半導体装置を含む情報処理システム | |
US7965569B2 (en) | Semiconductor storage device | |
CN113470705A (zh) | 灵敏放大器、存储器和数据读出方法 | |
JP4186119B2 (ja) | 強誘電体メモリ装置 | |
US6229745B1 (en) | Semiconductor memory | |
US9558792B2 (en) | Voltage generating circuit | |
JP3904359B2 (ja) | 半導体mos/バイポーラ複合トランジスタを利用した半導体メモリ素子 | |
WO2019087769A1 (ja) | 抵抗変化型メモリ装置の読み出し回路及びその読み出し方法 | |
JP2014130676A (ja) | 半導体装置 | |
US20040109372A1 (en) | Method of accessing memory and device thereof | |
US20240203484A1 (en) | Memory device | |
US20140211570A1 (en) | Memory Read Techniques using Miller Capacitance Decoupling Circuit | |
KR100546316B1 (ko) | 전하 전송 프리센싱 구조를 이용하는 반도체 장치 | |
JP2014179161A (ja) | 半導体装置 | |
JPH10162579A (ja) | ビット線プリチャージ方法、半導体メモリ回路およびプリチャージ回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20120105 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20130730 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130822 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20131128 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140128 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140226 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5490432 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |