JP5393703B2 - 制御可能な減衰段を有するifフィルタを備えるチューナおよび個別のチューナを備える受信機 - Google Patents

制御可能な減衰段を有するifフィルタを備えるチューナおよび個別のチューナを備える受信機 Download PDF

Info

Publication number
JP5393703B2
JP5393703B2 JP2010544677A JP2010544677A JP5393703B2 JP 5393703 B2 JP5393703 B2 JP 5393703B2 JP 2010544677 A JP2010544677 A JP 2010544677A JP 2010544677 A JP2010544677 A JP 2010544677A JP 5393703 B2 JP5393703 B2 JP 5393703B2
Authority
JP
Japan
Prior art keywords
tuner
output
filter
input
coupled
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2010544677A
Other languages
English (en)
Other versions
JP2011511543A (ja
Inventor
スアン パン キム
メノン ビノッド
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Thomson Licensing SAS
Original Assignee
Thomson Licensing SAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Thomson Licensing SAS filed Critical Thomson Licensing SAS
Publication of JP2011511543A publication Critical patent/JP2011511543A/ja
Application granted granted Critical
Publication of JP5393703B2 publication Critical patent/JP5393703B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/50Tuning indicators; Automatic tuning control
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03JTUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
    • H03J3/00Continuous tuning
    • H03J3/02Details
    • H03J3/06Arrangements for obtaining constant bandwidth or gain throughout tuning range or ranges
    • H03J3/08Arrangements for obtaining constant bandwidth or gain throughout tuning range or ranges by varying a second parameter simultaneously with the tuning, e.g. coupling bandpass filter
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Superheterodyne Receivers (AREA)
  • Noise Elimination (AREA)
  • Circuits Of Receivers In General (AREA)

Description

本発明は、RF入力と、RF入力に結合されたミキサを含むダウンコンバータと、ミキサの出力端に結合されたIFフィルタと、IFフィルタの出力端に結合されたSAWフィルタと、利得制御IF増幅器とを備えるチューナに関する。本発明はまた、個別のチューナおよび復調器を備える受信機に関する。復調器は、特にアナログおよびデジタルテレビジョンチャンネルを復調するために設計される。
現在のテレビジョン受信機に用いられるチューナ回路は通常、2つのVHF帯および1つのUHF帯を受信するように適合された入力段と、それぞれのアナログおよび/またはデジタルテレビジョンチャンネルをダウンコンバートするためのミキサを有するダウンコンバータとを備える。通常、PLL制御発振器を有する3帯域ミキサと、自動利得制御(AGC)IF増幅器とを備えた集積化されたICソリューションが用いられる。集積回路は、選択されたRFテレビジョンチャンネルを標準の中間周波数(IF)にダウンコンバートする。ダウンコンバートされた信号は、集積回路に結合された外部フィルタ、たとえばIFバンドパスフィルタおよびSAWフィルタによってフィルタリングされる。フィルタリングされた信号は、対応するテレビジョン標準規格に従ってIF信号を復調するための後続する復調器に適当な信号を供給するために、AGC増幅器によって増幅される。
この種の集積化チューナ回路としては、たとえばIntel Corporation社によって製造されるIC CE5060がある。このICの基本ブロック図は図1に示され、これはCE5060のデータシートに示されており、非特許文献1としてインターネットを通じて入手可能である。CE5060は、マルチバンドアナログ/デジタル地上波チューナおよび/またはケーブルチューナ用の高度の集積回路であり、テレビジョンチューナを組み立てるのにわずかな外部回路しか必要としない。
図1に示されるブロック図では、チューナはRF入力1を備え、これは所望のテレビジョンチャンネルの最初の選択のための低雑音増幅器および同調可能なトラッキングフィルタ2に結合される。低雑音増幅器およびトラッキングフィルタ2の出力信号は、CE5060の第1の増幅器段3に結合され、これにはミキサ4が後続する。ミキサ4は、所望のテレビジョンチャンネルをダウンコンバートするためのPLL制御発振器部分5を含む周波数シンセサイザによって制御される。ダウンコンバートされた信号は次いで第2の増幅器段6に渡され、これには隣接チャンネルの除去およびインピーダンス変換をもたらすためのIFフィルタ7が後続する。IFフィルタ7の出力信号は次いで、後続するアナログSAWフィルタ9およびデジタルSAWフィルタ10のためにさらなる増幅をもたらすためのSAWフィルタ駆動増幅器8へ進む。IFフィルタ7は、たとえばコンデンサとインダクタを含むが増幅する半導体素子は含まない受動バンドパスフィルタである。
アナログSAWフィルタ9の出力信号は、アナログテレビジョン信号の復調のためのアナログ復調器12に結合される。デジタルSAWフィルタ10の出力は、利得制御IF増幅器11に結合され、次いでデジタルテレビジョン信号の復調のためのデジタル復調器13に結合される。増幅器11は、制御信号15を通じてデジタル復調器13によって利得制御される。復調器12、13、およびチューナ回路IC1は、I2Cバス16を通じて制御される。
一方では新しいデジタル復調器が市場に出ており、これはアナログNTSC復調器も組み込んでおり、たとえばMICRONAS社からの単一チップマルチスタンダード復調器DRX 394yJ、およびAuvitek International社からのAU8501がある。これらの復調器は、DTVおよびアナログNTSC受信用の単一チューナを用いた用途向けに設計され、デジタルおよびアナログIF信号の両方に対して単一の差動IF入力を用いる。
文書番号D55748−001、2006年2月
本発明のチューナは、高周波信号を受信するためのRF入力と、高周波信号をダウンコンバートするためのミキサを含むダウンコンバータと、ミキサの出力端に結合されたIFフィルタと、IFフィルタの出力端に結合されたSAWフィルタと、後続する復調器のために増幅されたIF信号を供給するようにSAWフィルタの出力端に結合された利得制御IF増幅器とを備える。IFフィルタは、特にチューナのノイズ性能を改善するために使用可能な、制御可能な減衰段を含む。
好ましい実施形態ではチューナは、アナログおよびデジタルテレビジョン信号の受信用に設計され、制御可能な減衰段は、アナログテレビジョン信号の受信の場合に、アナログテレビジョン信号の信号対雑音比を改善するために減衰をもたらす。減衰段は、たとえば1つまたは複数の減衰要素を使用したスイッチング段を備える。調査によれば一部の場合に、たとえばNTSCアナログテレビジョン信号を受信するときに、利得制御IF増幅器はかなりのノイズ寄与を生じることが示された。
テレビジョンチューナの利得制御IF増幅器は通常、デジタルテレビジョン信号の受信に必要な十分な感度を得るための高利得増幅器である。しかし現在のテレビジョン受信機の集積化チューナ回路で用いられるIF増幅器は、低利得領域で動作するときに増加された雑音指数を示す。制御可能な減衰段を設けることにより、ノイズ性能、そしてまたチューナ回路の相互変調を改善することができる。有利には制御可能な減衰段は、IFフィルタ内に実装することができる。
具体的にはIFフィルタは、差動の入力および出力を備え、減衰要素は、IFフィルタのそれぞれの入力端子と出力端子の間に直列に配置される。さらに第3の減衰要素を含むことができ、これはIFフィルタの同調のためにコンデンサと直列に結合される。有利には減衰要素のためのバイアス電流は、デジタル制御集積化チューナ回路のハイ/ロースイッチング出力によって供給することができる。さらに、第1および第2の減衰要素のそれぞれに並列に結合された同調コンデンサを、減衰段の同調のために含むことができる。減衰要素のために、たとえばスイッチングダイオードまたはバラクタダイオード、トランジスタまたはFETを用いることができる。
本発明の他の態様では、チューナは受信機、特にテレビジョン受信機内に含むことができ、この受信機はチューナのIF出力に単一の入力端で結合された復調器を備える。この種のテレビジョン受信機は、たとえばテレビジョンセット、セットトップボックス、PC TVカード、またはデータ受信装置内に適用することができる。
次に本発明の好ましい実施形態について、概略図を参照して以下に例示としてより詳しく説明する。
従来技術による高度に集積化されたチューナ回路を使用したテレビジョン受信機の基本ブロック図である。 本発明によるIFフィルタを有するチューナを備えるテレビジョン受信機を示す図である。 図2に示されるIFフィルタの好ましい実施形態を示す図である。 集積化チューナ回路を用いた応用例における図3に示されるIFフィルタの図である。
図2は、本発明によるチューナ20と、テレビジョン信号を復調するための復調器23とを備えるテレビジョン受信機を示す。チューナ20は、高周波信号を受け取るため、特にアナログおよびデジタルテレビジョン信号を受け取るためのRF入力1を備える。RF入力1には集積化チューナ回路IC1、この実施形態ではアナログおよびデジタルテレビジョン信号用の高度に集積化されたデジタル制御チューナ回路たとえば前述のIC CE5060が結合される。集積化チューナ回路IC1は、UHFおよびVHF信号のための入力を備え、これらは図1に関して述べたように、低雑音増幅器およびトラッキングフィルタ2によってRF入力1に結合される。
集積化チューナ回路IC1には、入力端と出力端によって外部IFフィルタ21が結合され、これは外部SAWフィルタ22の前に配置され、SAWフィルタ22も入力端と出力端によってIC1に結合される。SAWフィルタ22は、この実施形態ではダウンコンバートされたアナログテレビジョン信号をフィルタリングするため、およびダウンコンバートされたデジタルテレビジョン信号をフィルタリングするためのチャンネルフィルタとして用いられる。SAWフィルタ22の出力端は、IC1の内部の利得制御IF増幅器11の入力端に結合され、IF増幅器11は出力端にてIC1のIF差動出力14を通じて後続する復調器23に結合される。IF増幅器11は、図1に関して述べたように復調器23によって供給される制御信号15によって制御される。集積化チューナ回路IC1はさらに、図1に関連して述べたように、ミキサ、PLL制御発振器、および追加の増幅器段を備える。復調器23は、たとえば前述のようなAuvitec社の集積回路AU8501である。IFフィルタ21はまた、段間フィルタとして知られている。
復調器23の最適化された動作を得るために、IFフィルタ21は、アナログテレビジョン信号の受信の場合に増加された減衰をもたらすための制御可能な減衰段、たとえばスイッチング段を含む。IFフィルタ21は、減衰要素として1つまたは複数のスイッチングダイオードまたはバラクタダイオードまたはトランジスタまたはFETを含むことができる。チューナ20と、復調器23とを備えたテレビジョン受信機は特に、たとえばアナログおよびデジタル地上波放送テレビジョン信号の受信をもたらすセットトップボックスおよびテレビジョンセットに適用可能である。
制御可能な減衰段Dを備えるIFフィルタ21の好ましい実施形態の回路図は、図3に示される。IFフィルタ21は、差動入力ポートP1、差動出力ポートP2、コイルL1〜L4、およびコンデンサC2〜C6を備える。コンデンサC2は、端子30、32を接続する信号ライン34内に配置された結合コンデンサであり、コンデンサC3は、端子31、33を接続する信号ライン35内に配置された結合コンデンサである。コンデンサC4〜C6、およびコイルL1〜L4は、IFフィルタ21の周波数決定要素である。IFフィルタ21はバンドパスフィルタ、たとえば10MHzの帯域幅を有するチェビシェフフィルタであり、インピーダンス変換ならびに隣接チャンネルの除去をもたらす。
この実施形態では制御可能な減衰段Dは、バラクタダイオードであるダイオードD1〜D3を備え、これらは出力ポートP3および抵抗器R2〜R4を通じてスイッチングDC電圧を印加することによりスイッチングダイオードとして用いられる。出力ポートP3はたとえば、集積化チューナ回路IC1のハイ/ロースイッチング出力である。ダイオードD1〜D3の容量を変化させることにより、減衰段Dの減衰値を制御することができる。別法として、また他の任意のスイッチングダイオード、たとえばPINダイオード、トランジスタまたはFETも、制御可能な減衰段Dのための減衰要素として用いることができる。
入力P1は、第1および第2の入力端子30、31を有する差動入力であり、出力P2は、第1および第2の出力端子32、33を有する差動出力である。第1のダイオードD1は、第1の入力端子30と第1の出力端子32の間に直列に配置され、第2のダイオードD2は、第2の入力端子31と第2の出力端子33の間に直列に配置される。減衰段Dの減衰特性を改善するために、ダイオードD1に対してはコンデンサ7が、ダイオードD2に対してはコンデンサC8が並列に配置される。コンデンサC5は、信号ライン34を信号ライン35と結合し、第3のダイオードD3は、信号ライン34と信号ライン35の間にコンデンサC5と直列にスイッチングダイオードとして配置される。
スイッチング出力P3は、2つのDC出力電圧を供給し、第1の出力電圧はアナログテレビジョン受信、特にNTSC受信のために用いられる最適化状態用であり、第2の出力電圧はデジタルテレビジョン受信のために用いられる通常状態用である。出力P3の出力電圧がローのときは減衰段Dは通常状態にあり、高い容量を生じるようにバラクタダイオードD1〜D3に順バイアスが供給され、このときは本質的に減衰回路網Dの減衰は無い。最適化状態では、逆バイアスがバラクタダイオードD1〜D3に供給され、このときはその容量は低く、たとえば1,2pFである。コンデンサC7およびC8は最適化状態では直列容量を増加させ、減衰段Dの改善された性能を得るためにダイオードD1、D2の減衰効果を低減する。コンデンサC7、C8は、通常状態ではダイオードD1、D2によってバイパスされる。ダイオードD3が順バイアスとなる通常状態では、D3は高い容量を有し、コンデンサC5のフィルタリング機能を可能にするための短絡として働く。
減衰段Dは、IFフィルタ21の周波数決定回路要素と共に、シミュレーションソフトウェアを用いることによって設計および最適化された。減衰段Dは、より良い映像信号対雑音比、およびより良いクロマ/音声相互変調を得るためにアナログNTSCテレビジョン信号に対して最適化された利得および応答条件をもたらすように最適化された。アナログテレビジョン信号を減衰することにより、IF増幅器11は高利得領域で動作し、このときは信号対雑音比はアナログテレビジョンに対して、より良好となる。たとえば8VSBテレビジョン標準規格に従うデジタルテレビジョン信号に対しては、減衰段の影響は無いかわずかとなって、チューナの低い入力感度たとえば−83dBmを達成する。
集積化チューナ回路CE5060を有するIFフィルタ21の応用例は、図4に示される。IFフィルタ21の差動入力P1は、IC1のCNOP/CNOPB差動IF出力に接続され、IFフィルタ21の出力P2は、IC1のSIP/SIPB差動入力に接続される。スイッチング段Dの制御可能な減衰は、IC1の汎用GPP1スイッチングポートP3を通じてもたらされ、これは2つの出力電圧、HIGH=+5VおよびLow=0Vを供給し、スイッチングダイオードD1〜D3に対して、出力ポートP3がハイのときは逆バイアスをもたらし、出力ポートP3がローのときは順バイアスをもたらす。コンデンサC7、C8を用いてダイオードD1、D2の減衰は出力ポートP3に関して最適化され、出力ポートP3は、ダイオードD1、D2の容量値を調整するために2つの出力電圧のみを供給する。スイッチング出力P3の電圧は、抵抗器R2、R3、およびR4を通じてスイッチングダイオードD1〜D3のそれぞれのカソードに印加される。ダイオードD3を用いてIFフィルタ21のフィルタ性能はさらに、IFフィルタ21の通過帯域をシフトすることによってNTSC受信に対して調整することができる。
図4に示されるIFフィルタ21を用いて映像信号対雑音比は、NTSCテレビジョン信号に対して約3,0dB改善して50dBの値とすることができ、これは良好な画像性能をもたらす。この場合は、70dBμVのRF入力レベルが印加された。制御可能な減衰段Dは、8VSBデジタルテレビジョン信号を受信するときには、チューナの性能を損なわない。したがって高品質NTSC性能を有する、NTSCおよびデジタル8VSB IF出力共通パスを用い、それによりアナログおよびデジタルテレビジョン信号用に単一の入力を有する復調器23の使用を可能にするチューナを実現することが可能である。したがってチューナのNTSC部分全体を省略することができ、それにより約1,30米国ドルのコスト低減をもたらす。アナログ映像の欠点のためにNTSC信号に対しては50dB以上の信号対雑音比が好ましく、一方、デジタルテレビジョンの場合は完全な画像品質のためには既に15dBの信号対雑音比で十分である。
当業者により、本発明の趣旨および範囲から逸脱せずに本発明の他の実施形態を作成することも可能である。本発明による制御可能な減衰段を有するIFフィルタは、テレビジョンチャンネルの受信用に設計された他の任意のチューナにも適用することができ、好ましい実施形態に関連して述べた応用例に限定されない。携帯電話および無線データ伝送用のチューナの用途も可能である。したがって本発明を、本明細書に以下に添付する特許請求の範囲に記載する。

Claims (12)

  1. アナログおよびデジタルテレビジョン信号の受信用に設計されたチューナであって、
    高周波信号を受信するためのRF入力と
    前記高周波信号をダウンコンバートするための、前記RF入力に結合されたミキサを含むダウンコンバータと
    入力が前記ミキサの出力に結合されたIFフィルタと
    入力が前記IFフィルタの出力に結合されたSAWフィルタと
    入力が前記SAWフィルタの出力に結合された利得制御IF増幅器と、
    出力ポートを備えた集積化チューナ回路と、
    を備え、
    前記IFフィルタは、制御可能な減衰段をみ、前記出力ポートは、前記制御可能な減衰段に2つのDC出力電圧を提供し、第1のDC出力電圧は、前記アナログテレビジョン信号の信号対雑音比を改善するためのアナログテレビジョン受信用に使用され、第2のDC出力電圧は、デジタルテレビジョン受信用に使用される、前記チューナ。
  2. 前記制御可能な減衰段は、制御可能な減衰を提供するための減衰要素としてスイッチング段を備える請求項1に記載のチューナ。
  3. 前記IFフィルタは、前記チューナの雑音性能を改善するための減衰要素としてスイッチングダイオード、バラクタダイオード、トランジスタまたはFETを備えるバンドパスフィルタである請求項1または2に記載のチューナ。
  4. 前記IFフィルタは、第1の入力端子および第2の入力端子を有する差動入力と、第1の出力端子および第2の出力端子を有する差動出力とを含み、第1の減衰要素が前記第1の入力端子と前記第1の出力端子とを接続する第1の信号ライン内に直列に結合され、第2の減衰要素が前記第2の入力端子と前記第2の出力端子とを接続する第2の信号ライン内に直列に結合される請求項2または3に記載のチューナ。
  5. 第1のコンデンサが前記第1の減衰要素に並列に配置され、第2のコンデンサが前記第2の減衰要素に並列に配置される請求項4に記載のチューナ。
  6. 前記IFフィルタは、第3のコンデンサと直列に結合され、前記IFフィルタの前記2つの信号ラインを接続する直列回路を提供する第3の減衰要素を含む請求項4または5に記載のチューナ。
  7. 記制御可能な減衰段は、アナログテレビジョン信号の受信の場合に、減衰を提供する、請求項1または2に記載のチューナ。
  8. 前記ダウンコンバータおよび前記利得制御IF増幅器は前記集積化チューナ回路内に共に集積化され、前記出力ポートは、前記集積化チューナ回路のハイ/ロースイッチング出力である、請求項1または7に記載のチューナ。
  9. 前記集積化チューナ回路は、マルチバンドアナログ/デジタル地上波チューナおよび/またはケーブルチューナ用に設計され、前記SAWフィルタは、アナログおよびデジタルテレビジョン信号のフィルタリング用に設計されたチャンネルフィルタである請求項8に記載のチューナ。
  10. 前記チューナは、復調器への接続のために、アナログおよびデジタルテレビジョン信号用の共通パスIF出力を備え、前記共通パスIF出力は前記利得制御IF増幅器の出力に結合される請求項8または9に記載のチューナ。
  11. 請求項1乃至10のいずれか一項に記載のチューナと、入力が前記利得制御IF増幅器のIF出力に結合された復調器とを備える受信機。
  12. 前記復調器は、アナログおよびデジタルテレビジョン信号を復調するための単一チップ復調器である請求項11に記載の受信機。
JP2010544677A 2008-01-30 2009-01-27 制御可能な減衰段を有するifフィルタを備えるチューナおよび個別のチューナを備える受信機 Expired - Fee Related JP5393703B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
EP08300059.6 2008-01-30
EP08300059 2008-01-30
PCT/EP2009/050877 WO2009095379A2 (en) 2008-01-30 2009-01-27 Tuner comprising an if filter with a controllable damping stage and receiver comprising a respective tuner

Publications (2)

Publication Number Publication Date
JP2011511543A JP2011511543A (ja) 2011-04-07
JP5393703B2 true JP5393703B2 (ja) 2014-01-22

Family

ID=40913328

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010544677A Expired - Fee Related JP5393703B2 (ja) 2008-01-30 2009-01-27 制御可能な減衰段を有するifフィルタを備えるチューナおよび個別のチューナを備える受信機

Country Status (6)

Country Link
US (1) US8427586B2 (ja)
EP (1) EP2235936B1 (ja)
JP (1) JP5393703B2 (ja)
KR (1) KR101564122B1 (ja)
CN (1) CN101933324B (ja)
WO (1) WO2009095379A2 (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120292367A1 (en) 2006-01-31 2012-11-22 Ethicon Endo-Surgery, Inc. Robotically-controlled end effector
US10117649B2 (en) 2014-12-18 2018-11-06 Ethicon Llc Surgical instrument assembly comprising a lockable articulation system
US10182818B2 (en) 2015-06-18 2019-01-22 Ethicon Llc Surgical end effectors with positive jaw opening arrangements
US11251822B1 (en) 2020-07-23 2022-02-15 Xilinx, Inc. Software defined radio (SDR) filter relaxation technique for multiple-input and multiple-output (MIMO) and large antenna array (LAA) applications
US11212016B1 (en) 2020-09-11 2021-12-28 Xilinx, Inc. Distribution of inter/intra calibration signals for antenna beamforming signals

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06105878B2 (ja) * 1989-02-22 1994-12-21 松下電器産業株式会社 Agc装置
US5303398A (en) * 1990-03-09 1994-04-12 Thomson Consumer Electronics, Inc. Stability detection method and apparatus for a tuning system
JPH10256932A (ja) 1997-03-10 1998-09-25 Alps Electric Co Ltd アナログ・ディジタル放送共用受信チューナ
US6725463B1 (en) * 1997-08-01 2004-04-20 Microtune (Texas), L.P. Dual mode tuner for co-existing digital and analog television signals
GB9804708D0 (en) * 1998-03-05 1998-04-29 Nec Technologies Uk Ltd Radio transmitter/reciever channel selection
GB2342238A (en) 1998-09-30 2000-04-05 Sony Uk Ltd Digital terrestrial TV tuner
FR2832271A1 (fr) * 2001-11-13 2003-05-16 Koninkl Philips Electronics Nv Tuner comprenant un convertisseur de tension
JP3741648B2 (ja) * 2002-01-04 2006-02-01 シャープ株式会社 デジタル・アナログ共用チューナ
US7756500B1 (en) * 2002-01-25 2010-07-13 Sige Semiconductor Inc. Active inductor circuits for filtering in a cable tuner circuit
JP4539089B2 (ja) * 2003-12-04 2010-09-08 株式会社村田製作所 デジタルテレビ放送受信モジュール
JP2007067471A (ja) * 2005-08-29 2007-03-15 Matsushita Electric Ind Co Ltd 電子チューナとこれを用いた高周波信号受信装置とその制御方法

Also Published As

Publication number Publication date
US20100309386A1 (en) 2010-12-09
KR20100109564A (ko) 2010-10-08
WO2009095379A3 (en) 2010-05-27
US8427586B2 (en) 2013-04-23
JP2011511543A (ja) 2011-04-07
CN101933324B (zh) 2013-10-23
EP2235936A2 (en) 2010-10-06
KR101564122B1 (ko) 2015-10-28
WO2009095379A2 (en) 2009-08-06
CN101933324A (zh) 2010-12-29
EP2235936B1 (en) 2015-04-29

Similar Documents

Publication Publication Date Title
US7756500B1 (en) Active inductor circuits for filtering in a cable tuner circuit
CN102273196B (zh) 可编程if输出接收机及其应用
US7336939B2 (en) Integrated tracking filters for direct conversion and low-IF single conversion broadband filters
US8145172B2 (en) Low-cost receiver using tracking filter
US7816990B2 (en) Variable gain amplification circuit
JP2011254521A (ja) チューナ
US20090251618A1 (en) Integrated Wideband RF Tracking Filter for RF Front End with Parallel Band Switched Tuned Amplifiers
US8159619B2 (en) Multi-standard integrated television receiver
US8145170B2 (en) Low-cost receiver using tracking bandpass filter and lowpass filter
US9479199B2 (en) Low-cost receiver using integrated inductors
US20120139633A1 (en) Semiconductor integrated circuit and tuner system including the same
JP5393703B2 (ja) 制御可能な減衰段を有するifフィルタを備えるチューナおよび個別のチューナを備える受信機
JP3874594B2 (ja) テレビジョンチューナ
US20080030625A1 (en) 3 Band Tv-Rf Input Circuit
Tourret et al. SiP tuner with integrated LC tracking filter for both cable and terrestrial TV reception
JP2007135192A (ja) 切替可能な固定利得lnaを備える低雑音・高直線性テレビチューナー
US8155609B2 (en) Switch-able band-tracking input filter for combination tuner
JP2008187329A (ja) 可変利得増幅回路および可変利得アンプの入力インピーダンスマッチング方法
JP3101832U (ja) 中間周波回路
Kamata et al. 528mW zero-IF full-segment ISDB-T CMOS tuner with 10th-order channel filters
JP2008147933A (ja) チューナ
KR20080111984A (ko) 단일 변환 방식 튜너

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20120126

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20130213

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130222

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20130521

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20130528

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130822

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20130913

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20131015

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees