JP5265951B2 - 保護回路 - Google Patents
保護回路 Download PDFInfo
- Publication number
- JP5265951B2 JP5265951B2 JP2008083734A JP2008083734A JP5265951B2 JP 5265951 B2 JP5265951 B2 JP 5265951B2 JP 2008083734 A JP2008083734 A JP 2008083734A JP 2008083734 A JP2008083734 A JP 2008083734A JP 5265951 B2 JP5265951 B2 JP 5265951B2
- Authority
- JP
- Japan
- Prior art keywords
- cathode
- concentration region
- thyristor
- conductivity type
- terminal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 claims description 17
- 239000000758 substrate Substances 0.000 claims description 13
- 239000003990 capacitor Substances 0.000 claims description 11
- 238000010586 diagram Methods 0.000 description 22
- 230000005611 electricity Effects 0.000 description 9
- 230000003068 static effect Effects 0.000 description 9
- 230000003071 parasitic effect Effects 0.000 description 6
- 238000000034 method Methods 0.000 description 5
- 230000001960 triggered effect Effects 0.000 description 5
- 230000008569 process Effects 0.000 description 4
- 230000004048 modification Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 101100489717 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) GND2 gene Proteins 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000012905 input function Methods 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000012827 research and development Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
- H01L27/0251—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
- H01L27/0259—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using bipolar transistors as protective elements
- H01L27/0262—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using bipolar transistors as protective elements including a PNP transistor and a NPN transistor, wherein each of said transistors has its base coupled to the collector of the other transistor, e.g. silicon controlled rectifier [SCR] devices
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Semiconductor Integrated Circuits (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Thyristors (AREA)
- Bipolar Integrated Circuits (AREA)
Description
2、101 GND端子
3、3A、103 保護回路
4 アノード(P型高濃度領域)
5、5A、5B 第1カソード(N型高濃度領域)
6、6A〜6G 第2カソード(N型高濃度領域)
7 マルチカソードサイリスタ
8、8A〜8F、109 P型トリガタップ(P型高濃度領域)
9、108A、108B N型トリガタップ(N型高濃度領域)
10、110 トリガ素子
11、12、113 NPNトランジスタ
13、111、112 PNPトランジスタ
14、114 容量素子
21、122 Pウェル(P型低濃度領域)
22、121 Nウェル(N型低濃度領域)
23、123 絶縁層
31 VDD2端子
41 入出力端子
61 Pウェルタップ(P型高濃度領域)
104 カソード(N型高濃度領域)
105 第1アノード(P型高濃度領域)
106、106A、106B 第2アノード(P型高濃度領域)
161 Nウェルタップ(N型高濃度領域)
Claims (9)
- 第1の端子と第2の端子との間に設けられた保護回路であって、
一端が前記第2の端子に接続された容量素子と、
半導体基板上に設けられ、前記第1の端子に接続されたアノードと、前記第2の端子に接続された第1カソードと、前記アノードと前記第1カソードとの間に配置され前記容量素子の他端に接続された第2カソードと、を有するマルチカソードサイリスタと、
を備えた保護回路。 - 第1の端子と第2の端子との間に設けられた保護回路であって、
一端が前記第2の端子に接続された容量素子と、
半導体基板上に設けられ、前記第1の端子に接続されたアノードと、前記第2の端子に接続された第1カソードと、前記容量素子の他端に接続された第2カソードと、を有するマルチカソードサイリスタであって、前記第2カソードが前記第1カソードよりサイリスタ動作を起こしやすく、かつ、サイリスタ動作を開始することにより、前記第1カソードと前記アノードとの間のサイリスタ動作を誘起する位置に配置されたマルチカソードサイリスタと、
を備えた保護回路。 - 請求項1または2記載の保護回路が、
さらに、トリガ素子を備え、
前記マルチカソードサイリスタが、
第1導電型低濃度領域と、
前記第1導電型低濃度領域に隣接して設けられた第2導電型低濃度領域と、
前記第1導電型低濃度領域の中に設けられ前記トリガ素子の一端が接続された第1導電型高濃度領域と、
前記第2導電型低濃度領域の中に設けられ前記トリガ素子の他端が接続された第2導電型高濃度領域と、
をさらに備え、
前記アノードが、前記第2導電型低濃度領域の中に設けられた前記第1導電型高濃度領域であって、
前記第1カソード、前記第2カソードが、それぞれ前記第1導電型低濃度領域に設けられた前記第2導電型高濃度領域である前記マルチカソードサイリスタである保護回路。 - 前記トリガ素子の一端が接続された前記第1導電型高濃度領域が、前記第1カソードの外側に、前記トリガ素子の他端が接続された前記第2導電型高濃度領域が、前記アノードの外側に、配置された請求項3に記載の保護回路。
- 前記トリガ素子の一端が接続された前記第1導電型高濃度領域を、前記第1カソードより内側にも備えた請求項4に記載の保護回路。
- 前記マルチカソードサイリスタのサイリスタ動作保持電圧が、通常使用状態において取りうる前記第1及び前記第2の端子間の最大電位差より大きい請求項1乃至5いずれか1項記載の保護回路。
- 前記第1の端子が、入力/出力端子であり、前記第2の端子が、電源端子である請求項1乃至6いずれか1項記載の保護回路。
- 第1の端子と第2の端子との間に設けられた保護回路であって、
一端が前記第2の端子に接続された容量素子と、
半導体基板上に設けられたサイリスタであって、
第1導電型低濃度領域と、
前記第1導電型低濃度領域に隣接して設けられた第2導電型低濃度領域と、
前記第2導電型低濃度領域の中に設けられ前記第1の端子に接続された第1導電型高濃度領域と、
前記第1導電型低濃度領域の中に設けられ前記第2の端子に接続された第1の第2導電型高濃度領域と、
前記第1導電型高濃度領域と前記第1の第2導電型高濃度領域との間に挟まれて前記第1導電型低濃度領域の中に設けられ前記容量素子の他端に接続された第2の第2導電型高濃度領域と、を有するサイリスタと、
を備えた保護回路。 - 前記マルチカソードサイリスタを、アノードをカソードに、第1カソードを第1アノードに、第2カソードを第2アノードに、それぞれ読み替えたマルチアノードサイリスタに置き換えた請求項1乃至7いずれか1項記載の保護回路。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008083734A JP5265951B2 (ja) | 2008-03-27 | 2008-03-27 | 保護回路 |
US12/411,611 US8030683B2 (en) | 2008-03-27 | 2009-03-26 | Protection circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008083734A JP5265951B2 (ja) | 2008-03-27 | 2008-03-27 | 保護回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009239050A JP2009239050A (ja) | 2009-10-15 |
JP5265951B2 true JP5265951B2 (ja) | 2013-08-14 |
Family
ID=41116851
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008083734A Active JP5265951B2 (ja) | 2008-03-27 | 2008-03-27 | 保護回路 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8030683B2 (ja) |
JP (1) | JP5265951B2 (ja) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8247839B2 (en) * | 2008-07-09 | 2012-08-21 | Sofics Bvba | ESD protection device with increased holding voltage during normal operation |
WO2010095003A1 (en) * | 2009-02-23 | 2010-08-26 | Freescale Semiconductor, Inc. | Semiconductor device with appraisal circuitry |
JP5595751B2 (ja) * | 2009-03-11 | 2014-09-24 | ルネサスエレクトロニクス株式会社 | Esd保護素子 |
JP5544119B2 (ja) * | 2009-07-07 | 2014-07-09 | ルネサスエレクトロニクス株式会社 | Esd保護素子 |
WO2011096031A1 (ja) * | 2010-02-04 | 2011-08-11 | パナソニック株式会社 | 静電気保護装置 |
US8653557B2 (en) * | 2010-02-22 | 2014-02-18 | Sofics Bvba | High holding voltage electrostatic discharge (ESD) device |
US9041054B2 (en) | 2010-02-22 | 2015-05-26 | Sofics Bvba | High holding voltage electrostatic discharge protection device |
US8854103B2 (en) * | 2012-03-28 | 2014-10-07 | Infineon Technologies Ag | Clamping circuit |
US11342323B2 (en) | 2019-05-30 | 2022-05-24 | Analog Devices, Inc. | High voltage tolerant circuit architecture for applications subject to electrical overstress fault conditions |
US11316340B2 (en) * | 2019-07-30 | 2022-04-26 | Infineon Technologies Ag | Electrostatic discharge with parasitic compensation |
US11362203B2 (en) | 2019-09-26 | 2022-06-14 | Analog Devices, Inc. | Electrical overstress protection for electronic systems subject to electromagnetic compatibility fault conditions |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6455898B1 (en) | 1999-03-15 | 2002-09-24 | Macronix International Co., Ltd. | Electrostatic discharge input protection for reducing input resistance |
US7384854B2 (en) * | 2002-03-08 | 2008-06-10 | International Business Machines Corporation | Method of forming low capacitance ESD robust diodes |
JP4504664B2 (ja) | 2002-12-04 | 2010-07-14 | ルネサスエレクトロニクス株式会社 | 静電気放電保護素子及び静電気放電保護回路 |
JP2006080160A (ja) * | 2004-09-07 | 2006-03-23 | Toshiba Corp | 静電保護回路 |
US20070247772A1 (en) * | 2006-04-21 | 2007-10-25 | Sarnoff Corporation | Esd clamp control by detection of power state |
-
2008
- 2008-03-27 JP JP2008083734A patent/JP5265951B2/ja active Active
-
2009
- 2009-03-26 US US12/411,611 patent/US8030683B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
JP2009239050A (ja) | 2009-10-15 |
US20090244797A1 (en) | 2009-10-01 |
US8030683B2 (en) | 2011-10-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5265951B2 (ja) | 保護回路 | |
US8039899B2 (en) | Electrostatic discharge protection device | |
US7554839B2 (en) | Symmetric blocking transient voltage suppressor (TVS) using bipolar transistor base snatch | |
KR101392145B1 (ko) | 과도 전압 억제기의 스냅백을 줄이기 위한 회로 구성 | |
US10163891B2 (en) | High voltage ESD protection apparatus | |
US8653557B2 (en) | High holding voltage electrostatic discharge (ESD) device | |
US8981426B2 (en) | Electrostatic discharge protection device | |
JP4209432B2 (ja) | 静電破壊保護装置 | |
US9627372B2 (en) | Electrostatic discharge protection device | |
JP2006303110A (ja) | 半導体装置 | |
KR20060116545A (ko) | 정전기 방전 보호 장치 | |
JP4209433B2 (ja) | 静電破壊保護装置 | |
JP2005045016A (ja) | 半導体集積回路 | |
US8859361B1 (en) | Symmetric blocking transient voltage suppressor (TVS) using bipolar NPN and PNP transistor base snatch | |
JP2018120955A (ja) | 半導体装置 | |
US20060249792A1 (en) | Electrostatic discharge protection circuit and integrated circuit having the same | |
KR20190133349A (ko) | Esd 보호를 위한 반도체 장치 | |
EP2846359B1 (en) | LVTSCR device | |
US7449750B2 (en) | Semiconductor protection device | |
KR20040090480A (ko) | 내부 회로를 보호하는 보호 회로를 구비한 반도체 장치 | |
US8546917B2 (en) | Electrostatic discharge protection having parallel NPN and PNP bipolar junction transistors | |
JP2007305917A (ja) | 半導体装置 | |
JP2007189048A (ja) | 半導体装置 | |
KR20100068657A (ko) | 정전기 방전 회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD01 | Notification of change of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7421 Effective date: 20100421 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100806 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130205 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130328 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130416 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130502 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 Ref document number: 5265951 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |