JP5015770B2 - 回路の、または回路に関連する改善 - Google Patents
回路の、または回路に関連する改善 Download PDFInfo
- Publication number
- JP5015770B2 JP5015770B2 JP2007519687A JP2007519687A JP5015770B2 JP 5015770 B2 JP5015770 B2 JP 5015770B2 JP 2007519687 A JP2007519687 A JP 2007519687A JP 2007519687 A JP2007519687 A JP 2007519687A JP 5015770 B2 JP5015770 B2 JP 5015770B2
- Authority
- JP
- Japan
- Prior art keywords
- duty cycle
- double balanced
- input
- balanced mixer
- mixer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D7/00—Transference of modulation from one carrier to another, e.g. frequency-changing
- H03D7/14—Balanced arrangements
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D7/00—Transference of modulation from one carrier to another, e.g. frequency-changing
- H03D7/14—Balanced arrangements
- H03D7/1425—Balanced arrangements with transistors
- H03D7/1441—Balanced arrangements with transistors using field-effect transistors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D7/00—Transference of modulation from one carrier to another, e.g. frequency-changing
- H03D7/14—Balanced arrangements
- H03D7/1425—Balanced arrangements with transistors
- H03D7/1433—Balanced arrangements with transistors using bipolar transistors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D7/00—Transference of modulation from one carrier to another, e.g. frequency-changing
- H03D7/14—Balanced arrangements
- H03D7/1425—Balanced arrangements with transistors
- H03D7/1458—Double balanced arrangements, i.e. where both input signals are differential
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D7/00—Transference of modulation from one carrier to another, e.g. frequency-changing
- H03D7/14—Balanced arrangements
- H03D7/1425—Balanced arrangements with transistors
- H03D7/1483—Balanced arrangements with transistors comprising components for selecting a particular frequency component of the output
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D7/00—Transference of modulation from one carrier to another, e.g. frequency-changing
- H03D7/14—Balanced arrangements
- H03D7/1425—Balanced arrangements with transistors
- H03D7/1491—Arrangements to linearise a transconductance stage of a mixer arrangement
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D2200/00—Indexing scheme relating to details of demodulation or transference of modulation from one carrier to another covered by H03D
- H03D2200/0041—Functional aspects of demodulators
- H03D2200/0043—Bias and operating point
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D2200/00—Indexing scheme relating to details of demodulation or transference of modulation from one carrier to another covered by H03D
- H03D2200/0041—Functional aspects of demodulators
- H03D2200/0047—Offset of DC voltage or frequency
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D2200/00—Indexing scheme relating to details of demodulation or transference of modulation from one carrier to another covered by H03D
- H03D2200/0041—Functional aspects of demodulators
- H03D2200/0084—Lowering the supply voltage and saving power
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Superheterodyne Receivers (AREA)
- Junction Field-Effect Transistors (AREA)
Description
(1)K.Kivekas、A.Parssinen、およびK.Halonenの「トランスコンダクタンスミキサのIIP2およびDCオフセットの特徴付け(Characterization of IIP2 and DC-Offsets in Transconductance Mixers)」、IEEE Trans. Circuits and Systems、Vol.48、No.11、ページ1028〜1038、2001年11月
(2)D.Manstretta他の「CMOSダウンコンバータの2次相互変調メカニズム(Second-Order IntermodulationMechanisms in CMOS Downconverters)」、IEEE J.Solid−State Circuits、Vol.38、No.3、ページ394〜406、2003年3月
(3)Jussi Ryynanen他の「GSM900、DCS 1800、PCS 1900、およびWCDMA用の単一チップ多重モード受信器(A Single-Chip Multimode Receiver for GSM900, DCS 1800, PCS 1900 and WCDMA)」、IEEE J.Solid−State Circuits、Vol.38、No.4、ページ594〜602、2003年4月
(図7aのトランジスタは基板接続点を有する。このトランジスタは、好ましくはNMOSトランジスタであるので、その(p型)基板またはバルクの電極は、ソース〜バルクおよびドレイン〜バルクのPN接合に順方向でバイアスをかけないように、グランドに接続される。この接続は回路の機能に影響を及ぼさないので、(従来どおりに)その基板接続点が図から省略されている。最新のCMOS技術では、NMOSトランジスタもPMOSトランジスタもほとんどウェル内で実施されている(NMOSトランジスタの場合はPウェル、PMOSトランジスタの場合はNウェル)。特定のトランジスタの基板は、別個のウェル内にそのトランジスタが形成されている場合には、他のトランジスタの基板から分離することができる。図7d/6bの回路に戻ると、デューティサイクル制御信号がその基板接続点に加えられるそれらのトランジスタは、好ましくは別々のウェルに分離される。)
100 RF入力端子
200 トランスコンダクタ出力端子
300 電流ホロワ入力端子
400 差動rf入力ポート
500 局部発振器入力ポート
600 ミキサコア出力ポート
700 制御ポート
900 デューティサイクル制御入力
110 GND
140 VDD
310 非反転入力端子
320 反転入力端子
330 反転入力端子
340 ノード
380 VDD
Claims (51)
- 高周波入力ポート、局部発振器入力ポート、出力ポートを有するミキサコアであって、前記ミキサコアが、局部発振器信号に応じて互いに逆位相で切り換わるように接続されたスイッチングトランジスタの第1の対を含み、この対が、前記ミキサコアの前記高周波入力ポートの前記対に共通の第1の端子に存在する高周波信号をスイッチするように接続され、前記ミキサコアがさらに、前記局部発振器信号に応じて互いに逆位相で切り換わるように接続されたスイッチングトランジスタの第2の対を含み、この対が、前記ミキサコアの前記高周波入力ポートの前記対に共通の第2の端子に存在する高周波信号をスイッチするように接続され、前記第1および第2の対それぞれの一方のトランジスタが、前記出力ポートの第1の端子への前記高周波信号を互いに逆位相でスイッチするように接続され、前記第1および第2の対それぞれの他方のトランジスタが、前記出力ポートの第2の端子への前記高周波信号を互いに逆位相でスイッチするように接続される、ミキサコアと、
前記ミキサコアの出力を受信するように、また前記ミキサコアの出力のDCのレベルに応じてデューティサイクル調整信号を供給するように接続された、DC検出回路と、
デューティサイクル制御回路であって、局部発振器入力ポートと、前記デューティサイクル調整信号を受信するように接続された入力ポートと、前記デューティサイクル制御回路の前記局部発振器入力ポートで受信された局部発振器信号を前記ミキサコアの前記局部発振器入力ポートに加えるように接続された出力ポートとを有し、前記デューティサイクル制御回路が、前記デューティサイクル調整信号を前記局部発振器信号に加えるように構成されて前記ミキサコアの第1の対のトランジスタのデューティサイクルを前記ミキサコアの第2の対のトランジスタのデューティサイクルに対して変化させる、デューティサイクル制御回路とを含む、
二重平衡ミキサ。 - 前記デューティサイクル制御回路が、前記デューティサイクル調整信号を前記二重平衡ミキサの局部発振器入力ポートで受信された前記局部発振器信号に加えるように接続され、また、その結果として生じた局部発振器信号を前記第1の対のトランジスタに加えるように接続されている、請求項1に記載の二重平衡ミキサ。
- 前記デューティサイクル制御回路が、前記第1の対のトランジスタの一方のデューティサイクルを増加させると同時に他方のデューティサイクルを低減させ、また逆も同様にするために、前記デューティサイクル調整信号を前記局部発振器信号に加えるように接続されている、請求項2に記載の二重平衡ミキサ。
- 前記デューティサイクル制御回路が、第2の対のトランジスタに加えられる前記局部発振器信号に前記デューティサイクル調整信号を加えるようには接続されていない、請求項2または請求項3に記載の二重平衡ミキサ。
- 前記デューティサイクル制御回路が、前記二重平衡ミキサの局部発振器入力ポートで受信された前記局部発振器信号に前記デューティサイクル調整信号を加えるように接続され、また、その結果として生じた局部発振器信号を前記第2の対のトランジスタに加えるように接続されている、請求項2または請求項3に記載の二重平衡ミキサ。
- 前記デューティサイクル制御回路が、前記第2の対のトランジスタの一方のデューティサイクルを増加させると同時に他方のデューティサイクルを低減させ、また逆も同様にするために、前記デューティサイクル調整信号を前記局部発振器信号に加えるように接続されている、請求項5に記載の二重平衡ミキサ。
- 前記デューティサイクル制御回路が、前記デューティサイクル調整信号を前記局部発振器信号に付加してそのDCレベルを調整するように接続された、請求項1から6のいずれかに記載の二重平衡ミキサ。
- 前記デューティサイクル制御回路が、前記局部発振器信号のデューティサイクルをその信号が前記ミキサコアに加えられる前に調整するように接続された、請求項1から6のいずれか一項に記載の二重平衡ミキサ。
- 前記デューティサイクル制御回路が、前記第1の対のトランジスタのスレッショルド電圧を調整するために前記デューティサイクル調整信号を前記ミキサコアに加えるように接続されて、それによって前記デューティサイクル調整信号を前記局部発振器信号に加え、前記ミキサコアのトランジスタのデューティサイクルを調整する、請求項1に記載の二重平衡ミキサ。
- 前記デューティサイクル制御回路が、前記第1の対のトランジスタの一方のスレッショルド電圧を増加させると同時に他方のスレッショルド電圧を低減させ、また逆も同様にするために、前記デューティサイクル調整信号を前記ミキサコアに加えるように接続されている、請求項9に記載の二重平衡ミキサ。
- 前記デューティサイクル制御回路が、前記第2の対のトランジスタのスレッショルドに影響を及ぼさないように接続されている、請求項9または請求項10に記載の二重平衡ミキサ。
- 前記デューティサイクル制御回路が、前記第2の対のトランジスタのスレッショルドに影響を及ぼすように接続されている、請求項9または請求項10に記載の二重平衡ミキサ。
- 前記デューティサイクル制御回路が、前記第2の対のトランジスタの一方のデューティサイクルを増加させると同時に他方のデューティサイクルを低減させ、また逆も同様にするために、前記デューティサイクル調整信号を加えるように接続されている、請求項12に記載の二重平衡ミキサ。
- 前記デューティサイクル制御回路が、前記第2の対のトランジスタの一方のスレッショルド電圧を増加させると同時に他方のスレッショルド電圧を低減させ、また逆も同様にするために、前記デューティサイクル調整信号を前記ミキサコアに加えるように接続されている、請求項13に記載の二重平衡ミキサ。
- 前記デューティサイクル制御回路が、前記デューティサイクル調整信号を前記ミキサコアの前記トランジスタの基板接続点に加えるように接続されている、請求項9から14のいずれか一項に記載の二重平衡ミキサ。
- 前記デューティサイクル制御回路が、前記ミキサコアの出力ポートの前記第1の出力端子に接続された前記第1の対のトランジスタおよび前記第2の対のトランジスタのデューティサイクルを共に同時に増加させるために、またこれら2つのトランジスタのデューティサイクルを共に別の時間に低減させるために、前記デューティサイクル調整信号を前記局部発振器信号に加えるように接続されている、請求項4に従属する場合または請求項11に従属する場合を除く、請求項1から15のいずれかに記載の二重平衡ミキサ。
- 前記DC検出回路が積分器またはローパスフィルタを含む、請求項1から16のいずれかに記載の二重平衡ミキサ。
- 前記ミキサコアの出力を前記DC検出回路の入力に転送するために前記ミキサコアの出力ポートに接続されたフィルタを含む請求項1から17に記載の二重平衡ミキサであって、このフィルタが、前記DC検出回路によって通される周波数よりも高い周波数を通過させるが通過させた周波数よりも高い周波数は阻止するように構成されている、二重平衡ミキサ。
- 前記フィルタの出力が、前記二重平衡ミキサにベースバンド出力ポートを提供する、請求項18に記載の二重平衡ミキサ。
- 前記デューティサイクル制御信号が単一値を表す、請求項1から19のいずれかに記載の二重平衡ミキサ。
- 前記デューティサイクル制御信号が差動信号である、請求項20に記載の二重平衡ミキサ。
- ミキサコアにスプリアス低周波成分を除去した高周波信号を入力するように接続された入力段を含む請求項1から21のいずれかに記載の二重平衡ミキサであって、前記入力段が、
高周波信号を受信するための入力端子と、
前記高周波信号を前記入力端子から前記ミキサコアに転送するように接続されたトランジスタと、
前記トランジスタの制御入力端子と前記入力端子の間に接続されたフィードバック回路とを含み、
前記フィードバック回路が、スプリアス低周波信号により前記トランジスタにスプリアス電流が流れるのを防ぐためのフィルタを含む、二重平衡ミキサ。 - 前記フィルタがローパスフィルタまたはバンドパスフィルタである、請求項22に記載の二重平衡ミキサ。
- 前記フィードバック回路が増幅器を含む、請求項22または23に記載の二重平衡ミキサ。
- 前記増幅器の出力端子が前記トランジスタの前記制御入力端子に接続され、前記フィルタが前記入力段の前記入力端子と前記増幅器の入力端子の間に接続されている、請求項24に記載の二重平衡ミキサ。
- 前記増幅器が反転入力端子を有し、前記フィルタが前記増幅器のその入力端子に接続されている、請求項25に記載の二重平衡ミキサ。
- 前記トランジスタが電界効果トランジスタであり、前記制御入力端子が前記トランジスタのゲートである、請求項22から26のいずれか一項に記載の二重平衡ミキサ。
- 前記トランジスタが電界効果トランジスタであり、前記二重平衡ミキサの前記入力端子が前記トランジスタのソースである、請求項22から27のいずれか一項に記載の二重平衡ミキサ。
- 前記トランジスタがバイポーラトランジスタであり、前記制御入力端子が前記トランジスタのベースである、請求項22から26のいずれか一項に記載の二重平衡ミキサ。
- 前記トランジスタがバイポーラトランジスタであり、前記二重平衡ミキサの前記入力端子が前記トランジスタのエミッタである、請求項22から26のいずれか一項、または請求項29に記載の二重平衡ミキサ。
- 電源端子と前記入力段の前記入力端子の間に接続されたバイアス回路を含む、請求項22から30のいずれか一項に記載の二重平衡ミキサ。
- 前記バイアス回路が抵抗を含む、請求項31に記載の二重平衡ミキサ。
- 前記バイアス回路が、前記抵抗と直列に接続されたインダクタを含む、請求項32に記載の二重平衡ミキサ。
- 2つの前記入力段を含む請求項22から33のいずれか一項に記載の二重平衡ミキサであって、前記各入力段が、前記ミキサコアへの対をなす差動入力のそれぞれの入力に信号を転送するように接続されている、二重平衡ミキサ。
- 2つの前記入力段を含む前記二重平衡ミキサであって、各入力段の前記フィードバック回路が増幅器を含み、前記二重平衡ミキサが、前記2つの増幅器の入力オフセットに応じるように、かつ前記増幅器にそのオフセットを低減させるための出力を供給するように接続されたオフセット積分器を含む、請求項22または23に記載の二重平衡ミキサ。
- 各入力段が前記増幅器を含み、前記二重平衡ミキサが、前記2つの増幅器の入力オフセットに応じるように、かつ前記増幅器にそのオフセットを低減させるための出力を供給するように接続されたオフセット積分器を含む、請求項24から34のいずれか一項に記載の二重平衡ミキサ。
- 請求項1から21のいずれか一項、および請求項22から36のいずれか一項に記載の二重平衡ミキサ。
- 入力ポートおよび出力ポートを有し、高周波信号が前記ミキサコアの前記または1つの高周波数入力ポートまで通される前にその高周波信号をフィルタリングするように接続された入力フィルタを含む請求項1から37のいずれかに記載の二重平衡ミキサであって、前記入力フィルタが、高周波信号の低周波成分をなくす、二重平衡ミキサ。
- 前記入力フィルタがハイパスフィルタである、請求項38に記載の二重平衡ミキサ。
- 前記入力フィルタがバンドパスフィルタである、請求項38に記載の二重平衡ミキサ。
- 前記入力フィルタが受動回路網である、請求項38から40のいずれか一項に記載の二重平衡ミキサ。
- 前記入力フィルタが、その入力ポートと出力ポートの間に接続されたコンデンサを含む、請求項41に記載の二重平衡ミキサ。
- 前記入力フィルタがさらに、その入力ポートと出力ポートの間に前記コンデンサと直列に接続されたインダクタを含む、請求項42に記載の二重平衡ミキサ。
- 前記入力フィルタが、その入力ポートと電源端子の間に接続されたインダクタを含む、請求項41から43のいずれか一項に記載の二重平衡ミキサ。
- 2つの前記入力フィルタを含む請求項38から44のいずれか一項に記載の二重平衡ミキサであって、前記各入力フィルタが、前記ミキサコアへの対をなす差動入力のそれぞれの入力まで信号を通過させるように接続されている、二重平衡ミキサ。
- 前記入力フィルタの前記出力ポートが前記入力段の入力端子に接続されている、請求項22から36のいずれか一項に従属する場合の、請求項38から45のいずれか一項に記載の二重平衡ミキサ。
- 前記入力フィルタの前記入力ポートに接続された出力端子を有する入力増幅器を含む、請求項38から46のいずれか一項に記載の二重平衡ミキサ。
- 前記入力フィルタの前記入力ポートに接続された出力端子を有する前記入力増幅器が、トランスコンダクタ増幅器である、請求項47に記載の二重平衡ミキサ。
- 請求項1から48のいずれかに記載の二重平衡ミキサを含む、集積回路。
- 請求項1から48のいずれか一項に記載の二重平衡ミキサを含む、または請求項49に記載の集積回路を含む、無線受信器。
- 請求項1から48のいずれか一項に記載の二重平衡ミキサを含む、または請求項49に記載の集積回路を含む、または請求項50に記載の無線受信器を含む、移動端末装置。
Applications Claiming Priority (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
GB0415179.1 | 2004-07-06 | ||
GB0415179A GB2423427A (en) | 2004-07-06 | 2004-07-06 | Double balanced mixer with improved even-order intercept points |
GB0508203A GB0508203D0 (en) | 2005-04-22 | 2005-04-22 | Improvements in or relating to circuits |
GB0508203.7 | 2005-04-22 | ||
PCT/EP2005/007113 WO2006002945A1 (en) | 2004-07-06 | 2005-07-01 | Balanced mixer using fits |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008505578A JP2008505578A (ja) | 2008-02-21 |
JP5015770B2 true JP5015770B2 (ja) | 2012-08-29 |
Family
ID=34972425
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007519687A Expired - Fee Related JP5015770B2 (ja) | 2004-07-06 | 2005-07-01 | 回路の、または回路に関連する改善 |
Country Status (7)
Country | Link |
---|---|
US (1) | US9071196B2 (ja) |
EP (1) | EP1784913B1 (ja) |
JP (1) | JP5015770B2 (ja) |
KR (1) | KR101165485B1 (ja) |
AT (1) | ATE394830T1 (ja) |
DE (1) | DE602005006585D1 (ja) |
WO (1) | WO2006002945A1 (ja) |
Families Citing this family (36)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
AU2006308655B2 (en) | 2005-11-01 | 2010-09-23 | The Regents Of The University Of Michigan | Novel 1,4-benzodiazepine-2,5-diones with therapeutic properties |
KR100687012B1 (ko) * | 2006-02-14 | 2007-02-26 | 삼성전자주식회사 | 주파수 변환장치와 이를 포함하는 수신기 및 주파수 변환방법 |
US7826816B2 (en) | 2006-07-11 | 2010-11-02 | Qualcomm Incorporated | Systems, methods, and apparatus for frequency conversion |
US7630697B2 (en) * | 2007-03-06 | 2009-12-08 | Intel Corporation | Local oscillator control in radio receivers |
CN101295963B (zh) * | 2007-04-27 | 2011-09-07 | 北京六合万通微电子技术股份有限公司 | 上变频混频器 |
US20080318544A1 (en) * | 2007-06-20 | 2008-12-25 | Hong Kong Applied Science and Technology Research Institute Company Limited | Frequency mixer |
US8019310B2 (en) | 2007-10-30 | 2011-09-13 | Qualcomm Incorporated | Local oscillator buffer and mixer having adjustable size |
US8929840B2 (en) | 2007-09-14 | 2015-01-06 | Qualcomm Incorporated | Local oscillator buffer and mixer having adjustable size |
US8599938B2 (en) | 2007-09-14 | 2013-12-03 | Qualcomm Incorporated | Linear and polar dual mode transmitter circuit |
JP4909862B2 (ja) * | 2007-10-02 | 2012-04-04 | 株式会社東芝 | 周波数変換回路および受信機 |
EP2217576B1 (en) | 2007-11-06 | 2016-05-11 | The Regents of the University of Michigan | Benzodiazepinone compounds useful in the treatment of skin conditions |
US7821315B2 (en) * | 2007-11-08 | 2010-10-26 | Qualcomm Incorporated | Adjustable duty cycle circuit |
US8615205B2 (en) * | 2007-12-18 | 2013-12-24 | Qualcomm Incorporated | I-Q mismatch calibration and method |
US20090197552A1 (en) * | 2008-01-07 | 2009-08-06 | Peter Kurahashi | Bandwidth tunable mixer-filter using lo duty-cycle control |
US8639205B2 (en) | 2008-03-20 | 2014-01-28 | Qualcomm Incorporated | Reduced power-consumption receivers |
US8970272B2 (en) * | 2008-05-15 | 2015-03-03 | Qualcomm Incorporated | High-speed low-power latches |
FR2936115B1 (fr) * | 2008-09-18 | 2010-10-01 | St Microelectronics Sa | Amplificateur-melangeur pour chaine de reception radiofrequence. |
US8712357B2 (en) * | 2008-11-13 | 2014-04-29 | Qualcomm Incorporated | LO generation with deskewed input oscillator signal |
US8718574B2 (en) * | 2008-11-25 | 2014-05-06 | Qualcomm Incorporated | Duty cycle adjustment for a local oscillator signal |
ES2406705T3 (es) * | 2008-12-12 | 2013-06-07 | St-Ericsson Sa | Método y sistema de calibración de un punto de interceptación de intermodulación de segundo orden de un transceptor de radio |
US8604023B2 (en) | 2009-04-17 | 2013-12-10 | The Regents Of The University Of Michigan | 1,4-benzodiazepinone compounds and their use in treating cancer |
US8847638B2 (en) * | 2009-07-02 | 2014-09-30 | Qualcomm Incorporated | High speed divide-by-two circuit |
US8791740B2 (en) | 2009-07-16 | 2014-07-29 | Qualcomm Incorporated | Systems and methods for reducing average current consumption in a local oscillator path |
US8673897B2 (en) | 2009-09-18 | 2014-03-18 | The Regents Of The University Of Michigan | Benzodiazepinone compounds and methods of treatment using same |
ES2703752T3 (es) | 2009-11-17 | 2019-03-12 | Univ Michigan Regents | 1,4-Benzodiazepina-2,5-dionas y compuestos relacionados que presentan propiedades terapéuticas |
US9126978B2 (en) | 2009-11-17 | 2015-09-08 | The Regents Of The University Of Michigan | 1,4-benzodiazepine-2,5-diones and related compounds with therapeutic properties |
US8543055B1 (en) * | 2010-05-07 | 2013-09-24 | Apple Inc. | Passive frequency translation with voltage conversion gain |
US8854098B2 (en) | 2011-01-21 | 2014-10-07 | Qualcomm Incorporated | System for I-Q phase mismatch detection and correction |
US8816782B2 (en) * | 2011-05-10 | 2014-08-26 | Freescale Semiconductor, Inc. | Phase locked loop circuit having a voltage controlled oscillator with improved bandwidth |
US9154077B2 (en) | 2012-04-12 | 2015-10-06 | Qualcomm Incorporated | Compact high frequency divider |
KR20140055986A (ko) | 2012-10-31 | 2014-05-09 | 대성전기공업 주식회사 | 스위치 릴레이 장치 |
US9407304B1 (en) * | 2015-04-22 | 2016-08-02 | Blackberry Limited | Inductor based switching mixer circuit |
JP2017059946A (ja) * | 2015-09-15 | 2017-03-23 | 株式会社東芝 | ミキサ回路及び無線通信装置 |
CN110945781B (zh) * | 2017-07-20 | 2022-12-27 | 华为技术有限公司 | 具有对称边带增益的单平衡电压模式无源混频器 |
FR3107796B1 (fr) * | 2020-02-27 | 2022-03-25 | St Microelectronics Alps Sas | Dispositif de génération de signaux radiofréquence en quadrature de phase, utilisable en particulier dans la technologie 5G |
US11791832B2 (en) * | 2022-01-18 | 2023-10-17 | Nxp B.V. | Timing calibration technique for radio frequency digital-to-analog converter |
Family Cites Families (46)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3974452A (en) * | 1974-09-06 | 1976-08-10 | Regency Electronics, Inc. | Battery powered scanning receiver with synchronous power cycling through electrically operable visual indicators |
US4253196A (en) * | 1980-01-15 | 1981-02-24 | Rca Corporation | Frequency converter, as for first detector of heterodyne radio receiver |
JPS57171307U (ja) * | 1981-04-20 | 1982-10-28 | ||
US4468631A (en) * | 1982-05-24 | 1984-08-28 | Rca Corporation | Amplitude control apparatus |
US5375258A (en) * | 1992-12-07 | 1994-12-20 | Motorola, Inc. | Circuit for generating signals in phase quadrature and associated method therefor |
US5613233A (en) * | 1994-09-30 | 1997-03-18 | Rockwell International Corp. | Apparatus with distortion cancelling feedback signal |
JPH08195691A (ja) * | 1995-01-13 | 1996-07-30 | Sony Corp | 受信回路 |
JPH08223065A (ja) * | 1995-02-13 | 1996-08-30 | Toshiba Corp | 周波数変換器 |
US5574678A (en) * | 1995-03-01 | 1996-11-12 | Lattice Semiconductor Corp. | Continuous time programmable analog block architecture |
KR100243489B1 (ko) * | 1995-11-22 | 2000-02-01 | 니시무로 타이죠 | 주파수 변환기 및 이를 이용한 무선 수신기 |
JPH1056336A (ja) * | 1996-08-09 | 1998-02-24 | Mitsubishi Electric Corp | ミキサ回路 |
KR100186753B1 (ko) * | 1996-08-24 | 1999-05-15 | 삼성전자주식회사 | 직접 변복조 방식이 적용된 디지탈 무선 송수신 시스템 |
GB2321148B (en) | 1997-01-11 | 2000-10-25 | Plessey Semiconductors Ltd | Double balanced mixer |
FI119214B (fi) * | 1998-04-17 | 2008-08-29 | Nokia Corp | Menetelmä harhasignaalien vaimentamista varten ja vastaanotin |
US6393260B1 (en) | 1998-04-17 | 2002-05-21 | Nokia Mobile Phones Limited | Method for attenuating spurious signals and receiver |
US6023196A (en) * | 1998-08-03 | 2000-02-08 | Lucent Technologies Inc. | Bias circuit for transconductance amplifier |
US6157822A (en) * | 1999-07-08 | 2000-12-05 | Motorola, Inc. | Tuned low power/low noise mixer |
US6408340B1 (en) * | 2000-08-07 | 2002-06-18 | Motorola, Inc. | Method and apparatus for transferring data between electrical components |
US6711397B1 (en) * | 2000-11-20 | 2004-03-23 | Ami Semiconductor, Inc. | Structures and methods for direct conversion from radio frequency modulated signals to baseband signals |
AU2002246874A1 (en) * | 2001-01-02 | 2002-08-06 | Intersil Americas Inc. | Precision automatic gain control circuit |
US6785530B2 (en) * | 2001-03-16 | 2004-08-31 | Skyworks Solutions, Inc. | Even-order non-linearity correction feedback for Gilbert style mixers |
KR100394318B1 (ko) * | 2001-03-22 | 2003-08-09 | 주식회사 버카나와이어리스코리아 | 주파수 변환 믹서 출력의 디씨 오프셋 제거 장치 및 방법 |
US6535725B2 (en) * | 2001-03-30 | 2003-03-18 | Skyworks Solutions, Inc. | Interference reduction for direct conversion receivers |
WO2003001660A1 (en) * | 2001-06-21 | 2003-01-03 | Koninklijke Philips Electronics N.V. | Linear amplifier using non-linear cmos capacitors |
JP4920162B2 (ja) * | 2001-09-04 | 2012-04-18 | 株式会社東芝 | 周波数変換器及びこの周波数変換器を使用した通信装置 |
JP2003115778A (ja) * | 2001-10-04 | 2003-04-18 | Sharp Corp | 通信回線サービス対応衛星放送受信用チューナ |
KR100461969B1 (ko) * | 2001-12-13 | 2004-12-17 | 매그나칩 반도체 유한회사 | Cmos 공정을 통해 구현된 지수함수 발생기 및 그를이용한 가변이득증폭기 |
DE10164382C1 (de) * | 2001-12-28 | 2003-08-21 | Xignal Technologies Ag | Integrierte Schaltungsanordnung mit einem Transkonduktanzverstärker |
US7277682B2 (en) | 2002-05-16 | 2007-10-02 | Silicon Storage Technology, Inc. | RF passive mixer with DC offset tracking and local oscillator DC bias level-shifting network for reducing even-order distortion |
US7489916B1 (en) * | 2002-06-04 | 2009-02-10 | Sequoia Communications | Direct down-conversion mixer architecture |
US7536165B2 (en) * | 2002-07-24 | 2009-05-19 | Nxp B.V. | Offset correction for down-conversion mixers |
FR2844066A1 (fr) * | 2002-08-28 | 2004-03-05 | St Microelectronics Sa | Procede de controle des courants de repos d'un dispositif de transposition de frequence du type a conversion directe, et dispositif correspondant |
DE10245609B4 (de) * | 2002-09-30 | 2014-01-02 | Advanced Micro Devices, Inc. | Mischvorrichtung |
EP1552619A1 (en) * | 2002-10-15 | 2005-07-13 | Sirific Wireless Corporation | Dc trimming circuit for radio frequency (rf) down-conversion |
US7248850B2 (en) * | 2002-12-10 | 2007-07-24 | Nanoamp Solutions, Inc. | Passive subharmonic mixer design |
US20060245518A1 (en) * | 2003-05-07 | 2006-11-02 | Koninklijke Philips Electronics N.V. | Receiver front-end with low power consumption |
US7239199B1 (en) * | 2003-05-22 | 2007-07-03 | Marvell International Ltd. | Amplifier calibration |
KR100483848B1 (ko) * | 2003-05-29 | 2005-04-15 | 삼성전자주식회사 | 평형 임피던스 소자의 편차 보상회로 및 이를 이용한주파수 혼합회로 |
US7266352B2 (en) * | 2004-05-28 | 2007-09-04 | Wionics Research | Multiple band RF transmitters and receivers having independently variable RF and IF local oscillators and independent high-side and low-side RF local oscillators |
US7113043B1 (en) * | 2004-06-16 | 2006-09-26 | Marvell International Ltd. | Active bias circuit for low-noise amplifiers |
KR100629621B1 (ko) * | 2004-08-17 | 2006-09-29 | 삼성전자주식회사 | 위상을 조절하여 선형성을 보정하는 주파수 혼합방법 및주파수 혼합장치 |
FR2876528A1 (fr) * | 2004-10-12 | 2006-04-14 | St Microelectronics Sa | Melangeur de signaux pour modulation numerique |
US7529529B2 (en) * | 2005-03-04 | 2009-05-05 | Intel Corporation | Low noise, high-linearity RF front end receiver |
US7493097B2 (en) * | 2005-07-07 | 2009-02-17 | Skyworks Solutions, Inc. | High dynamic range compact mixer output stage for a wireless receiver |
US7398073B2 (en) * | 2005-09-06 | 2008-07-08 | Skyworks Solutions, Inc. | Low noise mixer |
KR100768091B1 (ko) * | 2006-08-25 | 2007-10-17 | 한국전자통신연구원 | 넓은 선형 범위를 갖는 트라이오드 영역형 트랜스컨덕터회로 |
-
2005
- 2005-07-01 DE DE602005006585T patent/DE602005006585D1/de active Active
- 2005-07-01 JP JP2007519687A patent/JP5015770B2/ja not_active Expired - Fee Related
- 2005-07-01 KR KR1020077002887A patent/KR101165485B1/ko active IP Right Grant
- 2005-07-01 AT AT05761202T patent/ATE394830T1/de not_active IP Right Cessation
- 2005-07-01 WO PCT/EP2005/007113 patent/WO2006002945A1/en active IP Right Grant
- 2005-07-01 EP EP05761202A patent/EP1784913B1/en active Active
- 2005-07-01 US US11/631,822 patent/US9071196B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
KR20070033458A (ko) | 2007-03-26 |
ATE394830T1 (de) | 2008-05-15 |
WO2006002945A1 (en) | 2006-01-12 |
US20080032646A1 (en) | 2008-02-07 |
DE602005006585D1 (de) | 2008-06-19 |
JP2008505578A (ja) | 2008-02-21 |
KR101165485B1 (ko) | 2012-07-13 |
EP1784913A1 (en) | 2007-05-16 |
US9071196B2 (en) | 2015-06-30 |
EP1784913B1 (en) | 2008-05-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5015770B2 (ja) | 回路の、または回路に関連する改善 | |
US8787511B2 (en) | Frequency and Q-factor tunable filters using frequency translatable impedance structures | |
US9124246B2 (en) | Baseband processing circuitry | |
US8884715B2 (en) | Imbalance detection and reduction for wideband balun | |
US8594583B2 (en) | Apparatus and method for radio frequency reception with temperature and frequency independent gain | |
TW200836496A (en) | Method and apparatus for receiving radio frequency signals | |
TW201029321A (en) | Tunable filter with gain control circuit | |
TWI509981B (zh) | 接收機射頻前端電路及低雜訊放大器 | |
US8797111B2 (en) | Poly-phase filter, and a single-side band mixer including the same | |
TW201008110A (en) | Method of achieving high selectivity in receiver RF front-ends | |
EP3391538B1 (en) | Radio frequency receiver | |
US8121577B1 (en) | Controllable input impedance radio frequency mixer | |
CN1981429B (zh) | 使用配合的平衡混频器 | |
JP2023544445A (ja) | 受信機回路 | |
US7984093B1 (en) | Polyphase filter having a tunable notch for image rejection | |
KR100868527B1 (ko) | 차동 증폭기형 광대역 능동 발룬 | |
US9419587B1 (en) | Method and apparatus to reconfigure a filter | |
Redman-White | Advances in Analog and RF IC Design for Wireless Communication Systems: Chapter 6. Mixers and Modulators in Wireless Systems |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20080609 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100615 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20100914 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20100922 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20101013 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20101214 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20110310 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20110317 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20110414 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20110421 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20110512 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20110519 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110614 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110809 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20111108 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20111115 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20111208 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20111215 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20120106 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20120116 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120208 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120515 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120607 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150615 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |