JP5011159B2 - システム監視回路を備えた計算機 - Google Patents
システム監視回路を備えた計算機 Download PDFInfo
- Publication number
- JP5011159B2 JP5011159B2 JP2008040271A JP2008040271A JP5011159B2 JP 5011159 B2 JP5011159 B2 JP 5011159B2 JP 2008040271 A JP2008040271 A JP 2008040271A JP 2008040271 A JP2008040271 A JP 2008040271A JP 5011159 B2 JP5011159 B2 JP 5011159B2
- Authority
- JP
- Japan
- Prior art keywords
- power supply
- system monitoring
- signal
- monitoring circuit
- bus
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000012544 monitoring process Methods 0.000 title claims description 61
- 230000005856 abnormality Effects 0.000 claims description 12
- 230000002159 abnormal effect Effects 0.000 claims 3
- 238000000034 method Methods 0.000 description 3
- 238000010586 diagram Methods 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
Images
Landscapes
- Power Sources (AREA)
- Debugging And Monitoring (AREA)
Description
101 CPU
102 CPUバス
103 メモリ制御回路
104 メモリバス
105 メモリデバイス
106 システムバス
107 入出力制御回路
108 I/Oバス
109 デバイス
110 BIOS
lll システム監視回路
112 電源制御信号
113 電源装置
114 外部接続端子
115 記憶装置
116 サブ電源装置
117 電源状態信号
Claims (4)
- CPU、該CPUと接続されCPUが使用するデータを記憶したメモりを制御するメモリ制御回路、複数のI/Oバスを有する入出力制御回路、およびこれらに動作用の電力を供給する電源装置、前記CPU、メモリ制御回路及び入出力制御回路を接続するバス、並びに前記複数のI/Oバスの状態を監視するシステム監視回路を備えた計算機において、
前記システム監視回路は、前記入出力制御回路が前記電源の開閉を制御する信号として出力する電源制御信号および前記電源装置が該装置の状態を表す信号として出力する電源状態信号を監視し、前記電源状態信号が電源制御信号に適合したレベルにないとき入出力制御回路あるいは電源装置に異常があると判断し、
また、前記I/Oバス上の信号を監視し、I/Oバス上に所定期間に渡って信号が検出されないとき前記I/Oバスに異常があると判断し、
前記システム監視回路は、前記システム監視回路内のバッファ領域に対して、前記I/Oバスの信号、前記電源制御信号、および前記電源状態信号の状態を出力し、それらの信号の状態を記録し続け、前記入出力制御回路、電源装置、またはシステム監視回路の異常を検知すると、前記バッファ領域に記録された障害発生直前におけるデータを、前記システム監視回路と接続される取り外し可能な記憶装置に転送して記憶させることを特徴とするシステム監視回路を備えた計算機。 - 請求項1記載の計算機において、
前記システム監視回路は、取り外し可能な記憶装置を備え、前記電源状態信号が電源制御信号に適合したレベルにないとき、およびI/Oバスに異常があると判断したとき異常発生箇所のデータを前記記憶装置に記憶させることを特徴とするシステム監視回路を備えた計算機。 - 請求項2記載の計算機において、
前記システム監視回路および取り外し可能な記憶装置は前記電源装置とは独立したサブ電源装置を備え、該電源装置を介して、前記電源の異常時にも給電可能であることを特徴とするシステム監視回路を備えた計算機。 - CPU、該CPUと接続されCPUが使用するデータを記憶したメモリを制御するメモリ制御回路、複数のI/Oバスを有する入出力制御回路、およびこれらに動作用の電力を供給する電源装置、前記CPU、メモリ制御回路及び入出力制御回路を接続するバス、並びに前記複数のI/Oバスの状態を監視するシステム監視回路を備えた計算機において、
前記システム監視回路は取り外し可能な記憶装置並びに前記システム監視回路および記憶装置に前記電源装置とは独立して電源を供給するサブ電源装置を備え、
前記システム監視回路は、前記入出力制御回路が前記電源の開閉を制御する信号として出力する電源制御信号および前記電源装置が該装置の状態を表す信号として出力する電源状態信号を監視し、前記電源状態信号が電源制御信号に適合したレベルにないとき入出力制御回路あるいは電源装置に異常があると判断し、
また、前記I/Oバス上の信号を監視し、I/Oバス上に所定期間に渡って信号が検出されないとき前記I/Oバスに異常があると判断し、
前記システム監視回路は、前記システム監視回路内のバッファ領域に対して、前記I/Oバスの信号、前記電源制御信号、および前記電源状態信号の状態を出力し、それらの信号の状態を記録し続け、前記入出力制御回路、電源装置、またはシステム監視回路の異常を検知すると、前記バッファ領域に記録された障害発生直前におけるデータを、前記システム監視回路と接続される取り外し可能な記憶装置に転送して記憶させるとともに、前記記憶装置は記憶装置に記憶された情報を前記I/Oバスとは独立して前記システム監視回路を介して出力するための外部接続端子を備えたことを特徴とするシステム監視回路を備えた計算機。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008040271A JP5011159B2 (ja) | 2008-02-21 | 2008-02-21 | システム監視回路を備えた計算機 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008040271A JP5011159B2 (ja) | 2008-02-21 | 2008-02-21 | システム監視回路を備えた計算機 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009199336A JP2009199336A (ja) | 2009-09-03 |
JP5011159B2 true JP5011159B2 (ja) | 2012-08-29 |
Family
ID=41142766
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008040271A Expired - Fee Related JP5011159B2 (ja) | 2008-02-21 | 2008-02-21 | システム監視回路を備えた計算機 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5011159B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110146807A (zh) * | 2019-06-05 | 2019-08-20 | 厦门立林电气控制技术有限公司 | 一种脱扣器线圈监视电路及监视方法 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08328914A (ja) * | 1995-05-29 | 1996-12-13 | Hitachi Ltd | メモリダンプ方式 |
JPH10241259A (ja) * | 1997-03-03 | 1998-09-11 | Fujitsu Ltd | ディスク装置の立ち上げ装置およびデータ処理装置 |
JP2003256240A (ja) * | 2002-02-28 | 2003-09-10 | Toshiba Corp | 情報処理装置及びその障害回復方法 |
JP2003345673A (ja) * | 2002-05-23 | 2003-12-05 | Hitachi Ltd | 計算機システムのハングアップ検出装置 |
JP2005115766A (ja) * | 2003-10-09 | 2005-04-28 | Sharp Corp | 情報処理装置 |
-
2008
- 2008-02-21 JP JP2008040271A patent/JP5011159B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2009199336A (ja) | 2009-09-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
WO2021169260A1 (zh) | 一种系统板卡电源检测方法、装置、设备及存储介质 | |
CN106326061B (zh) | 高速缓存数据处理方法及设备 | |
CN110445638B (zh) | 一种交换机系统故障保护方法及装置 | |
US7032128B2 (en) | Method for managing computer, apparatus for managing computer, and computer readable medium storing program for managing computer | |
JP4356634B2 (ja) | 故障診断回路とこの故障診断回路を備えた情報処理装置、故障診断システム及び故障診断プログラム | |
JP4371720B2 (ja) | 記憶装置システム及び記憶装置システムの保守方法 | |
JP6880961B2 (ja) | 情報処理装置、およびログ記録方法 | |
JP6996602B1 (ja) | Bmc、サーバシステム、装置安定度判定方法及びプログラム | |
JP5011159B2 (ja) | システム監視回路を備えた計算機 | |
US8024604B2 (en) | Information processing apparatus and error processing | |
JP2008225567A (ja) | 情報処理システム | |
JP2007219846A (ja) | 半導体ディスク装置の異常監視・記録方法、プログラム、半導体ディスク装置、および記憶システム | |
WO2008050455A1 (fr) | Appareil de traitement d'anomalies de lignes d'adresses, procédé de traitement d'anomalies de lignes d'adresses, programme de traitement d'anomalies de lignes d'adresses, appareil de traitement d'informations et unité de commande de mémoire | |
JP2010003132A (ja) | 情報処理装置、その入出力装置の故障検出方法及びプログラム | |
JP2008134838A (ja) | バスデバイス | |
JP5509651B2 (ja) | ログ採取装置、ログ採取方法、プログラム | |
JP4209866B2 (ja) | 監視装置、監視方法および情報処理装置 | |
JP5278267B2 (ja) | エンドカバー、これを備えたプログラマブルロジックコントローラ装置、エンドカバー装着有無確認方法、及びプログラマブルロジックコントローラ装置の故障診断方法 | |
JP2834083B2 (ja) | データディスクアレイ装置 | |
JP2009230206A (ja) | 情報処理装置及び情報処理方法 | |
CN117093402A (zh) | 设备掉电后psu ac丢失事件的记录方法及装置 | |
JP6410015B2 (ja) | 情報処理装置 | |
JP2022139034A (ja) | 電源装置、電源装置の制御方法及び電源装置の制御プログラム | |
JPH01102658A (ja) | ファイル書込みバックアップ方式 | |
JPS6289145A (ja) | 計算機システムにおける情報収集方式 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100119 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20110421 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110517 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110802 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120110 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120302 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120508 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120604 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5011159 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150608 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |