JP4810526B2 - 液晶表示装置及びその駆動方法 - Google Patents

液晶表示装置及びその駆動方法 Download PDF

Info

Publication number
JP4810526B2
JP4810526B2 JP2007341170A JP2007341170A JP4810526B2 JP 4810526 B2 JP4810526 B2 JP 4810526B2 JP 2007341170 A JP2007341170 A JP 2007341170A JP 2007341170 A JP2007341170 A JP 2007341170A JP 4810526 B2 JP4810526 B2 JP 4810526B2
Authority
JP
Japan
Prior art keywords
data
high level
transition
previous
current
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2007341170A
Other languages
English (en)
Other versions
JP2009009089A (ja
Inventor
ホンソン・ソン
ウンギ・ミン
ソンジョ・ク
ソヨク・チャン
ソンジェ・イ
Original Assignee
エルジー ディスプレイ カンパニー リミテッド
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by エルジー ディスプレイ カンパニー リミテッド filed Critical エルジー ディスプレイ カンパニー リミテッド
Publication of JP2009009089A publication Critical patent/JP2009009089A/ja
Application granted granted Critical
Publication of JP4810526B2 publication Critical patent/JP4810526B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0261Improving the quality of display appearance in the context of movement of objects on the screen or movement of the observer relative to the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/02Handling of images in compressed format, e.g. JPEG, MPEG
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/16Determination of a pixel data signal depending on the signal applied in the previous frame

Description

本発明は、液晶表示素子に関し、特に液晶の応答特性を向上させるために、ディジタルビデオデータを変調するための回路において、メモリとルックアップテーブルとの間のデータトランジションを減らして、EMI(Electro Magnetic Interference:電磁妨害)と回路の発熱を最小化するようにした液晶表示装置及びその駆動方法に関する。
液晶表示素子(Liquid Crystal Display)は、ビデオ信号に従って液晶セルの光透過率を調節して画像を表示することになる。
このような液晶表示素子の中で、液晶セル毎にスイッチング素子が形成されたアクティブマトリックスタイプの液晶表示素子は、スイッチング素子の能動的な制御が可能であるので、動画表示に有利である。アクティブマトリックスタイプの液晶表示素子に使われるスイッチング素子としては、主に薄膜トランジスタ(Thin Film Transistor;以下、“TFT”という)が用いられている。
液晶表示素子は、下式(1)及び(2)から分かるように、液晶の固有な粘性と弾性などの特性により応答速度が遅いという短所がある。
Figure 0004810526
上式(1)において、τrは液晶に電圧が印加される時のライジングタイムを、Vaは印加電圧を、VFは液晶分子が傾斜運動を始めるフリードリック遷移電圧(Freederick Transition Voltage)を、dは液晶セルのセルギャップを、γは液晶分子の回転粘度を各々意味する。
Figure 0004810526
上式(2)において、τfは液晶に印加された電圧がオフされた後、液晶が弾性復原力により原位置に復元されるフォーリングタイムを、Kは液晶固有の弾性係数を各々意味する。
現在まで液晶表示素子で最も一般的に使われてきた液晶モードであるTNモード(Twisted Nematic mode)の液晶応答速度は、液晶材料の物性とセルギャップなどにより変えることができるが、通常、ライジングタイムが20〜80msであり、フォーリングタイムが20〜30msである。このような液晶の応答速度は、1フレーム期間(NTSC:16.67ms)より長い。このため、図1のように、液晶セルに充電される電圧が希望する電圧に到達する前に、次のフレームに進行してしまうため、動画で画面が薄暗くなるモーションバーリング(Motion Burring)現象が表れることになる。
図1を参照すると、従来の液晶表示素子は、遅い応答速度により、1レベルから他のレベルにデータ(VD)が変わる時、それに対応する表示輝度(BL)が希望する輝度に到達することができず、希望する色と輝度を表現できなくなる。その結果、液晶表示素子は、動画でモーションバーリング現象が表れることになり、コントラスト比の低下により画質が落ちることになる。
このような液晶表示素子の遅い応答速度を解決するために、図2のようなオーバードライビング方式があり、この方式では、入力データ(VD)を予め設定された変調データ(MVD)に変調し、その変調データ(MVD)を液晶セルに印加して希望する輝度(MBL)を得ることになる。このオーバードライビング方式は、1フレーム期間内に入力データの輝度値に対応して希望する輝度を得ることができるように、データの変化の可否に基づいて、上式(1)で|V −V |を高くすることになる。したがって、オーバードライビング方式は、液晶の遅い応答速度をデータ値の変調により補償して、動画でモーションバーリング現象を緩和させる。
オーバードライビング回路は、図3の通りである。
図3を参照すると、オーバードライビング回路は、データバス32からのデータを格納するフレームメモリ33と、データを変調するためのルックアップテーブル34とを備える。
フレームメモリ33は、データを格納し、格納されたデータを前回フレームデータ(Fn−1)としてルックアップテーブル34に供給する。
ルックアップテーブル34は、下記の表1のように、現在番目のフレームデータ(Fn)とフレームメモリ33からの前回フレームデータ(Fn−1)をアドレスとして、予め設定された変調データ(MRGB)を選択することにより、データを変調する。このルックアップテーブル34は、読取り専用メモリ(Read Only Memory:ROM)とメモリアドレス制御回路とを含む。
Figure 0004810526
表1において、最も左側の列は、前回フレーム(Fn−1)のデータであり、最も上側の行は、現在フレーム(Fn)のデータである。
図3のようなオーバードライビング回路は、前回フレームデータを格納するためにフレームメモリ33が必要である。このようなフレームメモリ33は、回路コストを増加させる主原因となる。
また、ルックアップテーブル34は、液晶表示パネルの駆動回路を制御するためのタイミングコントローラに内蔵できるが、この場合、タイミングコントローラのチップサイズが大きくなるだけでなく、タイミングコントローラとフレームメモリ33との間のデータ転送路でEMIが高まり、タイミングコントローラの発熱量が高まる問題点がある。これは、タイミングコントローラ内にロードされたルックアップテーブル34とフレームメモリ33との間で転送されるデータのトランジション量が多いためである。
本発明の目的は、液晶の応答特性を向上させるためにディジタルビデオデータを変調するための回路において、メモリとルックアップテーブルとの間のデータトランジションを減らしてEMIと回路の発熱を最小化するようにした液晶表示装置及びその駆動方法を提供することにある。
上記の目的を達成するために、本発明の液晶表示装置は、前回データと現在データとの間のトランジション数を比較し、さらに前記現在データと次回データとの間のトランジション数を比較して、その比較結果によって前記現在データの反転の可否を決定すると共に、前記前回データと前記次回データのハイレベル数の差と、前記現在データと前記前回データのハイレベル数の差によって前記現在データの反転の可否を決定し、前記現在データの反転時に反転信号を発生するデータトランジション変換部と、前記データトランジション変換部からのデータを格納するメモリと、前記反転信号を用いて前記メモリからのデータを逆変換するデータトランジション逆変換部と、変調データを予め貯蔵し前記現在データと前記データトランジション逆変換部により逆変換された前回フレームデータの入力を受けて前記変調データ中いずれか1つを出力するルックアップテーブルと、前記ルックアップテーブルからのデータを液晶表示パネルに表示するための表示駆動回路とを備えることを特徴とする。
また、本発明の液晶表示装置の駆動方法は、前回データと現在データとの間のトランジション数を比較し、さらに前記現在データと次回データとの間のトランジション数を比較して、その比較結果によって、前記現在データの反転の可否を決定すると共に、前記前回データと前記次回データのハイレベル数の差と、前記現在データと前記前回データのハイレベル数の差によって前記現在データの反転の可否を決定し、前記現在データの反転時に、反転されたデータをメモリに供給し、反転信号を発生するステップと、前記反転信号を用いて前記メモリからのデータを逆変換するステップと、液晶の応答特性を向上させるための変調データを予め貯蔵したルックアップテーブルに前記現在データと前記逆変換されたデータを入力し前記変調データ中いずれか1つが前記ルックアップテーブルから出力されるステップと、前記ルックアップテーブルから出力された変調データを液晶表示パネルに表示するステップとを含むことを特徴とする。
本発明の液晶表示装置及びその駆動方法は、前回データと現在データとを比較して、それらの間にトランジション数が多いとき、または、前回データと次回データを現在データと比較して、これらの間にハイレベル数とトランジション数を基準値と比較して、その比較結果に従ってデータを選択的に反転する。その結果、本発明の液晶表示装置及びその駆動方法は、液晶の応答特性を向上させるためにディジタルビデオデータを変調するための回路において、メモリとタイミングコントローラとの間のデータトランジションを減らし、EMIと回路の発熱を最小化することができる。
以下、図4乃至図11を参照して本発明の好ましい実施の形態について説明する。
図4を参照すると、本発明の実施の形態に係る液晶表示装置は、データライン45とゲートライン46とが交差し、その交差部に液晶セル(CLc)を駆動するためのTFTが形成された液晶表示パネル47、液晶表示パネル47のデータライン45にデータを供給するためのデータ駆動部43、液晶表示パネル47のゲートライン46にスキャンパルスを供給するためのゲート駆動部44、データ駆動部43とゲート駆動部44を制御すると共に、メモリ42にソースデータ(SRGB)を供給するタイミングコントローラ41、及びタイミングコントローラ41に接続されたメモリ42を備える。
液晶表示パネル47は、2枚のガラス基板の間に液晶が注入され、その下部ガラス基板上にデータライン45とゲートライン46が相互に直交するように形成される。データライン45とゲートライン46との交差部に形成されたTFTは、ゲートライン46からのスキャンパルスに応答してデータライン45からのデータを液晶セル(CLc)に供給する。このため、TFTのゲート電極は、ゲートライン46に接続され、ソース電極は、データライン45に接続される。そして、TFTのドレイン電極は、液晶セル(CLc)の画素電極に接続される。液晶表示パネル47の下部ガラス基板上には、液晶セル(CLc)の電圧を維持させるためのストレージキャパシタ(Storage Capacitor:Cst)が形成される。このストレージキャパシタ(Cst)は、液晶セル(CLc)と前段のゲートライン46との間に形成することができ、液晶セル(CLc)と別途の共通ラインとの間に形成することができる。
タイミングコントローラ41は、垂直/水平同期信号(V,H)とクロック(CLK)を用いて、ゲート駆動部44の動作タイミングを制御するためのゲート制御信号(GDC)、データ駆動部43の動作タイミングを制御するためのデータ制御信号(DDC)、及びメモリ42を制御するための制御信号を発生する。このタイミングコントローラ41は、クロック(CLK)に合せてディジタルビデオデータ(RGB)をサンプリングし、そのデータ(RGB)を圧縮した後、データトランジション数を減らすためのデータ変換を経てメモリ42に格納すると共に、メモリ42からの前回フレームデータを読み込む。また、タイミングコントローラ41は、液晶の応答速度を変調するための変調データが格納されたルックアップテーブルを内蔵する。タイミングコントローラ41は、メモリ42から読み込んだ前回フレームデータに対し、データトランジション逆変換と圧縮の復元を経てルックアップテーブルに供給する。ルックアップテーブルは、現在フレームデータと前回フレームデータとを比較して、下記のような条件を満たす変調データを選択する。そして、タイミングコントローラ41は、ルックアップテーブルにより選択された変調データ(MRGB)をデータ駆動部43に供給する。
ルックアップテーブルに格納された変調データは、下式(3)〜(5)の条件を満たす。
Figure 0004810526
上式(3)〜(5)から分かるように、変調データ(MRGB)は、同一なピクセルにおいて、そのピクセルデータ値が前回フレーム(Fn−1)が現在フレーム(Fn)より大きい場合には、現在フレーム(Fn)より小さい値に設定される。一方、前回フレーム(Fn−1)が現在フレーム(Fn)より小さい場合には、現在フレーム(Fn)より大きい値に設定される。また、変調データ(MRGB)は、同一なピクセルにおいて、そのピクセルデータ値が前回フレーム(Fn−1)と現在フレーム(Fn)で同一であれば、現在フレーム(Fn)と同一な値に設定される。ここで、前回フレーム(Fn−1)のデータは、後述するように、前回フレームの平均値に置換される。
メモリ42は、タイミングコントローラ41からのデータを1フレーム期間の間、格納した後に出力することによって、ルックアップテーブルに供給される前回フレームデータをタイミングコントローラ41に供給する。タイミングコントローラ41とメモリ42は、液晶表示パネル47の解像度が1366×768であるとき、15bitsのデータが転送され、1bitの反転信号(REV)が転送される。このメモリ42は、如何なるメモリでも可能であるが、費用や性能面でSDRAM(Synchronous Dynamic Random Access Memory)が好ましい。
データ駆動部43は、シフトレジスタと、タイミングコントローラ41からの変調データ(MRGB)を一時格納するためのレジストと、シフトレジスタからのクロック信号に応答して変調データ(MRGB)を格納した後、1ライン分のデータを同時に出力するためのラッチ、ラッチからの変調データ(MRGB)をアナログ正極性/負極性のガンマ補償電圧に変換するディジタル/アナログ変換器、正極性/負極性ガンマ補償電圧を選択するマルチプレクサ、及びマルチプレクサとデータラインとの間に接続された出力バッファーなどで構成される。このデータ駆動部43は、変調データ(MRGB)の入力を受けて、その変調データ(MRGB)をタイミングコントローラ41の制御下で液晶表示パネル47のデータライン45に供給する。
ゲート駆動部44は、タイミングコントローラ41からのゲート制御信号(GDC)に応答してスキャンパルスを順次発生するシフトレジスト、スキャンパルスのスイング幅を液晶セル(CLc)の駆動に適合したレベルにシフトさせるためのレベルシフター、出力バッファーなどで構成される。このゲート駆動部44は、スキャンパルスをゲートライン46に供給することで、そのゲートライン46に接続されたTFTをターン−オンさせて、データの画素電圧、即ち、アナログガンマ補償電圧が供給される1水平ラインの液晶セル(CLc)を選択する。データ駆動部43から発生されるデータは、スキャンパルスに同期することで、選択された1水平ラインの液晶セル(CLc)に供給される。
図5は、タイミングコントローラ41のデータ変調部を詳細に示す回路図である。
図5を参照すると、本発明におけるタイミングコントローラ41のデータ変調部は、データ圧縮部52、データトランジション変換部53、データトランジション逆変換部54、データ復元部55、及びルックアップテーブル51を備える。
データ圧縮部52は、予め決まった圧縮アルゴリズムを用いてソースデータ(SRGB)を圧縮する。圧縮アルゴリズムは、公知の如何なる圧縮アルゴリズムも可能であり、本願出願人により既出願された大韓民国特許出願第2003−98100号、第2004−49541号、第2004−115730号、第2004−116342号、第2004−116347号、第2006−116974号で提案された圧縮方法及び装置を選択することができる。このデータ圧縮部52は、前述したように、タイミングコントローラ41とメモリ42との間に15bitsのデータが転送されると、3.2:1の圧縮率でデータを圧縮し、圧縮されたデータをメモリ42に供給する。
データトランジション変換部53は、後述する2つの方式によりデータを変換し、反転信号(REV)を生成して、タイミングコントローラ41とメモリとの間で転送されるデータのトランジション数を減らす。このようなデータ変換は、タイミングコントローラ41とメモリ42との間でEMIを減らし、タイミングコントローラ41とメモリ42の発熱量を減らす。
データトランジション逆変換部54は、反転信号(REV)を用いてデータトランジション逆変換を実行する。
データ復元部55は、データ圧縮部52の圧縮アルゴリズムに対応する復元アルゴリズムに従ってデータの圧縮を復元して、ルックアップテーブル51に供給する。ルックアップテーブル51には前述した変調データが格納される。
図6は、データトランジション変換部53の第1の実施の形態を詳細に示す回路図である。
図6を参照すると、データトランジション変換部53は、データの前回ビットと現在ビットをXORゲート63にて比較する。XORゲート63は、前回ビットと現在ビットとが異なる際、ハイレベル“1”を出力し、それ以外の場合にローレベル“0”を出力することによって、前回ビットと現在ビットの変化を検出する。データの15bitsの各々を比較するXORゲート63の出力は、加算器64により加算され、反転信号出力部65は、加算器64の出力を分析して、ハイレベルが8以上であれば、即ち、15bitsの入力データの中で、前回データと比較して8bits以上でトランジションが発生している場合には、反転信号(REV)をハイレベル“1”に出力する。反転信号出力部65から出力された反転信号(REV)は、出力側XORゲート66に入力される。出力側XORゲート66は、反転信号(REV)と入力データの各ビットを排他的論理和演算して、反転信号(REV)がハイレベルであるとき、入力データの各ビットを反転させる。図7は、トランジション変換過程無しでメモリ42にデータを直接入力する例であり、図8は、トランジション変換過程を経たデータと反転信号(REV)をメモリ42に入力した例である。図7及び図8の比較から分かるように、データトランジション変換により入力データのトランジションが多ければ、データの反転によりデータのトランジションが殆どなくなり、反転信号(REV)はデータの反転時点を示す。
図9は、タイミングコントローラ41とメモリ42との間に16bitsのデータ転送を仮定してデータトランジション変換前/後のトランジション数の変化を例示したものである。図9の左側の表のようなデータトランジション変換前の16bitsデータが“0000000000000000”−>“0000000000001111(4)”−>“0110011111101111(8)”−>“0111000000000000(11)”−>“0000000000000000(3)”−>“0000000000001111(4)”−>“0110011111101111(8)”−>“0111000000000000(11)”と入力されると、データトランジション数は“()”内の数字の通りである。これに比べて、前回データと現在データとの間にトランジション数が8を超過するとき、データを反転させれば、図9の右側の表のように、“0000000000000000”−>“0000000000001111(4)”−>“0110011111101111(8)”−>“1000111111111111(6)”−>“1111111111111111(3)”−>“1111111111110000(4)”−>“0110011111101111(8)”−>“1000111111111111(6)”に変換されて、“()”内の数のようにトランジション数が低くなる。
上記のような第1の実施の形態は、現在データを前回データと比較して、その結果、トランジション数が予め設定された基準値を超過するとき、データを反転させてトランジション数を減らす。これに比べて、後述する本発明の第2の実施の形態は、現在データを前回データと比較すると共に、次回データと比較してデータ変換の可否を決定することで、トランジション数をさらに減らすことができる。
図10は、データトランジション変換部53の第2の実施の形態を詳細に示す回路図である。
図10を参照すると、データトランジション変換部53は、第1ハイレベルカウンタ101A、第2ハイレベルカウンタ101B、第3ハイレベルカウンタ101C、第1トランジションカウンタ102A、第2トランジションカウンタ102B、ハイカウント比較部103、反転信号出力部104、及びデータ変換部105を備える。
第1ハイレベルカウンタ101Aは、16bitsの前回データでハイレベルをカウントして、そのカウント値をハイカウント比較部103に供給する。
第2ハイレベルカウンタ101Bは、16bitsの現在データでハイレベルをカウントして、そのカウント値をハイカウント比較部103に供給する。
第3ハイレベルカウンタ101Cは、16bitsの次回データでハイレベルをカウントして、そのカウント値をハイカウント比較部103に供給する。
第1トランジションカウンタ102Aは、16bitsの前回データと16bitsの現在データとの間のトランジション数をカウントして、そのトランジションカウント値が指定された第1基準値、例えば、‘8’を超過するとき、ハイレベルの出力を反転信号出力部104に供給する。一方、第1トランジションカウンタ102Aは、トランジションカウント値が第1基準以下であるとき、ローレベルの出力を反転信号出力部104に供給する。
第2トランジションカウンタ102Bは、16bitsの現在データと16bitsの次回データとの間でトランジション数をカウントして、そのトランジションカウント値が指定された第2基準値、例えば、‘8’を超過するとき、ハイレベルの出力を反転信号出力部104に供給する。一方、第2トランジションカウンタ102bは、トランジションカウント値が第2基準値以下であるとき、ローレベルの出力を反転信号出力部104に供給する。
ハイカウント比較部103は、前回データと次回データとの間に、そして、現在データと前回データとの間のハイレベル個数を分析する。このハイカウント比較部103は、前回データと次回データのハイレベルの差が第3基準値、例えば、‘2’以下であって、同一または類似しており、現在データと前回データとの間のハイレベル個数の差が第4基準値、例えば、‘7’より大きい場合には、ハイレベルの出力を反転信号出力部104に供給する。これに反して、ハイカウント比較部103は、前回データと次回データのハイレベルの差が第3基準値より大きいか、現在データと前回データとの間のハイレベル個数の差が第4基準値以下の場合には、ローレベルの出力を反転信号出力部104に供給する。
反転信号出力部104は、第1トランジションカウンタ102Aの出力がハイレベルであるとき、即ち、前回データと現在データとの間のトランジション数が第1基準値より大きいとき、反転信号(REV)をハイレベルで出力する。
また、反転信号出力部104は、第1トランジションカウンタ102Aの出力がローレベルであるとき、即ち、前回データと現在データとの間のトランジション数が第1基準値以下のとき、次のような条件で反転信号(REV)をハイレベルで出力する。第1トランジションカウンタ102Aの出力がローレベルであるとき、反転信号出力部104は、ハイカウント比較部103の出力がハイレベルであり、第2トランジションカウンタ102Bの出力がハイレベルであるとき、反転信号(REV)をハイレベルで出力する。言い換えると、反転信号出力部104は、前回データと現在データとの間のトランジション数が第1基準値以下であっても、“前回データと次回データのハイレベルの差が第3基準値以下であって類似しており、現在データと前回データとの間にハイレベル個数の差が第4基準値より大きい場合には、”反転信号(REV)をハイレベルで出力する。その以外の場合に、反転信号出力部104は、ローレベルの出力を発生する。
上記の基準値は、液晶表示パネルの動作モードや駆動特性に従って変わることができる。
データ変換部105は、図6のようなXORゲート66を用いて反転信号(REV)と入力データの各々のビットを排他的論理和演算することで、反転信号(REV)の出力がハイレベルであるとき、入力データの各々のビットを反転させる。
データトランジション逆変換部54は、反転信号(REV)を用いた排他的論理和演算により逆変換する。
図11は、図9のような16bitsのデータの例を仮定して、図10のようなデータトランジション変換部53によりトランジション変換された例を示す。
図11を参照すると、本発明の第2の実施の形態におけるデータトランジション変換部53は、前回データと次回データ全てを考慮して、現在データの反転条件を最適化することで、タイミングコントローラ41とメモリ42との間に転送されるデータのトランジション数をさらに減らすことができる。図9及び図11において、ハッチング部分でデータが反転される。図11を参照すると、第1乃至第8データの中で、第3データと第7データは、上記の反転条件の中で、“前回データと次回データのハイレベルの差が第3基準値以下で類似し、現在データと前回データとの間のハイレベル個数の差が第4基準値より大きい条件”を満たしており、反転される。
通常の液晶表示装置において、データに従う輝度変化を示す波形図である。 オーバードライビングによる液晶応答特性の改善効果を示す波形図である。 オーバードライビング回路の一例を示す回路図である。 本発明の実施形態に係る液晶表示装置を示すブロック図である。 図4に図示されたタイミングコントローラのデータ変調部を詳細に示す回路図である。 本発明の第1の実施の形態に係るデータトランジション変換部を詳細に示す回路図である。 トランジション変換過程無しでメモリに直接入力されるデータの一例を示す波形図である。 トランジション変換過程を経たデータと反転信号の一例を示す波形図である。 タイミングコントローラとメモリとの間にデータトランジション変換前/後のトランジション数の変化を例示した図である。 本発明の第2の実施の形態に係るデータトランジション変換部を詳細に示す回路図である。 図9のようなデータを図10のようなデータトランジション変換部に変換した例を示す図である。
符号の説明
33 フレームメモリ、34 ルックアップテーブル、41 タイミングコントローラ、42 メモリ、43 データ駆動部、44 ゲート駆動部、51 ルックアップテーブル、52 データ圧縮部、53 データトランジション変換部、54 データトランジション逆変換部、55 データ復元部、101 ハイレベルカウンタ、102 トランジションカウンタ、103 ハイカウント比較部、104 反転信号出力部、105 データ変換部。

Claims (7)

  1. 前回データと現在データとの間のトランジション数を比較し、さらに前記現在データと次回データとの間のトランジション数を比較して、その比較結果によって前記現在データの反転の可否を決定すると共に、前記前回データと前記次回データのハイレベル数の差と、前記現在データと前記前回データのハイレベル数の差によって前記現在データの反転の可否を決定し、前記現在データの反転時に反転信号を発生するデータトランジション変換部と、
    前記データトランジション変換部からのデータを格納するメモリと、
    前記反転信号を用いて前記メモリからのデータを逆変換するデータトランジション逆変換部と、
    変調データを予め貯蔵し前記現在データと前記データトランジション逆変換部により逆変換された前回フレームデータの入力を受けて前記変調データ中いずれか1つを出力するルックアップテーブルと、
    前記ルックアップテーブルからのデータを液晶表示パネルに表示するための表示駆動回路と
    を備えることを特徴とする液晶表示装置。
  2. 前記データを圧縮して前記データトランジション変換部に供給するデータ圧縮部と、
    前記データ圧縮部の圧縮アルゴリズムに対応する復元アルゴリズムを用いて前記データトランジション逆変換部からのデータを復元して前記ルックアップテーブルに供給するデータ復元部と
    をさらに備えることを特徴とする請求項記載の液晶表示装置。
  3. 前記データトランジション変換部、前記データトランジション逆変換部、前記ルックアップテーブル、前記データ圧縮部、及び前記データ復元部を内蔵し、前記表示駆動回路の動作タイミングを制御するタイミングコントローラをさらに備えることを特徴とする請求項記載の液晶表示装置。
  4. 前記データトランジション変換部は、
    前記前回データでハイレベルをカウントする第1ハイレベルカウンタと、
    前記現在データでハイレベルをカウントする第2ハイレベルカウンタと、
    前記次回データでハイレベルをカウントする第3ハイレベルカウンタと、
    前記前回データと前記現在データとの間の前記トランジション数をカウントして、そのトランジションカウント値が第1基準値より大きいとき、ハイレベルの出力を発生する第1トランジションカウンタと、
    前記現在データと前記次回データとの間の前記トランジション数をカウントして、そのトランジションカウント値が第2基準値より大きいとき、ハイレベルの出力を発生する第2トランジションカウンタと、
    前記前回データと前記次回データとのハイレベルの差が第3基準値以下であり、前記現在データと前記前回データとの間のハイレベルの差が第4基準値より大きい場合には、ハイレベルの出力を発生するハイカウント比較部と、
    前記第1トランジションカウンタの出力がハイレベルである場合と、前記ハイカウント比較部の出力と前記第2トランジションカウンタの出力の両方ともがハイレベルである場合に、前記反転信号を発生する反転信号出力部と、
    前記反転信号に従い前記現在データを反転させるデータ変換部と
    を備えることを特徴とする請求項記載の液晶表示装置。
  5. 前回データと現在データとの間のトランジション数を比較し、さらに前記現在データと次回データとの間のトランジション数を比較して、その比較結果によって、前記現在データの反転の可否を決定すると共に、前記前回データと前記次回データのハイレベル数の差と、前記現在データと前記前回データのハイレベル数の差によって前記現在データの反転の可否を決定し、前記現在データの反転時に、反転されたデータをメモリに供給し、反転信号を発生するステップと、
    前記反転信号を用いて前記メモリからのデータを逆変換するステップと、
    液晶の応答特性を向上させるための変調データを予め貯蔵したルックアップテーブルに前記現在データと前記逆変換されたデータを入力し前記変調データ中いずれか1つが前記ルックアップテーブルから出力されるステップと、
    前記ルックアップテーブルから出力された変調データを液晶表示パネルに表示するステップと
    を含むことを特徴とする液晶表示装置の駆動方法。
  6. 前記データの反転の前に前記データを圧縮するステップと、
    前記データの圧縮アルゴリズムに対応する復元アルゴリズムを用いて、前記逆変換されたデータを復元するステップと
    をさらに含むことを特徴とする請求項記載の液晶表示装置の駆動方法。
  7. 前記反転されたデータをメモリに供給し、反転信号を発生するステップは、
    前記前回データでハイレベルをカウントするステップと、
    前記現在データでハイレベルをカウントするステップと、
    前記次回データでハイレベルをカウントするステップと、
    前記前回データと前記現在データとの間の前記トランジション数をカウントして、そのトランジションカウント値が第1基準値より大きい時、ハイレベルの出力を発生するステップと、
    前記現在データと前記次回データとの間の前記トランジション数をカウントして、そのトランジションカウント値が第2基準値より大きいとき、ハイレベルの出力を発生するステップと、
    前記前回データと前記次回データとのハイレベルの差が第3基準値以下であり、前記現在データと前記前回データとの間のハイレベルの差が第4基準値より大きい場合には、ハイレベルの出力を発生するステップと、
    前記前回データと前記現在データとの間の前記トランジション数をカウントして、そのトランジションカウント値が第1基準値より大きい場合に、前記反転信号を発生すると共に、前記前回データと前記次回データとのハイレベルの差が第3基準値以下であり、前記現在データと前記前回データとの間のハイレベル個数の差が第4基準値より大きく、前記現在データと前記次回データとの間の前記トランジション数をカウントして、そのトランジションカウント値が第2基準値より大きいとき、前記反転信号を発生するステップと、
    前記反転信号に従って前記現在データを反転させるステップと
    を含むことを特徴とする請求項記載の液晶表示装置の駆動方法。
JP2007341170A 2007-06-26 2007-12-28 液晶表示装置及びその駆動方法 Active JP4810526B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020070063058A KR100874642B1 (ko) 2007-06-26 2007-06-26 액정표시장치와 그 구동방법
KR10-2007-0063058 2007-06-26

Publications (2)

Publication Number Publication Date
JP2009009089A JP2009009089A (ja) 2009-01-15
JP4810526B2 true JP4810526B2 (ja) 2011-11-09

Family

ID=40159784

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007341170A Active JP4810526B2 (ja) 2007-06-26 2007-12-28 液晶表示装置及びその駆動方法

Country Status (4)

Country Link
US (2) US7961163B2 (ja)
JP (1) JP4810526B2 (ja)
KR (1) KR100874642B1 (ja)
CN (1) CN101334974B (ja)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI246339B (en) * 2004-09-17 2005-12-21 Realtek Semiconductor Corp Evaluation method for signal transmission quality and tuning method thereof
JP2008287154A (ja) * 2007-05-21 2008-11-27 Toshiba Corp 変調装置及び画像表示装置
CN101315473B (zh) * 2007-06-01 2010-08-25 群康科技(深圳)有限公司 液晶显示装置及其驱动方法
TWI379281B (en) * 2008-02-27 2012-12-11 Au Optronics Corp Image over driving devices and image overdrive controlling methods
TWI395192B (zh) * 2009-03-18 2013-05-01 Hannstar Display Corp 像素資料前處理電路及方法
US9361824B2 (en) * 2010-03-12 2016-06-07 Via Technologies, Inc. Graphics display systems and methods
KR102105408B1 (ko) * 2013-12-02 2020-04-29 삼성전자주식회사 디스플레이 드라이버 ic, 이의 동작 방법, 및 이를 포함하는 장치들
KR20150090634A (ko) 2014-01-29 2015-08-06 삼성전자주식회사 디스플레이 구동 집적회로, 디스플레이 장치 및 디스플레이 구동 집적회로의 동작 방법
JP2015141370A (ja) * 2014-01-30 2015-08-03 セイコーエプソン株式会社 画像表示装置、および画像表示装置の制御方法
KR102246284B1 (ko) * 2014-09-05 2021-04-30 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
KR102498281B1 (ko) * 2016-05-24 2023-02-10 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
CN109272953B (zh) * 2018-10-30 2020-07-10 惠科股份有限公司 信号调整电路及方法、显示装置

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100313243B1 (ko) 1998-12-31 2002-06-20 구본준, 론 위라하디락사 데이터 전송 장치 및 그 방법
US7277076B2 (en) * 2002-12-27 2007-10-02 Sharp Kabushiki Kaisha Method of driving a display, display, and computer program therefor
JP4601949B2 (ja) 2002-12-27 2010-12-22 シャープ株式会社 表示装置の駆動方法、表示装置、並びに、そのプログラム、プログラムを記録した記録媒体
KR100943278B1 (ko) * 2003-06-09 2010-02-23 삼성전자주식회사 액정 표시 장치와 이의 구동 장치 및 방법
KR101016287B1 (ko) * 2003-12-11 2011-02-22 엘지디스플레이 주식회사 액정표시장치의 구동장치 및 방법
JP4433784B2 (ja) * 2003-12-19 2010-03-17 セイコーエプソン株式会社 液晶パネル駆動装置
JP2006113359A (ja) * 2004-10-15 2006-04-27 Rohm Co Ltd オーバードライブ回路および表示装置

Also Published As

Publication number Publication date
CN101334974B (zh) 2013-04-10
JP2009009089A (ja) 2009-01-15
US20090002292A1 (en) 2009-01-01
CN101334974A (zh) 2008-12-31
US8125428B2 (en) 2012-02-28
US7961163B2 (en) 2011-06-14
KR100874642B1 (ko) 2008-12-17
US20110134169A1 (en) 2011-06-09

Similar Documents

Publication Publication Date Title
JP4810526B2 (ja) 液晶表示装置及びその駆動方法
JP4679066B2 (ja) 表示装置及び駆動方法
JP5299741B2 (ja) 表示パネルの制御装置、液晶表示装置、電子機器、表示装置の駆動方法、及び制御プログラム
JP4768344B2 (ja) 表示装置
JP5220268B2 (ja) 表示装置
TWI408634B (zh) 液晶顯示面板基礎顯示中動態選定圖框速率轉換或圖素過度驅動
JP5080132B2 (ja) データ補償回路及びこれを有する表示装置
JP5110788B2 (ja) 表示装置
JP2005049840A (ja) 液晶表示装置と、これの駆動方法及びその装置{liquidcrystaldisplay,andmethodandapparatusfordrivingtherof}
JP2003084742A (ja) 液晶表示装置の駆動方法及び装置
JP2007212591A (ja) 表示装置
JP2006350342A (ja) 表示装置及び表示装置の駆動装置
JPWO2010134358A1 (ja) 画像表示装置
KR20040046437A (ko) 데이터 공급시간의 변조방법과 이를 이용한액정표시장치의 구동방법 및 장치
US7450096B2 (en) Method and apparatus for driving liquid crystal display device
JP2007156474A (ja) 液晶表示装置及びその画像信号補正方法
JP2008076433A (ja) 表示装置
JP2011141557A (ja) 表示装置
KR100965591B1 (ko) 액정표시소자의 구동방법 및 장치
JP2003295843A (ja) 液晶表示装置及びその駆動方法
JP4497793B2 (ja) 液晶表示装置の駆動方法及び装置
EP1914710B1 (en) Display device
WO2006109516A1 (ja) 液晶表示装置
KR101419222B1 (ko) 액정표시장치와 그 구동방법
JP3773206B2 (ja) 液晶表示装置及びその駆動方法並びに走査線駆動回路

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20110201

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110208

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110509

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20110816

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20110822

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140826

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 4810526

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250