JP4796286B2 - 電子部品用トレイ - Google Patents

電子部品用トレイ Download PDF

Info

Publication number
JP4796286B2
JP4796286B2 JP2004194427A JP2004194427A JP4796286B2 JP 4796286 B2 JP4796286 B2 JP 4796286B2 JP 2004194427 A JP2004194427 A JP 2004194427A JP 2004194427 A JP2004194427 A JP 2004194427A JP 4796286 B2 JP4796286 B2 JP 4796286B2
Authority
JP
Japan
Prior art keywords
tray
center
protrusion
groove
annular
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2004194427A
Other languages
English (en)
Other versions
JP2005088995A (ja
Inventor
正徳 大久保
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AKIMOTO SEISAKUSYO CO., LTD.
Original Assignee
AKIMOTO SEISAKUSYO CO., LTD.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by AKIMOTO SEISAKUSYO CO., LTD. filed Critical AKIMOTO SEISAKUSYO CO., LTD.
Priority to JP2004194427A priority Critical patent/JP4796286B2/ja
Publication of JP2005088995A publication Critical patent/JP2005088995A/ja
Application granted granted Critical
Publication of JP4796286B2 publication Critical patent/JP4796286B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Landscapes

  • Stackable Containers (AREA)
  • Containers Having Bodies Formed In One Piece (AREA)
  • Packaging Frangible Articles (AREA)

Description

この発明は例えばICパッケージ、半導体チップ、半導体部品等の電子部品を搬送や保管或いは試験装置にセットするためのトレイに関し、特にスタッキング時の精度の確保に意を払ったトレイに関する。
ICパッケージ、或いはそれに至る途中工程品である半導体素子等の電子部品の搬送や保管或いは試験装置にセットするためのトレイが公知である。これらのトレイは電子部品を収容する複数のポケット部を板状の本体の上面に設けた構成よりなるが、使用にあたっては複数枚を積み重ねるスタッキングを行うことが一般的である。そのため、上面及び底面にスタッキングのための嵌合構造を備えることが必須となる。
図18はスタッキングのための嵌合構造の従来技術をICパッケージ用のトレイを例に取り示す図、図19は同じく半導体チップ用のトレイを例に取り示す図である。ここでは、トレイTの下面の周縁を内周矩形の環状突体T2として突設させると共に、トレイの上面の周縁内側にトレイ同士をスタッキングした際に上記環状突体T2の内側に嵌合される外周矩形の環状突体T1を突設することによりスタッキング時に上下のトレイを嵌合可能としている。
特開平8−244877号公報 特開平5−338682号公報
前記の従来技術においては理論上は正確なスタッキングが実現できる筈である。しかしながら、トレイはプラスチックにより一体成形され、しかも大きいものでは全長で数十cm近い大きさがあり、成形の精度や外的環境により仕上がりと設計値の間に誤差が生じやすかった。そのため、スタッキング時に上下のトレイ同士にずれが生じ、自動機械による電子部品のポケットへの収容時に位置ずれを生じる問題があった。この場合、加工精度を高めることにより誤差を防止しようとすると製造コストが嵩み、又、上下の突体同士の嵌合が難しくなるという問題も生じた。又、ポケット部に誤差分を見込んだ遊びを設ける場合は搬送時にトレイ内で電子部品が遊動する問題を生じた。
この発明は以上の従来技術の問題点を解消したトレイを提供することを目的として創作されたものであり、電子部品を収容するポケット部を上面に設けると共に、上面及び底面にスタッキングのための嵌合構造を備え、上記嵌合構造としてトレイの下面又は上面の周縁付近から突設させた内周矩形の環状突体内側にトレイの上面又は下面の周縁付近から突設させた外周矩形の突体を嵌合させる構造を採用したプラスチック製の電子部品用トレイにおいて、スタッキング時にトレイの下面又は上面の各辺のそれぞれの中央に設けた溝にトレイの上面又は下面の各辺のそれぞれの中央に設けた突片を嵌挿することにより、トレイの四辺の中央箇所においてスタッキングしたトレイ同士の平面方向の移動を規制したことを特徴とする。
この発明のトレイは、互いを積み重ねることにより一方の突体が他方の環状突体の内側に嵌合してスタッキングされる。そしてこの際に、トレイの下面又は上面の各辺のそれぞれの中央に設けた溝にトレイの上面又は下面の各辺のそれぞれの中央に設けた突片が嵌挿することにより、仮に突体と環状突体の嵌め合いに誤差が生じていても、上記の溝と突片により各四辺の中央において確実に嵌め合いが実現されトレイ同士が前後左右にずれることが防止される。
この場合、ずれの防止は各四辺の中央における四箇所においてスポット的に行われるので、各辺の中心において位置決めされ、加工精度や外的環境における精度の狂いが嵌め合いに与える影響は最小限に止められ、確実なずれ防止効果が得られる。
以下、この発明の具体的実施例を添付図面に基づいて説明する。図3及び図4はこの発明の請求項1及び2に対応する第1実施例のトレイ1の全体を表す平面図及び底面図であり、ここではICパッケージ用のトレイを例示する。このトレイ1は板状のほぼ矩形の本体上面にICパッケージを収容するための複数のポケット部2をマトリックス状に配した公知の構造のものであり、プラスチックにより一体成形される。
トレイ1の下面の周縁は内周矩形の環状突体5として垂設されると共に(図4参照)、上面の周縁内側にトレイ同士をスタッキングした際に上記環状突体5の内側に嵌合される外周矩形の突体3(ここでは環状の突体となっている)が立設される(図3参照)。一方、トレイ1の下面に設けた環状突体5の四辺の中央には、環状突体の内側から外側に貫通するように切り欠いた溝6がその幅方向中心を一辺の中心に合致させて設けられると共に、上面に設けた突体3の四辺の中央には嵌合時に上記の溝6に嵌挿される突片4がその幅方向中心を一辺の中心に合致させて、環状突体の外側壁面から外側方向に向けて突設される(図1及び2参照)。
尚、トレイの上面の突体と下面の環状突体の位置関係は上下逆であってもよく、又、各溝及び突片の位置関係も逆であってもよい。但し、現在流通しているICパッケージ用のトレイの規格では突体と環状突体の位置関係はこの実施例に記載のものが通常である。又、溝及び突片の位置関係に関しては、仮に嵌合時にトレイ上面の内側に存する側の突体に溝が位置する場合は電子部品収容側に溝が位置することになり、この実施例のように上面の突体が環状である場合にスタッキング時に最上段に位置するトレイにおいてこの箇所において環状の突体が途切れることになるので、図示した構成の方が望ましい。
以上の構成よりなるトレイは、互いを積み重ねることにより下段のトレイ1の上面に突設した突体3が、上段のトレイ1の下面に突設した環状突体5の内側に嵌合する(図2、5、6参照)。そしてこの際に、下段のトレイ1の上面の突体3の各四辺の中央の突片4が上段のトレイ1の下面の環状突体5の各四辺の中央の溝6に嵌挿されることにより、仮に突体3と環状突体5の嵌め合いに誤差が生じていても、各四辺の中央において確実に嵌め合いが実現されトレイ同士が前後左右にずれることが防止される。
この実施例においては、以上の構造はトレイの既存の上下の突体及び環状突体を利用して施されるので、電子部品収容側の空間に何らの影響を与えずにこの発明を実施することが可能となる。
図7はこの発明の請求項1及び2に対応する第2実施例のトレイ11の全体を表す斜視図であり、ここでは半導体チップ用のトレイを例示する。このトレイ11は板状のほぼ矩形の本体上面に半導体チップを収容するための複数のポケット部(図示は省略)を配した公知の構造のものであり、プラスチックにより一体成形される。
トレイ11の下面の周縁は内周矩形の環状突体15として垂設されると共に、上面の周縁内側にトレイ同士をスタッキングした際に上記環状突体15の内側に嵌合される外周矩形の突体13が立設され、図示しないが上記突体13の表面に複数のポケット部が配される。一方、トレイ11の下面に設けた環状突体15の四辺の中央には、環状突体の内側から外側に向かった中途箇所まで切り欠いた溝16がその幅方向中心を一辺の中心に合致させて設けられると共に、上面に設けた突体13の四辺の中央には嵌合時に上記の溝16に嵌挿される突片14がその幅方向中心を一辺の中心に合致させて、環状突体の外側壁面から外側方向に向けて突設される。
図8はこの発明の請求項1及び2に対応する第3実施例のトレイ21の全体を表す斜視図であり、ここでは半導体チップ用のトレイを例示する。このトレイ21は板状のほぼ矩形の本体上面に半導体チップを収容するための複数のポケット部(図示は省略)を配した公知の構造のものであり、プラスチックにより一体成形される。
トレイ21の下面には内周矩形の環状突体25が周縁端より内側にオフセットして垂設されると共に、上面の周縁内側にトレイ同士をスタッキングした際に上記環状突体25の内側に嵌合される外周矩形の突体23が立設され、図示しないが上記突体23の表面に複数のポケット部が配される。一方、トレイ21の下面に設けた環状突体25の四辺の中央には、環状突体の内側から外側に貫通するように切り欠いた溝26がその幅方向中心を一辺の中心に合致させて設けられると共に、上面に設けた突体23の四辺の中央には嵌合時に上記の溝26に嵌挿される突片24がその幅方向中心を一辺の中心に合致させて、環状突体の外側壁面から外側方向に向けて突設される。尚、この実施例においては環状突体25の溝26の外側の開口から溝を挟むように外側に突出部27、27を突設することにより溝の長さを延長している。
図13及び図14はこの発明の請求項1及び3に対応する第4実施例のトレイ31の全体を表す平面図及び底面図であり、ここではICパッケージ用のトレイを例示する。このトレイ31は板状のほぼ矩形の本体上面にICパッケージを収容するための複数のポケット部32をマトリックス状に配した公知の構造のものであり、プラスチックにより一体成形される。
トレイ31の下面の周縁は内周矩形の環状突体35として垂設されると共に、上面の周縁内側にトレイ同士をスタッキングした際に上記環状突体35の内側に嵌合される外周矩形の突体33(ここでは環状の突体となっている)が立設される(図9乃至図12参照)。一方、トレイ31の上面に設けた環状の突体33の四辺の中央には、環状の突体の外側から内側に貫通するように切り欠いた溝34がその幅方向中心を一辺の中心に合致させて設けられると共に、下面に設けた環状突体35の四辺の中央には嵌合時に上記の溝34に嵌挿される突片36がその幅方向中心を一辺の中心に合致させて、環状突体の内側壁面から内側方向に向けて突設される(特に図11のトレイの上方を切り欠いた斜視図、図12のトレイを下面から観察した斜視図参照)。尚、この実施例においては環状の突体33の溝34の内側の開口から溝を挟むように内側に突出部37、37を突設することにより溝の長さを延長している。
図15はこの発明の請求項1及び3に対応する第5実施例のトレイ41の全体を表す斜視図であり、ここでは半導体チップ用のトレイを例示する。このトレイ41は板状のほぼ矩形の本体上面に半導体チップを収容するための複数のポケット部(図示は省略)を配した公知の構造のものであり、プラスチックにより一体成形される。
トレイ41の下面の周縁は内周矩形の環状突体45として垂設されると共に、上面の周縁内側にトレイ同士をスタッキングした際に上記環状突体45の内側に嵌合される外周矩形の突体43が立設され、図示しないが上記突体43の表面に複数のポケット部が配される。一方、トレイ41の上面に設けた突体43の四辺の中央には、突体の外側から内側に向かった中途箇所まで切り欠いた溝44がその幅方向中心を一辺の中心に合致させて設けられると共に、下面に設けた環状突体45の四辺の中央には嵌合時に上記の溝44に嵌挿される突片46がその幅方向中心を一辺の中心に合致させて、環状突体の内側壁面から内側方向に向けて突設される。
図16はこの発明の請求項1及び3に対応する第6実施例のトレイ51の全体を表す斜視図であり、ここでは半導体チップ用のトレイを例示する。このトレイ51は板状のほぼ矩形の本体上面に半導体チップを収容するための複数のポケット部(図示は省略)を配した公知の構造のものであり、プラスチックにより一体成形される。
トレイ51の下面には内周矩形の環状突体55が周縁端より内側にオフセットして垂設されると共に、上面の周縁内側にトレイ同士をスタッキングした際に上記環状突体55の内側に嵌合される外周矩形の突体53が立設され、図示しないが上記突体53の表面に複数のポケット部が配される。一方、トレイ51の上面に設けた突体53の四辺の中央には、突体の外側から内側に向かった中途箇所まで切り欠いた溝54がその幅方向中心を一辺の中心に合致させて設けられると共に、下面に設けた環状突体55の四辺の中央には嵌合時に上記の溝54に嵌挿される突片56がその幅方向中心を一辺の中心に合致させて、環状突体の内側壁面から内側方向に向けて突設される。
図17はこの発明の請求項1及び4に対応する第7実施例のトレイ61の全体を表す斜視図であり、ここでは半導体チップ用のトレイを例示する。このトレイ61は板状のほぼ矩形の本体上面に半導体チップを収容するための複数のポケット部(図示は省略)を配した公知の構造のものであり、プラスチックにより一体成形される。
トレイ61の下面には内周矩形の環状突体65が周縁端より内側にオフセットして垂設されると共に、上面の周縁内側にトレイ同士をスタッキングした際に上記環状突体65の内側に嵌合される外周矩形の突体63が立設され、図示しないが上記突体63の表面に複数のポケット部が配される。一方、トレイ61の上面に設けた突体63の各辺のそれぞれの中央の外側に中央に溝64を凹設した突起67がその幅方向中心を一辺の中心に合致させて設けられると共に、下面に設けた環状突体65の四辺の中央には嵌合時に上記の溝64に嵌挿される突片66がその幅方向中心を一辺の中心に合致させて、環状突体の外側壁面から外側方向に向けて突設される。
この発明の電子部品用トレイの第1実施例の要部の斜視図。 同上、スタッキング時の要部の斜視図。 この発明の電子部品用トレイの第1実施例の平面図。 同上、底面図。 同上、スタッキング時の正面図。 同上、スタッキング時の側面図。 この発明の電子部品用トレイの第2実施例の要部の斜視図。 この発明の電子部品用トレイの第3実施例の要部の斜視図。 この発明の電子部品用トレイの第4実施例の要部の斜視図。 同上、スタッキング時の要部の斜視図。 同上、要部の一部切り欠き斜視図。 同上、下面から観察した要部の斜視図。 この発明の電子部品用トレイの第4実施例の平面図。 同上、底面図。 この発明の電子部品用トレイの第5実施例の要部の斜視図。 この発明の電子部品用トレイの第6実施例の要部の斜視図。 この発明の電子部品用トレイの第7実施例の要部の斜視図。 従来技術の電子部品用トレイの斜視図。 従来技術の電子部品用トレイの斜視図。
符号の説明
1 トレイ
3 突体
4 突片
5 環状突体
6 溝

Claims (1)

  1. 電子部品を収容するポケット部を上面に設けたトレイの下面の周縁付近を内周矩形の環状突体として突設させると共に、トレイの上面の周縁付近にトレイ同士をスタッキングした際に上記環状突体の内側に嵌合される外周矩形の突体を突設し、下面に設けた環状突体の各辺のそれぞれの中央に溝をその幅方向中心を一辺の中心に合致させて設けると共に、上面に設けた突体の各辺のそれぞれの中央に嵌合時に上記の溝に嵌挿される突片を外側方向に突設したことを特徴とする電子部品用トレイ。
JP2004194427A 2003-08-08 2004-06-30 電子部品用トレイ Expired - Lifetime JP4796286B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2004194427A JP4796286B2 (ja) 2003-08-08 2004-06-30 電子部品用トレイ

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2003206932 2003-08-08
JP2003206932 2003-08-08
JP2004194427A JP4796286B2 (ja) 2003-08-08 2004-06-30 電子部品用トレイ

Publications (2)

Publication Number Publication Date
JP2005088995A JP2005088995A (ja) 2005-04-07
JP4796286B2 true JP4796286B2 (ja) 2011-10-19

Family

ID=34466636

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004194427A Expired - Lifetime JP4796286B2 (ja) 2003-08-08 2004-06-30 電子部品用トレイ

Country Status (1)

Country Link
JP (1) JP4796286B2 (ja)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010189048A (ja) * 2009-02-20 2010-09-02 Shinon Denki Sangyo Kk 精密機器用トレー
JP2011051609A (ja) * 2009-08-31 2011-03-17 Sekisui Plastics Co Ltd 太陽電池パネル搬送用トレイと太陽電池パネル梱包体
JP5531523B2 (ja) * 2009-09-15 2014-06-25 富士通セミコンダクター株式会社 半導体素子用収容器
JP6236178B1 (ja) * 2017-03-07 2017-11-22 シノン電気産業株式会社 半導体集積回路用トレイ及び一式の半導体集積回路用トレイ・シリーズ
CN110395487B (zh) * 2019-08-02 2020-11-17 精密产品有限公司 一种多媒体存储载体包装容器
WO2023062820A1 (ja) 2021-10-15 2023-04-20 株式会社秋本製作所 高分子型帯電防止剤含有樹脂組成物および成形体

Also Published As

Publication number Publication date
JP2005088995A (ja) 2005-04-07

Similar Documents

Publication Publication Date Title
US5325966A (en) Tool box
US7059476B2 (en) Tray for electronic parts
US6474477B1 (en) Carrier assembly for semiconductor IC (integrated circuit) packages
JP4796286B2 (ja) 電子部品用トレイ
US20070163920A1 (en) Housing for electronic components
US20110132789A1 (en) Tray for storing and transporting workpieces
KR100233040B1 (ko) 부품 수납용 트레이
KR20100046589A (ko) 전자 소자 적재용 트레이
JP2008308192A (ja) 電子部品用包装トレイ
JP6236178B1 (ja) 半導体集積回路用トレイ及び一式の半導体集積回路用トレイ・シリーズ
KR101632828B1 (ko) 반도체 칩 트레이
CN106169438B (zh) 半导体芯片托盘
US20060006183A1 (en) Box for receiving chip seats
JP5210142B2 (ja) 歯車用収納トレー及び収納体
JP2011143950A (ja) 運搬用容器
JP2007230633A (ja) 電子部品収納容器
JP4933820B2 (ja) 収納用トレー
JP4364890B2 (ja) 包装テープおよび表面実装用の電子部品
JP2010105666A (ja) 収納トレー及び収納体
JP7183731B2 (ja) トレイ、ワーク梱包体、及びワークの梱包方法
JP2010269853A (ja) 収納トレー及び収納体
JP5678494B2 (ja) 電子デバイス用収納容器
KR100364843B1 (ko) 반도체 패키지 운송용 트레이의 트레이월 구조
US20050077206A1 (en) Bare die tray with flat datum surface
JP2005212797A (ja) 半導体チップ搬送用トレイ

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20060808

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20090209

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090224

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090427

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20091215

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110131

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20110729

R150 Certificate of patent or registration of utility model

Ref document number: 4796286

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140805

Year of fee payment: 3

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250