JP4759597B2 - 半導体集積回路の故障解析方法及び故障解析装置 - Google Patents

半導体集積回路の故障解析方法及び故障解析装置 Download PDF

Info

Publication number
JP4759597B2
JP4759597B2 JP2008193312A JP2008193312A JP4759597B2 JP 4759597 B2 JP4759597 B2 JP 4759597B2 JP 2008193312 A JP2008193312 A JP 2008193312A JP 2008193312 A JP2008193312 A JP 2008193312A JP 4759597 B2 JP4759597 B2 JP 4759597B2
Authority
JP
Japan
Prior art keywords
circuit
data
detection signal
coordinates
physical defect
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2008193312A
Other languages
English (en)
Other versions
JP2010032295A (ja
Inventor
正人 二階堂
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Renesas Electronics Corp
Original Assignee
Renesas Electronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Renesas Electronics Corp filed Critical Renesas Electronics Corp
Priority to JP2008193312A priority Critical patent/JP4759597B2/ja
Priority to US12/458,825 priority patent/US8472695B2/en
Priority to DE102009034838A priority patent/DE102009034838A1/de
Publication of JP2010032295A publication Critical patent/JP2010032295A/ja
Application granted granted Critical
Publication of JP4759597B2 publication Critical patent/JP4759597B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/3185Reconfiguring for testing, e.g. LSSD, partitioning
    • G01R31/318505Test of Modular systems, e.g. Wafers, MCM's
    • G01R31/318511Wafer Test
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T7/00Image analysis
    • G06T7/0002Inspection of images, e.g. flaw detection
    • G06T7/0004Industrial image inspection
    • G06T7/0006Industrial image inspection using a design-rule based approach
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06VIMAGE OR VIDEO RECOGNITION OR UNDERSTANDING
    • G06V10/00Arrangements for image or video recognition or understanding
    • G06V10/20Image preprocessing
    • G06V10/25Determination of region of interest [ROI] or a volume of interest [VOI]
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2832Specific tests of electronic circuits not provided for elsewhere
    • G01R31/2836Fault-finding or characterising
    • G01R31/2839Fault-finding or characterising using signal generators, power supplies or circuit analysers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T2207/00Indexing scheme for image analysis or image enhancement
    • G06T2207/10Image acquisition modality
    • G06T2207/10056Microscopic image
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T2207/00Indexing scheme for image analysis or image enhancement
    • G06T2207/30Subject of image; Context of image processing
    • G06T2207/30108Industrial image inspection
    • G06T2207/30148Semiconductor; IC; Wafer

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Quality & Reliability (AREA)
  • Computer Vision & Pattern Recognition (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)

Description

本発明は、半導体集積回路の故障解析方法及び故障解析装置に関する。特にエミッション解析装置やOBIRCH解析装置など半導体集積回路に何らかの物理的信号を与え、半導体集積回路から観測される検出信号に基づいて故障解析を行う故障解析方法及び故障解析装置に関する。
従来、例えば、半導体集積回路(LSI)の故障解析では、故障シミュレータなどによって、半導体集積回路の故障の原因となっている箇所(論理故障の候補)を論理的に絞り込む方法がある。
半導体集積回路に物理的な異常がある場合は、エミッション解析装置、OBIRCH解析装置などの解析装置によって、物理的に故障箇所を絞りこむことができる。例えばエミッション顕微鏡では発熱箇所を検出した像を取得でき、OBIRCH解析装置ではOBIRCH反応を検出した像を取得できる。
しかし、エミッション発光やOBIRCH反応(以降では検出信号と記述)は物理異常の箇所に関連した回路からの信号であるが、物理異常の箇所そのものとは限らない。そのため、レイアウトデータ、論理回路図、検出信号などから、技術者が多面的に判断して、異常箇所を推測する。次にFIBなどの観測装置によって、物理的な異常箇所を観察する。
この様な従来の半導体集積回路の故障解析方法及び故障解析装置が特許文献1に記載されている。特許文献1には、エミッション解析装置を用いて真の故障箇所を特定しかつその故障の要因を特定することが記載されている。特許文献1によれば、故障解析を行う半導体集積回路のファンクションテストを行い、所望の電気的特性が得られない故障箇所のノードを特定し、エミッション解析装置を用いて、半導体集積回路から放出されるホットエレクトロンに基づく発光点を検出して発光像を取得し、この発光像と、良品の半導体集積回路から放出されるホットエレクトロンによる発光像との差に基づいて故障解析を行い、故障箇所を特定し、その座標データを生成し、ファンクションテストのテスト結果及びエミッション解析による解析結果を受けて、故障解析を行う半導体集積回路に故障が発生しているか否かを判定すると共に故障が発生している際にその故障要因を判定することが記載されている。
また、特許文献1には、製造工程時に回路表面に付着したダスト検査を実施し、ダスト位置の座標を検出する(段落番号0019)。エミッション解析装置によりホットエレクトロンによる発光点を検出して発光像(エミッション像)を取得する(段落番号0025)。エミッション発光点の座標データに対応したノードの前段回路のノードに対応したノードデータと座標データを生成する(段落番号0065)。このノードデータと座標データ、およびダスト検査結果、ナビゲーションツールからのデータに基づいて、故障が発生しているか否かの判定処理を行い、故障が発生している場合はその箇所の座標データを生成する(段落番号0065)。なお、特許文献1では、ノードデータとは接続データと記載されている(段落番号0065)。また、段落番号0021、段落番号0022などで述べられているように、ノードはHレベル、Lレベルといった電気信号レベルを持つことから、トランジスタ回路と別のトランジスタ回路とを結ぶ配線(以降ではネットと記述)である。
特開2004−45132号公報
エミッション解析装置、OBIRCH解析装置などの解析装置から得られる検出信号は、物理異常の箇所に関連した回路からの信号であるが、物理異常の箇所そのものとは限らない。そのため、レイアウトデータ、論理回路図、検出信号などから、技術者が多面的に判断しなければならない。さらに、物理異常の箇所を特定するためには、FIBなどの観測装置を用いた詳細な物理解析が必要となる。
また、特許文献1の故障解析方法では、製造工程時に回路表面に付着したダスト検査から得るダスト位置の座標を取得する。エミッション解析装置によりホットエレクトロンによる発光点の座標データから、座標データに対応したノードの前段回路のノードに対応したノードデータと座標データを取得する。このノードデータと座標データ、およびダスト検査結果、ナビゲーションツールからのデータに基づいて、故障が発生しているか否かの判定処理を行い、故障が発生している場合はその箇所の座標データを生成することが記載されている。しかし、本発明者の検討によれば、この方法では、エミッション解析装置から得られる検出信号と関連する物理欠陥を正確に特定することができない。
すなわち、故障には様々なモードがある。各故障モードによって、検出信号が観測される箇所と検出信号の原因となる故障箇所(物理欠陥が存在する箇所)は異なる。故障箇所は、特許文献1に記載されているようなエミッション発光が観測される箇所、または、エミッション発光が観測されるノードの前段回路に限られる訳ではない。この一例を図8に示す。図8は、信号レベルがローレベルのネットがハイレベルの電源ラインとショートしている例である。物理異常のあるネットの入力側のインバータ回路のNチャンネルのMOSトランジスタがオンとなり、エミッション発光が観測される。このようなモードの不良は、特許文献1に開示されている技術では、真の故障箇所を見つけることができない。
また、半導体集積回路は、下地に機能回路がセルとして構成され、その上に多層の配線がレイアウトされる多層構造で構成される。物理欠陥は、この多層構造の半導体集積回路について製造工程の途中で外観検査等により検査される。従って、どこの工程の検査で物理欠陥が検出されたかによって、物理欠陥が多層構造のどの階層に存在するのかが異なる。また、OBIRCH解析装置などでは、検出信号の発生している階層を特定できる。従って、検出信号と関連する物理欠陥を特定するためには、物理欠陥が検出された階層(検査工程名)、レイアウト設計データの階層構造、検出信号が検出された階層を正しく認識して判断する必要がある。
さらに、微細な半導体集積回路では、観測された検出信号や物理欠陥に座標誤差があり得ることも考慮する必要がある場合がある。
本発明の1つのアスペクト(側面)に係る半導体集積回路の故障解析方法は、半導体集積回路チップの製造時に半導体ウエハー内の物理的な欠陥について検査しその物理欠陥のチップ位置と検査工程名とチップ内座標とを取得する物理欠陥検査工程と、前記半導体集積回路チップについてウエハー上でまたは組み立て後に論理動作試験を行い動作不良チップとそのチップ位置とを抽出するチップ選別工程と、解析装置により前記動作不良チップから観測される検出信号について解析を行い前記検出信号が検出された座標と層とを取得する信号検出工程と、設計データと前記検出信号の座標と層とを用いて前記検出信号が検出されたセル及び当該セルと接続するネットまたは前記検出信号が検出されたネット及び当該ネットと接続するセルについて回路の層と座標とを抽出する回路抽出工程と、前記物理欠陥の検査工程名と前記回路の層とを照合し、かつ、前記物理欠陥のチップ内座標と前記回路座標とを照合し、前記回路と関連する物理欠陥を特定する照合工程と、を含むことを特徴とする。
また、本発明の別のアスペクト(側面)に係る半導体集積回路の故障解析装置は、半導体集積回路チップについてテストデータに基づいて論理動作試験を行い動作不良チップの半導体ウエハー内でのチップ位置を含む選別データを出力するチップ選別部と、解析装置を含み前記解析装置により前記動作不良チップから観測された検出信号について解析を行い前記検出信号が検出された座標と層とを含む検出信号データを出力する信号検出部と、設計データと前記検出信号データとを入力し、前記検出信号が検出されたセル及び当該セルと接続するネット、または、前記検出信号が検出されたネット及び当該ネットと接続するセル、について回路の層と座標とを抽出し回路抽出データとして出力する回路抽出部と、前記半導体集積回路チップ製造時に検出された前記半導体集積回路チップの物理欠陥に関するデータであってその物理欠陥が検出された検査工程名と前記物理欠陥のチップ内座標とが記録された物理欠陥データと、前記検査工程名と対応する前記回路の層をあらかじめ記録したデータである検査工程層対応データと、前記回路抽出データと、を入力し前記回路抽出部が抽出した回路と関連する前記物理欠陥データを特定し照合結果データとして出力する照合部と、前記照合結果データを表示する表示部と、を有することを特徴とする。
また、本発明の別のアスペクト(側面)に係る半導体集積回路の故障解析プログラムは、半導体集積回路について解析装置で故障を解析した結果である解析データから検出信号が検出された座標と層とを含む検出信号データを抽出する信号検出処理と、前記半導体集積回路の設計データと前記検出信号データとを入力し、前記検出信号が検出されたセル及び当該セルと接続するネット、または、前記検出信号が検出されたネット及び当該ネットと接続するセル、について回路の層と座標とを抽出し、回路抽出データとして出力する回路抽出処理と、前記半導体集積回路のチップ製造時に検出された物理欠陥についてその物理欠陥が検出された検査工程名と前記物理欠陥のチップ内座標とが記録された物理欠陥データと、前記検査工程名と対応する前記回路の層をあらかじめ記録したデータである検査工程層対応データと、前記回路抽出データと、を入力し、前記回路抽出処理で抽出した回路と関連する前記物理欠陥データを特定し、照合結果データとして出力する照合処理と、前記照合結果データを表示する表示処理と、をコンピュータに実行させることを特徴とする。
また、本発明の別のアスペクト(側面)に係る半導体集積回路の故障解析プログラムは、コンピュータに上記半導体集積回路の故障解析方法を実行させる。
本発明の更に別のアスペクト(側面)に係る半導体集積回路の故障解析プログラムは、コンピュータを上記半導体集積回路の故障解析装置として機能させる。
本発明によれば、半導体集積回路の故障解析について、エミッション解析装置、OBIRCH解析装置などの解析装置から得られる検出信号と関連する物理欠陥を容易に特定することができる。すなわち、検出信号が物理異常の箇所と関連があるが、物理異常箇所そのものとは限らないときでも、自動的に物理異常箇所を特定することができる。特に、検出信号の座標位置のセル、および該セルと接続するネットを抽出することで、セル内で検出信号が発生した際に、確実に物理異常箇所を含む回路を抽出することができる。また、物理欠陥の工程名と検出信号から得られた回路の層とを対応付けることで、多層構造であるLSIに対しても、製造時のどの工程で発生した物理欠陥が検出信号の原因となっているかを正確に特定することができる。
本発明の実施形態について、必要に応じて図面を参照して説明する。
図1に示すように、本発明の一実施形態の半導体集積回路の故障解析方法は、半導体集積回路チップの製造時に半導体ウエハー内の物理的な欠陥について検査しその物理欠陥(図3参照)のチップ位置(図4参照)と検査工程名(図4参照)とチップ内座標(図4参照)とを取得する物理欠陥検査工程(ステップS1)と、半導体集積回路チップについてウエハー上でまたは、組み立て後に論理動作試験を行い動作不良チップとそのチップ位置とを抽出するチップ選別工程(ステップS2)と、解析装置7により動作不良チップから観測される検出信号(図5参照)について解析を行い検出信号が検出された座標と層(図6参照)とを取得する信号検出工程(ステップS3)と、設計データと検出信号の座標と層(図6参照)とを用いて検出信号が検出されたセル及び当該セルと接続するネットまたは検出信号が検出されたネット及び当該ネットと接続するセルについて回路の層と座標とを抽出する回路抽出工程(ステップS4)と、物理欠陥の検査工程名(図4参照)と前記回路の層とを照合し、かつ、前記物理欠陥のチップ内座標(図4参照)と回路座標とを照合し、前記回路と関連する物理欠陥を特定する照合工程(ステップS5)と、を含む。
また、図1、図13、図14に示すように、本発明の一実施形態の半導体集積回路の故障解析方法は、信号検出工程(ステップS3)がさらに検出信号を含む画像(図5参照)を取得し、回路抽出工程(ステップS4)が画像とレイアウトの設計データとを重ね合わせて表示させ(図13)、前記検出信号に関連する回路(43a、43b、43c、43d、44)の層と座標とを抽出するものであってもよい。信号検出工程で得られた検出信号が動作不良チップ固有のものであるか否か疑わしい場合は、技術者が画像を見て動作不良チップ固有の真性の検出信号であるか、良品チップでも発生する擬似検出信号であるか確認できる。
また、図1、図15に示すように、照合工程(ステップS5)が、回路(43a、43b、43c、43d、44)の座標を近傍の特定範囲に広げた領域45と重なる座標の物理欠陥46を抽出するものであってもよい。回路の座標を近傍の特定範囲に広げることによって、物理欠陥検査工程で抽出した物理欠陥の座標に測定誤差があっても正しく照合が行える。
また、図1、図16に示すように、照合工程(ステップS5)が、物理欠陥近傍の特定の範囲内47に回路(43a、43b、43c、43d、44)の座標がある場合に、その物理欠陥を抽出するものであってもよい。物理欠陥の座標を近傍の特定範囲に広げることによっても、物理欠陥の座標誤差を救済できる。
また、図1、図14に示すように、本発明の一実施形態の半導体集積回路の故障解析方法は、回路抽出工程(ステップS4)が、設計データを用いて、検出信号(41a、41b、41c、41d)近傍の特定の範囲内(42a、42b、42c、42d)にあるセル(43a、43b、43c、43d)及び当該セルと接続するネット44、または、検出信号の層を通ってかつ検出信号近傍の特定範囲内にあるネット及び当該ネットに接続するセルについて、回路の層と座標とを抽出するものであってもよい。検出信号の座標を近傍の特定の範囲内に拡張することにより、信号検出工程で検出した検出信号の座標に誤差があっても正しい回路が抽出できる。
また、図17に示すように、本発明の一実施形態の半導体集積回路の故障解析装置は、半導体集積回路チップについてテストデータ4に基づいて論理動作試験を行い動作不良チップの半導体ウエハー内でのチップ位置を含む選別データ6を出力するチップ選別部5と、解析装置7を含み解析装置7により動作不良チップから観測された検出信号について解析を行い検出信号が検出された座標と層とを含む検出信号データ10(図6参照)を出力する信号検出部9と、設計データ12と検出信号データ10とを入力し検出信号が検出されたセル及び当該セルと接続するネット、または、検出信号が検出されたネット及び当該ネットと接続するセル、について回路の層と座標とを抽出し回路抽出データ13として出力する回路抽出部11と、半導体集積回路チップ製造時に検出された半導体集積回路チップの物理欠陥についてその物理欠陥が検出された検査工程名と物理欠陥のチップ内座標とが記録された物理欠陥データ2(図4参照)と、検査工程名と対応する回路の層をあらかじめ記録したデータである検査工程層対応データ15(図7参照)と、回路抽出データ13と、を入力し回路抽出部11が抽出した回路と関連する前記物理欠陥データを特定し照合結果データとして出力する照合部14と、照合結果データを表示する表示部16と、を有する。
また、図13、図14、図17に示すように、本発明の一実施形態の半導体集積回路の故障解析装置(図17)は、信号検出部9が、検出信号を含む画像データを出力し(図13)、回路抽出部11が、画像データとレイアウトの設計データとを重ね合わせて、回路(43a、43b、43c、43d、44)を抽出し、回路抽出データとして出力するものであってもよい。技術者が画像データを観察して検出信号が真性な検出信号であるか、擬似であるか判断することができ、回路抽出データを表示させて、抽出された回路が妥当であるか否か判断することができる。
また、図15、図17に示すように、本発明の一実施形態の半導体集積回路の故障解析装置(図17)は、検査工程層対応データ15(図7参照)と物理欠陥データ2(図4参照)の検査工程名と回路抽出データ13の層とに基づいて物理欠陥の検査工程と検出信号から抽出された回路の層との照合を行い、回路(43a、43b、43c、43d、44)の座標を近傍の特定範囲(45)に広げ物理欠陥46のチップ内座標との重なりを照合することにより物理欠陥の座標と回路の座標との照合を行う処理とを実行するものであってもよい。回路の座標を近傍の特定範囲に広げることで、物理欠陥の座標誤差が救済できる。
また、図16、図17に示すように、本発明の一実施形態の半導体集積回路の故障解析装置(図17)は、検査工程層対応データ15(図7参照)と物理欠陥データ2(図4参照)の検査工程名と回路抽出データ13の層とに基づいて物理欠陥の検査工程と検出信号から抽出された回路の層との照合を行い、物理欠陥46のチップ内座標を近傍の特定範囲(47)に広げ回路(43a、43b、43c、43d、44)の座標との照合を行う処理とを実行するものであってもよい。物理欠陥の座標を近傍の特定範囲に広げることによっても、物理欠陥の座標誤差が救済できる。
また、図17、図18に示すように、本発明の一実施形態の半導体集積回路の故障解析プログラム26は、半導体集積回路について解析装置7で故障を解析した結果である解析データ8から検出信号(図5参照)が検出された座標と層とを含む検出信号データ10(図6参照)を抽出する信号検出処理と、半導体集積回路の設計データ12と検出信号データ10とを入力し、検出信号が検出されたセル及び当該セルと接続するネット、または、検出信号が検出されたネット及び当該ネットと接続するセル、について回路の層と座標とを抽出し、回路抽出データ13として出力する回路抽出処理と、半導体集積回路のチップ製造時に検出された物理欠陥についてその物理欠陥が検出された検査工程名と前記物理欠陥のチップ内座標とが記録された物理欠陥データ2(図4参照)と、検査工程名と対応する回路の層をあらかじめ記録したデータである検査工程層対応データ15(図7参照)と、回路抽出データ13と、を入力し、回路抽出処理で抽出した回路と関連する前記物理欠陥データを特定し、照合結果データ17として出力する照合処理と、照合結果データを表示する表示処理と、をコンピュータに実行させる。
以下、具体的な実施形態に即し、図面を参照して詳しく説明する。
[実施形態1]
図1は、本発明の実施形態による半導体集積回路の故障解析方法の処理手順を示すフローチャートである。このフローは、半導体集積回路の製造時に半導体ウエハー内の物理欠陥を検査する物理欠陥検査工程(ステップS1)と、ウエハーの各チップに対してテストを実施して不良チップを選別するチップ選別工程(ステップS2)と、不良選別されたチップに対して解析装置による検出信号を取得する信号検出工程(ステップS3)と、検出信号に関連する回路を抽出する回路抽出工程(ステップS4)と、物理欠陥検査工程(ステップS1)で得られた物理欠陥と回路抽出工程で得られた回路との座標や層を照合して回路と関連する物理欠陥を特定する照合工程(ステップS5)の5つの工程からなっている。
まず、最初の物理欠陥検査工程(ステップS1)は、半導体集積回路の製造工程の途中で、外観検査により半導体ウエハーの物理欠陥の有無を検査する。半導体集積回路の製造工程には、半導体集積回路のセルとなる下地の製造工程、主にセル内の配線となる下層配線の製造工程、セル外の配線となる上層配線の製造工程等があるが、その各工程で必要に応じて外観検査を行う。その物理欠陥検査工程で発見された物理欠陥は、図4に示すような物理欠陥データとして、物理欠陥が発見された半導体集積回路チップの半導体ウエハー上でのチップ位置、物理欠陥が発見された検査工程名、チップ内での物理欠陥の中心座標、欠陥サイズが記録される。チップ位置は、図2に示すように半導体ウエハー全体の中で、物理欠陥が発見されたチップの位置をX座標とY座標で特定する。また、図3に物理欠陥の一例を示す。なお、「検査工程名」は名前自体に意味はなく、製造工程のどの段階での検査で発見された物理欠陥であるか後工程で識別できればよい。
次に、チップ選別工程(ステップS2)では、半導体集積回路チップに対して論理動作試験を行い、動作不良となるチップを特定する。動作不良となったチップについては、そのチップ位置について記録しておく。なお、論理動作試験は、半導体ウエハーの製造完了後、ウエハー状態で行ってもよいし、チップに分割し、パッケージ等に組み立ててから行ってもよい。
信号検出工程(ステップS3)では、チップ選別工程で動作不良となったチップに対して、エミッション解析装置やOBIRCH解析装置などの解析装置により、動作不良チップから観測される検出信号について観測する。エミッション解析装置によりチップの像と発光像(検出信号)とを重ね合わせた画像を図5に示す。矢印の先が発光像(検出信号)である。図面では見えにくいが、実際にはカラーで画像が認識できるので、図面よりは容易に検出信号が識別できる。図6は信号検出工程で取得する検出信号データの一例である。信号検出工程では、ウエハー上でのチップ位置と、解析装置によってチップからの発熱あるいは発光といった検出信号の座標と層を取得する。エミッション発光の場合は、セルからの発光およびネットからの発光の可能性があるために、本工程で取得する層としては、セルと全ての配線層である。OBIRCH反応の場合は、印加するレーザーの強度により、OBIRCH反応が得られる層が限定できるため、OBIRCH反応が得られた層を記録する。
回路抽出工程(ステップS4)では、信号検出工程で得られた検出信号から実際に故障が発生している可能性がある回路の場所を抽出する。検出信号が観測された箇所と故障が発生している箇所は同一箇所とは限られない。故障モードにより様々なパターンが考えられる。検出信号が得られた回路上の位置と、実際に故障(物理欠陥)が発生している回路上の位置との関係の様々なパターンについて、図8から図12を用いて説明する。
図8では、信号レベルがローレベルのネットがハイレベルの電源ラインとショートしている例である。実際の故障(物理欠陥)は、ネット上で発生しているが、検出信号が観測されるのは、そのネットの入力側のインバータ回路セルである。インバータ回路のNチャンネルのMOSトランジスタがオンとなり、ショート故障を通じてハイレベルの電源との間で貫通電流が流れるため、エミッション発光が観測される。
図9では、信号レベルがハイレベルのネットがGNDラインとショートしたために、ネットの電位が中間電位となり、ネットの出力側のインバータ回路のMOSトランジスタに貫通電流が流れて、エミッション発光が観測される。また、図10に示すように、図9と同じモードの故障であっても、ショート故障が発生している同じ箇所でエミッション発光が観測される場合もある。さらに、図11に示すように、セル内のトランジスタにゲートリークなどの物理欠陥があった場合に、セル内でエミッション発光が観測される場合もある。図12ではネットの断線によりネットが中間電位となり、断線箇所から出力側のセルで貫通電流が流れてエミッション発光が観測される。
上記図8、図9、図11、図12では、検出信号は、セル内で観測される。このような場合は、検出信号が観測されたセル内、または、そのセルに接続されるネットに故障が存在することになる。
一方、図10のようにネット上で検出信号が観測された場合には、検出信号が観測されたネット、または、そのネットに接続されるセルに故障が存在することになる。
したがって、回路抽出工程では、検出信号が検出されたセル及びそのセルと接続するネット、または、検出信号が検出されたネット及びそのネットと接続するセルを抽出する。
さらに、回路を抽出する際には、設計データであるレイアウトの層と座標のデータ及び回路接続データを用いて抽出を行う。平面上は、同一の座標であっても、セルとそのセルとは無関係な上層配線(ネット)が重なってレイアウトされている場合がある。信号検出工程で検出信号の層が特定されている場合は、その層データも用いて回路抽出を行う。すなわち、この回路抽出工程には、層指定(ステップS41)と、座標領域指定(ステップS42)と、セル/ネット抽出(ステップS43)の処理が含まれる。
最後に、照合工程(ステップS5)では、物理欠陥検査工程で得られた検査工程名及びチップ内座標と、回路抽出工程で得られた回路の層と座標と、を照合し、検出信号が検出された回路と物理欠陥とを特定する。この照合には、検査工程名と回路の層との照合判定である層判定処理(ステップS51)と、チップ内座標と回路の座標との照合である座標領域判定処理(ステップS52)が含まれる。
検査工程名と回路の層との照合判定は、図7に示す検査工程/層対応データを用いて行われる。すなわち、製造工程がどの段階まで進んだ状態での外観検査によって発見された物理欠陥であるかによって、その物理欠陥が存在する層が特定できる。図7を参照すると、例えば検査工程:「STEP1」における物理欠陥は、層:METAL2(第2配線層)、VIA2(第2ビア)、METAL3(第3配線層)と記録されており、「STEP1」の検査工程で発見された物理欠陥は、上記第2配線層、第2ビア、第3配線層のいずれかの物理欠陥であることが確認できる。従って、回路抽出工程で抽出された回路の層がこの層と一致しているか否かが照合される。このように、検査工程と層とを対応付けることで、製造時のどの工程で発生した物理欠陥が検出信号の原因となっているかを正確に特定することができる。なお、図7に示す検査工程/層対応データを用いずに、物理欠陥データ(図4参照)の検査名に代えて、物理欠陥の存在が考えらけれる層をデータとして入力してもよい。
次に、実施形態1のバリエーションについて、説明する。信号検出工程(ステップS3)では、検出信号を含む画像を取得するようにしてもよい。回路抽出工程では、画像とレイアウトの設計データとを重ね合わせて検出信号を通る回路が抽出できる。特に信号検出工程で得られた検出信号が動作不良チップ固有のものであるか否か疑わしい場合は、技術者が画像を見て動作不良チップ固有の真性の検出信号であるか、良品チップでも発生する擬似検出信号であるか確認できる。
また、回路抽出工程では、検出信号の座標と、レイアウト設計データの座標を用いて、検出信号が検出された回路の抽出を行うが、検出信号の座標を近傍の特定範囲まで広げて、検出信号が検出されたセルまたはネットを特定してもよい。この具体的な例を図13と図14に示す。図13は、検出信号と抽出された回路のレイアウトとを重ねて表示した画像データの図面である。図14はその説明図である。図13では識別が困難であるので、図14を用いて説明する。図14で、4つの小さな円41a、41b、41c、41dは検出信号である。その検出信号41a、41b、41c、41dをそれぞれ中心とする矩形42a、42b、42c、42dが検出信号の座標を近傍の特定範囲まで広げた検出信号拡張領域である。43a、43b、43c、43dは、検出信号拡張領域に少なくとも一部の座標が重なるセルである。すなわち、検出信号41a、41b、41c、41d近傍の特定の範囲内にあるセル43a、43b、43c、43dが抽出されている。さらに、そのセル43a、43b、43c、43dに接続されるネットであるネット44が抽出されている。なお、セル43a、43b、43c、43d、ネット44は、設計データから抽出されたデータである。
この図13、図14では、2つのネット間がショートしたために、ネット44が中間電位となり、レシーバーセル43a、43b、43c、43dに貫通電流が流れてエミッション発光が観測された例である。エミッション発光箇所と抽出されたセルには、解析装置の座標誤差が原因であるズレが生じているが、この座標誤差を考慮して回路抽出することにより、物理欠陥の存在するネットを抽出することができる。本例では座標誤差を考慮しない限り故障ネットを抽出することはできない。この図13、図14の例では、検出信号41a、41b、41c、41dの座標を近傍の矩形の領域42a、42b、42c、42dに広げているが、矩形以外にも同心円状に広げたり、矩形以外の多角形領域に広げたりしてセルやネットを抽出してもよい。
さらに、照合工程では、回路抽出工程で抽出したセルやネットの回路の座標を近傍の特定範囲に広げて物理欠陥の座標と一致するか否かを照合してもよい。これにより、物理欠陥検査で得られた物理欠陥の座標に誤差が生じていた場合であっても正しく照合を行うことができる。回路の座標の広げ方としては、回路の座標を同心円状に広げてもよいし、X座標、Y座標にそれぞれ幅を持たせてもよい。さらに、多角形領域に広げてもよい。図15は、図13、図14で説明した事例で、回路の座標をX方向、Y方向にそれぞれ拡張し、物理欠陥との照合を行う場合の説明図である。他のネットとのショート箇所である物理欠陥46は、物理欠陥検査で得られた座標に誤差が生じており、設計データ上のネット44と座標が一致していない。回路座標拡張領域45は、回路抽出工程で抽出したセル及びネットの座標をX方向、Y方向にそれぞれ拡張した領域である。物理欠陥46は、この回路座標拡張領域45と座標が重複しているので、結果として検出信号41a、41b、41c、41dの原因が、物理欠陥46によるものであることが確認できる。
また、回路の座標を近傍の特定範囲に広げる代わりに物理欠陥の座標を近傍の特定範囲に広げ、その範囲内に回路の座標が含まれているか否かを照合しても同様の効果が得られる。図16は、図15と同一の事例において、物理欠陥46の座標を欠陥の中心から同心円状に拡張した領域を物理欠陥拡張領域47としている。回路抽出工程で抽出したネット44と物理欠陥拡張領域47の座標が重複しているので、この方法によっても、検出信号41a、41b、41c、41dの原因が、物理欠陥46によるものであることが確認できる。
[実施形態2]
図17は、本発明の実施形態2による半導体集積回路の故障解析装置の構成を示すブロック図である。実施形態2の故障解析装置を用いることによっても、実施形態1の故障解析方法を実施することができる。図17の故障解析装置は、ウエハーの各チップのテスト結果から不良チップを選別するチップ選別部5、不良と選別されたチップに対して、解析装置7による検出信号を取得する信号検出部9、検出信号に関連する回路を抽出する回路抽出部11、物理欠陥検査で得られる物理欠陥データと回路抽出部で得られる回路抽出データとを照合して、一致した物理欠陥を抽出する照合部14、照合結果データを表示する表示部16を含んで構成される。
チップ選別部5は、LSIテスター3が出力するテストデータに基づいて論理動作試験を行い選別データ6を出力する。選別データには、動作不良チップの半導体ウエハー内でのチップ位置が含まれる。
信号検出部9は、選別データが特定する動作不良チップについてエミッション装置やOBIRCH解析装置などの解析装置7が出力する解析データ8から検出信号を取り出して、検出信号データ10として出力する。検出信号データ10には、図6に示すように、ウエハー上でのチップ位置と、解析装置によってチップからの発熱あるいは発光といった検出信号の座標と層のデータが含まれる。また、信号検出部9が出力するデータには、検出信号を含む画像データが含まれてもよい。
回路抽出部11は、検出信号データ10と設計データ12とを入力し、回路抽出データ13を出力する。回路抽出部11は、検出信号が検出されたセル及びそのセルと接続するネット、または、検出信号が検出されたネット及びそのネットと接続するセル、について回路の層と座標とを抽出し、回路抽出データ13として出力する。また、回路抽出部11が出力するデータには、検出信号を含む画像データに抽出されたセルまたはネットの設計データの画像データが含まれてもよい。
照合部14は、外観検査装置等の物理欠陥検査装置1が出力する物理欠陥データ2と、検査工程名と回路の層との対応データである検査工程層対応データ15、回路抽出データ13を入力し、回路抽出部11が抽出した回路と関連する物理欠陥データ2を特定し、照合結果データ17として出力する。なお、物理欠陥データ2には、図4に示すように、物理欠陥が発見された半導体集積回路チップの半導体ウエハー上でのチップ位置、物理欠陥が発見された検査工程名、チップ内での物理欠陥の中心座標、欠陥サイズが含まれる。また、検査工程層対応データ15には、図7に示すように、検査工程名とその検査工程で検出した物理欠陥の存在が考えられる層が含まれる。この検査工程/層対応データを用いて、物理欠陥が検出された検査工程と物理欠陥が存在する設計上のレイアウト層との照合を行う。また、結果表示部16は、照合結果データ17をディスプレイ等に表示する。
なお、照合部14は、検査工程層対応データ15と物理欠陥データ2の検査工程名のデータと回路抽出データ13の層のデータとに基づいて物理欠陥の検査工程と検出信号から抽出された回路の層との照合を行う。また、照合部14は、回路抽出データ13に含まれる回路の座標を近傍の特定範囲に広げ物理欠陥のチップ内座標との重なりを照合することにより物理欠陥の座標と回路の座標との照合を行う処理とを実行するものであってもよい。そのような構成にすれば、物理欠陥の座標に誤差があっても、検出信号が検出された回路と物理欠陥との照合ができる。また、回路の座標を近傍の特定範囲に広げることに代えて、物理欠陥のチップ内座標を近傍の特定範囲に広げて照合を行っても同様の効果が得られる。
さらに、回路抽出部11が、検出信号の座標を近傍の特定の範囲まで広げ、検出信号近傍の特定の範囲内にあるセル及びそのセルと接続するネット、または、検出信号の層を通って且つ検出信号近傍の特定範囲内にあるネット及びそのネットに接続するセルについて、回路の層と座標とを抽出するものであってもよい。そのように構成すれば、解析装置の座標誤差が生じても検出信号に関連する回路が抽出できる。
[実施形態3]
図18は、本発明の実施形態3の故障解析装置のブロック図である。実施形態3は、実施形態2の故障解析装置についてコンピュータを用いて構成した実施形態である。
図18の故障解析装置は、CPU21と、プログラムを実行するための指示を入力する入力部22と、出力部23と、記憶部24と、設計データを取得するための外部データ取得部25とを備えている。または、上記の各部は、それぞれバスライン27で相互に接続されている。
記憶部24は、キャッシュや半導体メモリのような主記憶装置以外に、ハードディスクやCD、DVDなどの磁気記憶媒体、光記憶媒体のような補助記憶装置を含んでもよい。記憶部24には、図1に示す実施形態1の故障解析方法で説明した信号検出工程(ステップS3)、回路抽出工程(ステップS4)と、照合工程(ステップS5)と、をCPU21に実行させる故障解析プログラム26が格納されている。また、外部から取得したテストデータ4、選別データ6、解析データ8、物理欠陥データ2、設計データ12、回路抽出テータ13、検出信号データ10、照合結果データ17も記憶部24に格納される。
出力部23は、信号検出工程では、解析データ8から検出信号を抽出する際に、解析データ8を表示する。また、回路抽出工程では、検出信号データ10から回路抽出する際に、設計データ12を表示する。このときに、チップの解析像と設計像とを重ね合わせて表示しても良い。また、照合工程では、回路抽出データ13と物理欠陥データ2から照合工程で抽出された照合結果を表示する。このときに、物理欠陥検査で得られる物理欠陥像を表示してもよい。また、検査工程層対応データ15を表示してもよい。
この実施形態では、故障解析プログラム26に従って、検出信号に基づいて、信号検出処理(ステップS3)を行う。またCPU21は、オペレータが入力部22から指定した検出信号に基づいて、信号検出処理を行ってもよい。さらにCPU21は、検出信号データ10に基づいて回路抽出工程(ステップS4)の処理を行い、検査工程層対応データ15に基づいて照合工程(ステップS5)の処理を行い、照合結果を、出力部23からコンピュータのディスプレイに表示する。検査工程層対応データ15は、オペレータが入力部22から指示してもよく、また検査工程層対応データ15を外部データ取得部から入力しても良い。信号検出工程、回路抽出工程、照合工程の処理内容は、すでに述べた半導体集積回路の故障解析方法と同様である。
なお、バスライン27には、物理欠陥検査装置1やLSIテスター3が接続され、故障解析プログラム26によって、物理欠陥検査装置1やLSIテスター3を制御し、物理欠陥検査工程やチップ選別工程が行われるようにしてもよい。
また、上記半導体集積回路の故障解析プログラムがインストールされたコンピュータは、図17に示す信号検出部9、回路抽出部11、照合部14を有する故障解析装置として機能する。また、ネットワーク等を介して物理欠陥検査装置1やLSIテスター3と接続され、物理欠陥検査装置1やLSIテスター3を含めたシステム全体が図17記載の故障欠陥検査装置として機能し、故障解析プログラム26が物理欠陥検査装置1やLSIテスター3を含めたシステム全体を制御するものであってもよい。このコンピュータは、ディスプレイ等の出力部、キーボード、マウス等の入力部、DVDやCD−ROM等の補助記憶装置、インターネット接続等の外部インタフェース機能を備えた一般的なエンジニアリングワークステーションやパーソナルコンピュータでもよい。また、上記LSIの故障解析プログラム26は、半導体メモリ、磁気記憶装置、光記憶装置等の記憶媒体や、インターネットを介して上記コンピュータにインストールすることができる。
以上、本発明を実施例に即して説明したが、本発明は上記実施例の構成にのみ制限されるものでなく、本発明の範囲内で当業者であればなし得るであろう各種変形、修正を含むことは勿論である。
たとえば、検出信号は、エミッション解析装置からのエミッション発光、OBIRCH解析装置からのOBIRCH反応に限ったものではない。LSIに対して、電気信号、赤外線、可視光、紫外線、レーザー、X線、電子、イオン、超音波、振動などを入力し、電気信号、赤外線、可視光、紫外線、レーザー、X線、電子、イオン、超音波、振動などを検出する解析装置からの検出信号であれば良い。
本発明の一実施形態による半導体集積回路の故障解析方法の処理手順を示すフローチャートである。 半導体ウエハー内のチップ位置を示すマップの一例である。 半導体集積回路の物理欠陥の一例である。 本発明の一実施形態における物理欠陥データの一例である。 本発明の一実施形態において故障解析装置により観測される検出信号の一例である。 本発明の一実施形態における検出信号データの一例である。 本発明の一実施形態における検査工程名と対応する回路の層をあらかじめ記録した検査工程/層対応データの一例である。 本発明の解析対象とする物理欠陥と検出信号との関係の一例を示す説明図である。 本発明の解析対象とする物理欠陥と検出信号との関係の別な例を示す説明図である。 本発明の解析対象とする物理欠陥と検出信号との関係のさらに別な例を示す説明図である。 本発明の解析対象とする物理欠陥と検出信号との関係のさらに別な例を示す説明図である。 本発明の解析対象とする物理欠陥と検出信号との関係のさらに別な例を示す説明図である。 本発明の一実施形態において検出信号と抽出された回路のレイアウトとを重ねて表示した表示データの一例を示す図面である。 図13の説明図である。 本発明の一実施形態の照合工程において回路の座標を近傍の特定範囲に広げて物理欠陥と照合する例を示す説明図である。 本発明の一実施形態の照合工程において物理欠陥の座標を近傍の特定範囲に広げて回路の座標と照合する例を示す説明図である。 本発明の一実施形態による半導体集積回路の故障解析装置の構成を示すブロック図である。 本発明の一実施形態による故障解析装置をコンピュータを用いて構成した場合のブロック図である。
符号の説明
1:物理欠陥検査装置
2:物理欠陥データ
3:LSIテスター
4:テストデータ
5:チップ選別部
6:選別データ
7:解析装置
8:解析データ
9:信号検出部
10:検出信号データ
11:回路抽出部
12:設計データ
13:回路抽出データ
14:照合部
15:検査工程層対応データ
16:結果表示部
17:照合結果データ
21:CPU
22:入力部
23:出力部
24:記憶部
25:外部データ取得部
26:故障解析プログラム
27:バスライン
41a〜d:検出信号
42a〜d:検出信号拡張領域
43a〜d:検出信号拡張領域内に存在するセル
44:セルに接続されるネット(配線)
45:回路座標拡張領域
46:物理欠陥
47:物理欠陥拡張領域
S1:物理欠陥検査工程
S2:チップ選別工程
S3:信号検出工程
S4:回路抽出工程
S5:照合工程
S41:層指定
S42:座標領域指定
S43:セル/ネット抽出
S51:層判定
S52:座標領域判定

Claims (13)

  1. 半導体集積回路チップの製造時に半導体ウエハー内の物理的な欠陥について検査し、その物理欠陥のチップ位置と、検査工程名と、チップ内座標と、を取得する物理欠陥検査工程と、
    前記半導体集積回路チップについて、ウエハー上で、または、組み立て後に論理動作試験を行い、動作不良チップとそのチップ位置とを抽出するチップ選別工程と、
    解析装置により前記動作不良チップから観測される検出信号について解析を行い、前記検出信号が検出された座標と層とを取得する信号検出工程と、
    設計データと、前記検出信号の座標と層と、を用いて、前記検出信号が前記半導体集積回路チップのセル内で検出された場合には、前記検出信号が検出されたセル及び当該セルの入力端子と接続するネット及び当該セルの出力端子と接続するネットについて回路の層と座標とを抽出し、前記検出信号がネット上で検出された場合には、前記検出信号が検出されたネット及び当該ネットと接続するセル、について回路の層と座標とを抽出する回路抽出工程と、
    前記物理欠陥の検査工程名と前記回路の層とを照合し、かつ、前記物理欠陥のチップ内座標と前記回路座標とを照合し、前記回路と関連する物理欠陥を特定する照合工程と、
    を含むことを特徴とする半導体集積回路の故障解析方法。
  2. 前記信号検出工程が、さらに検出信号を含む画像を取得することを含み、
    前記回路抽出工程が、前記画像とレイアウトの設計データとを重ね合わせて表示させ、前記検出信号に関連する回路の層と座標とを抽出する請求項1記載の半導体集積回路の故障解析方法。
  3. 前記照合工程が、前記回路の座標を近傍の特定範囲に広げた領域と重なる座標の物理欠陥を抽出する請求項1又は2記載の半導体集積回路の故障解析方法。
  4. 前記照合工程が、物理欠陥近傍の特定の範囲内に前記回路の座標がある場合に、その物理欠陥を抽出する請求項1又は2記載の半導体集積回路の故障解析方法。
  5. 前記回路抽出工程が、前記設計データを用いて、前記検出信号近傍の特定の範囲内にあるセル及び当該セルと接続するネット、または、前記検出信号の層を通ってかつ検出信号近傍の特定範囲内にあるネット及び当該ネットに接続するセルについて、前記回路の層と座標とを抽出する請求項1乃至4いずれか1項記載の半導体集積回路の故障解析方法。
  6. 半導体集積回路チップについて、テストデータに基づいて論理動作試験を行い、動作不良チップの半導体ウエハー内でのチップ位置を含む選別データを出力するチップ選別部と、
    解析装置を含み、前記解析装置により前記動作不良チップから観測された検出信号について解析を行い、前記検出信号が検出された座標と層とを含む検出信号データを出力する信号検出部と、
    設計データと前記検出信号データとを入力し、前記検出信号が前記半導体集積回路チップのセル内で検出された場合には、前記検出信号が検出されたセル及び当該セルの入力端子と接続するネット及び当該セルの出力端子と接続するネットについて回路の層と座標とを抽出し、前記検出信号がネット上で検出された場合には、前記検出信号が検出されたネット及び当該ネットと接続するセル、について回路の層と座標とを抽出し、回路抽出データとして出力する回路抽出部と、
    前記半導体集積回路チップ製造時に検出された前記半導体集積回路チップの物理欠陥についてその物理欠陥が検出された検査工程名と前記物理欠陥のチップ内座標とが記録された物理欠陥データと、前記検査工程名と対応する前記回路の層をあらかじめ記録したデータである検査工程層対応データと、前記回路抽出データと、を入力し、前記回路抽出部が抽出した回路と関連する前記物理欠陥データを特定し、照合結果データとして出力する照合部と、
    前記照合結果データを表示する表示部と、
    を有することを特徴とする半導体集積回路の故障解析装置。
  7. 前記信号検出部が、検出信号を含む画像データを出力し、
    前記回路抽出部が、前記画像データとレイアウトの設計データとを重ね合わせて、前記回路を抽出し、前記回路抽出データとして出力することを特徴とする請求項6記載の半導体集積回路の故障解析装置。
  8. 前記照合部が、前記検査工程層対応データと前記物理欠陥データの検査工程名と前記回路抽出データの層とに基づいて物理欠陥の検査工程と前記検出信号から抽出された回路の層との照合を行い、前記回路の座標を近傍の特定範囲に広げ前記物理欠陥のチップ内座標との重なりを照合することにより前記物理欠陥の座標と前記回路の座標との照合を行う処理とを実行することを特徴とする請求項6又は7記載の半導体集積回路の故障解析装置。
  9. 前記照合部が、前記検査工程層対応データと前記物理欠陥データの検査工程名と前記回路抽出データの層とに基づいて物理欠陥の検査工程と前記検出信号から抽出された回路の層との照合を行い、前記物理欠陥のチップ内座標を近傍の特定範囲に広げ前記回路の座標との照合を行う処理とを実行することを特徴とする請求項6又は7記載の半導体集積回路の故障解析装置。
  10. 前記回路抽出部が、前記設計データを用いて、前記検出信号近傍の特定の範囲内にあるセル及び当該セルと接続するネット、または、前記検出信号の層を通ってかつ検出信号近傍の特定範囲内にあるネット及び当該ネットに接続するセルについて、前記回路の層と座標とを抽出することを特徴とする請求項6乃至9いずれか1項記載の半導体集積回路の故障解析装置。
  11. 半導体集積回路について解析装置で故障を解析した結果である解析データから検出信号が検出された座標と層とを含む検出信号データを抽出する信号検出処理と、
    前記半導体集積回路の設計データと前記検出信号データとを入力し、前記検出信号が前記半導体集積回路チップのセル内で検出された場合には、前記検出信号が検出されたセル及び当該セルの入力端子と接続するネット及び当該セルの出力端子と接続するネットについて回路の層と座標とを抽出し前記検出信号がネット上で検出された場合には、前記検出信号が検出されたネット及び当該ネットと接続するセル、について回路の層と座標とを抽出し、回路抽出データとして出力する回路抽出処理と、
    前記半導体集積回路のチップ製造時に検出された物理欠陥についてその物理欠陥が検出された検査工程名と前記物理欠陥のチップ内座標とが記録された物理欠陥データと、前記検査工程名と対応する前記回路の層をあらかじめ記録したデータである検査工程層対応データと、前記回路抽出データと、を入力し、前記回路抽出処理で抽出した回路と関連する前記物理欠陥データを特定し、照合結果データとして出力する照合処理と、
    前記照合結果データを表示する表示処理と、
    をコンピュータに実行させることを特徴とする故障解析プログラム。
  12. コンピュータに請求項1乃至5いずれか1項記載の半導体集積回路の故障解析方法を実行させるプログラム。
  13. コンピュータを請求項6乃至10いずれか1項記載の半導体集積回路の故障解析装置として機能させるプログラム。
JP2008193312A 2008-07-28 2008-07-28 半導体集積回路の故障解析方法及び故障解析装置 Active JP4759597B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2008193312A JP4759597B2 (ja) 2008-07-28 2008-07-28 半導体集積回路の故障解析方法及び故障解析装置
US12/458,825 US8472695B2 (en) 2008-07-28 2009-07-23 Method and apparatus for failure analysis of semiconductor integrated circuit devices
DE102009034838A DE102009034838A1 (de) 2008-07-28 2009-07-27 Verfahren und Vorrichtung zur Fehleranalyse von integrierten Halbleiterschaltungsvorrichtungen

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2008193312A JP4759597B2 (ja) 2008-07-28 2008-07-28 半導体集積回路の故障解析方法及び故障解析装置

Publications (2)

Publication Number Publication Date
JP2010032295A JP2010032295A (ja) 2010-02-12
JP4759597B2 true JP4759597B2 (ja) 2011-08-31

Family

ID=41568700

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2008193312A Active JP4759597B2 (ja) 2008-07-28 2008-07-28 半導体集積回路の故障解析方法及び故障解析装置

Country Status (3)

Country Link
US (1) US8472695B2 (ja)
JP (1) JP4759597B2 (ja)
DE (1) DE102009034838A1 (ja)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5567925B2 (ja) * 2010-07-28 2014-08-06 パナソニック株式会社 スイッチ装置
US10496977B2 (en) 2012-07-16 2019-12-03 Square, Inc. Storing and forwarding payment transactions
US9244946B2 (en) 2012-11-26 2016-01-26 International Business Machines Corporation Data mining shape based data
US9881302B1 (en) 2014-12-11 2018-01-30 Square, Inc. Intelligent payment capture in failed authorization requests
CN104503202B (zh) * 2014-12-25 2018-10-16 上海华虹宏力半导体制造有限公司 重复设计单元的区分方法
JP6378149B2 (ja) * 2015-09-16 2018-08-22 東芝メモリ株式会社 欠陥検出装置、欠陥検出方法およびプログラム
US10366378B1 (en) 2016-06-30 2019-07-30 Square, Inc. Processing transactions in offline mode
JP6927690B2 (ja) * 2016-11-04 2021-09-01 浜松ホトニクス株式会社 半導体デバイス検査装置及び半導体デバイス検査方法
CN109816253A (zh) * 2019-01-29 2019-05-28 成都国铁电气设备有限公司 一种基于杆号识别的综合缺陷分析方法
CN113514480A (zh) * 2021-03-29 2021-10-19 深圳市艾比森光电股份有限公司 Led芯片的检测方法、装置、系统及终端设备

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6185707B1 (en) * 1998-11-13 2001-02-06 Knights Technology, Inc. IC test software system for mapping logical functional test data of logic integrated circuits to physical representation
JP2003282665A (ja) * 2002-03-22 2003-10-03 Hitachi Ltd 半導体不良解析ツール、システム、不要解析方法および半導体装置の製造方法
JP4131918B2 (ja) 2002-07-10 2008-08-13 東芝マイクロエレクトロニクス株式会社 半導体集積回路の故障解析装置及び故障解析方法
US7570796B2 (en) * 2005-11-18 2009-08-04 Kla-Tencor Technologies Corp. Methods and systems for utilizing design data in combination with inspection data
US7765444B2 (en) 2006-11-06 2010-07-27 Nec Electronics Corporation Failure diagnosis for logic circuits
JP2008116332A (ja) * 2006-11-06 2008-05-22 Nec Electronics Corp 複数の論理回路に対する故障診断方法
JP4712737B2 (ja) 2007-02-02 2011-06-29 パナソニック株式会社 撮像装置、その製造方法および携帯端末装置

Also Published As

Publication number Publication date
JP2010032295A (ja) 2010-02-12
US8472695B2 (en) 2013-06-25
US20100021049A1 (en) 2010-01-28
DE102009034838A1 (de) 2010-04-15

Similar Documents

Publication Publication Date Title
JP4759597B2 (ja) 半導体集積回路の故障解析方法及び故障解析装置
US6553329B2 (en) System for mapping logical functional test data of logical integrated circuits to physical representation using pruned diagnostic list
US7760929B2 (en) Grouping systematic defects with feedback from electrical inspection
US7257507B1 (en) System and method for determining probing locations on IC
Hora et al. An effective diagnosis method to support yield improvement
CN106897477B (zh) 诊断系统、集成电路设计布局及物理集成电路实施的方法
US10304178B2 (en) Method and system for diagnosing a semiconductor wafer
KR102389065B1 (ko) 시스템적 물리적 고장 분석(pfa) 결함 위치 결정을 위한 시스템 및 방법
US9689923B2 (en) Adaptive electrical testing of wafers
US7137083B2 (en) Verification of integrated circuit tests using test simulation and integrated circuit simulation with simulated failure
JP2003086689A (ja) 半導体の不良解析用cadツール及び半導体の不良解析方法
CN104576430A (zh) 一种晶圆版图的cdsem测量方法
JP2009192473A (ja) 集積回路パターンの欠陥検査方法、及びその装置
CN111429426B (zh) 一种检测对象缺陷图案的提取装置、提取方法及存储介质
JP2003315415A (ja) 半導体デバイス解析システム
JP2006113278A (ja) マスクの検査装置およびその方法
JP4455569B2 (ja) 複数の論理回路に対する故障診断方法
TW201925804A (zh) 診斷半導體晶圓的方法
JP2009302403A (ja) 半導体装置の不良解析方法及び半導体装置の不良解析システム
Ngow et al. Automated nets extraction for digital logic physical failure analysis on IP-secure products
JP2008116332A (ja) 複数の論理回路に対する故障診断方法
Peng et al. Using volume cell-aware diagnosis results to improve physical failure analysis efficiency
US7467363B2 (en) Method for SRAM bitmap verification
JP4633349B2 (ja) 電子デバイスを製造するための欠陥解析方法及びそのプログラム
JP4942004B2 (ja) 複数の論理回路に対する故障診断方法

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100720

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100915

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20110531

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20110606

R150 Certificate of patent or registration of utility model

Ref document number: 4759597

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140610

Year of fee payment: 3

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350