JP4690887B2 - 電力増幅回路および試験装置 - Google Patents
電力増幅回路および試験装置 Download PDFInfo
- Publication number
- JP4690887B2 JP4690887B2 JP2005378478A JP2005378478A JP4690887B2 JP 4690887 B2 JP4690887 B2 JP 4690887B2 JP 2005378478 A JP2005378478 A JP 2005378478A JP 2005378478 A JP2005378478 A JP 2005378478A JP 4690887 B2 JP4690887 B2 JP 4690887B2
- Authority
- JP
- Japan
- Prior art keywords
- sink
- output
- source
- current
- power supply
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000012360 testing method Methods 0.000 title claims description 53
- 230000003321 amplification Effects 0.000 title claims description 17
- 238000003199 nucleic acid amplification method Methods 0.000 title claims description 17
- 239000003990 capacitor Substances 0.000 claims description 94
- 238000001514 detection method Methods 0.000 claims description 6
- 230000007423 decrease Effects 0.000 description 12
- 230000004048 modification Effects 0.000 description 4
- 238000012986 modification Methods 0.000 description 4
- 230000003247 decreasing effect Effects 0.000 description 2
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 2
- 230000001419 dependent effect Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/181—Low-frequency amplifiers, e.g. audio preamplifiers
- H03F3/183—Low-frequency amplifiers, e.g. audio preamplifiers with semiconductor devices only
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/30—Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor
- H03F3/3069—Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor the emitters of complementary power transistors being connected to the output
- H03F3/3076—Single-ended push-pull [SEPP] amplifiers; Phase-splitters therefor the emitters of complementary power transistors being connected to the output with symmetrical driving of the end stage
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/30—Indexing scheme relating to single-ended push-pull [SEPP]; Phase-splitters therefor
- H03F2203/30021—A capacitor being coupled in a feedback circuit of a SEPP amplifier
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/30—Indexing scheme relating to single-ended push-pull [SEPP]; Phase-splitters therefor
- H03F2203/30078—A resistor being added in the pull stage of the SEPP amplifier
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/30—Indexing scheme relating to single-ended push-pull [SEPP]; Phase-splitters therefor
- H03F2203/30111—A resistor being added in the push stage of the SEPP amplifier
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Multimedia (AREA)
- Amplifiers (AREA)
Description
ソース側コンデンサ及びシンク側コンデンサの容量は、電力増幅回路が出力すべき電力のカットオフ周波数、及び増幅部の出力インピーダンスに応じて定まる容量の略半値にそれぞれ等しくてよい。
電力増幅回路は、出力経路と、接地電位との間に設けられた第2付加コンデンサを更に備えてよい。
電力増幅回路は、ソース側コンデンサの印加電圧に対する容量変化特性と、シンク側コンデンサの印加電圧に対する容量変化特性とが略等しくてよい。
fc=1/(2π×Zo×(Cn+Cp)) …(1)
図3および図4の(E)は、ソース側電源経路から電力増幅回路201に供給される電流Ippを示す。電流Ippは、電流Ibのプラス側の値と一致する。ここで、無負荷時の電流Ippは、出力電圧Voutの増加に応じて発生するプラス側の突入電流を意味する。また、有負荷時の電流Ippは、無負荷時の電流Ipp(無負荷時の突入電流)および電源電流Ioutを加算した値となる。
図5および図6の(E)は、増幅部21に入力するプラス側の電流Ibpを示す。電流Ibpは、電流Ibのプラス側の値に一致する。
図5および図6の(F)は、増幅部21に入力するマイナス側の電流Ibnを示す。電流Ibnは、電流Ibのマイナス側の値に一致する。
11 試験信号発生部
12 電力増幅回路
13 電流検出部
14 判定部
20 出力経路
21 増幅部
22 ソース側電源経路
23 シンク側電源経路
24 ソース側コンデンサ
25 シンク側コンデンサ
31 入力端
32 出力端
41 ソース側ツェナーダイオード
42 シンク側ツェナーダイオード
43 ソース側トランジスタ
44 シンク側トランジスタ
45 ソース側出力抵抗
46 シンク側出力抵抗
47 ソース側定電流源
48 シンク側定電流源
61 電源端子
62 第1付加コンデンサ
63 第2付加コンデンサ
100 被試験デバイス
201 電力増幅回路
202 位相補償コンデンサ
203 負荷
204 出力抵抗
Claims (8)
- 与えられる入力電圧に応じた出力電圧を負荷に印加する電力増幅回路であって、
出力端が前記負荷に接続され、前記入力電圧に応じた前記出力電圧を出力する増幅部と、
前記増幅部が前記出力端から出力する電流を、前記増幅部に供給するソース側電源経路と、
前記増幅部が前記出力端から引き込む電流を、前記増幅部に供給するシンク側電源経路と、
前記増幅部の前記出力端と、前記ソース側電源経路との間に接続されたソース側コンデンサと、
前記増幅部の前記出力端と、前記シンク側電源経路との間に接続されたシンク側コンデンサと
を備え、
前記増幅部は、
アノード端子が入力端に接続されて定電圧を発生させるソース側ツェナーダイオードと、
カソード端子が前記入力端に接続されて定電圧を発生させるシンク側ツェナーダイオードと、
を有する電力増幅回路。 - 前記ソース側コンデンサの容量と、前記シンク側コンデンサの容量とが略等しい請求項1に記載の電力増幅回路。
- 前記ソース側コンデンサ及び前記シンク側コンデンサの容量は、前記電力増幅回路が出力すべき電力のカットオフ周波数、及び前記増幅部の出力インピーダンスに応じて定まる容量の略半値にそれぞれ等しい請求項1または2に記載の電力増幅回路。
- 前記増幅部は、
コレクタ端子が前記ソース側電源経路に接続され、前記入力電圧に応じたベース電圧が与えられるソース側トランジスタと、
コレクタ端子が前記シンク側電源経路に接続され、前記入力電圧に応じたベース電圧が与えられるシンク側トランジスタと、
前記ソース側トランジスタのエミッタ端子と、前記シンク側トランジスタのエミッタ端子との間に直列に設けられた2つの抵抗と
を有し、
前記2つの抵抗の接続点を前記出力端とし、
前記ソース側ツェナーダイオードは、カソード端子が前記ソース側トランジスタのベース端子に接続され、
前記シンク側ツェナーダイオードは、アノード端子が前記シンク側トランジスタのベース端子に接続される
請求項1から3のいずれかに記載の電力増幅回路。 - 前記出力端から前記負荷に電力を伝送する出力経路と、
外部の電源と接続される電源端子と、
前記出力経路と、前記電源端子との間に設けられた第1付加コンデンサと
を更に備える請求項1から4のいずれかに記載の電力増幅回路。 - 前記出力経路と、接地電位との間に設けられた第2付加コンデンサを更に備える請求項5に記載の電力増幅回路。
- 前記ソース側コンデンサの印加電圧に対する容量変化特性と、前記シンク側コンデンサの印加電圧に対する容量変化特性とが略等しい請求項1から6のいずれかに記載の電力増幅回路。
- 被試験デバイスを試験する試験装置であって、
与えられる入力電圧に応じた出力電圧を、前記被試験デバイスに印加する電力増幅回路と、
前記電力増幅回路から前記被試験デバイスに供給される電源電流を検出する電流検出部と、
前記電流検出部が検出した前記電源電流に基づいて、前記被試験デバイスの良否を判定する判定部と
を備え、
前記電力増幅回路は、
出力端が負荷に接続され、前記入力電圧に応じた前記出力電圧を出力する増幅部と、
前記増幅部が前記出力端から出力する電流を、前記増幅部に供給するソース側電源経路と、
前記増幅部が前記出力端から引き込む電流を、前記増幅部に供給するシンク側電源経路と、
前記増幅部の前記出力端と、前記ソース側電源経路との間に接続されたソース側コンデンサと、
前記増幅部の前記出力端と、前記シンク側電源経路との間に接続されたシンク側コンデンサと
を有し、
前記増幅部は、
アノード端子が入力端に接続されて定電圧を発生させるソース側ツェナーダイオードと、
カソード端子が前記入力端に接続されて定電圧を発生させるシンク側ツェナーダイオードと、
を有する試験装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005378478A JP4690887B2 (ja) | 2005-12-28 | 2005-12-28 | 電力増幅回路および試験装置 |
US11/648,126 US7528660B2 (en) | 2005-12-28 | 2006-12-28 | Power amplifier circuit and test apparatus |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005378478A JP4690887B2 (ja) | 2005-12-28 | 2005-12-28 | 電力増幅回路および試験装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2007181019A JP2007181019A (ja) | 2007-07-12 |
JP4690887B2 true JP4690887B2 (ja) | 2011-06-01 |
Family
ID=38232245
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005378478A Expired - Fee Related JP4690887B2 (ja) | 2005-12-28 | 2005-12-28 | 電力増幅回路および試験装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US7528660B2 (ja) |
JP (1) | JP4690887B2 (ja) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61214808A (ja) * | 1985-03-18 | 1986-09-24 | エヌ・ベー・フイリツプ・フルーイランペンフアブリケン | 増幅回路 |
JPS62284506A (ja) * | 1986-06-02 | 1987-12-10 | Yamaha Corp | 電力増巾器 |
JPH06204847A (ja) * | 1992-11-04 | 1994-07-22 | Mitsubishi Electric Corp | 出力回路及び半導体集積回路装置 |
JPH0750528A (ja) * | 1993-08-05 | 1995-02-21 | Murata Mfg Co Ltd | 演算増幅器 |
JPH0954140A (ja) * | 1995-08-14 | 1997-02-25 | Sharp Corp | 半導体集積回路のテスト方法および装置 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3995228A (en) * | 1975-09-26 | 1976-11-30 | Threshold Corporation | Active bias circuit for operating push-pull amplifiers in class A mode |
US5291149A (en) * | 1992-03-30 | 1994-03-01 | Murata Manufacturing Co., Ltd. | Operational amplifier |
-
2005
- 2005-12-28 JP JP2005378478A patent/JP4690887B2/ja not_active Expired - Fee Related
-
2006
- 2006-12-28 US US11/648,126 patent/US7528660B2/en not_active Expired - Fee Related
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61214808A (ja) * | 1985-03-18 | 1986-09-24 | エヌ・ベー・フイリツプ・フルーイランペンフアブリケン | 増幅回路 |
JPS62284506A (ja) * | 1986-06-02 | 1987-12-10 | Yamaha Corp | 電力増巾器 |
JPH06204847A (ja) * | 1992-11-04 | 1994-07-22 | Mitsubishi Electric Corp | 出力回路及び半導体集積回路装置 |
JPH0750528A (ja) * | 1993-08-05 | 1995-02-21 | Murata Mfg Co Ltd | 演算増幅器 |
JPH0954140A (ja) * | 1995-08-14 | 1997-02-25 | Sharp Corp | 半導体集積回路のテスト方法および装置 |
Also Published As
Publication number | Publication date |
---|---|
US20070159254A1 (en) | 2007-07-12 |
JP2007181019A (ja) | 2007-07-12 |
US7528660B2 (en) | 2009-05-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3693665B2 (ja) | 容量検出回路及び容量検出方法 | |
US9293992B2 (en) | Voltage regulator | |
KR101278951B1 (ko) | 혼합형 주파수 보상회로, 제어회로, dc-dc 컨버터 및 이들의 제어 방법 | |
JP2011113567A (ja) | 低ドロップアウト線形レギュレータ(ldo)、ldoを提供するための方法、およびldoを動作させるための方法 | |
JP2011520370A (ja) | 高速で精密な電荷ポンプ | |
US10498291B2 (en) | Bias circuit and power amplifier circuit | |
KR101407924B1 (ko) | Ldo 전압 레귤레이터 | |
US7446554B2 (en) | Direct current measuring apparatus and limiting circuit | |
JP2008009968A (ja) | 電圧発生装置、電流発生装置および試験装置 | |
TWI642269B (zh) | 補償電路、補償方法及放大電路 | |
US6798179B2 (en) | Stabilized direct-current power supply device | |
KR100272951B1 (ko) | 전압인가회로 | |
JP4690887B2 (ja) | 電力増幅回路および試験装置 | |
JPWO2008059766A1 (ja) | 測定回路及び試験装置 | |
JP5697382B2 (ja) | 定電圧回路 | |
US9500501B2 (en) | Startup circuit, capacitive sensor amplification device having startup circuit, and startup method for amplification device | |
JP5500333B2 (ja) | 直流試験装置及び半導体試験装置 | |
JP4121326B2 (ja) | 差動増幅回路及び電波時計用受信回路 | |
JP5351029B2 (ja) | 電源安定化回路、電子デバイス、および、試験装置 | |
JP4941718B2 (ja) | 電圧シフト回路 | |
WO2023002744A1 (ja) | 電源安定化回路 | |
JP2001216037A (ja) | レギュレータ | |
JP7191598B2 (ja) | 増幅装置 | |
CN113141163B (zh) | D类功率放大器电路 | |
JP2023121617A (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20080919 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20100611 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100622 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100809 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110208 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110218 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140225 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140225 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |