JP4556824B2 - 差動増幅器とデジタル・アナログ変換器、並びに表示装置 - Google Patents
差動増幅器とデジタル・アナログ変換器、並びに表示装置 Download PDFInfo
- Publication number
- JP4556824B2 JP4556824B2 JP2005280462A JP2005280462A JP4556824B2 JP 4556824 B2 JP4556824 B2 JP 4556824B2 JP 2005280462 A JP2005280462 A JP 2005280462A JP 2005280462 A JP2005280462 A JP 2005280462A JP 4556824 B2 JP4556824 B2 JP 4556824B2
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- node
- output
- voltage
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45179—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
- H03F3/45183—Long tailed pairs
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45616—Indexing scheme relating to differential amplifiers the IC comprising more than one switch, which are not cross coupled
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45631—Indexing scheme relating to differential amplifiers the LC comprising one or more capacitors, e.g. coupling capacitors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45656—Indexing scheme relating to differential amplifiers the LC comprising one diode of a current mirror, i.e. forming an asymmetrical load
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45682—Indexing scheme relating to differential amplifiers the LC comprising one or more op-amps
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2203/00—Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
- H03F2203/45—Indexing scheme relating to differential amplifiers
- H03F2203/45728—Indexing scheme relating to differential amplifiers the LC comprising one switch
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
- H03M1/74—Simultaneous conversion
- H03M1/76—Simultaneous conversion using switching tree
- H03M1/765—Simultaneous conversion using switching tree using a single level of switches which are controlled by unary decoded digital signals
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- Crystallography & Structural Chemistry (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
- Liquid Crystal Display Device Control (AREA)
- Analogue/Digital Conversion (AREA)
- Liquid Crystal (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Description
Vout−Vin=(Vin+Voff)−Vin
=Voff
となり、容量Coffにオフセット電圧Voffに相当する電荷が充電される(オフセット検出期間)。
Vout=(Vin+Voff)―Voff
=Vin
となるため、オフセット電圧が相殺され、高精度な電圧を出力することができる(オフセット補正出力期間)。
Vout=Vin
となる。これらのオフセット電圧の定量的な解析については、特許文献2の段落[0039]乃至[0043]等の記載が参照される。
第1及び第2の入力端子と、出力端子と、
前記第1及び第2の入力端子に入力対が接続され、前記第1及び第2の入力端子の電圧を電圧電流変換し第1及び第2のノードに差動電流を出力する差動対(トランジスタM3、M4)と、
前記差動対に電流を供給する第1の電流源(トランジスタM9)と、
前記第1のノードに接続され、前記第1のノードの電流を第3のノードの電圧に電流電圧変換する第1の負荷回路(トランジスタM1)と、
前記第2のノードに接続され、前記第2のノードの電流と第4のノードの電圧の相互の変換を可逆的に行うとともに、第5のノードに電圧信号を出力する第2の負荷回路(トランジスタM2)と、
前記第3及び第4のノードの間に接続される容量素子(Coff)と、
前記第5のノードの電圧信号に基づき前記出力端子を充電または放電する増幅回路(903)と、
を備え、
制御信号(スイッチS1、S2、S3、S4、S5の制御信号)によって、
前記第1の入力端子に第1の信号(Vin2)を入力し、前記第2の入力端子に第2の信号(Vin1)を入力し、前記第1及び第2の負荷回路(M1及びM2)によって前記第3及び第4のノードにそれぞれ出力された電圧の電位差を前記容量素子(Coff)に蓄積する第1の状態と、
前記第2の入力端子に第3の信号(Vin3)を入力し、前記第1の入力端子に前記出力端子の信号(Vout)を帰還入力し、前記第1の状態に蓄積される前記容量素子(Coff)の電位差を保持するとともに、該電位差に基づいて前記第5のノードへ電圧信号を出力する第2の状態と、に制御される。
第1の期間(T01)には、
前記差動対の第1の入力端子に、オン状態の第4のスイッチ(S4)を介して第1の信号(Vin2)が入力され、
前記差動対の第2の入力端子に、オン状態の第2のスイッチ(S2)を介して第2の信号(Vin1)が入力され、
前記第2及び第4のノードを、オン状態の第1のスイッチ(S1)により短絡し、
前記第3及び第4のノード間の電圧を前記容量素子(Coff)で保持し、
第2の期間(T02)には、
前記第1、第2、第4のスイッチ(S1、S2、S4)はいずれもオフ状態とされ、
前記差動対の第1の入力端子に、オン状態の第5のスイッチ(S5)を介して出力端子(VOUT)が負帰還接続され、
前記差動対の第2の入力端子に、オン状態の第3のスイッチ(S3)を介して第3の信号(Vin3)が入力される。
第1及び第2の入力端子と、出力端子と、
前記第1及び第2の入力端子に入力対が接続され、前記第1及び第2の入力端子の電圧を電圧電流変換し第1及び第2のノードに差動電流を出力する差動対(M3、M4)と、
前記差動対に電流を供給する第1の電流源(M9)と、
前記第1のノードに接続され、前記第1のノードの電流を第3のノードの電圧に電流電圧変換する第1の負荷回路(M1)と、
前記第2のノードに接続され、前記第2のノードの電流と第4のノードの電圧の相互の変換を可逆的に行うとともに、第5のノードに電圧信号を出力する第2の負荷回路(M2)と、
前記第3及び第4のノードの間に接続される容量素子(Coff)と、
前記第5のノードの電圧信号に基づき前記出力端子を充電または放電する増幅回路(903)と、
を備え、
制御信号(スイッチS1、S2、S3、S4、S5の制御信号)によって、
前記第1の入力端子に第1の信号(Vin2)を入力し、前記第2の入力端子に第2の信号(Vin1)を入力し、前記第1及び第2の負荷回路によって前記第3及び第4のノードにそれぞれ出力された電圧の電位差を前記容量素子に蓄積する第1の状態と、
前記第2の入力端子に第1の信号(Vin2)を入力し、前記第1の入力端子に前記出力端子の信号(Vout)を帰還入力し、前記第1の状態に蓄積される前記容量素子の電位差を保持するとともに、該電位差に基づいて前記第5のノードへ電圧信号を出力する第2の状態と、に制御される。
第1の期間(T01)には、
前記差動対の第1の入力端子に、オン状態の第4のスイッチ(S4)を介して第1の信号(Vin2)が入力され、
前記差動対の第2の入力端子に、オン状態の第2のスイッチ(S2)を介して第2の信号(Vin1)が入力され、
前記第2及び第4のノードを、オン状態の第1のスイッチ(S1)により短絡し、
前記第3及び第4のノード間の電圧を前記容量素子(Coff)で保持し、
第2の期間(T02)には、
前記第1、第2、第4のスイッチ(S1、S2、S4)はいずれもオフ状態とされ、
前記差動対の第1の入力端子に、オン状態の第5のスイッチ(S5)を介して出力端子(VOUT)が負帰還接続され、
前記差動対の第2の入力端子に、オン状態の第3のスイッチ(S3)を介して第1の信号(Vin2)が入力される。
前記第1のノードに前記第1のトランジスタ(M1)のドレインが接続され、
前記第3のノードに前記第1のトランジスタ(M1)のゲートが接続され、
前記第2及び第5のノードに前記第2のトランジスタ(M2)のドレインが接続され、
前記第4のノードに前記第2のトランジスタ(M2)のゲートが接続され、
前記第1のトランジスタ(M1)のゲートとドレインが短絡され、前記第1のトランジスタ(M1)のソースが固定電位に接続され、
前記第2のトランジスタ(M2)のゲートとドレインが、第1のスイッチ(S1)により接続又は遮断され、前記第2のトランジスタ(M2)のソースが固定電位に接続され、
前記第1及び第2のトランジスタ(M1、M2)によってカレントミラー負荷回路が構成される形態をとることができる。
前記第1の負荷回路が第1及び第5のトランジスタ(M1、M11)を備え、前記第2の負荷回路が第2及び第6のトランジスタ(M2、M12)を備え、
前記第1のノードに前記第5のトランジスタ(M11)のドレインが接続され、
前記第3のノードに前記第1のトランジスタ(M1)のゲートが接続され、
前記第2のノードに前記第6のトランジスタ(M12)のドレインが接続され、
前記第4のノードに前記第2のトランジスタ(M2)のゲートが接続され、
前記第5のノードに前記第2のトランジスタ(M2)のドレイン及び前記第6のトランジスタ(M12)のソースが接続され、
前記第1のトランジスタ(M1)のゲートと前記第5のトランジスタ(M11)のドレインが短絡され、
前記第1のトランジスタのドレイン(M1)と前記第5のトランジスタ(M11)のソースが短絡され、
前記第2のトランジスタ(M2)のゲートと前記第6(M12)のトランジスタのドレインが、前記制御信号により接続又は遮断とされ、
前記第1、第2、第5、第6(M1、M2、M11、M12)のトランジスタによってカスコード型カレントミラー負荷回路を形成する構成としてもよい。
高位側の第1の電位(VA)と低位側の第2の電位(VB)との間に直列に接続される抵抗群(301)と、
前記抵抗群(301)のタップから電位を入力し、選択信号に基づき、前記第1、第2、第3の信号に供給すべき電圧を選択する選択回路(302)と、を備える。
複数の差動増幅器が、充電用の第1の差動増幅器と、放電用の第2の差動増幅器を含み、
前記第1の差動増幅器と、前記第1及び第2のデータ線との間に第1、第2の出力スイッチを備え、
前記第2の差動増幅器と、前記第1及び第2のデータ線との間に第3、第4の出力スイッチを備え、
所定のデータ出力期間に、前記第2及び第3の出力スイッチはオフとされ、前記第1及び第4の出力スイッチはオンとされ、
前記所定のデータ出力期間の次のデータ出力期間では、前記第1及び第4の出力スイッチはオフとされ、前記第2及び第3の出力スイッチがオンされる構成としてもよい。
以下、本発明の第1の実施の形態について回路構成を説明する。図1は、本発明の第1の実施形態の差動増幅器の構成を示す図である。図1を参照すると、本実施形態にかかる差動増幅器は、電流源904(バイアス電圧が供給されているトランジスタM9)で駆動される差動対(トランジスタM3、M4)と、差動対が接続される負荷回路と、差動出力信号を受ける出力段増幅回路903を備えている。負荷回路は、トランジスタM1及びM2からなり、それぞれのドレインがM3及びM4のドレインに接続される。また、トランジスタM1のゲートとトランジスタM2のゲートとの間に容量素子Coffが接続される。また、トランジスタM1はゲートとドレインが短絡されたダイオード接続となっており、トランジスタM2のゲートとドレインとの間にはスイッチS1が備えられており、スイッチS1の制御により、トランジスタM2をダイオード接続とするか否かを切り替える。
I1=I3、
I2=I4
となる。このとき、それぞれの関係式から、Vg1とVg2を導出すると、以下の式(5)、(6)が導かれる。
I1b=I3b、
I2b=I4b
となる。
Vo1={A+(A−B)}={A−(B−A)}
となる。
すなわち、電圧Vo1は、電圧Aから、電位差(B−A)だけ、低電位側へレベルシフトされた電圧となる。
Vo2={A+(A−A)}=A
となる。すなわち、電圧Vo2は、電圧Aとなる。
Vo3={B+(B−B)}=B
となる。すなわち、電圧Vo3は、電圧Bとなる。
Vo4={B+(B−A)}
となる。すなわち、電圧Vo4は、電圧Bから、電位差(B−A)だけ、高電位側へレベルシフトされた電圧となる。
次に、本発明の第2の実施の形態について説明する。図8は、本発明の第2の実施形態の差動増幅器の構成を示す図である。図8を参照すると、本実施形態にかかる差動増幅器は、電流源904(バイアス電圧が供給されているトランジスタM9)で駆動される差動対(M3、M4)と、差動対が接続される負荷回路と、差動出力信号を受ける出力段増幅回路903を備えている。上記の負荷回路は、トランジスタM1及びM2からなり、それぞれのドレインがトランジスタM3及びM4のドレインに接続される。また、トランジスタM1のゲートとM2のゲートとの間に容量素子Coffが接続される。また、トランジスタM1はダイオード接続となっており、トランジスタM2は、ゲートとドレイン間にスイッチS1が備えられており、スイッチS1のオンオフ制御により、トランジスタM2をダイオード接続とするか否かを切り替える。
次に、本発明の第3の実施の形態について説明する。図11は、本発明の第3の実施形態の差動増幅器の構成を示す図である。図11と図1(第1の実施形態の構成)の差異のみを説明する。図11では、トランジスタM11、M12が追加され、各々のゲートにはVBIAS2により所定の電位が印加されている。また、トランジスタM11のドレインは、トランジスタM3のドレインとM1のゲートとCoffの一端とに接続され、トランジスタM11のソースはM1のドレインに接続される。M12のドレインは、M4のドレインとM2のゲートと、スイッチS1を介してCoffの他端に接続され、トランジスタM12のソースはM2のドレインに接続される。スイッチS1がオフのとき、M1、M2、M11、M12の4つのトランジスタによりカスコード型カレントミラー回路を形成している。
次に、本発明の第4の実施の形態について説明する。図12は、本発明の第4の実施形態の差動増幅器の構成を示す図である。以下では、図12と図1(第1の実施形態の構成)の相違点について説明する(同一箇所の説明は適宜省略する)。本実施形態では、スイッチS1とノードPCの間に、入力端と出力端が短絡したスイッチS6が付加されている。スイッチS1及びS6で形成されるスイッチ回路910によって、スイッチS1がオフする際に生じる、スイッチノイズを低減することができる。ここで、スイッチS1とS6の制御信号のタイミングは、逆相の関係(片方がオンのとき、他方がオフの関係)に設定しなければならない。また、それ以外のS1〜S5を制御するタイミングは、図3のタイミングチャート図と同一である。
本発明の第5の実施の形態について説明する。図14は、本発明の第5の実施形態の差動増幅器の構成を示す図である。図14と図1(第1の実施形態の構成)の差異のみを説明する。本実施形態では、グランド端子VSSと、差動対トランジスタM3・M4の共通ソース端子との間に、スイッチS7を介してトランジスタM59が付加されている。スイッチS1〜S5を制御するタイミングは、図3のタイミングチャート図と同一である。また、ここで、スイッチS1とS7の制御信号のタイミングは、同相の関係である(オン・オフが同一)。
本発明の第6の実施の形態について説明する。図23は、本発明の第6の実施形態の表示装置におけるデータドライバの構成を示す図である。図24は、図23の制御タイミングチャートを示す図である。
・出力回路(603)として、本発明の第1の実施形態で示されるような、多値出力型の差動増幅器を備え、
それに付随する2値のアナログ値を出力回路へ出力するデコーダ605を備え、
・さらに、出力回路603とデータドライバ出力端子間に接続される出力スイッチ回路604を備えている点である。
202 出力回路
203 デコーダ
205 階調電圧発生回路
206 レベルシフタ
207 データラッチ
208 データレジスタ
209 シフトレジスタ
210 データドライバ出力端子群
301 抵抗素子
302 スイッチ素子
303 差動増幅器
601 正極性出力差動増幅器
602 負極性出力差動増幅器
603 出力回路
604 出力スイッチ回路
605 デコーダ
801、802、803 スイッチ
810 オペアンプ
811 オフセットキャンセル回路
901 差動段回路
902 オフセットキャンセル回路
903 出力段増幅回路
904 電流源
910 スイッチ回路
S1、S2、S3、S4、S5、S6、S7 スイッチ
φa、φb スイッチ制御クロック
VIN、VIN1、VIN2、VIN3 入力端子
VOUT 出力端子
VDD 電源供給端子
VSS グランド端子
VBIAS、VBIAS2 バイアス電圧供給端子
C1、Coff 容量素子
M1〜M12、M21〜M29、
M31、M32、M41、M42、M59 トランジスタ
PA 差動段出力
PB 出力段増幅回路出力
PC 容量Coff端ノード
Spa、Spb、Sna、Snb;出力スイッチ
OUT1〜OUTn;出力端子
CTL1、CTL2;出力スイッチ制御信号
Claims (20)
- 第1及び第2の入力端子と、出力端子と、
前記第1及び第2の入力端子に入力対が接続され、前記第1及び第2の入力端子の電圧を電圧電流変換し第1及び第2のノードに差動電流を出力する差動対と、
前記差動対に電流を供給する第1の電流源と、
前記第1のノードに接続され、前記第1のノードの電流を第3のノードの電圧に電流電圧変換する第1の負荷回路と、
前記第2のノードに接続され、前記第2のノードの電流と第4のノードの電圧の相互の変換を可逆的に行うとともに、第5のノードに電圧信号を出力する第2の負荷回路と、
前記第3及び第4のノードの間に接続される容量素子と、
前記第5のノードの電圧信号に基づき前記出力端子を充電または放電する増幅回路と、
を備え、
制御信号によって、
前記第1の入力端子に第1の信号を入力し、前記第2の入力端子に第2の信号を入力し、前記第1及び第2の負荷回路によって前記第3及び第4のノードにそれぞれ出力された電圧の電位差を前記容量素子に蓄積する第1の状態と、
前記第2の入力端子に第3の信号を入力し、前記第1の入力端子に前記出力端子の信号を帰還入力し、前記第1の状態に蓄積される前記容量素子の電位差を保持するとともに、該電位差に基づいて前記第5のノードへ電圧信号を出力する第2の状態と、
に切替制御される、ことを特徴とする差動増幅器。 - 第1及び第2の入力端子と、出力端子と、
前記第1及び第2の入力端子に入力対が接続され、前記第1及び第2の入力端子の電圧を電圧電流変換し第1及び第2のノードに差動電流を出力する差動対と、
前記差動対に電流を供給する第1の電流源と、
前記第1のノードに接続され、前記第1のノードの電流を第3のノードの電圧に電流電圧変換する第1の負荷回路と、
前記第2のノードに接続され、前記第2のノードの電流と第4のノードの電圧の相互の変換を可逆的に行うとともに、第5のノードに電圧信号を出力する第2の負荷回路と、
前記第3及び第4のノードの間に接続される容量素子と、
前記第5のノードの電圧信号に基づき前記出力端子を充電または放電する増幅回路と、
を備え、
データ出力期間が第1及び第2の期間を含み、制御信号によって前記第1及び第2の期間を切替制御し、
前記第1の期間には、
前記差動対の第1の入力端子に、オン状態の第4のスイッチを介して第1の信号が入力され、
前記差動対の第2の入力端子に、オン状態の第2のスイッチを介して第2の信号が入力され、
前記第2及び第4のノードを、オン状態の第1のスイッチにより短絡し、
前記第3及び第4のノード間の電圧差を前記容量素子に蓄積し、
前記第2の期間には、
前記第1、第2、第4のスイッチはいずれもオフ状態とされ、
前記差動対の第1の入力端子に、オン状態の第5のスイッチを介して出力端子が負帰還接続され、
前記差動対の第2の入力端子に、オン状態の第3のスイッチを介して第3の信号が入力される、
ことを特徴とする差動増幅器。 - 第1及び第2の入力端子と、出力端子と、
前記第1及び第2の入力端子に入力対が接続され、前記第1及び第2の入力端子の電圧を電圧電流変換し第1及び第2のノードに差動電流を出力する差動対と、
前記差動対に電流を供給する第1の電流源と、
前記第1のノードに接続され、前記第1のノードの電流を第3のノードの電圧に電流電圧変換する第1の負荷回路と、
前記第2のノードに接続され、前記第2のノードの電流と第4のノードの電圧の相互の変換を可逆的に行うとともに、第5のノードに電圧信号を出力する第2の負荷回路と、
前記第3及び第4のノードの間に接続される容量素子と、
前記第5のノードの電圧信号に基づき前記出力端子を充電または放電する増幅回路と、
を備え、
制御信号によって、
前記第1の入力端子に第1の信号を入力し、前記第2の入力端子に第2の信号を入力し、前記第1及び第2の負荷回路によって前記第3及び第4のノードにそれぞれ出力された電圧の電位差を前記容量素子に蓄積する第1の状態と、
前記第2の入力端子に第1の信号を入力し、前記第1の入力端子に前記出力端子の信号を帰還入力し、前記第1の状態に蓄積される前記容量素子の電位差を保持するとともに、該電位差に基づいて前記第5のノードへ電圧信号を出力する第2の状態と、
に切替制御される、ことを特徴とする差動増幅器。 - 第1及び第2の入力端子と、出力端子と、
前記第1及び第2の入力端子に入力対が接続され、前記第1及び第2の入力端子の電圧を電圧電流変換し第1及び第2のノードに差動電流を出力する差動対と、
前記差動対に電流を供給する第1の電流源と、
前記第1のノードに接続され、前記第1のノードの電流を第3のノードの電圧に電流電圧変換する第1の負荷回路と、
前記第2のノードに接続され、前記第2のノードの電流と第4のノードの電圧の相互の変換を可逆的に行うとともに、第5のノードに電圧信号を出力する第2の負荷回路と、
前記第3及び第4のノードの間に接続される容量素子と、
前記第5のノードの電圧信号に基づき前記出力端子を充電または放電する増幅回路と、
を備え、
データ出力期間が第1及び第2の期間を含み、制御信号によって前記第1及び第2の期間を切替制御し、
前記第1の期間には、
前記差動対の第1の入力端子に、オン状態の第4のスイッチを介して第1の信号が入力され、
前記差動対の第2の入力端子に、オン状態の第2のスイッチを介して第2の信号が入力され、
前記第2及び第4のノードを、オン状態の第1のスイッチにより短絡し、
前記第3及び第4のノード間の電圧を前記容量素子で保持し、
前記第2の期間には、
前記第1、第2、第4のスイッチはいずれもオフ状態とされ、
前記差動対の第1の入力端子に、オン状態の第5のスイッチを介して出力端子が負帰還接続され、
前記差動対の第2の入力端子に、オン状態の第3のスイッチを介して第1の信号が入力される、
ことを特徴とする差動増幅器。 - 前記第1及び第2の負荷回路は、それぞれ第1及び第2のトランジスタを備え、
前記第1のノードに前記第1のトランジスタのドレインが接続され、
前記第3のノードに前記第1のトランジスタのゲートが接続され、
前記第2及び第5のノードに前記第2のトランジスタのドレインが接続され、
前記第4のノードに前記第2のトランジスタのゲートが接続され、
前記第1のトランジスタのゲートとドレインが短絡され、
前記第2のトランジスタのゲートとドレインが、前記制御信号により接続又は遮断とされ、
前記第1及び第2のトランジスタによってカレントミラー負荷回路を構成し、前記第5のノードの電圧信号に基づき増幅出力を行う、ことを特徴とする請求項1乃至4のいずれか一に記載の差動増幅器。 - 前記第1の負荷回路が第1及び第5のトランジスタを備え、前記第2の負荷回路が第2及び第6のトランジスタを備え、
前記第1のノードに前記第5のトランジスタのドレインが接続され、
前記第3のノードに前記第1のトランジスタのゲートが接続され、
前記第2のノードに前記第6のトランジスタのドレインが接続され、
前記第4のノードに前記第2のトランジスタのゲートが接続され、
前記第5のノードに前記第2のトランジスタのドレイン及び前記第6のトランジスタのソースが接続され、
前記第1のトランジスタのゲートと前記第5のトランジスタのドレインが短絡され、
前記第1のトランジスタのドレインと前記第5のトランジスタのソースが短絡され、
前記第2のトランジスタのゲートと前記第6のトランジスタのドレインが、前記制御信号により接続又は遮断とされ、
前記第1、第2、第5、第6のトランジスタによってカスコード型カレントミラー負荷回路を構成し、前記第5のノードの電圧信号に基づき増幅出力を行う、ことを特徴とする請求項1乃至4のいずれか一に記載の差動増幅器。 - 前記第1のスイッチは第3のトランジスタで構成され、前記第3のトランジスタと前記第4のノード間に、ドレインとソースが短絡された第4のトランジスタを備え、
第1の制御信号が第3のトランジスタのゲートに入力され、第2の制御信号が第4のトランジスタのゲートに入力され、第2の制御信号が第1の制御信号の反転信号である、
ことを特徴とする請求項1乃至4のいずれか一に記載の差動増幅器。 - 前記第1の電流源と並列形態に接続された、第2の電流源と第6のスイッチを備える、 ことを特徴とする請求項1乃至4のいずれか一に記載の差動増幅器。
- 前記第6のスイッチは、前記第1の期間内においてオンとされ、前記第2の期間においてオフとされる、ことを特徴とする請求項8記載の差動増幅器。
- 前記差動増幅器の出力端子と、外部負荷との間に、出力スイッチを備える、ことを特徴とする請求項1乃至4のいずれか一に記載の差動増幅器。
- 前記第1の期間において前記出力スイッチがオフ状態とされ、
前記第2の期間において前記出力スイッチがオン状態とされる、
ことを特徴とする、請求項10記載の差動増幅器。 - 請求項1乃至11のいずれか一に記載の差動増幅器を備え、
高位側の第1の電位と低位側の第2の電位との間に直列に接続される抵抗群と、
前記抵抗群のタップから電位を入力し、選択信号に基づき、前記第1、第2、第3の信号に供給すべき電圧を選択する選択回路と、
を備えたことを特徴とするデジタルアナログ変換回路。 - 階調電圧を入力し、表示素子に接続されるデータ線を駆動する増幅回路を備えた表示装置において、
前記増幅回路として、請求項1乃至11のいずれか一に記載の差動増幅器を有する、ことを特徴とする表示装置。 - 複数の前記データ線が、第1のデータ線と、前記第1のデータ線の相隣る第2のデータ線を含み、
複数の前記差動増幅器が、充電用の第1の差動増幅器と、放電用の第2の差動増幅器を含み、
前記第1の差動増幅器と、前記第1及び第2のデータ線との間に第1、第2の出力スイッチを備え、
前記第2の差動増幅器と、前記第1及び第2のデータ線との間に第3、第4の出力スイッチを備え、
所定のデータ出力期間に、前記第2及び第3の出力スイッチはオフとされ、前記第1及び第4の出力スイッチはオンとされ、
前記所定のデータ出力期間の次のデータ出力期間では、前記第1及び第4の出力スイッチはオフとされ、前記第2及び第3の出力スイッチがオンされる、ことを特徴とする請求項13記載の表示装置。 - 複数の前記データ線が、第1のデータ線と、前記第1のデータ線の相隣る第2のデータ線を含み、
複数の前記差動増幅器が、充電用の第1の差動増幅器と、放電用の第2の差動増幅器を含み、
前記第1の差動増幅器と、前記第1及び第2のデータ線との間に第1、第2の出力スイッチを備え、
前記第2の差動増幅器と、前記第1及び第2のデータ線との間に第3、第4の出力スイッチを備え、
所定のデータ出力期間に、前記第2及び第3の出力スイッチはオフとされ、前記第1及び第4の出力スイッチが前記データ出力期間の開始から所定の期間オフとされた後にオンとされる制御がなされ、
前記所定のデータ出力期間の次のデータ出力期間では、前記第1及び第4の出力スイッチはオフとされ、前記第2及び第3の出力スイッチが前記データ出力期間の開始から所定の期間オフとされた後にオンとされる制御がなされる、ことを特徴とする請求項13記載の表示装置。 - 第1乃至第3の入力端子と1つの出力端子を備え、
第1の電源に一端が接続された第1のトランジスタと、前記第1の電源に一端が接続され制御端子が容量を介して前記第1のトランジスタの制御端子と接続された第2のトランジスタを備えた負荷回路と、
一端が共通接続され、他端が前記第1及び第2のトランジスタの他端にそれぞれ接続され差動対をなす第3及び第4のトランジスタと、
第2の電源と前記差動対の共通接続された一端との間に接続され、前記差動対に電流を供給する電流源と、
を備え、
前記第1のトランジスタの制御端子は前記第3のトランジスタの他端に接続され、
前記第2のトランジスタの制御端子と前記第4のトランジスタの他端との間に接続された第1のスイッチと、
前記第2のトランジスタの他端に入力が接続され出力が前記出力端子に接続された増幅器と、
前記第4のトランジスタの制御端子と前記第1及び第3の入力端子との間にそれぞれ接続された第2及び第3のスイッチと、
前記第3のトランジスタの制御端子と前記第2の入力端子との間に接続された第4のスイッチと、
前記第3のトランジスタの制御端子と前記出力端子の間に接続された第5のスイッチと、
を備え、
前記第1乃至第5のスイッチは、前記第1、第2、第4のスイッチをオン、且つ、前記第3、第5のスイッチをオフとする第1の状態と、
前記第1、第2、第4のスイッチをオフ、且つ、前記第3、第5のスイッチをオンとする第2の状態と、
に切替制御される、ことを特徴とする差動増幅器。 - 前記第2及び第3の入力端子が同一の入力端子よりなる、ことを特徴とする請求項16記載の差動増幅器。
- 前記負荷回路は、前記第1及び第2のトランジスタとそれぞれ縦積みされた第5及び第6のトランジスタを含み、前記第5及び第6のトランジスタが、前記第3及び第4のトランジスタの他端に接続されている、ことを特徴とする請求項16記載の差動増幅器。
- 前記第2のトランジスタの制御端子と、前記第4のトランジスタの他端との間に、制御端子によりオン・オフ制御され一端と他端が短絡された第6のスイッチが、前記第1のスイッチと直列形態に接続されている、ことを特徴とする請求項16記載の差動増幅器。
- 前記第2の電源と、前記差動対の共通接続された一端との間に、前記電流源と並列に、第2の電流源とスイッチの直列回路を備えている、ことを特徴とする請求項16記載の差動増幅器。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005280462A JP4556824B2 (ja) | 2005-09-27 | 2005-09-27 | 差動増幅器とデジタル・アナログ変換器、並びに表示装置 |
US11/526,636 US7623054B2 (en) | 2005-09-27 | 2006-09-26 | Differential amplifier, digital-to-analog converter, and display device |
CNB2006101396162A CN100536326C (zh) | 2005-09-27 | 2006-09-26 | 差动放大器与数字/模拟转换器以及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005280462A JP4556824B2 (ja) | 2005-09-27 | 2005-09-27 | 差動増幅器とデジタル・アナログ変換器、並びに表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2007096504A JP2007096504A (ja) | 2007-04-12 |
JP4556824B2 true JP4556824B2 (ja) | 2010-10-06 |
Family
ID=37947618
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005280462A Expired - Fee Related JP4556824B2 (ja) | 2005-09-27 | 2005-09-27 | 差動増幅器とデジタル・アナログ変換器、並びに表示装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7623054B2 (ja) |
JP (1) | JP4556824B2 (ja) |
CN (1) | CN100536326C (ja) |
Families Citing this family (32)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
ITTO20050195A1 (it) * | 2005-03-25 | 2006-09-26 | St Microelectronics Srl | Dispositivo amplificatore a topologia completamente differenziale con retroazione di modo comune in uscita e relativo metodo di controllo |
KR100830123B1 (ko) * | 2007-04-27 | 2008-05-19 | 주식회사 실리콘웍스 | 액정 패널의 채널들 간 오프셋 제거 방법 |
CN101304237B (zh) * | 2007-05-09 | 2011-02-02 | 联詠科技股份有限公司 | 可消除偏移电压的放大器装置 |
JP5057868B2 (ja) * | 2007-07-06 | 2012-10-24 | ルネサスエレクトロニクス株式会社 | 表示装置、及び表示パネルドライバ |
JP2009284150A (ja) * | 2008-05-21 | 2009-12-03 | Panasonic Corp | オフセットキャンセル回路及び表示装置 |
JP5138490B2 (ja) * | 2008-07-17 | 2013-02-06 | ルネサスエレクトロニクス株式会社 | サンプル・ホールド回路及びデジタルアナログ変換回路 |
US20110089994A1 (en) * | 2009-10-16 | 2011-04-21 | Infineon Technologies Ag | Threshold Voltage Modification Via Bulk Voltage Generator |
JP5502549B2 (ja) * | 2010-03-26 | 2014-05-28 | ラピスセミコンダクタ株式会社 | 電圧出力装置 |
CN101860330B (zh) | 2010-04-14 | 2012-09-05 | 华为技术有限公司 | 放大单元、功率放大器和发信机 |
US8736478B2 (en) | 2012-03-09 | 2014-05-27 | Lsi Corporation | Digital-to-analog converter |
US8570095B1 (en) | 2012-05-11 | 2013-10-29 | Semiconductor Components Industries, Llc | Offset-compensated active load and method |
US9070466B2 (en) | 2012-09-06 | 2015-06-30 | Infineon Technologies Ag | Mismatch error reduction method and system for STT MRAM |
US9202543B2 (en) | 2012-11-30 | 2015-12-01 | Intel Deutschland Gmbh | System and methods using a multiplexed reference for sense amplifiers |
KR101603304B1 (ko) * | 2014-09-02 | 2016-03-15 | 엘지디스플레이 주식회사 | 데이터 구동부 및 이를 이용한 표시장치 |
JP6521219B2 (ja) * | 2015-01-19 | 2019-05-29 | セイコーエプソン株式会社 | D/a変換回路、発振器、電子機器及び移動体 |
US9601165B1 (en) | 2015-09-24 | 2017-03-21 | Intel IP Corporation | Sense amplifier |
KR102508446B1 (ko) * | 2015-12-31 | 2023-03-10 | 삼성디스플레이 주식회사 | 표시 장치 및 그 구동 방법 |
JP6685192B2 (ja) * | 2016-07-11 | 2020-04-22 | 三菱電機株式会社 | 信号伝達装置、および、電力スイッチング素子駆動装置 |
CN108306620B (zh) * | 2017-01-11 | 2021-03-16 | 瑞昱半导体股份有限公司 | 电荷引导式放大电路及其控制方法 |
IT201700057077A1 (it) * | 2017-05-25 | 2018-11-25 | St Microelectronics Srl | Amplificatore operazionale differenziale a singolo stadio con migliorate caratteristiche elettriche |
JP6512250B2 (ja) * | 2017-09-07 | 2019-05-15 | セイコーエプソン株式会社 | 表示ドライバー、電気光学装置及び電子機器 |
JP6587002B2 (ja) * | 2018-01-26 | 2019-10-09 | セイコーエプソン株式会社 | 表示ドライバー、電気光学装置及び電子機器 |
JP7238269B2 (ja) * | 2018-05-11 | 2023-03-14 | オムロン株式会社 | 信号処理回路 |
CN108962146B (zh) * | 2018-08-31 | 2020-11-27 | 京东方科技集团股份有限公司 | 外部补偿电路及补偿方法、显示装置 |
CN109523964B (zh) * | 2018-12-17 | 2021-04-20 | 合肥奕斯伟集成电路有限公司 | 一种选择电路、数位类比转换器以及显示设备 |
CN109560809B (zh) * | 2019-01-07 | 2020-06-30 | 上海奥令科电子科技有限公司 | 一种对数转换电路 |
CN110011536A (zh) * | 2019-05-06 | 2019-07-12 | 核芯互联(北京)科技有限公司 | 一种新型电源电路 |
US11581861B2 (en) * | 2019-08-18 | 2023-02-14 | Novatek Microelectronics Corp. | Capacitance decreasing scheme for operational amplifier |
CN111193512B (zh) * | 2020-02-12 | 2022-08-23 | 广州慧智微电子股份有限公司 | 一种数模转换电路 |
TWI737529B (zh) * | 2020-10-30 | 2021-08-21 | 精拓科技股份有限公司 | 數位隔離器 |
CN115622549B (zh) * | 2022-12-19 | 2023-02-28 | 晟矽微电子(南京)有限公司 | 开关电路、数模转换器、芯片及电子设备 |
CN117914345B (zh) * | 2024-01-22 | 2024-08-20 | 慷智集成电路(上海)有限公司 | 全双工发射接收电路、解串电路芯片、电子设备及车辆 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002202748A (ja) * | 2000-12-28 | 2002-07-19 | Toshiba Corp | 差動増幅回路、定電流回路及びこれら回路を含む表示装置 |
JP2005130332A (ja) * | 2003-10-27 | 2005-05-19 | Nec Corp | 差動増幅器 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS62171212A (ja) * | 1986-01-23 | 1987-07-28 | Sony Corp | 電流回路 |
JP2001292041A (ja) | 2000-04-07 | 2001-10-19 | Fujitsu Ltd | オペアンプおよびそのオフセットキャンセル回路 |
JP3833530B2 (ja) * | 2001-12-13 | 2006-10-11 | 株式会社東芝 | 差動増幅器 |
JP2006310959A (ja) * | 2005-04-26 | 2006-11-09 | Nec Corp | 差動増幅器及び表示装置のデータドライバ並びに差動増幅器の駆動方法 |
JP4701960B2 (ja) * | 2005-09-26 | 2011-06-15 | 日本電気株式会社 | 差動増幅器とデジタル・アナログ変換器並びに表示装置 |
JP4797734B2 (ja) * | 2006-03-23 | 2011-10-19 | 日本電気株式会社 | 差動増幅器とデジタル・アナログ変換器、並びに表示装置 |
-
2005
- 2005-09-27 JP JP2005280462A patent/JP4556824B2/ja not_active Expired - Fee Related
-
2006
- 2006-09-26 US US11/526,636 patent/US7623054B2/en not_active Expired - Fee Related
- 2006-09-26 CN CNB2006101396162A patent/CN100536326C/zh not_active Expired - Fee Related
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002202748A (ja) * | 2000-12-28 | 2002-07-19 | Toshiba Corp | 差動増幅回路、定電流回路及びこれら回路を含む表示装置 |
JP2005130332A (ja) * | 2003-10-27 | 2005-05-19 | Nec Corp | 差動増幅器 |
Also Published As
Publication number | Publication date |
---|---|
JP2007096504A (ja) | 2007-04-12 |
CN1941615A (zh) | 2007-04-04 |
US20070085608A1 (en) | 2007-04-19 |
US7623054B2 (en) | 2009-11-24 |
CN100536326C (zh) | 2009-09-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4556824B2 (ja) | 差動増幅器とデジタル・アナログ変換器、並びに表示装置 | |
JP4797734B2 (ja) | 差動増幅器とデジタル・アナログ変換器、並びに表示装置 | |
JP4701960B2 (ja) | 差動増幅器とデジタル・アナログ変換器並びに表示装置 | |
JP4821364B2 (ja) | オフセットキャンセルアンプ及びそれを用いた表示装置、並びにオフセットキャンセルアンプの制御方法 | |
JP4291100B2 (ja) | 差動増幅回路及びそれを用いた液晶表示装置の駆動回路 | |
JP4472507B2 (ja) | 差動増幅器及びそれを用いた表示装置のデータドライバ並びに差動増幅器の制御方法 | |
US8217925B2 (en) | Display panel driver and display device | |
CN100472959C (zh) | 差动放大器、数字/模拟转换器和显示装置 | |
US7443239B2 (en) | Differential amplifier, data driver and display device | |
JP4861791B2 (ja) | 演算増幅器及び表示装置 | |
JP5143431B2 (ja) | 出力偏差の改善された出力バッファ及びこれを備えた平板表示装置用のソースドライバ | |
US7683714B2 (en) | Differential amplifier and display device using the same | |
KR100888567B1 (ko) | 디코더 회로, 디스플레이 장치용 구동 회로, 및 디스플레이장치 | |
CN107221278B (zh) | 数模转换器以及使用其的源极驱动器 | |
JP5253753B2 (ja) | オフセットキャンセル装置 | |
JPH09222930A (ja) | 多値電圧源回路 | |
JP4819921B2 (ja) | 差動増幅器及びそれを用いた表示装置のデータドライバ並びに差動増幅器の制御方法 | |
JP2014171114A (ja) | レベル変換回路、多値出力型差動増幅器及び表示装置 | |
JP4846819B2 (ja) | データドライバ及び表示装置 | |
JP2007151124A (ja) | 増幅回路及びこれを用いた液晶ディスプレイ装置 | |
JP4963489B2 (ja) | 駆動装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20080818 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20100622 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20100629 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20100712 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130730 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |