JP4543042B2 - 信号形成回路、信号形成方法及び電子機器 - Google Patents
信号形成回路、信号形成方法及び電子機器 Download PDFInfo
- Publication number
- JP4543042B2 JP4543042B2 JP2006531098A JP2006531098A JP4543042B2 JP 4543042 B2 JP4543042 B2 JP 4543042B2 JP 2006531098 A JP2006531098 A JP 2006531098A JP 2006531098 A JP2006531098 A JP 2006531098A JP 4543042 B2 JP4543042 B2 JP 4543042B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- modulation
- sub
- modulation signal
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000000034 method Methods 0.000 title claims description 19
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims description 120
- 238000001228 spectrum Methods 0.000 claims description 97
- 230000000737 periodic effect Effects 0.000 claims description 43
- 230000015572 biosynthetic process Effects 0.000 claims description 22
- BNPSSFBOAGDEEL-UHFFFAOYSA-N albuterol sulfate Chemical compound OS(O)(=O)=O.CC(C)(C)NCC(O)C1=CC=C(O)C(CO)=C1.CC(C)(C)NCC(O)C1=CC=C(O)C(CO)=C1 BNPSSFBOAGDEEL-UHFFFAOYSA-N 0.000 claims description 6
- 230000001788 irregular Effects 0.000 claims description 2
- 230000008569 process Effects 0.000 claims description 2
- 208000032365 Electromagnetic interference Diseases 0.000 description 34
- 238000010586 diagram Methods 0.000 description 15
- 230000000694 effects Effects 0.000 description 14
- 230000009467 reduction Effects 0.000 description 10
- 230000008859 change Effects 0.000 description 9
- 230000002238 attenuated effect Effects 0.000 description 4
- 230000007423 decrease Effects 0.000 description 4
- 238000009826 distribution Methods 0.000 description 4
- 230000010354 integration Effects 0.000 description 4
- 230000005540 biological transmission Effects 0.000 description 3
- 230000006866 deterioration Effects 0.000 description 3
- 230000001771 impaired effect Effects 0.000 description 3
- 229920000729 poly(L-lysine) polymer Polymers 0.000 description 2
- 230000004044 response Effects 0.000 description 2
- 101100082028 Arabidopsis thaliana PLL2 gene Proteins 0.000 description 1
- 238000001914 filtration Methods 0.000 description 1
- 230000001902 propagating effect Effects 0.000 description 1
- 230000005855 radiation Effects 0.000 description 1
- 230000002441 reversible effect Effects 0.000 description 1
- 230000003595 spectral effect Effects 0.000 description 1
- 230000007480 spreading Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
- 230000001052 transient effect Effects 0.000 description 1
- 238000009827 uniform distribution Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/18—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03C—MODULATION
- H03C3/00—Angle modulation
- H03C3/02—Details
- H03C3/09—Modifications of modulator for regulating the mean frequency
- H03C3/0908—Modifications of modulator for regulating the mean frequency using a phase locked loop
- H03C3/095—Modifications of modulator for regulating the mean frequency using a phase locked loop applying frequency modulation to the loop in front of the voltage controlled oscillator
Landscapes
- Manipulation Of Pulses (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Description
以上に加えて、本発明の信号形成回路においては、例えば、前記変調信号発生部が、1個の副変調信号生成部を備え、前記副変調信号生成部は前記副変調信号として前記基準信号を振幅変調する信号を出力する。
また、以上に加えて、本発明の信号形成回路においては、例えば、前記変調信号発生部が、相互に同一又は異なる構成を有する複数の副変調信号生成部を備える。
また、以上に加えて、本発明の信号形成回路においては、例えば、前記信号変調部は、前記最終変調信号を積分した積分信号を出力する積分器と、前記周期信号形成回路から出力された周期信号を入力とし、前記最終変調信号の積分信号を制御信号とし、前記出力信号を出力とする可変遅延器とからなる。
2 信号変調部(クロック変調部)
3 変調信号発生部
31 第1副変調信号生成部
32 第2副変調信号生成部
33 基準信号生成部
34 乗算器
100 信号形成回路
により振幅変調した最終変調信号MODo を出力する。即ち、乗算器34は、変調信号FMを、第1副変調信号FMo により周波数変調し、かつ、第2副変調信号AMo により振幅変調した最終変調信号MODo を出力する。最終変調信号MODo は、一定の周期的の信号ではなく、一定の振幅の信号ではない。最終変調信号MODo は、図6における信号M_inとして、PLL2に入力される。
Claims (21)
- EMIを低減することが可能な出力信号を形成する信号形成回路であって、
最終変調信号を生成するための基準となる基準信号を変調する副変調信号を出力する少なくとも1個の副変調信号生成部からなり、前記基準信号を少なくとも1個の前記副変調信号により変調することにより生成した前記最終変調信号を出力する変調信号発生部と、
周期信号形成回路から出力された周期信号を前記最終変調信号により変調することにより生成した出力信号であって、当該出力信号に起因するスペクトルを低減することにより前記EMIを低減することが可能な出力信号を出力する信号変調部とを備え、
前記変調信号発生部が、1個の副変調信号生成部を備え、
前記副変調信号生成部は前記副変調信号として前記基準信号を振幅変調する信号を出力する
ことを特徴とする信号形成回路。 - EMIを低減することが可能な出力信号を形成する信号形成回路であって、
最終変調信号を生成するための基準となる基準信号を変調する副変調信号を出力する少なくとも1個の副変調信号生成部からなり、前記基準信号を少なくとも1個の前記副変調信号により変調することにより生成した前記最終変調信号を出力する変調信号発生部と、
周期信号形成回路から出力された周期信号を前記最終変調信号により変調することにより生成した出力信号であって、当該出力信号に起因するスペクトルを低減することにより前記EMIを低減することが可能な出力信号を出力する信号変調部とを備え、
前記変調信号発生部が、相互に同一又は異なる構成を有する複数の副変調信号生成部を備える
ことを特徴とする信号形成回路。 - 前記変調信号発生部が、第1副変調信号を出力する第1副変調信号生成部と、第2副変調信号を出力する第2副変調信号生成部とを備え、前記基準信号を前記第1及び第2副変調信号により変調することにより生成した最終変調信号を出力する
ことを特徴とする請求項2記載の信号形成回路。 - 前記複数の副変調信号生成部が、当該複数の副変調信号生成部として兼用される1個の副変調信号生成部からなり、前記基準信号を当該1個の副変調信号生成部の発生した1個の副変調信号を複数回用いて変調することにより生成した最終変調信号を出力する
ことを特徴とする請求項2記載の信号形成回路。 - 少なくとも1個の前記副変調信号生成部に他の前記副変調信号生成部の出力を入力することにより、前記少なくとも1個の副変調信号生成部から、前記他の副変調信号生成部の出力を更に変調することにより形成した副変調信号を出力する
ことを特徴とする請求項2記載の信号形成回路。 - 前記第1副変調信号生成部は前記第1副変調信号として前記基準信号を周波数変調する信号を出力する
ことを特徴とする請求項3記載の信号形成回路。 - 前記変調信号生成部は、前記第1副変調信号生成部から出力された前記第1副変調信号を入力されることにより、前記最終変調信号を出力する
ことを特徴とする請求項6記載の信号形成回路。 - 前記第2副変調信号生成部は前記第2副変調信号として前記基準信号を振幅変調する信号を出力する
ことを特徴とする請求項3記載の信号形成回路。 - 前記変調信号発生部は、更に、乗算器を備え、
前記乗算器は、前記変調信号生成部から出力された変調信号と、前記第2副変調信号生成部から出力された前記第2副変調信号とを乗算することにより、前記最終変調信号を出力する
ことを特徴とする請求項8記載の信号形成回路。 - 前記第1副変調信号生成部は前記第1副変調信号として前記基準信号を周波数変調する信号を出力し、
前記第2副変調信号生成部は前記第2副変調信号として前記基準信号を振幅変調する信号を出力する
ことを特徴とする請求項3記載の信号形成回路。 - 前記第1副変調信号は前記基準信号よりも十分に長い周期を有する三角波であり、
前記第2副変調信号は前記基準信号よりも長く前記第1副変調信号よりも短い周期を有する三角波である
ことを特徴とする請求項10記載の信号形成回路。 - 前記変調信号生成部は、前記第1副変調信号生成部から出力された前記第1副変調信号を入力されることにより、中間変調信号を出力し、
前記変調信号発生部は、更に、乗算器を備え、
前記乗算器は、前記変調信号生成部から出力された前記中間変調信号と、前記第2副変調信号生成部から出力された前記第2副変調信号とを乗算することにより、前記最終変調信号を出力する
ことを特徴とする請求項10記載の信号形成回路。 - 前記周期信号形成回路は発振器であり、前記周期信号はクロック信号である
ことを特徴とする請求項1又は請求項2記載の信号形成回路。 - 前記基準信号は、三角波、正弦波又はクロックのいずれかである
ことを特徴とする請求項1又は請求項2記載の信号形成回路。 - 前記副変調信号は、三角波、正弦波、余弦波、整数倍の周波数の正弦波及び余弦波の和により構成された信号、不規則過程による信号のいずれか、又は、これらの信号の組み合わせにより得られる信号である
ことを特徴とする請求項1又は請求項2記載の信号形成回路。 - 前記信号変調部は、前記周期信号形成回路から出力された周期信号を入力とし、前記最終変調信号を制御信号とし、前記出力信号を出力とする位相同期回路からなる
ことを特徴とする請求項1又は請求項2記載の信号形成回路。 - EMIを低減することが可能な出力信号を形成する信号形成回路であって、
最終変調信号を生成するための基準となる基準信号を変調する副変調信号を出力する少なくとも1個の副変調信号生成部からなり、前記基準信号を少なくとも1個の前記副変調信号により変調することにより生成した前記最終変調信号を出力する変調信号発生部と、
周期信号形成回路から出力された周期信号を前記最終変調信号により変調することにより生成した出力信号であって、当該出力信号に起因するスペクトルを低減することにより前記EMIを低減することが可能な出力信号を出力する信号変調部とを備え、
前記信号変調部は、
前記最終変調信号を積分した積分信号を出力する積分器と、
前記周期信号形成回路から出力された周期信号を入力とし、前記最終変調信号の積分信号を制御信号とし、前記出力信号を出力とする可変遅延器とからなる
ことを特徴とする信号形成回路。 - EMIを低減することが可能な出力信号を形成する信号形成方法であって、
少なくとも1個の副変調信号を生成し、
最終変調信号を生成するための基準となる基準信号を前記少なくとも1個の副変調信号により変調することにより、前記最終変調信号を生成し、
周期信号を前記最終変調信号により変調することにより、当該出力信号に起因するスペクトルを低減することにより前記EMIを低減することが可能な出力信号を生成し、
前記副変調信号として、第1及び第2副変調信号を生成し、
変調信号を前記第1及び第2副変調信号により変調することにより、最終変調信号を生成する
ことを特徴とする信号形成方法。 - 前記周期信号はクロック信号である
ことを特徴とする請求項18記載の信号形成方法。 - 前記副変調信号は、少なくとも、前記基準信号を周波数変調する第1副変調信号、又は、前記基準信号を振幅変調する第2副変調信号のいずれかを含む
ことを特徴とする請求項18記載の信号形成方法。 - 周期信号を出力する周期信号形成回路と、
最終変調信号を生成するための基準となる基準信号を出力する基準信号生成部と、前記基準信号を変調する少なくとも1個の副変調信号を出力する副変調信号生成部とを備え、前記基準信号を前記少なくとも1個の副変調信号により変調することにより生成した前記最終変調信号を出力する変調信号発生部と、
前記周期信号形成回路から出力された周期信号を前記最終変調信号により変調することにより生成した出力信号であって、当該出力信号に起因するスペクトルを低減することにより前記EMIを低減することが可能な出力を出力する信号変調部と、
前記出力信号に基づいて所定の動作を行う動作部とを備え、
前記変調信号発生部が、相互に同一又は異なる構成を有する複数の副変調信号生成部を備える
ことを特徴とする電子機器。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2004/011704 WO2006016414A1 (ja) | 2004-08-13 | 2004-08-13 | 信号形成回路、信号形成方法及び電子機器 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPWO2006016414A1 JPWO2006016414A1 (ja) | 2008-05-01 |
JP4543042B2 true JP4543042B2 (ja) | 2010-09-15 |
Family
ID=35839191
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006531098A Expired - Fee Related JP4543042B2 (ja) | 2004-08-13 | 2004-08-13 | 信号形成回路、信号形成方法及び電子機器 |
Country Status (2)
Country | Link |
---|---|
JP (1) | JP4543042B2 (ja) |
WO (1) | WO2006016414A1 (ja) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4571905B2 (ja) * | 2004-12-15 | 2010-10-27 | 旭化成エレクトロニクス株式会社 | 波形生成回路及びスペクトル拡散クロック発生装置 |
US7355461B2 (en) | 2004-12-15 | 2008-04-08 | Asahi Kasei Microsystems Co., Ltd. | Waveform generating circuit and spread spectrum clock generator |
JP5234238B2 (ja) * | 2006-02-22 | 2013-07-10 | 日亜化学工業株式会社 | 光ディスク装置 |
US7417509B2 (en) * | 2006-03-03 | 2008-08-26 | Linear Technology Corporation | Spread spectrum modulation of a clock signal for reduction of electromagnetic interference |
GB2437350A (en) * | 2006-04-19 | 2007-10-24 | Hewlett Packard Development Co | Data and Power Transmission via an Amplitude and Phase/Frequency Modulated Signal |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0879063A (ja) * | 1994-08-31 | 1996-03-22 | Internatl Business Mach Corp <Ibm> | 位相ロック・ループ回路およびパルス供給/生成方法 |
JP2001117662A (ja) * | 1999-10-18 | 2001-04-27 | Nippon Precision Circuits Inc | 自己変調型クロック発生回路 |
JP2002341959A (ja) * | 2001-05-15 | 2002-11-29 | Rohm Co Ltd | クロック信号発生方法及び装置 |
JP2004207846A (ja) * | 2002-12-24 | 2004-07-22 | Fujitsu Ltd | スペクトラム拡散クロック発生回路 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3995741B2 (ja) * | 1996-10-31 | 2007-10-24 | 東北リコー株式会社 | ディジタル電子機器とディジタル電子機器システム |
JP2001007731A (ja) * | 1999-06-21 | 2001-01-12 | Matsushita Electric Ind Co Ltd | スペクトラム拡散送信機およびスペクトラム拡散受信機 |
JP2001217694A (ja) * | 2000-02-04 | 2001-08-10 | Nec Corp | 遅延調整回路及びこれを用いたクロック生成回路 |
-
2004
- 2004-08-13 JP JP2006531098A patent/JP4543042B2/ja not_active Expired - Fee Related
- 2004-08-13 WO PCT/JP2004/011704 patent/WO2006016414A1/ja not_active Application Discontinuation
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0879063A (ja) * | 1994-08-31 | 1996-03-22 | Internatl Business Mach Corp <Ibm> | 位相ロック・ループ回路およびパルス供給/生成方法 |
JP2001117662A (ja) * | 1999-10-18 | 2001-04-27 | Nippon Precision Circuits Inc | 自己変調型クロック発生回路 |
JP2002341959A (ja) * | 2001-05-15 | 2002-11-29 | Rohm Co Ltd | クロック信号発生方法及び装置 |
JP2004207846A (ja) * | 2002-12-24 | 2004-07-22 | Fujitsu Ltd | スペクトラム拡散クロック発生回路 |
Also Published As
Publication number | Publication date |
---|---|
WO2006016414A1 (ja) | 2006-02-16 |
JPWO2006016414A1 (ja) | 2008-05-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100824049B1 (ko) | 구분 선형 변조 방식을 이용한 클럭 발생기 및 구분 선형변조 방식을 이용한 클럭 발생 방법 | |
US7508278B2 (en) | Asymmetry triangular frequency modulation profiles for spread spectrum clock generations | |
CN110199477B (zh) | 时钟展频电路、电子设备和时钟展频方法 | |
KR100367540B1 (ko) | 클락출력신호발생용클락회로,클락신호발생방법,및이를위한전자장치 | |
JP4754825B2 (ja) | Pll回路のノイズを抑制するシステム及び方法 | |
US9280928B2 (en) | Apparatus and method for driving LED display | |
US20090256642A1 (en) | Locked-loop circuit | |
US6697416B1 (en) | Digital programmable, spread spectrum clock generator | |
CN110214418B (zh) | 展频电路的参数确定方法及装置、时钟展频方法及装置 | |
JP2011176413A (ja) | クロック生成回路と半導体装置及びクロック生成方法 | |
KR20100077990A (ko) | 소면적 확산 스펙트럼 클럭 발생 장치 및 방법 | |
JP5190028B2 (ja) | スペクトラム拡散クロック生成器 | |
JP4543042B2 (ja) | 信号形成回路、信号形成方法及び電子機器 | |
JP2007295363A (ja) | Pll回路、pll回路の干渉防止方法及びこのpll回路を搭載した光ディスク装置 | |
KR100815584B1 (ko) | 잡음 신호 발생 장치 및 방법 | |
KR102535645B1 (ko) | 밀리미터파 통신 시스템을 위한 저잡음 국부 발진 장치 | |
CN106941351B (zh) | 用于随机扩频调制器的双校准环路 | |
JPWO2007023528A1 (ja) | 信号形成回路、信号形成方法及び電子機器 | |
JP2001331236A (ja) | ディジタル式プログラム可能拡散スペクトル・クロック発生器 | |
US20090033374A1 (en) | Clock generator | |
JP2005070960A (ja) | 半導体集積回路 | |
US8422536B2 (en) | Spread spectrum clock signal generator method and system | |
JPH03265014A (ja) | コンピュータシステム | |
JP2009290733A (ja) | 周波数変調機能付きクロック生成回路 | |
TWI552532B (zh) | 展頻時脈產生器與展頻時脈信號產生方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100309 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100430 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20100608 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20100628 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130702 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |