JP4517304B2 - 表示装置及び表示装置の製造方法 - Google Patents

表示装置及び表示装置の製造方法 Download PDF

Info

Publication number
JP4517304B2
JP4517304B2 JP2007071324A JP2007071324A JP4517304B2 JP 4517304 B2 JP4517304 B2 JP 4517304B2 JP 2007071324 A JP2007071324 A JP 2007071324A JP 2007071324 A JP2007071324 A JP 2007071324A JP 4517304 B2 JP4517304 B2 JP 4517304B2
Authority
JP
Japan
Prior art keywords
display device
layer
lower electrode
pixel
insulating film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2007071324A
Other languages
English (en)
Other versions
JP2007188895A5 (ja
JP2007188895A (ja
Inventor
千代子 佐藤
二郎 山田
貴之 平野
誠一 横山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP2007071324A priority Critical patent/JP4517304B2/ja
Publication of JP2007188895A publication Critical patent/JP2007188895A/ja
Publication of JP2007188895A5 publication Critical patent/JP2007188895A5/ja
Application granted granted Critical
Publication of JP4517304B2 publication Critical patent/JP4517304B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • H10K59/1315Interconnections, e.g. wiring lines or terminals comprising structures specially adapted for lowering the resistance
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K2102/00Constructional details relating to the organic devices covered by this subclass
    • H10K2102/301Details of OLEDs
    • H10K2102/302Details of OLEDs of OLED structures
    • H10K2102/3023Direction of light emission
    • H10K2102/3026Top emission
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/805Electrodes
    • H10K59/8051Anodes
    • H10K59/80518Reflective anodes, e.g. ITO combined with thick metallic layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/805Electrodes
    • H10K59/8052Cathodes
    • H10K59/80522Cathodes combined with auxiliary electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/805Electrodes
    • H10K59/8052Cathodes
    • H10K59/80524Transparent cathodes, e.g. comprising thin metal layers

Description

本発明は、有機発光層を備えて構成される有機エレクトロルミネッセンス素子を有する表示装置及びその製造方法に関する。
有機材料のエレクトロルミネッセンス(Electroluminescence :以下ELと記す)を利用した有機EL素子は、下部電極と上部電極との間に、有機正孔輸送層や有機発光層を積層させてなる有機層を設けてなり、低電圧直流駆動による高輝度発光が可能な発光素子として注目されている。
このような有機EL素子を用いたアクティブマトリックス型の表示装置(すなわち有機ELディスプレイ)は、基板上の各画素に薄膜トランジスタを備えている。そして、薄膜トランジスタを覆うように設けられた層間絶縁膜上に有機EL素子が形成されている。この有機EL素子は、薄膜トランジスタに接続された状態で画素毎にパターン形成された下部電極、下部電極の中央部を画素開口として露出させてその周囲を覆う絶縁膜、この絶縁膜で分離された画素開口内の下部電極上に設けられた有機層、この有機層を覆う状態で設けられた上部電極で構成されている。このうち上部電極は、例えば複数の画素を覆うベタ膜として形成され、複数の画素間に共通の上部共通電極として用いられている。
また、このようなアクティブマトリックス型の表示装置においては、有機EL素子の開口率を確保するために、基板と反対側から光を取り出す、いわゆる上面光取り出し構造(以下、上面発光型と記す)として構成することが有効になる。このため、上部電極は、光透過性を確保するために薄膜化が要求され、これにより抵抗値が上昇して電圧降下が生じ易くなる傾向にある。
そこで、画素開口間の絶縁膜上に導電性の良好な金属材料からなる補助配線を形成し、この補助電極に上部電極を接続させることで、上部電極の電圧降下を防止する構造が提案されている。この補助配線は、例えば下記特許文献1に示すように、画素開口間を覆う絶縁膜上のリブを構成する部材の一部として形成されても良い。このリブは、絶縁膜を形成した後の有機層の蒸着成膜工程で、蒸着マスクが載置される部分である(下記特許文献1参照)。またこの他にも、補助配線を下部電極と同一層とし、各下部電極上に有機層を独立形成した構成も提案されている(下記特許文献2参照)。
特開2001−195008号公報(第4頁および図1) 特開2002−318556号公報
しかしながら、上述した特許文献1に示すような補助配線を備えた構成の表示装置では、補助配線を形成するための特別な層が設けられることになるため、表示装置の層構造が複雑化する。また、補助配線を形成するための特別な工程が必要となるため、表示装置の製造工程数の増加を招く。
そして、このような層構造の複雑化や製造工程数の増加は、表示装置の製品コストや製造コストの増加、さらには増加した製造工程に特有の不具合による歩留まりの低下を招く要因になっている。
また、特許文献2に示すような補助配線を下部電極と同一層とした構成においては、下部電極上に有機層を独立形成しているため、隣接して設けられる有機層が重ならないように、画素開口の間隔を広げる必要があった。このため画素の高集積化およびこれによる表示性能の高精細化が妨げられている。
そこで本発明は、有機EL素子の上部電極に接続された補助配線を、層構造を複雑化させることなくまた工程数の増加なく形成することが可能で、かつ高精細表示が可能な表示装置および表示装置の製造方法を提供することを目的とする。
本発明の表示装置は、基板上の各画素にパターン形成された複数の下部電極と、これらの下部電極と同一層からなり、当該下部電極に対して絶縁性を保って配置された補助配線と、下部電極の中央部を露出させる画素開口と補助配線に達する接続孔とを有して基板上に形成された絶縁膜と、画素開口の底部を覆うと共に、隣接する当該画素開口の長辺間および短辺間の双方において画素開口の四隅を除く端部が重なり、かつこれら長辺間および短辺間の端部のいずれもが重ならない上記四隅の部分において接続孔を露出する状態にパターン形成された有機層と、この有機層を覆うと共に、有機層における上記長辺間および短辺間の端部のいずれもが重ならない上記四隅の部分において接続孔を介して補助配線に接続された上部電極とを備え、上記基板が、画素駆動用の複数の薄膜トランジスタが設けられた薄膜トランジスタ基板を層間絶縁膜で覆ってなり、各下部電極が、層間絶縁膜に形成された接続孔を介して各薄膜トランジスタに接続されているようにしたものである。
本発明の表示装置では、上部電極に接続された補助配線を、特別な層で構成することなく下部電極と同一層からなるものとした。このため、表示装置の層構造を複雑化させることなく、補助配線の接続によって上部電極を電気的に低抵抗化することができる。また、隣接する画素開口の長辺間および短辺間の双方において有機層の端部の一部(画素開口の四隅を除く端部)を重ねた構成とすることにより、パターン形成された有機層によって底部が完全に覆われる画素開口のピッチを微細化しつつも、有機層間(有機層における上記長辺間および短辺間の端部のいずれもが重ならない上記四隅の部分)において補助配線に対して上部電極を接続させることが可能になる。
本発明の表示装置の製造方法は、画素駆動用の複数の薄膜トランジスタが設けられた薄膜トランジスタ基板を層間絶縁膜で覆ってなる基板を形成する工程と、この基板上に形成した導電膜をパターニングすることにより、各画素に対応して層間絶縁膜に形成された接続孔を介して各薄膜トランジスタに接続された複数の下部電極と、当該下部電極に対して絶縁性が保たれた補助配線とを形成する工程と、下部電極の中央部を露出させる画素開口と補助配線に達する接続孔とを有する絶縁膜を基板上に形成する工程と、画素開口の底部を覆うと共に、隣接する当該画素開口の長辺間および短辺間の双方において画素開口の四隅を除く端部が重なり、かつこれら長辺間および短辺間の端部のいずれもが重ならない上記四隅の部分において接続孔が露出する状態となるように、有機層をパターン形成する工程と、この有機層を覆うと共に、有機層における長辺間および短辺間の端部のいずれもが重ならない上記四隅の部分において接続孔を介して補助配線に接続された上部電極を形成する工程とを含むようにしたものである。
本発明の表示装置の製造方法では、下部電極のパターン形成と同一工程で補助配線が形成され、また、下部電極の中央部を露出させる画素開口の形成と同時に補助配線に達する接続孔が形成され、さらにこの接続孔を介して補助配線に接続させるように上部電極が形成される。このため、工程数を増加させることなく補助配線に上部電極を接続させた表示装置が得られる。しかも、画素開口の底部を覆うと共に、隣接する画素開口の長辺間および短辺間の双方において端部の一部(画素開口の四隅を除く端部)が重なる状態で有機層をパターン形成することにより、パターン形成された有機層によって底部が完全に覆われる画素開口のピッチを微細化できる。また、有機層の重ならない部分(有機層における上記長辺間および短辺間の端部のいずれもが重ならない上記四隅の部分)において補助配線に対して上部電極を接続させるため、この接続のために有機層をエッチングする必要はない。
発明の表示装置およびその製造方法によれば、上部電極に接続された補助配線を、下部電極と同一工程で形成した同一層からなるものとしたことで、表示装置の層構造および製造工程を複雑化させることなく、補助配線の接続によって上部電極が電気的に低抵抗化された画素ピッチが狭い表示装置を得ることができる。この結果、上部電極の電圧降下を防止することで表示特性が良好に保たれた高精細表示が可能な表示装置を、低コストでかつ歩留まり良好に得ることが可能になる。
以下、本発明の表示装置およびその製造方法を図面に基づいて詳しく説明する。
<表示装置−1>
図1は第1実施形態の表示装置における表示領域の概略構成を示す要部断面図である。この図に示す表示装置1は、有機EL素子を発光素子として配列形成したアクティブマトリックス型の表示装置である。
この表示装置1は、基板3上の各画素に薄膜トランジスタ(thin film transistor:以下、TFTと記す)4を備えている。TFT4が形成された基板3上には、TFT4のソース・ドレインに接続された配線5が形成され、この配線5を覆う状態で平坦化絶縁膜7が設けられている。尚、TFT4は、図示したボトムゲート型に限定されることはなく、トップゲート型であっても良く、そのゲート電極は走査回路に接続されていることとする。
そして、この平坦化絶縁膜7上の各画素開口A部分に、下部電極9、有機層11、および上部電極13を積層してなる有機EL素子15が設けられた構成となっている。また特に、本実施形態の表示装置1においては、有機EL素子15が設けられた画素開口A間に、下部電極9と同一層で構成された補助配線9aが設けられた構成となっている。尚、画素開口Aは、下部電極9を覆う絶縁膜17に形成された開口部であることとする。
ここで、有機EL素子15を構成する下部電極9は、平坦化絶縁膜7に形成された接続孔7aを介してアルミニウム配線5に接続される状態であると共に、画素開口Aよりも大きめにパターン形成されている。
そして、下部電極9と同一層で構成された補助配線9aは、例えば基板3上にマトリクス状に配置された画素開口A間に編み目状に連続して配置されると共に、下部電極9に対して絶縁性を保ってパターン形成されていることとする。
これらの下部電極9の周縁および補助配線9aは、下部電極9の中央部を露出させる絶縁膜17で覆われており、下部電極9の中央を露出させる絶縁膜17の開口部分が画素開口Aとなる。また、この絶縁膜17には、画素開口Aと共に、補助配線9aに達する接続孔17aが設けられている。この接続孔17aは、必要に応じた位置に設けられ、画素開口A毎に対応して設けられる必要はない。
また、有機層11は、絶縁膜17によって規定された画素開口A内に露出する下部電極9上を覆うように、画素開口A毎にパターン形成されている。
また、上部電極13は、有機層11上を完全に覆うと共に、絶縁膜17に設けられた接続孔17aを介して補助配線9aに接続される状態で設けられている。この上部電極13は、基板3の上方にベタ膜として設けられても良いし、複数の画素で共有される状態で、複数部分毎にパターン形成されても良い。
ところで、この表示装置1は、基板3上の画素毎にTFT4が形成されていることから、基板3と反対側の上部電極13側から発光光を取り出す上面発光型とすることが、有機EL素子の開口率を確保する上で有利である。この場合、基板3は透明材料からなるものに限定されることはない。
また、表示装置1が上面発光型である場合、下部電極9には、アルミニウム(Al)、銀(Ag)、銀(Ag)を主成分とする銀合金、クロム(Cr)等の光反射性の良好な金属材料を用いることで、上部電極13側に発光光を反射させることが好ましい。特に、銀(Ag)または銀合金を用いることにより、より多くの発光光を反射させることができるため、好ましい。
また、この場合、下部電極9の表面を平坦化することを目的として、表面平坦性に優れた光透過性の導電性酸化材料層を、上述した金属材料層上に設けた2層構造としても良い。この導電性酸化材料層は、特に銀(Ag)などの反射性の良好な金属材料層の酸化を防止するためのバリア層ともなる。
さらに、金属材料層の下部には、下地となる平坦化絶縁膜7との密着層として導電性酸化材料層を設け、金属材料層を導電性酸化材料層で狭持してなる3層構造としても良い。
尚、この下部電極9は、陽極または陰極として用いられ、どちらとして用いられるかによって適切な仕事関数を備えた材料が選択して用いられることとする。例えば、この下部電極9が陽極として用いられる場合には、有機層11に接する最上層には、仕事関数が大きい材料をホール注入層として用いることとする。このため、上述した2層構造または3層構造で下部電極9を構成する場合、仕事関数が大きく光透過性の良好なITO(Indium Tin Oxide)やIZO(Indium Zinc Oxide)等の酸化インジウムが、最上層の導電性酸化材料層として用いられる。また、金属材料層と平坦化絶縁膜7との密着層として設けられる導電性酸化材料層としても、ITOやIZOが用いられる。
以上から、陽極として用いられる下部電極9および補助配線9aの構成として、ITOからなる導電性酸化材料層の間に銀(Ag)からなる金属材料層を狭持してなる3層構造が例示される。
また、有機層11は、少なくとも発光層を備えた積層構造からなり、例えば陽極側から順に、正孔注入層、発光層、電子輸送層、および電子注入層等を順に積層してなる。これらの層は適宜選択して積層されることとする。
さらに、この表示装置1が上面発光型である場合、上部電極13は、光透過性を有する材料を用いて構成され、良好な光取り出し効率を得るため、十分に薄い膜厚で構成されることが好ましい。また、下部電極9が陽極である場合には、上部電極13は陰極として用いられる。このため、この上部電極13が、2層以上の多層構造である場合、有機層11に接する最下層13aは、仕事関数が小さい材料として、例えばマグネシウムと銀の合金(Mg:Ag)が用いられる。また、その上層13bには、例えばインジウムと亜鉛と酸素の化合物(IZO)のような光透過性の良好な導電性材料が用いられる。
以上に対して、この表示装置1が基板3側から発光光を取り出す透過型である場合、基板3および下部電極9は、光透過性を有する材料で構成されることになる。一方、上部電極13は光反射性の良好な材料で構成されることになる。
以上説明したように構成された表示装置1は、上部電極13に接続された補助配線9aを、特別な層で構成することなく下部電極9と同一層からなるものとした。これにより、表示装置1の層構造を複雑化させることなく、補助配線9aの接続によって上部電極13を電気的に低抵抗化することができる。このため、例えば、この表示装置1が上部電極13側から光を取り出す上面発光型であることで、上部電極13に光透過性が要求され、これにより上部電極13が薄膜化した場合であっても、層構造を複雑化させることなく上部電極13の低抵抗化を図り、その電圧降下を防止することが可能になる。この結果、表示装置の表示特性を良好に保つことが可能になる。
<製造方法−1>
以下、上述した構成の表示装置の製造方法の一例、および表示装置のさらに詳しい構成の具体例を、図2〜図3の製造工程図に基づいてその製造手順に沿って説明する。
先ず、図2(1)に示すように、例えばガラス基板からなる基板3上にTFT4およびこのソース・ドレインに接続された配線5を形成する。
その後、図2(2)に示すように、TFT4および配線5の形成により、基板3の表面側に生じた凹凸を埋め込むように、基板3上に平坦化絶縁膜7を形成する。この場合、例えば、基板3上にポジ型感光性ポリイミドをスピンコート法により塗布し、露光装置にて配線5の上部のみに露光光を照射するパターン露光を行い、次いでパドル式現像装置にて現像を行う。次に、ポリイミドをイミド化(環化)させるため本焼成をクリーンベーク炉にて行う。これにより、配線5に達する接続孔7aを有する平坦化絶縁膜7を形成する。この平坦化絶縁膜7は、例えば配線5を形成した状態の凹凸が1.0μm程度で有る場合、2.0μm程度の膜厚で形成される。
次に、図2(3)に示すように、平坦化絶縁膜7上に、下部電極9、および補助電極9aを形成する。ここでは、例えば陽極となる下部電極9を形成する。この場合、先ず、平坦化絶縁膜7上に、密着層となる導電性酸化材料(例えばITO)を、DCスパッタリング法により20nm程度の膜厚で成膜する。次に、金属材料(例えばAg)を、DCスパッタリング法により100nm程度の膜厚で成膜する。その後、この金属材料層上にバリア層、ホール注入層および平坦化層となる導電性酸化材料(例えばITO)を、DCスパッタリング法により10nm程度の膜厚で成膜する。
尚、密着層として形成される導電性酸化材料層は、密着可能な膜厚で有れば良く、ITOであれば5nm〜100nmの膜厚で形成されることとする。さらに、金属材料層は、発光光を透過させずかつ加工が可能であれば良く、Agであれば50nm〜500nmの膜厚で形成されることとする。さらに、バリア層、ホール注入層および平坦化層となる導電性酸化材料層は、加工限界である3nm〜50nmの膜厚で形成されることとする。
次いで、通常のリソグラフィ技術によって形成したレジストパターンをマスクに用いたエッチングにより、これらの金属材料層および導電性酸化材料層をパターニングする。これにより、接続孔7aを介して配線5に接続された下部電極9を、各画素部分に対応させてマトリクス状に配列形成し、またこれらの下部電極9間に補助電極9aを形成する。
尚、2層構造の下部電極9および補助配線9aを形成する場合には、平坦化絶縁膜7上に、DCスパッタリング法により金属材料層(例えばAg)150nm程度の膜厚で成膜し、さらにITO層を10nm程度の膜厚で成膜した後、これらの層をパターニングする。
その後、図3(4)に示すように、画素開口Aと接続孔17aとを有する絶縁膜17を形成する。ここでは先ず、例えばCVD法によって、二酸化珪素(SiO2)膜を1.0μm程度の膜厚で成膜する。その後、通常のリソグラフィ技術を用いて形成したレジストパターンをマスクにしたエッチングにより、二酸化珪素膜をパターニングする。この際、エッチング側壁がテーパ形状となるような条件でエッチングを行うこととする。これにより、下部電極9の中央部を露出させる画素開口Aと、補助電極9aに達する接続孔17aとを有する、二酸化珪素膜からなる絶縁膜17を得る。尚、この絶縁膜17は、二酸化珪素膜からなるものに限定されることはない。
次に、図3(5)に示すように、画素開口Aの底部に露出している下部電極9を覆う形状の有機層11をパターン形成する。ここでは、絶縁膜17上に蒸着マスク31を対向配置した状態で、低分子の有機材料を用いた蒸着成膜を行うこととする。この蒸着マスク31は、有機層11の形成部に対応させた開口部31aを備えている。また、画素開口A内の下部電極9を確実に覆う状態で有機層11が形成されるように、蒸着マスク31側から平面視的に見た場合に、下部電極9の露出部分の全体を露出させるように、開口部31aが画素開口A周囲の絶縁膜17の側壁に重なるように設計されていることとする。
そして、この蒸着マスク31を用いた蒸着成膜により、例えば下部電極9側から順に、正孔注入層として4,4`,4”−トリス(3-メチルフェニルフェニルアミノ)トリフェニルアミン(MTDATA)、正孔輸送層としてビス(N−ナフチル)−N−フェニルベンジジン(α−NPD)、発光層として8−キノリノールアルミニウム錯体(Alq3)を積層してなる有機層11を形成する。
この際、有機層11を構成する上記の各材料は、それぞれ0.2gを抵抗加熱用のボートに充填し、真空蒸着装置の所定の電極に取り付ける。そして、蒸着室内を0.1×10-4Pa程度にまで減圧した後、各ボートに順次電圧を印加することで、複数の有機材料を順次蒸着成膜させる。各材料の膜厚は、正孔注入層としてMTDATAを30nm、正孔輸送としてα−NPDを20nm、発光層としてAlq3を30nm程度とする。
尚、上述した蒸着成膜の際には、蒸着マスク31を絶縁膜17上に載置することで、蒸着マスク31と基板3とが所定の間隔に保たれる様にしても良い。
以上の後、図3(6)に示すように、有機層11および絶縁膜17上を覆うと共に、絶縁膜17の接続孔17aを介して補助配線9aに接続された上部電極13を形成する。ここでは、先ず、上部電極13の下層13aとして、陰極となるMg−Agを共蒸着により基板3上の全面に形成する。
この際、Mg0.1gとAg0.4gとをそれぞれボートに充填して、真空蒸着装置の所定の電極に取り付ける。そして、蒸着室内を0.1×10-4Pa程度にまで減圧した後、各ボートに電圧を印加することで、MgとAgとを基板3の上方に共蒸着させる。また、一例として、MgとAgとの成膜速度の比は9:1程度とし、10nm程度の膜厚で形成する。
尚、以上の有機層11の形成と上部電極13の下層13aの形成とは、共に蒸着成膜にて行われるため、同一の蒸着室内において連続して行うこととする。ただし、有機層11の蒸着成膜が終了した後、上部電極13の下層13aの蒸着成膜を行う際には、基板3上から蒸着マスク(31)を取り除くこととする。
以上の後、図1に示したように、上部電極13の下層13a上に、上部電極13の最上層13bを形成する。この最上層13bは、透明導電膜からなり、DCスパッタリング法によって形成されることとする。ここでは、一例として、透明導電膜として室温成膜で良好な導電性を示すIn−Zn−0系の透明導電膜を最上層13bとして、200nm程度の膜厚で形成することとする。
以上により、図1を用いて説明した構成の表示装置1が得られる。
以上説明した製造方法によれば、図2(3)を用いて説明したように、下部電極9の形成と同一工程で補助配線9aが形成される。また図3(4)を用いて説明したように、絶縁膜17に対する画素開口Aの形成と同一工程で補助配線9aに達する接続孔17aが形成される。そして、図3(6)および図1を用いて説明したように、有機層11を覆うと共に接続孔17aを介して補助配線9aに接続されるように上部電極13が形成される。したがって、工程を追加することなく、上部電極13に補助配線9aを接続させてなる、すなわち図1を用いて説明した表示装置1を得ることが可能になる。
これにより、上部電極13に補助配線9aを接続させてなる表示装置の製造コストを抑えることが可能になると共に、製造工程の削減による歩留まりの向上を達成することが可能になる。
<表示装置−2>
図4(1)は第2実施形態の表示装置における表示領域の概略平面図であり、図4(2)は図4(1)のX−X’断面図、図4(3)は図4(1)のY−Y’断面図である。これらの図に示す第2実施形態の表示装置1’が、図1を用いて説明した第1実施形態の表示装置と異なるところは、各画素開口Aの底部を覆う有機層11が、隣接する画素間において端部の一部が重なる状態にパターン形成されているところにある。その他の部分は、第1実施形態と同様であることとし、重複する説明は省略する。
すなわち、有機層11は、例えば、青色発光用の有機層11B、緑色発光用の有機層11G、赤色発光用の有機層11Rであり、各画素開口Aを覆う状態で規則的に配列されている。そして、これらの有機層11B,11G,11Rは、水平方向(X−X’方向)に配列された画素開口A間において、端部を重ね合わせた状態で配置されている。一方、垂直方向(Y−Y’方向)に配列された画素開口A間では、有機層11B,11G,11Rは重ねられず、有機層11B,11G,11Rの間に間隔が設けられる。
ここで、例えば、絶縁膜17に形成された補助配線9aに達する接続孔17aは、画素開口A間に網み目状に連続して配置された補助配線9aに沿った溝状に形成されており、水平方向(X−X’)方向に配置された画素開口A間においては、補助配線9aの上方が有機層11B,11G,11Rによって覆われる。一方、垂直方向(Y−Y’)方向に配置された画素開口A間においては、下部電極9を覆う絶縁膜17に設けた接続孔17a部分が、有機層11B,11G,11Rから露出した状態となっている。このため、上部電極13(平面図では省略)と補助配線9aとは、垂直方向(Y−Y’)方向に配置された画素開口A間の接続孔17a部分において接続された状態となっている。
以上の様に構成された表示装置1’は、図1を用いて説明した第1実施形態の表示装置1と同様の効果に加え、隣接する画素開口A間において有機層11B,11G,11Rの端部の一部を重ねた構成とすることにより、有機層11B,11G,11Rによって底部が完全に覆われる画素開口Aのピッチを微細化することができる。しかも、有機層11B,11G,11Rの一部のみが重ねられているため、有機層11B,11G,11Rが重ならない部分間において補助配線9aに対して上部電極13を接続させることが可能になる。したがって、上部電極が電気的に低抵抗化され、かつ画素ピッチが狭い表示装置を得ることができる。この結果、上部電極の電圧降下を防止することで表示特性が良好に保たれ、かつ高精細表示が可能となる。
尚、以上においては、有機層11B,11G,11Rが、水平方向(X−X’方向)に配列された画素開口A間においてのみ、端部を重ね合わせた状態で配置されている構成を説明した。しかしながら、図5の平面図に示すように、有機層11B,11G,11Rは、その一部において隣接して配置される有機層11B,11G,11Rとの間に間隔pが設けられていれば、A水平方向(X−X’方向)および垂直方向(Y−Y’方向)に配列された画素開口A間で重ねられていても良い。この場合、この間隔pにおいて、ここでの図示を省略した上部電極と補助配線9aとの接続が図られることになる。
<製造方法−2>
次に、上述した構成の表示装置の製造方法を図6の製造工程図に基づいて説明する。
先ず、図6(1)に示すように、第1実施形態の製造方法において図3(4)を用いて説明した工程までを同様に行い、下部電極9および補助配線9aが形成された平坦化絶縁膜7上に、画素開口Aと接続孔17aとを有する絶縁膜17を形成する。この状態で、窒素ガス(N2)雰囲気下でベークを行った後、酸素ガス(O2)プラズマで基板の前処理を行う。
その後、真空を破らずに青色の有機層蒸着を行う為のチャンバーに搬送する。そして、このチャンバー内において、青色用の蒸着マスク61Bをアライメントして正孔注入層、正孔輸送層、発光層電子輸送層の材料を順番に蒸着する。これにより、青色発光用の有機層11Bを形成する。この時の有機総膜厚は例えば70nmとする。
次に、真空を破らずに緑色の有機層蒸着を行う為のチャンバーに搬送する。そして、このチャンバー内において、図6(2)に示すように、緑色用の蒸着マスク61Gをアライメントして正孔注入層、正孔輸送層、発光層電子輸送層の材料を順番に蒸着する。これにより、緑色発光用の有機層11Gを形成する。この時の有機総膜厚は例えば110nmとする。
次に真空を破らずに赤色の有機層蒸着を行う為のチャンバーに搬送する。そして、このチャンバー内において、図6(3)に示すように、赤色用の蒸着マスク61Rをアライメントして正孔注入層、正孔輸送層、発光層電子輸送層の材料を順番に蒸着する。これにより、赤色発光用の有機層Rを形成する。この時の有機総膜厚は例えば150nmとする。
以上の各有機層11B,11G,11Rのパターン形成においては、低分子の有機材料を用いた蒸着成膜が行われる。また、各有機層11B,11G,11Rの一部が、画素開口A間において重り、かつ画素開口A間の一部で各有機層11B,11G,11Rが間隔を有するように蒸着を行うこととする。
以上の後に、第1実施形態において図3(6)および図1を用いて説明したと同様にして、上部電極13を形成する。
このような製造方法によれば、第1実施形態の製造方法と同様に、下部電極9の形成と同一工程で補助配線9aが形成されるため、第1実施形態の製造方法と同様に、表示装置の製造コストを抑えることが可能になると共に、製造工程の削減による歩留まりの向上を達成することが可能になる。そして、各有機層11B,11G,11Rのパターン形成においては、画素開口A間において重り、かつ画素開口A間の一部で各有機層11B,11G,11Rが間隔を有するように蒸着がなされるため、図4および図5を用いて説明した構成の表示装置1’を得ることができる。
第1実施形態の表示装置を説明するための要部断面図である。 第1実施形態の表示装置の製造方法を示す断面工程図(その1)である。 第1実施形態の表示装置の製造方法を示す断面工程図(その1)である。 第2実施形態の表示装置を説明するための図面である。 第2実施形態の表示装置の他の構成を説明するための平面図である。 第2実施形態の表示装置の製造方法を示す断面工程図である。
符号の説明
1,1’…表示装置、3…基板、7…平坦化絶縁膜(層間絶縁膜)、7a…接続孔、9…下部電極、9a…補助配線、11,11R,11G,11B…有機層、13…上部電極、17a…接続孔、17…絶縁膜、31,61B,61G,61R…蒸着マスク、A…画素開口

Claims (8)

  1. 基板上の各画素にパターン形成された複数の下部電極と、
    前記下部電極と同一層からなり、当該下部電極に対して絶縁性を保って配置された補助配線と、
    前記下部電極の中央部を露出させる画素開口と前記補助配線に達する接続孔とを有して前記基板上に形成された絶縁膜と、
    前記画素開口の底部を覆うと共に、隣接する当該画素開口の長辺間および短辺間の双方において画素開口の四隅を除く端部が重なり、かつこれら長辺間および短辺間の端部のいずれもが重ならない前記四隅の部分において前記接続孔を露出する状態にパターン形成された有機層と、
    前記有機層を覆うと共に、前記有機層における前記長辺間および短辺間の端部のいずれもが重ならない前記四隅の部分において前記接続孔を介して前記補助配線に接続された上部電極と
    を備え、
    前記基板は、画素駆動用の複数の薄膜トランジスタが設けられた薄膜トランジスタ基板を層間絶縁膜で覆ってなり、
    各下部電極は、前記層間絶縁膜に形成された接続孔を介して各薄膜トランジスタに接続されている
    表示装置。
  2. 請求項1記載の表示装置において、
    前記下部電極は、3層構造で構成されてい
    示装置。
  3. 請求項2記載の表示装置において、
    前記下部電極は、反射性を有する金属材料層を導電性酸化材料層で狭持してな
    示装置。
  4. 請求項1記載の表示装置において、
    前記上部電極は、光透過性を有す
    示装置。
  5. 請求項1記載の表示装置において、
    前記下部電極は、光反射性を有する材料を用いて構成されている
    示装置。
  6. 請求項1記載の表示装置において、
    前記有機層の端部は、前記画素間における前記絶縁膜上で重ねられてい
    示装置。
  7. 画素駆動用の複数の薄膜トランジスタが設けられた薄膜トランジスタ基板を層間絶縁膜で覆ってなる基板を形成する工程と、
    基板上に形成した導電膜をパターニングすることにより、各画素に対応して前記層間絶縁膜に形成された接続孔を介して各薄膜トランジスタに接続された複数の下部電極と、当該下部電極に対して絶縁性が保たれた補助配線とを形成する工程と、
    前記下部電極の中央部を露出させる画素開口と前記補助配線に達する接続孔とを有する絶縁膜を前記基板上に形成する工程と、
    前記画素開口の底部を覆うと共に、隣接する当該画素開口の長辺間および短辺間の双方において画素開口の四隅を除く端部が重なり、かつこれら長辺間および短辺間の端部のいずれもが重ならない前記四隅の部分において前記接続孔が露出する状態となるように、有機層をパターン形成する工程と、
    前記有機層を覆うと共に、前記有機層における前記長辺間および短辺間の端部のいずれもが重ならない前記四隅の部分において前記接続孔を介して前記補助配線に接続された上部電極を形成する工程と
    を含む表示装置の製造方法。
  8. 請求項記載の表示装置の製造方法において、
    前記有機層をパターン形成する工程では、マスクを用いた蒸着法を行う
    示装置の製造方法。
JP2007071324A 2002-12-11 2007-03-19 表示装置及び表示装置の製造方法 Expired - Lifetime JP4517304B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2007071324A JP4517304B2 (ja) 2002-12-11 2007-03-19 表示装置及び表示装置の製造方法

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2002358895 2002-12-11
JP2007071324A JP4517304B2 (ja) 2002-12-11 2007-03-19 表示装置及び表示装置の製造方法

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2003283527A Division JP4089544B2 (ja) 2002-12-11 2003-07-31 表示装置及び表示装置の製造方法

Publications (3)

Publication Number Publication Date
JP2007188895A JP2007188895A (ja) 2007-07-26
JP2007188895A5 JP2007188895A5 (ja) 2008-05-01
JP4517304B2 true JP4517304B2 (ja) 2010-08-04

Family

ID=38343877

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007071324A Expired - Lifetime JP4517304B2 (ja) 2002-12-11 2007-03-19 表示装置及び表示装置の製造方法

Country Status (1)

Country Link
JP (1) JP4517304B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9196667B2 (en) 2012-12-04 2015-11-24 Samsung Display Co., Ltd. Organic light-emitting display with vertically stacked capacitor and capacitive feedback

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5035010B2 (ja) * 2008-02-21 2012-09-26 セイコーエプソン株式会社 有機エレクトロルミネッセンス装置およびその製造方法
KR100932935B1 (ko) * 2008-03-18 2009-12-21 삼성모바일디스플레이주식회사 유기 발광 소자 및 이를 포함하는 유기 발광 표시 장치
KR101770592B1 (ko) * 2010-12-03 2017-08-23 엘지디스플레이 주식회사 유기전계 발광소자
KR101833235B1 (ko) * 2011-07-14 2018-04-16 삼성디스플레이 주식회사 박막 트랜지스터 어레이 기판, 이를 포함하는 유기 발광 표시 장치 및 그 제조 방법
KR101521676B1 (ko) * 2011-09-20 2015-05-19 엘지디스플레이 주식회사 유기발광 다이오드 표시장치 및 그의 제조방법
KR101878326B1 (ko) * 2011-10-06 2018-07-16 엘지디스플레이 주식회사 유기전계 발광소자
JP2017212283A (ja) 2016-05-24 2017-11-30 ソニー株式会社 表示装置、および電子機器
US11329073B2 (en) 2019-10-29 2022-05-10 Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Display panel
CN110707137B (zh) * 2019-10-29 2021-09-24 武汉华星光电半导体显示技术有限公司 显示面板
WO2023012571A1 (ja) * 2021-08-05 2023-02-09 株式会社半導体エネルギー研究所 表示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09305126A (ja) * 1996-05-14 1997-11-28 Toppan Printing Co Ltd 表示装置用電極基板
JP2002313585A (ja) * 2001-04-17 2002-10-25 Sharp Corp 有機led発光素子およびその製造方法
JP2002318556A (ja) * 2001-04-20 2002-10-31 Toshiba Corp アクティブマトリクス型平面表示装置およびその製造方法
US20030122140A1 (en) * 2001-12-28 2003-07-03 Semiconductor Energy Laboratory Co., Ltd. Light emitting device, method of manufacturing the same, and manufacturing apparatus therefor

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09305126A (ja) * 1996-05-14 1997-11-28 Toppan Printing Co Ltd 表示装置用電極基板
JP2002313585A (ja) * 2001-04-17 2002-10-25 Sharp Corp 有機led発光素子およびその製造方法
JP2002318556A (ja) * 2001-04-20 2002-10-31 Toshiba Corp アクティブマトリクス型平面表示装置およびその製造方法
US20030122140A1 (en) * 2001-12-28 2003-07-03 Semiconductor Energy Laboratory Co., Ltd. Light emitting device, method of manufacturing the same, and manufacturing apparatus therefor

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9196667B2 (en) 2012-12-04 2015-11-24 Samsung Display Co., Ltd. Organic light-emitting display with vertically stacked capacitor and capacitive feedback

Also Published As

Publication number Publication date
JP2007188895A (ja) 2007-07-26

Similar Documents

Publication Publication Date Title
JP4089544B2 (ja) 表示装置及び表示装置の製造方法
JP4517304B2 (ja) 表示装置及び表示装置の製造方法
CN111567142B (zh) 显示装置及其制造方法
JP2023062071A (ja) 有機発光表示装置
CN114613931A (zh) 有机发光显示设备
JP2001195008A (ja) 表示装置及び表示装置の製造方法
JP2007012359A (ja) 有機el表示装置
JP7416940B2 (ja) ディスプレイパネル、フレキシブルディスプレイ、電子デバイスおよびディスプレイパネルの製造方法
CN110402496B (zh) 显示基板、显示设备、制造显示基板的方法
CN111785744A (zh) 一种oled显示面板及其制备方法、显示装置
JP2019102147A (ja) 表示装置と表示装置の製造方法
JP2019106331A (ja) 有機el表示装置
JP5478954B2 (ja) 有機エレクトロルミネッセンス表示装置
JP2011065837A (ja) 有機el表示装置及びその製造方法
JP4300195B2 (ja) 平板表示装置および有機電界発光表示装置
US20190157606A1 (en) Display device and manufacturing method therefor
WO2020065963A1 (ja) 表示装置及び表示装置の製造方法
KR20050099027A (ko) 보조 전극을 사용하여 상부 전극 전압 강하를 방지하는전면 발광 유기 전계 발광 표시 장치 및 그의 제조 방법
JP2010153360A (ja) 積層型有機発光素子、それを有する撮像装置及び画像表示装置
JP2006261058A (ja) 有機el素子、表示装置、有機el素子の製造方法
WO2020148852A1 (ja) 表示装置
JP2010153171A (ja) 有機el装置
JP4618497B2 (ja) 表示装置および表示装置の製造方法
JP2004349097A (ja) 表示装置
US20230320142A1 (en) Display device and manufacturing method of display device

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20080313

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20091021

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20091026

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20091109

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20091111

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100105

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100225

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100401

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20100422

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20100505

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130528

Year of fee payment: 3

R151 Written notification of patent or utility model registration

Ref document number: 4517304

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S303 Written request for registration of pledge or change of pledge

Free format text: JAPANESE INTERMEDIATE CODE: R316303

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S803 Written request for registration of cancellation of provisional registration

Free format text: JAPANESE INTERMEDIATE CODE: R316803

EXPY Cancellation because of completion of term
R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350