JP4513973B2 - Manufacturing method of semiconductor device - Google Patents

Manufacturing method of semiconductor device Download PDF

Info

Publication number
JP4513973B2
JP4513973B2 JP2005118617A JP2005118617A JP4513973B2 JP 4513973 B2 JP4513973 B2 JP 4513973B2 JP 2005118617 A JP2005118617 A JP 2005118617A JP 2005118617 A JP2005118617 A JP 2005118617A JP 4513973 B2 JP4513973 B2 JP 4513973B2
Authority
JP
Japan
Prior art keywords
semiconductor device
manufacturing
layer
resin
wafer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2005118617A
Other languages
Japanese (ja)
Other versions
JP2005217445A (en
Inventor
伸晃 橋元
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP2005118617A priority Critical patent/JP4513973B2/en
Publication of JP2005217445A publication Critical patent/JP2005217445A/en
Application granted granted Critical
Publication of JP4513973B2 publication Critical patent/JP4513973B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/731Location prior to the connecting process
    • H01L2224/73101Location prior to the connecting process on the same surface
    • H01L2224/73103Bump and layer connectors
    • H01L2224/73104Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys

Description

本発明は、電子部品及び半導体装置、その製造方法及び実装方法、回路基板並びに電子機器に関し、特に小型の電子部品やパッケージサイズがチップサイズに近い半導体装置、その製造方法及び実装方法、回路基板並びに電子機器に関する。   The present invention relates to an electronic component and a semiconductor device, a manufacturing method and a mounting method thereof, a circuit board, and an electronic device, and in particular, a small electronic component and a semiconductor device whose package size is close to a chip size, a manufacturing method and a mounting method thereof, a circuit board, and It relates to electronic equipment.

半導体装置の高密度実装を追求すると、ベアチップ実装が理想的である。しかしながら、ベアチップは、品質の保証及び取り扱いが難しい。そこで、チップサイズに近いパッケージのCSP(chip scale package)が開発されている。   In pursuit of high-density mounting of semiconductor devices, bare chip mounting is ideal. However, bare chips are difficult to guarantee quality and handle. Therefore, a CSP (chip scale package) having a package close to the chip size has been developed.

各種形態にて開発されているCSP型の半導体装置の中で、1つの形態として、半導体チップの能動面側にパターニングされたフレキシブル基板が設けられており、このフレキシブル基板に複数の外部電極が形成されているものがある。また、半導体チップの能動面とフレキシブル基板との間に樹脂を注入して、熱ストレスの吸収を図ることも知られている。なお、特開平7−297236号公報には、フレキシブル基板としてフィルムキャリアテープを用いることが記載されている。   Among the CSP-type semiconductor devices developed in various forms, as one form, a patterned flexible substrate is provided on the active surface side of the semiconductor chip, and a plurality of external electrodes are formed on the flexible substrate. There is something that has been. It is also known to absorb heat stress by injecting resin between the active surface of a semiconductor chip and a flexible substrate. JP-A-7-297236 describes using a film carrier tape as a flexible substrate.

これらの半導体装置の製造方法では、ウエーハから半導体チップを切断して、個々の半導体チップをフレキシブル基板に実装していた。したがって、パターニングされたフレキシブル基板が必要である上に、半導体チップを個別にフレキシブル基板に実装する工程が必要であったため、例えば各工程にて用いる装置も専用装置を用いなければならず、コストが高くなっていた。   In these semiconductor device manufacturing methods, a semiconductor chip is cut from a wafer and each semiconductor chip is mounted on a flexible substrate. Therefore, in addition to the need for a patterned flexible substrate and a process for individually mounting a semiconductor chip on the flexible substrate, for example, the apparatus used in each process must also use a dedicated apparatus, which is costly. It was high.

また、CSP型のパッケージを適用した半導体装置は、面実装型のものであり、回路基板に実装するための複数のバンプを有する。また、このバンプが形成される面には、感光性樹脂などを設けられて保護することが好ましい。   A semiconductor device to which a CSP type package is applied is a surface mount type, and has a plurality of bumps for mounting on a circuit board. Further, it is preferable to protect the surface on which the bump is formed by providing a photosensitive resin or the like.

しかしながら、感光性樹脂は電気的に絶縁性を有し、バンプの上に付着したままでは実装できないので、バンプの上から感光性樹脂を除去する必要がある。ここで、感光性樹脂の一部を除去するためには、リソグラフィの適用が必要となり、工程が増えるいう問題があった。   However, since the photosensitive resin is electrically insulative and cannot be mounted if it remains attached on the bump, it is necessary to remove the photosensitive resin from the bump. Here, in order to remove a part of the photosensitive resin, it is necessary to apply lithography, and there is a problem that the number of processes increases.

このように、従来の半導体装置は、製造から実装までの工程で効率に劣る点があった。
特開平7−297236号公報 特開昭64−1257号公報 特開平8−203906号公報 特開平8−250549号公報 特開昭52−8785号公報 特開平3−198342号公報 特開平5−291262号公報 特開平4−10429号公報 特開平6−77283号公報 特開平5−226416号公報
As described above, the conventional semiconductor device is inefficient in the process from manufacturing to mounting.
JP-A-7-297236 JP-A 64-1257 JP-A-8-203906 JP-A-8-250549 JP-A-52-8785 JP-A-3-198342 Japanese Patent Laid-Open No. 5-291262 JP-A-4-10429 JP-A-6-77283 JP-A-5-226416

本発明は、上述したような課題を解決するものであり、その目的は、製造から実装までの工程を効率的に行うことができる電子部品及び半導体装置、その製造方法及び実装方法、回路基板並びに電子機器を提供することにある。   The present invention solves the above-described problems, and an object of the present invention is to provide an electronic component and a semiconductor device capable of efficiently performing processes from manufacturing to mounting, a manufacturing method and mounting method thereof, a circuit board, and To provide electronic equipment.

本発明に係る半導体装置の製造方法は、電極の形成されたウエーハを用意する工程と、
前記電極の少なくとも一部を避けた状態となるように前記ウエーハに応力緩和層を設ける工程と、
前記電極から前記応力緩和層の上にかけて配線を形成する工程と、
前記応力緩和層の上方で前記配線に接続される外部電極を形成する工程と、
前記ウエーハを個々の個片に切断する工程と、
を有する。
A method of manufacturing a semiconductor device according to the present invention includes a step of preparing a wafer on which an electrode is formed,
Providing a stress relaxation layer on the wafer so as to avoid at least a portion of the electrode;
Forming a wiring from the electrode to the stress relaxation layer;
Forming an external electrode connected to the wiring above the stress relaxation layer;
Cutting the wafer into individual pieces;
Have

本発明によれば、ウエーハ上に応力緩和層を形成し、更にその上に配線並びに外部電極を積層形成することで、ウエーハの状態にて半導体パッケージ形態まで製造することができるので、外部電極を予め設けてパターニングされたフィルムなどの基板が不要になる。   According to the present invention, the stress relaxation layer is formed on the wafer, and further, the wiring and the external electrode are laminated thereon, so that the semiconductor package can be manufactured in the wafer state. A substrate such as a film provided and patterned in advance is not necessary.

ここで、応力緩和層は、マザーボード(実装基板)と半導体チップとの間の歪みにより生じるストレスを緩和する層を指す。例えばこのストレスは、半導体装置が実装基板に実装される時及びその後にかかる熱により発生する。応力緩和層には、可撓性を有する材料やゲル状の材料が選定される。   Here, the stress relaxation layer refers to a layer that relieves stress caused by distortion between the mother board (mounting substrate) and the semiconductor chip. For example, this stress is generated by heat applied when the semiconductor device is mounted on the mounting substrate and thereafter. For the stress relaxation layer, a flexible material or a gel material is selected.

また、電極と外部電極とを接続する配線は、設計に応じて自由に形成できるので、電極の配置にかかわらずに外部電極の配置を決めることができる。したがって、ウエーハに形成する素子の回路設計を変更しなくとも、外部電極の位置の異なる種々の半導体装置を簡単に製造することができる。   In addition, since the wiring connecting the electrode and the external electrode can be freely formed according to the design, the arrangement of the external electrode can be determined regardless of the arrangement of the electrodes. Therefore, various semiconductor devices having different positions of the external electrodes can be easily manufactured without changing the circuit design of the elements formed on the wafer.

さらに、本発明によれば、ウエーハに応力緩和層、配線及び外部電極を形成してから、ウエーハが切断されて個々の半導体装置が得られる。したがって、たくさんの半導体装置に対する応力緩和層、配線及び外部電極の形成を同時に行えるので、量産性を考慮すると好ましい。   Furthermore, according to the present invention, after the stress relaxation layer, the wiring, and the external electrode are formed on the wafer, the wafer is cut to obtain individual semiconductor devices. Therefore, since stress relaxation layers, wirings, and external electrodes can be simultaneously formed for many semiconductor devices, it is preferable in view of mass productivity.

前記応力緩和層として、例えば、ヤング率が1×1010Pa以下の樹脂が用いられる。 As the stress relaxation layer, for example, a resin having a Young's modulus of 1 × 10 10 Pa or less is used.

前記応力緩和層を設ける工程では、前記電極を含むように前記ウエーハに感光性樹脂を塗布し、前記感光性樹脂の前記電極に対応する領域を除去することにより前記応力緩和層を設けてもよい。   In the step of providing the stress relaxation layer, the stress relaxation layer may be provided by applying a photosensitive resin to the wafer so as to include the electrode and removing a region corresponding to the electrode of the photosensitive resin. .

前記応力緩和層は、該応力緩和層を構成する樹脂を印刷することで設けられてもよい。   The stress relaxation layer may be provided by printing a resin constituting the stress relaxation layer.

前記感光性樹脂はポリイミド系、シリコーン系、エポキシ系のうちのいずれかを用いることを特徴としてもよい。   The photosensitive resin may be one of polyimide, silicone, and epoxy.

前記応力緩和層は、前記電極に対応する穴が形成されたプレートを、前記ウエーハに接着して設けられ、
前記プレートは、前記半導体チップと該半導体チップが実装される基板との間の熱膨張係数を有してもよい。
The stress relaxation layer is provided by adhering a plate in which holes corresponding to the electrodes are formed to the wafer,
The plate may have a coefficient of thermal expansion between the semiconductor chip and a substrate on which the semiconductor chip is mounted.

これによれば、プレートの熱膨張係数が、半導体チップの熱膨張係数と基板の熱膨張係数と間の値になっているので、熱膨張係数の差によって応力を緩和することができる。また、ここで用いられるプレートは、単に穴が形成されているだけなので、パターニングされた基板よりも形成が容易である。   According to this, since the thermal expansion coefficient of the plate is a value between the thermal expansion coefficient of the semiconductor chip and the thermal expansion coefficient of the substrate, the stress can be relieved by the difference in the thermal expansion coefficient. Also, the plate used here is easier to form than a patterned substrate because it simply has holes.

前記応力緩和層は、プレート状の樹脂からなり、前記プレート状の樹脂を前記ウエーハに接着して設けられてもよい。   The stress relaxation layer may be made of a plate-shaped resin, and may be provided by bonding the plate-shaped resin to the wafer.

これによれば、パターニングされた基板と異なり、容易に所定の形状に形成することができる。   According to this, unlike a patterned substrate, it can be easily formed into a predetermined shape.

前記ウエーハを用意する工程にて用いられるウエーハには、前記電極及び前記切断する工程にて切断される領域を除く領域に絶縁膜が形成されてもよい。   In the wafer used in the step of preparing the wafer, an insulating film may be formed in a region excluding the electrode and a region cut in the cutting step.

前記配線を形成する工程の前に、前記応力緩和層の表面を荒らす工程を有してもよい。   You may have the process of roughening the surface of the said stress relaxation layer before the process of forming the said wiring.

前記外部電極を形成する工程の後で、且つ前記切断する工程の前において、
前記外部電極の形成面に前記外部電極が含まれるまで感光性樹脂を塗布し成膜する工程と、
前記感光性樹脂に対して前記外部電極が露出するまで等方性のエッチングを行う工程と、を有してもよい。
After the step of forming the external electrode and before the step of cutting,
Applying a photosensitive resin to form a film until the external electrode is included in the formation surface of the external electrode; and
Performing isotropic etching until the external electrode is exposed to the photosensitive resin.

前記外部電極を形成する工程の後で、且つ前記切断する工程の前において、
前記外部電極の形成面に前記外部電極が含まれるまで有機膜を塗布し成膜する工程を有してもよい。
After the step of forming the external electrode and before the step of cutting,
You may have the process of apply | coating and forming an organic film until the said external electrode is included in the formation surface of the said external electrode.

前記有機膜には、加熱されると化学反応により残渣が熱可塑性高分子樹脂に変化するフラックスが用いられてもよい。   For the organic film, a flux may be used in which the residue changes into a thermoplastic polymer resin by a chemical reaction when heated.

前記配線は、前記応力緩和層上において屈曲してもよい。   The wiring may be bent on the stress relaxation layer.

前記配線と前記電極との接続部において、前記配線の幅は前記電極の幅よりも大きくてもよい。   In the connecting portion between the wiring and the electrode, the width of the wiring may be larger than the width of the electrode.

本発明では、前記応力緩和層を形成し、かつ、前記応力緩和層の上に前記配線を形成してから、前記配線の上に無電解メッキでハンダ部を形成し、前記ハンダ部を前記外部電極に成形加工してもよい。   In the present invention, the stress relaxation layer is formed, and the wiring is formed on the stress relaxation layer, and then a solder portion is formed on the wiring by electroless plating, and the solder portion is connected to the external portion. The electrode may be molded.

本発明では、前記応力緩和層を形成して、該応力緩和層の上に導電層を形成する工程と、
前記導電層の上に電気メッキでハンダ部を形成する工程と、
前記導電層を前記配線に加工する工程と、
前記ハンダ部を前記外部電極に成形加工する工程と、
を含んでもよい。
In the present invention, forming the stress relaxation layer and forming a conductive layer on the stress relaxation layer;
Forming a solder portion by electroplating on the conductive layer;
Processing the conductive layer into the wiring;
Forming the solder part into the external electrode;
May be included.

本発明では、前記外部電極を避ける領域において、前記配線の上に保護膜を形成する工程を含んでもよい。   The present invention may include a step of forming a protective film on the wiring in a region avoiding the external electrode.

前記ハンダ部は、前記配線先に形成された台座の上に形成されてもよい。   The solder portion may be formed on a pedestal formed at the wiring destination.

前記ハンダ部は、メッキ処理によるハンダ膜の上に形成されてもよい。   The solder portion may be formed on a solder film formed by plating.

本発明では、前記配線を形成する工程の後において、前記配線の上に保護膜を形成する工程と、
前記外部電極を形成する工程の前において、前記保護膜の前記外部電極に対応する少なくとも一部の領域に開口部を形成する工程と、を更に有し、
前記外部電極を形成する工程では、前記開口部にハンダクリームを印刷し且つウェットバックさせることにより前記外部電極を形成してもよい。
In the present invention, after the step of forming the wiring, a step of forming a protective film on the wiring;
Before the step of forming the external electrode, further comprising the step of forming an opening in at least a part of the protective film corresponding to the external electrode,
In the step of forming the external electrode, the external electrode may be formed by printing solder cream on the opening and performing wet back.

本発明では、前記配線を形成する工程の後において、前記配線の上に保護膜を形成する工程と、
前記外部電極を形成する工程の前において、前記保護膜の前記外部電極に対応する少なくとも一部の領域に開口部を形成する工程と、を更に有し、
前記外部電極を形成する工程では、前記開口部内にフラックスを塗布した後に前記各々の開口部に個片のハンダを搭載させることにより前記外部電極を形成してもよい。
In the present invention, after the step of forming the wiring, a step of forming a protective film on the wiring;
Before the step of forming the external electrode, further comprising the step of forming an opening in at least a part of the protective film corresponding to the external electrode,
In the step of forming the external electrode, the external electrode may be formed by mounting a piece of solder in each opening after applying a flux in the opening.

前記保護膜は感光性樹脂からなり、前記開口部は、露光及び現像処理の工程を含んで形成されてもよい。   The protective film may be made of a photosensitive resin, and the opening may be formed including exposure and development processes.

本発明では、前記ウエーハを個々の個片に切断する前に、前記ウエーハの前記電極を有する面とは反対側面に保護部材を配設する工程を含んでもよい。   The present invention may include a step of disposing a protective member on the side surface of the wafer opposite to the surface having the electrode before cutting the wafer into individual pieces.

こうすることで、半導体装置の裏面側が保護膜で覆われるので、傷が付くことを防止することができる。   By doing so, the back surface side of the semiconductor device is covered with the protective film, so that it can be prevented from being scratched.

本発明に係る半導体装置の製造方法は、ウエーハの一方の面に複数のバンプを形成する工程と、
前記面において、前記バンプが含まれるまで樹脂を塗布する工程と、
前記樹脂の表面に対して等方性のドライエッチングを行う工程と、
前記ウエーハを個々の個片に切断する工程と、
を含み、
前記ドライエッチングの工程は、前記バンプが露出し前記面が露出する前に終了する。
A method of manufacturing a semiconductor device according to the present invention includes a step of forming a plurality of bumps on one surface of a wafer,
Applying a resin on the surface until the bumps are included;
Performing isotropic dry etching on the surface of the resin;
Cutting the wafer into individual pieces;
Including
The dry etching process is completed before the bumps are exposed and the surfaces are exposed.

本発明によれば、ウエーハの一方の面に樹脂が塗布される。この樹脂は、バンプの上から塗布されるが、面からバンプが突出しているため、バンプの上は他の部分よりも樹脂が薄く塗布されている。   According to the present invention, the resin is applied to one surface of the wafer. This resin is applied from above the bump, but since the bump protrudes from the surface, the resin is applied thinner on the bump than the other parts.

そこで、樹脂の表面に対して等方性のドライエッチングを行うと、全ての領域において樹脂は均等に削られるので、厚みの薄いバンプが、まず露出する。このときには、まだウエーハの面は露出していないので、ここでドライエッチングを終了する。こうして、バンプが露出し、バンプ以外の領域を樹脂が覆って保護するウエーハを得ることができる。   Therefore, when isotropic dry etching is performed on the surface of the resin, the resin is evenly cut in all regions, so that a thin bump is first exposed. At this time, since the wafer surface is not exposed yet, the dry etching is finished here. In this way, it is possible to obtain a wafer in which the bumps are exposed and the areas other than the bumps are covered and protected by the resin.

そして、その後、ウエーハを個々の個片に切断して半導体装置を得ることができる。   Thereafter, the wafer can be cut into individual pieces to obtain a semiconductor device.

本発明に係る電子部品の製造方法は、基板状に複数の電子素子を一体的に形成する工程と、
前記基板状の電子素子の少なくとも外部電極の形成される領域に応力緩和層を設ける工程と、
前記応力緩和層の上に前記外部電極を形成する工程と、
前記基板状の電子素子を個々の個片に切断する工程と、
を有する。
An electronic component manufacturing method according to the present invention includes a step of integrally forming a plurality of electronic elements in a substrate shape,
Providing a stress relaxation layer in at least a region where the external electrode is formed in the substrate-like electronic element;
Forming the external electrode on the stress relaxation layer;
Cutting the substrate-like electronic element into individual pieces;
Have

本発明によれば、応力吸収層を有するので、電子部品と実装基板との熱膨張差による応力を吸収することができる。電子部品として、抵抗器、コンデンサ、コイル、発振器、フィルタ、温度センサ、サーミスタ、バリスタ、ボリューム、ヒューズ又は半導体装置などが挙げられる。   According to the present invention, since the stress absorption layer is provided, it is possible to absorb stress due to a difference in thermal expansion between the electronic component and the mounting substrate. Examples of the electronic component include a resistor, a capacitor, a coil, an oscillator, a filter, a temperature sensor, a thermistor, a varistor, a volume, a fuse, and a semiconductor device.

本発明に係る電子部品の製造方法は、電子素子の回路基板への実装面に複数のバンプを形成する工程と、
前記実装面において、前記バンプが含まれるまで樹脂を塗布する工程と、
前記樹脂の表面に対して等方性のドライエッチングを行う工程と、
を含み、
前記ドライエッチングの工程は、前記バンプが露出し前記実装面が露出する前に終了する。
An electronic component manufacturing method according to the present invention includes a step of forming a plurality of bumps on a mounting surface of an electronic element on a circuit board;
In the mounting surface, applying a resin until the bump is included;
Performing isotropic dry etching on the surface of the resin;
Including
The dry etching process is completed before the bumps are exposed and the mounting surface is exposed.

本発明によれば、電子素子の実装面に樹脂が塗布される。この樹脂は、バンプの上から塗布されるが、実装面からバンプが突出しているため、バンプの上は他の部分よりも樹脂が薄く塗布されている。   According to the present invention, the resin is applied to the mounting surface of the electronic element. This resin is applied from above the bump, but since the bump protrudes from the mounting surface, the resin is applied thinner on the bump than the other parts.

そこで、樹脂の表面に対して等方性のドライエッチングを行うと、全ての領域において樹脂は均等に削られるので、厚みの薄いバンプが、まず露出する。このときには、まだ実装面は露出していないので、ここでドライエッチングを終了する。こうして、バンプが露出し、バンプを避けて実装面上を樹脂が覆って保護する電子部品を得ることができる。   Therefore, when isotropic dry etching is performed on the surface of the resin, the resin is evenly cut in all regions, so that a thin bump is first exposed. At this time, since the mounting surface is not exposed yet, the dry etching is finished here. In this way, an electronic component can be obtained in which the bump is exposed and the mounting surface is protected by the resin while avoiding the bump.

本発明では、電子素子として半導体素子を使用してもよい。   In the present invention, a semiconductor element may be used as the electronic element.

本発明に係る電子部品の製造方法は、電子素子板の一方の面に複数のバンプを形成する工程と、
前記面において、前記バンプが含まれるまで樹脂を塗布する工程と、
前記樹脂の表面に対して等方性のドライエッチングを行う工程と、
前記電子素子板を個々の個片に切断する工程と、
を含み、
前記ドライエッチングの工程は、前記バンプが露出し前記実装面が露出する前に終了する。
The method of manufacturing an electronic component according to the present invention includes a step of forming a plurality of bumps on one surface of an electronic element plate,
Applying a resin on the surface until the bumps are included;
Performing isotropic dry etching on the surface of the resin;
Cutting the electronic element plate into individual pieces;
Including
The dry etching process is completed before the bumps are exposed and the mounting surface is exposed.

本発明によれば、電子素子板の一方の面に樹脂が塗布される。この樹脂は、バンプの上から塗布されるが、面からバンプが突出しているため、バンプの上は他の部分よりも樹脂が薄く塗布されている。   According to the present invention, the resin is applied to one surface of the electronic element plate. This resin is applied from above the bump, but since the bump protrudes from the surface, the resin is applied thinner on the bump than the other parts.

そこで、樹脂の表面に対して等方性のドライエッチングを行うと、全ての領域において樹脂は均等に削られるので、厚みの薄いバンプが、まず露出する。このときには、まだ電子素子板の面は露出していないので、ここでドライエッチングを終了する。こうして、バンプが露出し、バンプ以外の領域を樹脂が覆って保護する電子素子板を得ることができる。   Therefore, when isotropic dry etching is performed on the surface of the resin, the resin is evenly cut in all regions, so that a thin bump is first exposed. At this time, since the surface of the electronic element plate is not exposed yet, the dry etching is finished here. Thus, it is possible to obtain an electronic element plate in which the bumps are exposed and the areas other than the bumps are covered and protected by the resin.

そして、その後、電子素子板を個々の個片に切断して半導体装置を得ることができる。   Then, after that, the electronic element plate can be cut into individual pieces to obtain a semiconductor device.

本発明に係る電子部品は、前記応力緩和層の上に前記外部電極を有する。例えば、電子部品として半導体装置が挙げられる。   The electronic component according to the present invention has the external electrode on the stress relaxation layer. For example, a semiconductor device can be given as an electronic component.

本発明に係る電子部品は、上記方法により製造され、実装面に形成される複数のバンプと、前記バンプの少なくとも上端部を避けて前記実装面を覆う樹脂と、を有する。   The electronic component according to the present invention includes a plurality of bumps manufactured by the above method and formed on the mounting surface, and a resin that covers the mounting surface while avoiding at least an upper end portion of the bump.

本発明に係る半導体装置は、電極を有する半導体チップと、
前記半導体チップの上において前記電極の少なくとも一部を避けるように設けられる応力緩和層と、
前記電極から前記応力緩和層の上にかけて形成される配線と、
前記応力緩和層の上方で前記配線に形成される外部電極と、
を有する。
A semiconductor device according to the present invention includes a semiconductor chip having an electrode,
A stress relaxation layer provided on the semiconductor chip so as to avoid at least a part of the electrode;
Wiring formed on the stress relaxation layer from the electrode;
An external electrode formed on the wiring above the stress relaxation layer;
Have

前記配線は、アルミニウム、アルミニウム合金、クローム、銅又は金の一層、銅及び金の二層、クローム及び銅の二層、クローム及び金の二層、白金及び金の二層、並びにクローム、銅及び金の三層のうちいずれかで形成されてもよい。   The wiring includes aluminum, aluminum alloy, chrome, copper or gold layer, copper and gold bilayer, chrome and copper bilayer, chrome and gold bilayer, platinum and gold bilayer, and chrome, copper and It may be formed of any one of three gold layers.

前記配線は、前記応力緩和層の上に形成されるクローム層と、銅及び金のうち少なくともいずれか一方の層と、で形成されてもよい。   The wiring may be formed of a chrome layer formed on the stress relaxation layer and at least one of copper and gold.

前記配線は、チタン層を含んでもよい。   The wiring may include a titanium layer.

チタンは、耐湿性に優れているので、腐食による断線を防止することができる。また、チタンは、ポリイミド系樹脂との密着性にも優れており、応力緩和層をポリイミド系樹脂で形成したときの信頼性に優れている。   Since titanium is excellent in moisture resistance, disconnection due to corrosion can be prevented. Titanium is also excellent in adhesiveness with a polyimide resin, and excellent in reliability when the stress relaxation layer is formed of a polyimide resin.

前記配線は、前記チタン層の上に形成されるニッケルの一層又は白金及び金の二層のうちいずれか一方を含んでもよい。   The wiring may include one of nickel or two layers of platinum and gold formed on the titanium layer.

前記半導体装置において、前記半導体チップの前記電極を有する面とは反対側面に、保護膜を有してもよい。   In the semiconductor device, a protective film may be provided on a side surface of the semiconductor chip opposite to the surface having the electrode.

前記保護膜は、前記ウエーハに用いられる材料とは異なる材料で、且つハンダの溶融温度以上の融点を有する材料から構成されてもよい。   The protective film may be made of a material different from the material used for the wafer and having a melting point equal to or higher than the melting temperature of the solder.

半導体装置において、前記半導体チップの前記電極を有する面とは反対側面に、放熱器を有してもよい。   In the semiconductor device, a heat radiator may be provided on a side surface opposite to the surface having the electrode of the semiconductor chip.

本発明に係る半導体装置は、上記方法により製造され、実装面に形成される複数のバンプと、前記バンプの少なくとも上端部を避けて前記実装面を覆う樹脂と、を有する。   The semiconductor device according to the present invention includes a plurality of bumps manufactured by the above method and formed on the mounting surface, and a resin that covers the mounting surface while avoiding at least an upper end portion of the bump.

本発明に係る電子部品の実装方法は、電子素子に形成された複数のバンプを有する実装面において、前記バンプが含まれるまでフラックスを塗布する工程と、 回路基板の配線上に、前記フラックスを介して前記バンプを載置してから行われるリフロー工程と、
を含む。
The electronic component mounting method according to the present invention includes a step of applying a flux until a bump is included on a mounting surface having a plurality of bumps formed on an electronic element, and on the wiring of a circuit board via the flux. A reflow process performed after placing the bumps;
including.

本発明によれば、実装面にはフラックスが塗布されているので、リフロー工程を経て実装が完了しても、フラックスがそのまま実装面を覆って保護するようになる。しかも、フラックスは、バンプを避けるように塗る必要がなく、ただバンプも含めて実装面全体に塗るだけなので、簡単に塗布することができる。   According to the present invention, since the flux is applied to the mounting surface, the flux covers and protects the mounting surface as it is even after the reflow process is completed. Moreover, the flux does not need to be applied so as to avoid the bumps, and is simply applied to the entire mounting surface including the bumps, so that it can be applied easily.

本発明では、電子素子として半導体素子を用いても良い。   In the present invention, a semiconductor element may be used as the electronic element.

本発明に係る回路基板には、上記半導体装置が実装される。   The semiconductor device is mounted on a circuit board according to the present invention.

本発明に係る回路基板には、実装面に形成される複数のバンプと、前記バンプの少なくとも上端部を避けて前記実装面を覆う樹脂と、を有する上記半導体装置が実装される。   On the circuit board according to the present invention, the semiconductor device having a plurality of bumps formed on the mounting surface and a resin covering the mounting surface while avoiding at least the upper end portion of the bump is mounted.

本発明に係る電子機器は、この回路基板を有する。   The electronic device according to the present invention has this circuit board.

本発明に係る電子機器は、実装面に形成される複数のバンプと、前記バンプの少なくとも上端部を避けて前記実装面を覆う樹脂と、を有する半導体装置が実装された回路基板を有する。   The electronic device according to the present invention includes a circuit board on which a semiconductor device having a plurality of bumps formed on the mounting surface and a resin that covers the mounting surface while avoiding at least an upper end portion of the bump is mounted.

以下、本発明の好適な実施の形態について図面を参照して説明する。   Preferred embodiments of the present invention will be described below with reference to the drawings.

(第1実施形態)
図5は、本実施形態に係る半導体装置を示す平面図である。この半導体装置は、いわゆるCSPに分類されるもので、半導体チップ1の周辺部に形成された電極12から、能動面1aの中央方向に配線3が形成され、各配線3には外部電極5が設けられている。全ての外部電極5は、応力緩和層7の上に設けられているので、回路基板(図示せず)に実装されたときの応力の緩和を図ることができる。また、外部電極5を除く領域には、保護膜としてソルダレジスト層8が形成されている。
(First embodiment)
FIG. 5 is a plan view showing the semiconductor device according to the present embodiment. This semiconductor device is classified as a so-called CSP. A wiring 3 is formed in the central direction of the active surface 1a from an electrode 12 formed in the peripheral portion of the semiconductor chip 1, and an external electrode 5 is provided in each wiring 3. Is provided. Since all the external electrodes 5 are provided on the stress relaxation layer 7, it is possible to alleviate stress when mounted on a circuit board (not shown). Further, a solder resist layer 8 is formed as a protective film in a region excluding the external electrode 5.

応力緩和層7は、少なくとも電極12にて囲まれた領域に形成される。なお、電極12とは、配線3と接続される部位を指し、この定義は以下の全ての実施形態でも同様である。また、外部電極5を形成する領域の確保を考慮した場合、図5には示していないが、電極12よりも外周の位置に応力緩和層7を存在させて、その上に配線3を引き回して同じように外部電極5を設けるようにしてもよい。後述する図1A〜図4Cに示す製造プロセスは、図5に示す電極12の周囲にも応力緩和層7が存在する例を想定して描かれている。   The stress relaxation layer 7 is formed at least in a region surrounded by the electrode 12. The electrode 12 refers to a portion connected to the wiring 3, and this definition is the same in all the following embodiments. In consideration of securing a region for forming the external electrode 5, although not shown in FIG. 5, the stress relaxation layer 7 exists at a position on the outer periphery of the electrode 12, and the wiring 3 is routed thereon. Similarly, the external electrode 5 may be provided. The manufacturing process shown in FIGS. 1A to 4C to be described later is drawn assuming an example in which the stress relaxation layer 7 also exists around the electrode 12 shown in FIG.

電極12は、半導体チップ1の周辺部に位置する、いわゆる周辺電極型の例であるが、半導体チップの周辺領域よりも内側領域に電極が形成されたエリアアレイ配置型の半導体チップを用いても良い。この場合、応力緩和層は、電極の少なくとも一部を避けるように形成されればよい。   The electrode 12 is an example of a so-called peripheral electrode type located in the peripheral portion of the semiconductor chip 1, but an area array arrangement type semiconductor chip in which an electrode is formed in an inner region than the peripheral region of the semiconductor chip may be used. good. In this case, the stress relaxation layer may be formed so as to avoid at least a part of the electrode.

なお、同図が示すように外部電極5は半導体チップ1の電極12上ではなく半導体チップ1の能動領域(能動素子が形成されている領域)に設けられている。応力緩和層7を能動領域に設け、更に配線3を能動領域内に配設する(引き込む)ことで、外部電極5を能動領域内に設けることができる。従って外部電極5を配置する際に能動領域内、すなわち一定の面としての領域が提供できることになり、外部電極5の設定位置の自由度が非常に増すことになる。   As shown in the figure, the external electrode 5 is provided not on the electrode 12 of the semiconductor chip 1 but in an active region of the semiconductor chip 1 (region where active elements are formed). The external electrode 5 can be provided in the active region by providing the stress relaxation layer 7 in the active region and further disposing (withdrawing) the wiring 3 in the active region. Therefore, when the external electrode 5 is disposed, an active region, that is, a region as a fixed surface can be provided, and the degree of freedom of the setting position of the external electrode 5 is greatly increased.

そして、配線3を応力緩和層7の上で屈曲させることにより、外部電極5は格子状に並ぶように設けられている。なお、これは、本発明の必須の構成ではないので、外部電極5は必ずしも格子状に並ぶように設けなくても良い。また電極12と配線3との接合部において、図示されている電極12の幅と配線3の幅は、
配線3<電極12
となっているが、
電極12≦配線3
とすることが好ましい。特に、
電極12<配線3
となる場合には、配線3の抵抗値が小さくなるばかりか、強度が増すので断線が防止される。
Then, by bending the wiring 3 on the stress relaxation layer 7, the external electrodes 5 are provided so as to be arranged in a lattice pattern. Since this is not an essential configuration of the present invention, the external electrodes 5 do not necessarily have to be arranged in a grid pattern. Further, at the junction between the electrode 12 and the wiring 3, the width of the electrode 12 and the width of the wiring 3 shown in the drawing are as follows:
Wiring 3 <electrode 12
But
Electrode 12 ≦ Wiring 3
It is preferable that In particular,
Electrode 12 <Wiring 3
In this case, not only the resistance value of the wiring 3 is decreased, but also the strength is increased, so that disconnection is prevented.

図1A〜図4Cは、第1実施形態に係る半導体装置の製造方法を説明する図である。これらの図は、図5のI−I線断面に対応するが、図5の外周にさらに応力緩和層が存在する状態として示されている。図1A〜図4Cは、ウエーハにおける一部拡大図であり、特に半導体装置としたときの1つ分に該当する箇所をとりあげたものである。   1A to 4C are views for explaining a method of manufacturing a semiconductor device according to the first embodiment. These figures correspond to the cross section taken along the line II of FIG. 5, but are shown as a state in which a stress relaxation layer further exists on the outer periphery of FIG. FIG. 1A to FIG. 4C are partially enlarged views of a wafer, and in particular, take up a portion corresponding to one when a semiconductor device is formed.

まず、周知の技術によって、通常、ダイシングを行う前の状態までウエーハ10に電極12その他の素子を形成しておく。なお本例では、電極12はアルミニウムで形成される。電極12に他の例としてアルミニウム合金系の材料(例えばアルミニウムシリコンやアルミニウムシリコン銅など)もしくは銅系の材料を用いても良い。   First, the electrodes 12 and other elements are usually formed on the wafer 10 by a known technique until the state before dicing. In this example, the electrode 12 is made of aluminum. As another example, the electrode 12 may be made of an aluminum alloy material (for example, aluminum silicon or aluminum silicon copper) or a copper material.

また、ウエーハ10の表面には、化学的変化を防止するために酸化膜などからなるパッシベーション膜(図示せず)が形成されている。パッシベーション膜は、電極12を避けるのみならず、ダイシングが行われるスクライブラインも避けて形成される。スクライブラインにパッシベーション膜を形成しないことで、ダイシング時に、パッシベーション膜により発生するゴミの発生を避けることができ、さらに、パッシベーション膜のクラックの発生も防止することができる。   Further, a passivation film (not shown) made of an oxide film or the like is formed on the surface of the wafer 10 in order to prevent chemical changes. The passivation film is formed not only avoiding the electrode 12 but also avoiding a scribe line where dicing is performed. By not forming the passivation film on the scribe line, it is possible to avoid generation of dust generated by the passivation film during dicing, and to prevent generation of cracks in the passivation film.

図1Aに示すように、電極12を有するウエーハ10に、感光性のポリイミド樹脂を塗布して(例えば「スピンコーティング法」にて)樹脂層14を形成する。樹脂層14は、1〜100μmの範囲、更に好ましくは10μm程度の厚みで形成されることが好ましい。なお、スピンコーティング法では、無駄になるポリイミド樹脂が多いので、ポンプによって帯状にポリイミド樹脂を吐出する装置を使用してもよい。このような装置として、例えばFAS社製のFAS超精密吐出型コーティングシステム(米国特許第4696885号参照)などがある。なお、ここでいう樹脂層14が、応力緩和層7(図5参照)としての機能を有する。   As shown in FIG. 1A, a photosensitive polyimide resin is applied to the wafer 10 having the electrodes 12 (for example, by “spin coating method”) to form a resin layer 14. The resin layer 14 is preferably formed in a thickness of 1 to 100 μm, more preferably about 10 μm. In the spin coating method, since a large amount of polyimide resin is wasted, a device that discharges the polyimide resin in a belt shape by a pump may be used. As such an apparatus, for example, there is an FAS ultra-precise discharge type coating system manufactured by FAS (see US Pat. No. 4,696,885). In addition, the resin layer 14 here has a function as the stress relaxation layer 7 (refer FIG. 5).

図1Bに示すように、樹脂層14に、電極12に対するコンタクトホール14aを形成する。具体的には、露光、現像及び焼成処理によって、電極12の付近からポリイミド樹脂を除去することで、樹脂層14にコンタクトホール14aを形成する。なお同図においては、コンタクトホール14aを形成したときに樹脂層14が電極12と重なる領域を全く残していない。全く樹脂層14を電極12に残さないことで、次工程以降で設けられる配線等の金属との電気的なコンタクトが良好な状態になるという利点があるものの、必ずしもこのような構造にしなければならないわけではない。すなわち、電極12の外周付近に樹脂層14がかかっている構造であったとしても電極12の一部が露出するようにホールが形成されているのであれば充分目的が達成される。この場合には、配線層の屈曲数が減るので断線等による配線信頼性の低下を防止できる。ここで、コンタクトホール14aにはテーパが付けられている。ここで、テーパとは、電極12(コンタクト部)の近傍において、電極12に近づくに従って樹脂層14の厚みが減少する状態を指す。したがって、コンタクトホール14aを形成する端部において、樹脂層14は傾斜して形成されている。このような形状は、露光及び現像の条件を設定することで形成される。さらに、電極12上をO2 又はCF4 等でプラズマ処理すれば、たとえ電極12上に若干ポリイミド樹脂が残っていたとしてもそのポリイミド樹脂を完全に除去できる。こうして形成された樹脂層14は、完成品としての半導体装置において応力緩和層となる。   As shown in FIG. 1B, a contact hole 14 a for the electrode 12 is formed in the resin layer 14. Specifically, the contact hole 14a is formed in the resin layer 14 by removing the polyimide resin from the vicinity of the electrode 12 by exposure, development, and baking. In the figure, there is no region where the resin layer 14 overlaps the electrode 12 when the contact hole 14a is formed. Although the resin layer 14 is not left on the electrode 12 at all, there is an advantage that an electrical contact with a metal such as a wiring provided in the subsequent process becomes good, but such a structure has to be necessarily provided. Do not mean. In other words, even if the resin layer 14 is in the vicinity of the outer periphery of the electrode 12, if the hole is formed so that a part of the electrode 12 is exposed, the object is sufficiently achieved. In this case, since the number of bends in the wiring layer is reduced, it is possible to prevent a decrease in wiring reliability due to disconnection or the like. Here, the contact hole 14a is tapered. Here, the taper refers to a state in which the thickness of the resin layer 14 decreases in the vicinity of the electrode 12 (contact portion) as it approaches the electrode 12. Accordingly, the resin layer 14 is inclined at the end where the contact hole 14a is formed. Such a shape is formed by setting exposure and development conditions. Furthermore, if the electrode 12 is plasma-treated with O 2 or CF 4 or the like, the polyimide resin can be completely removed even if a little polyimide resin remains on the electrode 12. The resin layer 14 thus formed becomes a stress relaxation layer in a semiconductor device as a finished product.

なお本例では樹脂に感光性ポリイミド樹脂を用いたが、感光性のない樹脂を用いても良い。例えばシリコーン変性ポリイミド樹脂、エポキシ樹脂やシリコーン変性エポキシ樹脂等、固化したときのヤング率が低く(1×1010Pa以下)、応力緩和の働きを果たせる材質を用いると良い。非感光性の樹脂を用いた場合には、その後にフォトレジストを用いてフォト工程を経て所定の形状を形成させる。 In this example, a photosensitive polyimide resin is used as the resin, but a non-photosensitive resin may be used. For example, a silicone-modified polyimide resin, an epoxy resin, a silicone-modified epoxy resin, or the like that has a low Young's modulus when solidified (1 × 10 10 Pa or less) and can perform a stress relaxation function may be used. When a non-photosensitive resin is used, a predetermined shape is formed through a photo process using a photoresist thereafter.

図1Cに示すように、スパッタリングによってウエーハ10の全面にクローム(Cr)層16を形成する。このクローム(Cr)層16から、最終的に配線が形成される。クローム(Cr)層16は、電極12上から樹脂層14上にかけて形成される。ここで、クローム(Cr)層16の材質は、樹脂層14を構成するポリイミドとの密着性が良いことから選択された。あるいは、耐クラック性を考慮すれば、アルミニウムやアルミシリコン、アルミカッパー等のアルミニウム合金又はカッパー合金又は銅(Cu)又は金のような延展性(延びる性質)のある金属でもよい。または、耐湿性に優れたチタンを選択すれば、腐食による断線を防止することができる。チタンは、ポリイミドとの密着性の観点からも好ましく、チタンタングステンを用いても良い。   As shown in FIG. 1C, a chrome (Cr) layer 16 is formed on the entire surface of the wafer 10 by sputtering. A wiring is finally formed from the chrome (Cr) layer 16. The chrome (Cr) layer 16 is formed from the electrode 12 to the resin layer 14. Here, the material of the chrome (Cr) layer 16 was selected because of its good adhesion to the polyimide constituting the resin layer 14. Alternatively, considering crack resistance, aluminum alloy such as aluminum, aluminum silicon, aluminum copper, or copper alloy, or a metal having a spreadability (extension property) such as copper (Cu) or gold may be used. Alternatively, if titanium having excellent moisture resistance is selected, disconnection due to corrosion can be prevented. Titanium is preferable from the viewpoint of adhesion to polyimide, and titanium tungsten may be used.

クローム(Cr)層16との密着性を考慮すると、ポリイミド等からなる樹脂層14の表面を荒らすことが好ましい。例えば、プラズマ(O2 、CF4 )にさらすドライ処理や、酸又はアルカリによるウエット処理を行うことで、樹脂層14の表面を荒らすことができる。   Considering the adhesion with the chrome (Cr) layer 16, it is preferable to roughen the surface of the resin layer 14 made of polyimide or the like. For example, the surface of the resin layer 14 can be roughened by performing dry treatment exposed to plasma (O 2, CF 4) or wet treatment with acid or alkali.

また、コンタクトホール14a内において樹脂層14の端部が傾斜しているので、この領域ではクローム(Cr)層16も同様に傾斜して形成される。クローム(Cr)層16は、完成品としての半導体装置においては配線3(図5参照)になるとともに、製造途中においてはその後に層を形成する際のポリイミド樹脂に対する拡散防止層となる。なお拡散防止層としてはクローム(Cr)に限るものではなく、前述の配線材料全てのものが有効である。   Further, since the end of the resin layer 14 is inclined in the contact hole 14a, the chrome (Cr) layer 16 is similarly inclined in this region. The chrome (Cr) layer 16 becomes the wiring 3 (see FIG. 5) in the semiconductor device as a finished product, and also becomes a diffusion prevention layer for the polyimide resin when the layer is subsequently formed during the manufacturing. The diffusion preventing layer is not limited to chrome (Cr), and all the above-described wiring materials are effective.

図1Dに示すように、クローム(Cr)層16の上に、フォトレジストを塗布してレジスト層18を形成する。   As shown in FIG. 1D, a photoresist is coated on the chrome (Cr) layer 16 to form a resist layer 18.

図1Eに示すように、露光、現像及び焼成処理によって、レジスト層18の一部を除去する。残されたレジスト層18は、電極12から樹脂層14の中央方向に向けて形成されている。詳しくは、残されたレジスト層18は、樹脂層14の上では、一つの電極12上のレジスト層18と他の電極12上のレジスト層18とが連続しないように(各々独立した状態に)なっている。   As shown in FIG. 1E, a part of the resist layer 18 is removed by exposure, development, and baking. The remaining resist layer 18 is formed from the electrode 12 toward the center of the resin layer 14. Specifically, the remaining resist layer 18 is such that the resist layer 18 on one electrode 12 and the resist layer 18 on the other electrode 12 do not continue on the resin layer 14 (each in an independent state). It has become.

そして、図1Eに示すレジスト層18によって覆われた領域のみを残して(すなわちレジスト層18をマスクとして)、クローム(Cr)層16をエッチングし、レジスト層18を剥離する。以上、これらの前工程ではウエーハプロセスにおける金属薄膜形成技術を適用したものである。こうしてエッチングされたクローム(Cr)層16は、図2Aに示すようになる。   Then, leaving only the region covered with the resist layer 18 shown in FIG. 1E (that is, using the resist layer 18 as a mask), the chrome (Cr) layer 16 is etched, and the resist layer 18 is peeled off. As described above, the metal thin film forming technique in the wafer process is applied to these pre-processes. The chrome (Cr) layer 16 thus etched is as shown in FIG. 2A.

図2Aにおいて、クローム(Cr)層16は、電極12から樹脂層14にかけて形成されている。詳しくは、クローム(Cr)層16は、一つの電極12と他の電極12との間が連続しないようになっている。つまり、それぞれの電極12に対応する配線を構成できるように、クローム(Cr)層16が形成される。なお、同じ信号が入出力されるのであれば、電極12を必ずしも各々独立にしなければならないわけではなく、同じ信号を伝える配線を電気的に一体形成してもよい。   In FIG. 2A, the chrome (Cr) layer 16 is formed from the electrode 12 to the resin layer 14. Specifically, the chrome (Cr) layer 16 is not continuous between one electrode 12 and another electrode 12. That is, the chrome (Cr) layer 16 is formed so that wiring corresponding to each electrode 12 can be configured. Note that the electrodes 12 do not necessarily have to be independent of each other as long as the same signal is input and output, and wirings that transmit the same signal may be electrically integrated.

図2Bに示すように、少なくともクローム(Cr)層16を含む最上層の上に銅(Cu)層20を、スパッタリングによって形成する。銅(Cu)層20は、外部電極を形成するための下地層となる。あるいは、銅(Cu)層20の代わりに、ニッケル(Ni)層を形成してもよい。   As shown in FIG. 2B, a copper (Cu) layer 20 is formed on the uppermost layer including at least the chrome (Cr) layer 16 by sputtering. The copper (Cu) layer 20 serves as a base layer for forming external electrodes. Alternatively, a nickel (Ni) layer may be formed instead of the copper (Cu) layer 20.

図2Cに示すように銅(Cu)層20の上にレジスト層22(フォトレジスト)を形成し、図2Dに示すようにレジスト層22の一部を、露光、現像及び焼成処理して、取り除く。そうすると、取り除く領域は、樹脂層14の上方であって、かつ、クローム(Cr)層16の上方に位置するレジスト層22の少なくとも一部が除去される。   A resist layer 22 (photoresist) is formed on the copper (Cu) layer 20 as shown in FIG. 2C, and a part of the resist layer 22 is removed by exposure, development and baking as shown in FIG. 2D. . Then, the region to be removed is at least part of the resist layer 22 located above the resin layer 14 and above the chrome (Cr) layer 16.

図2Eに示すように、レジスト層22が部分的に除去された領域に、台座24を形成する。台座24は、銅(Cu)メッキにより形成され、ハンダボールを上に形成するようになっている。したがって、台座24は、銅(Cu)層20の上に形成され、この銅(Cu)層20及びクローム(Cr)層16を介して電極12と導通する。   As shown in FIG. 2E, a pedestal 24 is formed in a region where the resist layer 22 has been partially removed. The base 24 is formed by copper (Cu) plating, and a solder ball is formed thereon. Accordingly, the pedestal 24 is formed on the copper (Cu) layer 20 and is electrically connected to the electrode 12 through the copper (Cu) layer 20 and the chrome (Cr) layer 16.

図3Aに示すように、台座24の上に、外部電極5(図5参照)としてのハンダボールになるハンダ26を厚層状に形成する。ここで厚みは、その後のハンダボール形成時に要求されるボール径に対応したハンダ量で決まる。ハンダ26の層は、電解メッキや印刷等により形成される。   As shown in FIG. 3A, on the base 24, a solder 26 that becomes a solder ball as the external electrode 5 (see FIG. 5) is formed in a thick layer. Here, the thickness is determined by the amount of solder corresponding to the ball diameter required at the time of subsequent solder ball formation. The layer of the solder 26 is formed by electrolytic plating or printing.

図3Bに示すように、図3Aに示すレジスト層22を剥離し、銅(Cu)層20をエッチングする。そうすると、台座24がマスクとなって、この台座24の下のみに銅(Cu)層20が残る(図3C参照)。そして、台座24の上のハンダ26を、ウェットバックによって半球以上のボール状にして、ハンダボールとする(図3D参照)。ここで、ウェットバックとは、ハンダ材を外部電極形成位置に形成した後にリフローさせて略半球状のバンプを形成することをいう。   As shown in FIG. 3B, the resist layer 22 shown in FIG. 3A is stripped, and the copper (Cu) layer 20 is etched. Then, the base 24 becomes a mask, and the copper (Cu) layer 20 remains only under the base 24 (see FIG. 3C). Then, the solder 26 on the pedestal 24 is formed into a hemispherical ball or more by wet back to form a solder ball (see FIG. 3D). Here, wet back refers to forming a substantially hemispherical bump by reflowing after a solder material is formed at an external electrode formation position.

以上の工程によって外部電極5(図5参照)としてのハンダボールが形成される。続いて、クローム(Cr)層16等の酸化を防止するためや、完成した半導体装置における耐湿性の向上や、表面の機械的保護等の目的を達成するための処理を、図4A及び図4Bに示すようにして行う。   A solder ball as the external electrode 5 (see FIG. 5) is formed by the above process. Subsequently, a process for preventing the oxidation of the chromium (Cr) layer 16 and the like, improving the moisture resistance of the completed semiconductor device, and achieving the objectives such as mechanical protection of the surface is shown in FIGS. 4A and 4B. This is done as shown in

図4Aに示すように、ウエーハ10の全面に、感光性のソルダレジスト層28を塗布により形成する。そして、露光、現像及び焼成処理を行って、ソルダレジスト層28のうち、ハンダ26を覆っている部分及びその付近の領域を除去する。こうして、残されたソルダレジスト層28は、酸化防止膜として、また最終的に半導体装置となったときの保護膜としてや、更には防湿性の向上を目的とした保護膜となる。そして、電気的特性の検査を行い、必要であれば製品番号や製造者名などを印刷する。   As shown in FIG. 4A, a photosensitive solder resist layer 28 is formed on the entire surface of the wafer 10 by coating. Then, exposure, development, and baking are performed to remove a portion of the solder resist layer 28 that covers the solder 26 and a region in the vicinity thereof. Thus, the remaining solder resist layer 28 serves as an antioxidant film, as a protective film when finally becoming a semiconductor device, and further as a protective film for the purpose of improving moisture resistance. Then, the electrical characteristics are inspected, and if necessary, the product number, manufacturer name, etc. are printed.

続いて、ダイシングを行って、図4Cに示すように個々の半導体装置に切断する。ここで、ダイシングを行う位置(スクライブライン)は、図4Bと図4Cを比較して明らかなように、樹脂層14を避ける位置である。したがって、パッシベーション膜等の存在しないウエーハ10に対してのみダイシングが行われので、性質の異なる材料からなる複数層を切断するときの問題を避けることができる。ダイシング工程は従来通りの方法によって行われる。なお、図4A及び図4Bは、電極よりも外側に位置する樹脂層14の途中までを示しているが、図4Cは、電極よりも外側に位置する樹脂層14を超えたスクライブラインまでを示している。   Subsequently, dicing is performed to cut into individual semiconductor devices as shown in FIG. 4C. Here, the position where the dicing is performed (scribe line) is a position where the resin layer 14 is avoided, as is clear by comparing FIG. 4B and FIG. 4C. Therefore, dicing is performed only on the wafer 10 in which no passivation film or the like is present, so that a problem in cutting a plurality of layers made of materials having different properties can be avoided. The dicing process is performed by a conventional method. 4A and 4B show the middle part of the resin layer 14 located outside the electrode, but FIG. 4C shows the scribe line beyond the resin layer 14 located outside the electrode. ing.

こうして形成された半導体装置によれば、樹脂層14が応力緩和層7(図5参照)となるので、回路基板(図示せず)と半導体チップ1(図5参照)との間の熱膨張係数の差による応力が緩和される。   According to the semiconductor device thus formed, the resin layer 14 becomes the stress relaxation layer 7 (see FIG. 5), so that the thermal expansion coefficient between the circuit board (not shown) and the semiconductor chip 1 (see FIG. 5). The stress due to the difference is relaxed.

以上説明した半導体装置の製造方法によれば、ウエーハプロセスにおいてほぼ全ての工程が完結する。言い換えると、実装基板と接続する外部端子を形成する工程がウエーハプロセス内で行えることになり、従来のパッケージング工程、すなわち個々の半導体チップを扱って、個々の半導体チップに対してそれぞれインナーリードボンディング工程や外部端子形成工程等を行わなくとも良い。また、応力緩和層を形成するときに、パターニングされたフィルムなどの基板が不要になる。これらの理由から、低コストかつ高品質の半導体装置を得ることができる。   According to the semiconductor device manufacturing method described above, almost all the steps are completed in the wafer process. In other words, the process of forming the external terminals connected to the mounting substrate can be performed within the wafer process, and the conventional packaging process, that is, the individual semiconductor chips are handled and the inner lead bonding is performed on each individual semiconductor chip. It is not necessary to perform a process, an external terminal formation process, etc. Further, when the stress relaxation layer is formed, a substrate such as a patterned film becomes unnecessary. For these reasons, a low-cost and high-quality semiconductor device can be obtained.

また本例において配線層を二層以上に設けても良い。層を重ねれば一般的に層厚が増し、配線抵抗を下げることができる。特に配線のうちの一層をクローム(Cr)とした場合には、銅(Cu)や金はクローム(Cr)よりも電気的抵抗が低いため、組み合わせることで配線抵抗を下げることができる。あるいは、応力緩和層上にチタン層を形成し、このチタン層の上にニッケル層、又は白金及び金からなる層を形成してもよい。または、白金及び金の二層を配線としてもよい。   In this example, two or more wiring layers may be provided. If the layers are stacked, the layer thickness generally increases and the wiring resistance can be lowered. In particular, when one of the wirings is made of chrome (Cr), copper (Cu) or gold has a lower electrical resistance than chrome (Cr), so that the wiring resistance can be lowered by combining them. Alternatively, a titanium layer may be formed on the stress relaxation layer, and a nickel layer or a layer made of platinum and gold may be formed on the titanium layer. Alternatively, two layers of platinum and gold may be used as the wiring.

(第2実施形態)
図6A〜図7Cは、第2実施形態に係る半導体装置の製造方法を説明する図である。本実施形態は、第1実施形態と比べて、図3A以降の工程において異なり、図2Eまでの工程は第1実施形態と同様である。したがって、図6Aに示すウエーハ110、電極112、樹脂層114、クローム(Cr)層116、銅(Cu)層120、レジスト層122及び台座124は、図2Eに示すウエーハ10、電極12、樹脂層14、クローム(Cr)層16、銅(Cu)層20、レジスト層22及び台座124と同様であり、製造方法も図1A〜図2Eに示すものと同様のため、説明を省略する。
(Second Embodiment)
6A to 7C are views for explaining a method of manufacturing a semiconductor device according to the second embodiment. The present embodiment differs from the first embodiment in the steps after FIG. 3A, and the steps up to FIG. 2E are the same as those in the first embodiment. Therefore, the wafer 110, the electrode 112, the resin layer 114, the chrome (Cr) layer 116, the copper (Cu) layer 120, the resist layer 122, and the pedestal 124 shown in FIG. 6A are the same as the wafer 10, the electrode 12, and the resin layer shown in FIG. 2E. 14, the chrome (Cr) layer 16, the copper (Cu) layer 20, the resist layer 22 and the pedestal 124, and the manufacturing method is the same as that shown in FIGS.

本実施形態では、図6Aに示すように、台座124の上に薄ハンダ126をメッキし、レジスト層122を剥離して、図6Bに示すようにする。さらに、薄ハンダ126をレジストとして、図6Cに示すように銅(Cu)層120をエッチングする。   In this embodiment, as shown in FIG. 6A, thin solder 126 is plated on the pedestal 124, and the resist layer 122 is peeled off, as shown in FIG. 6B. Further, using the thin solder 126 as a resist, the copper (Cu) layer 120 is etched as shown in FIG. 6C.

続いて、図7Aに示すようにウエーハ110の全面に感光性ソルダレジスト層128を形成し、図7Bに示すように、台座124の領域のソルダレジスト層128を、露光、現像及び焼成処理により除去する。   Subsequently, as shown in FIG. 7A, a photosensitive solder resist layer 128 is formed on the entire surface of the wafer 110, and as shown in FIG. 7B, the solder resist layer 128 in the region of the pedestal 124 is removed by exposure, development, and baking. To do.

そして、図7Cに示すように、薄ハンダ126が残った台座124の上に、薄ハンダ126よりも厚い厚ハンダ129をメッキする。これは無電解メッキにより行われる。厚ハンダ129は、その後、ウェットバックによって図3に示す状態と同様に半球以上のボール状にされる。こうして、厚ハンダ129は、外部電極5(図5参照)としてのハンダボールとなる。その後の工程は、上述した第1実施形態と同様である。なお、薄ハンダ126、厚ハンダ129の順にメッキを行い、その後、感光性のソルダレジスト層(図7Aの工程)を行っても良い。   Then, as shown in FIG. 7C, a thick solder 129 thicker than the thin solder 126 is plated on the base 124 where the thin solder 126 remains. This is done by electroless plating. The thick solder 129 is then formed into a hemispherical or more ball shape by wet back as in the state shown in FIG. Thus, the thick solder 129 becomes a solder ball as the external electrode 5 (see FIG. 5). The subsequent steps are the same as those in the first embodiment described above. Alternatively, the thin solder 126 and the thick solder 129 may be plated in this order, and then a photosensitive solder resist layer (step of FIG. 7A) may be performed.

本実施形態によっても、ウエーハプロセスにおいてほぼ全ての工程を行うことができる。なお、本実施形態では、厚ハンダ129が無電解メッキによって形成される。したがって、台座124を省略して、銅(Cu)層120の上に厚ハンダ129を直接形成することもできる。   Also according to this embodiment, almost all steps can be performed in the wafer process. In the present embodiment, the thick solder 129 is formed by electroless plating. Therefore, the pedestal 124 can be omitted, and the thick solder 129 can be formed directly on the copper (Cu) layer 120.

(第3実施形態)
図8A〜図9Dは、第3実施形態に係る半導体装置の製造方法を説明する図である。
(Third embodiment)
8A to 9D are views for explaining a method for manufacturing a semiconductor device according to the third embodiment.

図8Aに示すウエーハ30、電極32、樹脂層34、クローム(Cr)層36、銅(Cu)層40及びレジスト層42は、図2Cに示すウエーハ10、電極12、樹脂層14、クローム(Cr)層16、銅(Cu)層20及びレジスト層22と同様であり、製造方法も図1A〜図2Cに示すものと同様のため、説明を省略する。   The wafer 30, the electrode 32, the resin layer 34, the chrome (Cr) layer 36, the copper (Cu) layer 40, and the resist layer 42 shown in FIG. 8A are the same as the wafer 10, the electrode 12, the resin layer 14, and the chrome (Cr ) Layer 16, copper (Cu) layer 20, and resist layer 22, and the manufacturing method is the same as that shown in FIGS.

そして、図8Aに示すレジスト層42の一部を、露光、現像及び焼成処理によって除去する。詳しくは、図8Bに示すように、配線となるクローム(Cr)層36の上方に位置するレジスト層42のみを残して、他の位置のレジスト層42を除去する。   Then, a part of the resist layer 42 shown in FIG. 8A is removed by exposure, development and baking. Specifically, as shown in FIG. 8B, the resist layer 42 at other positions is removed, leaving only the resist layer 42 located above the chrome (Cr) layer 36 to be a wiring.

続いて、銅(Cu)層40をエッチングしてレジスト層42を剥離して、図8Cに示すように、クローム(Cr)層36の上にのみ銅(Cu)層40を残す。こうして、クローム(Cr)層36及び銅(Cu)層40の二層構造による配線が形成される。   Subsequently, the copper (Cu) layer 40 is etched to peel off the resist layer 42, leaving the copper (Cu) layer 40 only on the chrome (Cr) layer 36, as shown in FIG. 8C. Thus, a wiring having a two-layer structure of the chrome (Cr) layer 36 and the copper (Cu) layer 40 is formed.

次に、図8Dに示すように、感光性のソルダレジストを塗布して、ソルダレジスト層44を形成する。   Next, as shown in FIG. 8D, a photosensitive solder resist is applied to form a solder resist layer 44.

図9Aに示すように、ソルダレジスト層44にコンタクトホール44aを形成する。コンタクトホール44aは、樹脂層34の上方であって、かつ、二層構造の配線の表面層である銅(Cu)層40上に形成される。なお、コンタクトホール44aの形成は、露光、現像及び焼成処理によって行われる。あるいは、コンタクトホール44aが形成されるように、所定位置にホールを設けながらソルダレジストを印刷してもよい。   As shown in FIG. 9A, contact holes 44 a are formed in the solder resist layer 44. The contact hole 44a is formed above the resin layer 34 and on the copper (Cu) layer 40 that is the surface layer of the wiring having a two-layer structure. The contact hole 44a is formed by exposure, development, and baking. Or you may print a soldering resist, providing a hole in a predetermined position so that the contact hole 44a may be formed.

続いて、コンタクトホール44aに、盛り上がった形状をなすようにハンダクリーム46を印刷する(図9B参照)。このハンダクリーム46は、ウェットバックによって、図9Cに示すように、ハンダボールとなる。そして、ダイシングを行って、図9Dに示す個々の半導体装置を得る。   Subsequently, the solder cream 46 is printed in the contact hole 44a so as to form a raised shape (see FIG. 9B). The solder cream 46 becomes a solder ball by wet back as shown in FIG. 9C. Then, dicing is performed to obtain individual semiconductor devices shown in FIG. 9D.

本実施形態では、ハンダボールの台座が省略され、かつ、ハンダクリームの印刷が適用されることで、ハンダボール形成が容易化されるとともに、製造工程の削減にもつながる。   In the present embodiment, the solder ball pedestal is omitted, and the printing of solder cream is applied, so that the formation of the solder ball is facilitated and the manufacturing process is reduced.

また、製造される半導体装置の配線がクローム(Cr)及び銅(Cu)の二層である。ここで、クローム(Cr)はポリイミド樹脂からなる樹脂層34との密着性がよく、銅(Cu)は耐クラック性が良い。耐クラック性が良いことで、配線の断線、又は電極32や能動素子の破損を防止することができる。あるいは、銅(Cu)及び金の二層、クローム及び金の二層、又はクローム、銅(Cu)及び金の三層で配線を構成してもよい。   Moreover, the wiring of the semiconductor device to be manufactured has two layers of chromium (Cr) and copper (Cu). Here, chrome (Cr) has good adhesion to the resin layer 34 made of polyimide resin, and copper (Cu) has good crack resistance. Since the crack resistance is good, it is possible to prevent disconnection of the wiring or damage to the electrode 32 or the active element. Alternatively, the wiring may be constituted by two layers of copper (Cu) and gold, two layers of chromium and gold, or three layers of chromium, copper (Cu) and gold.

本実施形態では台座無しの例をあげたが、台座を設けても良いことはいうまでもない。   In the present embodiment, an example without a pedestal is given, but it goes without saying that a pedestal may be provided.

(第4実施形態)
図10は、第4実施形態に係る半導体装置の製造方法を説明する図である。
(Fourth embodiment)
FIG. 10 is a view for explaining the method for manufacturing the semiconductor device according to the fourth embodiment.

同図に示すウエーハ130、電極132、樹脂層134、クローム(Cr)層136、銅(Cu)層140及びソルダレジスト層144は、図9Aに示すウエーハ30、電極32、樹脂層34、クローム(Cr)層36、銅(Cu)層40及びソルダレジスト層44と同様であり、製造方法も図8A〜図9Aに示すものと同様のため、説明を省略する。   The wafer 130, the electrode 132, the resin layer 134, the chrome (Cr) layer 136, the copper (Cu) layer 140, and the solder resist layer 144 shown in the figure are the same as the wafer 30, the electrode 32, the resin layer 34, and the chrome (shown in FIG. 9A). The method is the same as that of the (Cr) layer 36, the copper (Cu) layer 40, and the solder resist layer 44, and the manufacturing method is the same as that shown in FIGS.

本実施形態では、図9Bにおいてハンダクリーム46が用いられた代わりに、ソルダレジスト層144に形成されたコンタクトホール144aに、フラックス146を塗布してハンダボール148が搭載されている。その後、ウエットバック、検査、捺印及びダイシング工程が行われる。   In this embodiment, instead of using the solder cream 46 in FIG. 9B, solder balls 148 are mounted by applying flux 146 to the contact holes 144 a formed in the solder resist layer 144. Thereafter, wetback, inspection, marking, and dicing processes are performed.

本実施形態によれば、予め形成されたハンダボール148を搭載して、これを外部電極5(図5参照)とする。また、第1及び第2の実施形態と比較すると、台座24、124を省略することができる。さらに、配線3(図5参照)が、クローム(Cr)層136及び銅(Cu)層140の二層構造となる。   According to the present embodiment, a pre-formed solder ball 148 is mounted and used as the external electrode 5 (see FIG. 5). Further, the pedestals 24 and 124 can be omitted as compared with the first and second embodiments. Furthermore, the wiring 3 (see FIG. 5) has a two-layer structure of a chrome (Cr) layer 136 and a copper (Cu) layer 140.

本実施形態では台座無しの例をあげたが、台座を設けても良いことはいうまでもない。   In the present embodiment, an example without a pedestal is given, but it goes without saying that a pedestal may be provided.

(第5実施形態)
図11A〜図12Cは、第5実施形態に係る半導体装置の製造方法を説明する図である。
(Fifth embodiment)
11A to 12C are views for explaining a method for manufacturing a semiconductor device according to the fifth embodiment.

まず、図11Aに示すように、電極52を有するウエーハ50に、ガラス板54を接着する。ガラス板54には、ウエーハ50の電極52に対応する穴54aが形成されており、接着剤56が塗られている。   First, as shown in FIG. 11A, a glass plate 54 is bonded to a wafer 50 having electrodes 52. A hole 54 a corresponding to the electrode 52 of the wafer 50 is formed in the glass plate 54, and an adhesive 56 is applied.

このガラス板54の熱膨張係数は、半導体チップとなるウエーハ50の熱膨張係数と、半導体装置を実装する回路基板の熱膨張係数と、の間の値となっている。このことから、ウエーハ50をダイシングして得られる半導体チップ、ガラス板54、半導体装置が実装される回路基板(図示せず)の順で熱膨張係数の値が変わるので、接続部における熱膨張係数の差が小さくなり熱応力が小さくなる。すなわち、ガラス板54は応力緩和層となる。なお、同様の熱膨張係数を有するものであれば、ガラス板54の代わりに、セラミックス板を用いても良い。   The thermal expansion coefficient of the glass plate 54 is a value between the thermal expansion coefficient of the wafer 50 serving as a semiconductor chip and the thermal expansion coefficient of the circuit board on which the semiconductor device is mounted. From this, the value of the thermal expansion coefficient changes in the order of the semiconductor chip obtained by dicing the wafer 50, the glass plate 54, and the circuit board (not shown) on which the semiconductor device is mounted. The difference between the two becomes smaller and the thermal stress becomes smaller. That is, the glass plate 54 becomes a stress relaxation layer. A ceramic plate may be used instead of the glass plate 54 as long as it has a similar thermal expansion coefficient.

そして、ガラス板54をウエーハ50に接着すると、穴54に入り込んだ接着剤56をO2 プラズマ処理によって除去して、図11Bに示すようにする。   When the glass plate 54 is bonded to the wafer 50, the adhesive 56 that has entered the hole 54 is removed by O2 plasma treatment, as shown in FIG. 11B.

次に、図11Cに示すように、ウエーハ50の全面であってガラス板54上に、スパッタリングによってアルミニウム層58を形成する。その後に穴54の表面に膜を形成すれば比較的断線の発生しやすいアルミニウムの保護が図れる。次に、図12Aに示すようにレジスト層59を形成し、図12Bに示すように、露光、現像及び焼成処理によってレジスト層59の一部を除去する。除去されるレジスト層59は、配線パターン形成部以外の位置が好ましい。   Next, as shown in FIG. 11C, an aluminum layer 58 is formed on the entire surface of the wafer 50 and on the glass plate 54 by sputtering. Thereafter, if a film is formed on the surface of the hole 54, it is possible to protect aluminum which is relatively easily broken. Next, a resist layer 59 is formed as shown in FIG. 12A, and as shown in FIG. 12B, a part of the resist layer 59 is removed by exposure, development, and baking treatment. The resist layer 59 to be removed is preferably at a position other than the wiring pattern forming portion.

図12Bにおいて、レジスト層59は、電極52の上方からガラス板54の上方にわたって残されている。また、一つの電極52の上方と他の電極52の上方との間が連続しないように途切れている。   In FIG. 12B, the resist layer 59 is left from above the electrode 52 to above the glass plate 54. Further, there is an interruption so that the upper part of one electrode 52 and the upper part of the other electrode 52 are not continuous.

そして、アルミニウム層58をエッチングすると、図12Cに示すように、配線となる領域にアルミニウム層58が残る。すなわち、アルミニウム層58は、電極52からガラス板54の上にかけて、配線として形成される。また、電極52同士が導通せずに、個々の電極52ごとの配線となるようにアルミニウム層58が形成されている。あるいは、複数の電極52を導通させる必要があれば、それに対応して配線となるアルミニウム層58を形成してもよい。なお、配線として、アルミニウム層58以外に、第1実施形態にて選択した全ての材料のうち、いずれかを適用することもできる。   When the aluminum layer 58 is etched, as shown in FIG. 12C, the aluminum layer 58 remains in a region to be a wiring. That is, the aluminum layer 58 is formed as a wiring from the electrode 52 to the glass plate 54. In addition, an aluminum layer 58 is formed so that the electrodes 52 are not connected to each other and become wiring for each electrode 52. Alternatively, if it is necessary to make the plurality of electrodes 52 conductive, an aluminum layer 58 serving as a wiring may be formed correspondingly. In addition to the aluminum layer 58, any of the materials selected in the first embodiment can be applied as the wiring.

以上の工程によって、電極52からの配線が形成されるので、配線としてのアルミニウム層58にハンダボールを形成し、ウエーハ50から個々の半導体装置に切断する。これらの工程は、上記第1実施形態と同様にして行うことができる。   Since the wiring from the electrode 52 is formed by the above steps, solder balls are formed on the aluminum layer 58 as the wiring, and the wafer 50 is cut into individual semiconductor devices. These steps can be performed in the same manner as in the first embodiment.

本実施形態によれば、ガラス板54は穴54aを有するものの、穴54aの形成は容易である。したがって、ガラス板54に対しては、予めバンプや配線を形成しておくようなパターニングが必要ではない。また、配線となるアルミニウム層58などの形成工程には、ウエーハプロセスにおける金属薄膜形成技術が適用され、ほぼ全ての工程がウエーハプロセスにて完結する。   According to this embodiment, although the glass plate 54 has the hole 54a, the formation of the hole 54a is easy. Therefore, it is not necessary to pattern the glass plate 54 so as to form bumps and wirings in advance. In addition, the metal thin film forming technique in the wafer process is applied to the formation process of the aluminum layer 58 and the like to be the wiring, and almost all processes are completed by the wafer process.

なおガラス板54の上に別の応力吸収層、例えばポリイミド樹脂等を第1実施形態と同様にさらに設けても良い。この場合には、改めて応力吸収層を設けるため、ガラス板54の熱膨張係数はシリコンと同等でもよい。   Note that another stress absorbing layer such as a polyimide resin may be further provided on the glass plate 54 as in the first embodiment. In this case, since the stress absorption layer is newly provided, the thermal expansion coefficient of the glass plate 54 may be equal to that of silicon.

(第6実施形態)
図13A〜図13Dは、第6実施形態に係る半導体装置の製造方法を説明する図である。本例では応力緩和層として、あらかじめ板状に形成されたポリイミド板を選択した。特に、ポリイミドにはヤング率の低い組成のものが存在するので、その組成のものを応力緩和層として選択した。なおそのほかにも例えばプラスチック板やガラスエポキシ系等の複合板を用いてもよい。この場合、実装基板と同材料を用いると熱膨張係数に差がなくなり好ましい。特に今日では実装基板としてプラスチック基板が多いため、プラスチック板を応力緩和層に用いることは有効である。
(Sixth embodiment)
13A to 13D are views for explaining a method for manufacturing a semiconductor device according to the sixth embodiment. In this example, a polyimide plate previously formed in a plate shape was selected as the stress relaxation layer. In particular, since polyimide has a composition with a low Young's modulus, that composition was selected as the stress relaxation layer. In addition, for example, a composite plate such as a plastic plate or a glass epoxy type may be used. In this case, it is preferable to use the same material as the mounting substrate because there is no difference in thermal expansion coefficient. In particular, since there are many plastic substrates as mounting substrates today, it is effective to use a plastic plate for the stress relaxation layer.

まず、図13Aに示すように、電極62を有するウエーハ60に、ポリイミド板64を接着して、図13Bに示すようにする。なお、ポリイミド板64には、予め接着剤66が塗られている。なお、この接着剤66に応力緩和の機能を持たせる材料を選択するとなおのこと良い。応力緩和機能を有する接着剤として具体的には、熱可塑性のポリイミド樹脂やシリコーン樹脂等がある。   First, as shown in FIG. 13A, a polyimide plate 64 is bonded to a wafer 60 having an electrode 62 so as to be shown in FIG. 13B. The polyimide plate 64 is pre-coated with an adhesive 66. It is more preferable to select a material that gives the adhesive 66 a stress relaxation function. Specific examples of the adhesive having a stress relaxation function include thermoplastic polyimide resins and silicone resins.

次に、図13Cに示すように、電極62に対応する領域にエキシマレーザなどを用いてコンタクトホール64aを形成し、図13Dに示すように、アルミニウム層68をスパッタリングによって形成する。なお、アルミニウム層68以外に、第1実施形態にて選択した全ての材料のうち、いずれかを適用することもできる。   Next, as shown in FIG. 13C, a contact hole 64a is formed in the region corresponding to the electrode 62 using an excimer laser or the like, and as shown in FIG. 13D, an aluminum layer 68 is formed by sputtering. In addition to the aluminum layer 68, any of the materials selected in the first embodiment can be applied.

こうして、図11Cと同様の状態になるので、その後、図12A以降の工程を行うことで、半導体装置を製造することができる。   Thus, since the state is the same as that in FIG. 11C, the semiconductor device can be manufactured by performing the steps in FIG. 12A and thereafter.

本実施形態によれば、穴すら形成されていないポリイミド板64を用いるので、パターニングした基板が不要になる。その他の効果は、上記第1〜第5実施形態と同様である。   According to this embodiment, since the polyimide plate 64 in which no holes are formed is used, a patterned substrate becomes unnecessary. Other effects are the same as those in the first to fifth embodiments.

なおその他の形態として、応力緩和層に予めドリル等の機械加工を行って穴を設けておいて、その後にウエーハ上に貼り合わせる等の配設プロセスを行ってもよい。また機械加工以外にもケミカルエッチングやドライエッチングにより穴を設けることもできる。なおケミカルエッチングやドライエッチングを用いて穴を形成する場合にはウエーハ上でもその前の事前工程で行っても良い。   As another form, a drilling process or the like may be performed in advance on the stress relaxation layer to provide a hole, and thereafter, an arrangement process such as bonding to the wafer may be performed. In addition to machining, holes can be provided by chemical etching or dry etching. In addition, when forming a hole using chemical etching or dry etching, it may be performed on the wafer or in a previous preliminary process.

(第7実施形態)
図14A〜図17Cは、第7実施形態に係る半導体装置の製造方法を説明する図であり、図18のI−I線断面に対応する。なお、図18は、第7実施形態に係る半導体装置を示す図である。
(Seventh embodiment)
14A to 17C are views for explaining a method of manufacturing a semiconductor device according to the seventh embodiment, and correspond to a cross section taken along line II in FIG. FIG. 18 is a diagram illustrating a semiconductor device according to the seventh embodiment.

本実施形態では、ソルダレジスト層228からバンプ205を露出させる工程(図17A及び図17B参照)が、第1実施形態よりも具体的に示されている。その他の内容と第1実施形態と同様である。   In the present embodiment, the step of exposing the bump 205 from the solder resist layer 228 (see FIGS. 17A and 17B) is more specifically shown than in the first embodiment. Other contents are the same as in the first embodiment.

まず、周知の技術によって、ウエーハ210に電極212その他の素子を形成しておき、図14Aに示すように、電極212を有するウエーハ210に、感光性のポリイミド樹脂を塗布して樹脂層214を形成する。ウエーハ210の表面には、電極212及びスクライブラインを避けてパッシベーション膜が形成されている。   First, an electrode 212 and other elements are formed on the wafer 210 by a known technique, and a photosensitive polyimide resin is applied to the wafer 210 having the electrode 212 to form a resin layer 214 as shown in FIG. 14A. To do. A passivation film is formed on the surface of the wafer 210 while avoiding the electrode 212 and the scribe line.

図14Bに示すように、樹脂層214に、電極212に対するコンタクトホール214aを形成する。   As shown in FIG. 14B, a contact hole 214 a for the electrode 212 is formed in the resin layer 214.

図14Cに示すように、スパッタリングによってウエーハ210の全面にクローム(Cr)層216を形成する。   As shown in FIG. 14C, a chrome (Cr) layer 216 is formed on the entire surface of the wafer 210 by sputtering.

図14Dに示すように、クローム(Cr)層216の上に、フォトレジストを塗布してレジスト層218を形成する。   As shown in FIG. 14D, a photoresist layer 218 is formed on the chrome (Cr) layer 216 by applying a photoresist.

図14Eに示すように、露光、現像及び焼成処理によって、レジスト層218の一部を除去する。残されたレジスト層218は、電極212から樹脂層214の中央方向に向けて形成されている。   As shown in FIG. 14E, a part of the resist layer 218 is removed by exposure, development, and baking. The remaining resist layer 218 is formed from the electrode 212 toward the center of the resin layer 214.

そして、図14Eに示すレジスト層218によって覆われた領域のみを残して、クローム(Cr)層216をエッチングし、レジスト層218を剥離する。こうしてエッチングされたクローム(Cr)層216は、図15Aに示すようになる。   Then, the chrome (Cr) layer 216 is etched leaving only the region covered with the resist layer 218 shown in FIG. 14E, and the resist layer 218 is peeled off. The chrome (Cr) layer 216 thus etched is as shown in FIG. 15A.

図15Aにおいて、クローム(Cr)層216は、電極212から樹脂層214にかけて形成されている。   In FIG. 15A, the chrome (Cr) layer 216 is formed from the electrode 212 to the resin layer 214.

図15Bに示すように、少なくともクローム(Cr)層216を含む最上層の上に銅(Cu)層220を、スパッタリングによって形成する。   As shown in FIG. 15B, a copper (Cu) layer 220 is formed on the uppermost layer including at least the chromium (Cr) layer 216 by sputtering.

図15Cに示すように銅(Cu)層220の上にレジスト層222を形成し、図15Dに示すようにレジスト層222の一部を、露光、現像及び焼成処理して、取り除く。そうすると、取り除く領域は、樹脂層214の上方であって、かつ、クローム(Cr)層216の上方に位置するレジスト層222の少なくとも一部が除去される。   A resist layer 222 is formed on the copper (Cu) layer 220 as shown in FIG. 15C, and a part of the resist layer 222 is removed by exposure, development and baking as shown in FIG. 15D. Then, the region to be removed is at least part of the resist layer 222 located above the resin layer 214 and above the chrome (Cr) layer 216.

図15Eに示すように、レジスト層222が部分的に除去された領域に、台座224を形成する。台座224は、銅(Cu)メッキにより形成され、ハンダボールを上に形成するようになっている。したがって、台座224は、銅(Cu)層220の上に形成され、この銅(Cu)層20及びクローム(Cr)層216を介して電極212と導通する。   As shown in FIG. 15E, a pedestal 224 is formed in a region where the resist layer 222 has been partially removed. The pedestal 224 is formed by copper (Cu) plating, and a solder ball is formed thereon. Accordingly, the pedestal 224 is formed on the copper (Cu) layer 220 and is electrically connected to the electrode 212 through the copper (Cu) layer 20 and the chrome (Cr) layer 216.

図16Aに示すように、台座224の上に、バンプ205(図18参照)としてのハンダボールを形成するためのハンダ226を厚層状に形成する。その厚みは、その後のハンダボール形成時に要求されるボール径に対応したハンダ量で決まる。ハンダ226の層は、電解メッキや印刷により形成される。   As shown in FIG. 16A, a solder 226 for forming solder balls as bumps 205 (see FIG. 18) is formed on the pedestal 224 in a thick layer. The thickness is determined by the amount of solder corresponding to the ball diameter required at the time of subsequent solder ball formation. The solder 226 layer is formed by electrolytic plating or printing.

図16Bに示すように、図16Aに示すレジスト層222を剥離し、銅(Cu)層220をエッチングする。そうすると、台座224がマスクとなって、この台座224の下のみに銅(Cu)層220が残る(図16C参照)。そして、台座224の上のハンダ226を、ウェットバックによって半球以上のボール状にして、ハンダボールとする(図16D参照)。   As shown in FIG. 16B, the resist layer 222 shown in FIG. 16A is removed, and the copper (Cu) layer 220 is etched. Then, the pedestal 224 serves as a mask, and the copper (Cu) layer 220 remains only under the pedestal 224 (see FIG. 16C). Then, the solder 226 on the pedestal 224 is formed into a hemispherical ball or more by wet back to form a solder ball (see FIG. 16D).

以上の工程によってバンプ205(図18参照)としてのハンダボールが形成される。続いて、クローム(Cr)層216等の酸化を防止するためや、完成した半導体装置における耐湿性の向上や、表面の機械的保護等の目的を達成するための処理を、図17A及び図17Bに示すようにして行う。   A solder ball as a bump 205 (see FIG. 18) is formed by the above process. Subsequently, treatments for preventing the oxidation of the chromium (Cr) layer 216 and the like, improving the moisture resistance of the completed semiconductor device, and achieving the objectives such as mechanical protection of the surface are shown in FIGS. 17A and 17B. This is done as shown in

図17Aに示すように、ウエーハ210の全面に、樹脂を塗布(スピンコート又はドリップ等)して、ソルダレジスト層228を形成する。   As shown in FIG. 17A, a solder resist layer 228 is formed on the entire surface of the wafer 210 by applying a resin (such as spin coating or drip).

本実施形態では、ソルダレジスト層228は、バンプ205上にも形成される。すなわち、ウエーハ210上に一面にソルダレジスト層228を形成すればよく、バンプ205を避けて形成する必要がないので、簡単な塗布工程で足りる。   In the present embodiment, the solder resist layer 228 is also formed on the bump 205. That is, the solder resist layer 228 may be formed on the entire surface of the wafer 210, and it is not necessary to form the solder resist layer 228 while avoiding the bump 205. Therefore, a simple coating process is sufficient.

ここで、バンプ205も含めて一面に樹脂を塗布して、例えばその後に硬化させるなどで成膜すると、図17Aに示すように、バンプ205に塗布された感光樹脂がウエーハ210の面上に流れるので、ソルダレジスト層228の厚みが異なるようになる。すなわち、バンプ205の表面に形成されるソルダレジスト層228は薄く、それ以外のウエーハ面10上に形成されるソルダレジスト層228は厚くなる。   Here, when a resin is applied to one surface including the bump 205 and then formed into a film by, for example, curing thereafter, the photosensitive resin applied to the bump 205 flows on the surface of the wafer 210 as shown in FIG. 17A. Therefore, the thickness of the solder resist layer 228 becomes different. That is, the solder resist layer 228 formed on the surface of the bump 205 is thin, and the solder resist layer 228 formed on the other wafer surface 10 is thick.

そこで、このようなソルダレジスト層228に対して、ドライエッチングを行う。特に、ドライエッチングとして一般的な等方性のエッチングを行う。そして、図17Bに示すように、バンプ205上の薄いソルダレジスト層228をエッチングして除去したときに、エッチング工程を終了する。このとき、ウエーハ210上の厚いソルダレジスト層228は残存している。こうすることで、バンプ205を避けて、ウエーハ210上にソルダレジスト層228を残すことができ、このソルダレジスト層228が保護層となる。つまり、残されたソルダレジスト層228は、酸化防止膜として、また最終的に半導体装置となったときの保護膜としてや、更には防湿性の向上を目的とした保護膜となる。そして、電気的特性の検査を行い、必要であれば製品番号や製造者名などを印刷する。   Therefore, dry etching is performed on such a solder resist layer 228. In particular, isotropic etching that is common as dry etching is performed. Then, as shown in FIG. 17B, when the thin solder resist layer 228 on the bump 205 is removed by etching, the etching process is finished. At this time, the thick solder resist layer 228 on the wafer 210 remains. In this way, the solder resist layer 228 can be left on the wafer 210 while avoiding the bump 205, and this solder resist layer 228 becomes a protective layer. That is, the remaining solder resist layer 228 serves as an antioxidant film, as a protective film when finally becoming a semiconductor device, and further as a protective film for the purpose of improving moisture resistance. Then, the electrical characteristics are inspected, and if necessary, the product number, manufacturer name, etc. are printed.

以上の工程によれば、ソルダレジスト層228のリソグラフィの工程が不要となり、工程の簡略化によるコストの削減が可能になる。   According to the above process, the lithography process of the solder resist layer 228 becomes unnecessary, and the cost can be reduced by simplifying the process.

続いて、ダイシングを行って、図17Cに示すように、ウエーハ210を半導体チップ201に切断する。ここで、ダイシングを行う位置は、図17Bと図17Cを比較して明らかなように、樹脂層214を避ける位置である。したがって、ウエーハ210に対してのみダイシングが行われので、性質の異なる材料からなる複数層を切断するときの問題を避けることができる。ダイシング工程は従来通りの方法によって行われる。   Subsequently, dicing is performed to cut the wafer 210 into semiconductor chips 201 as shown in FIG. 17C. Here, the position where dicing is performed is a position where the resin layer 214 is avoided, as is clear by comparing FIG. 17B and FIG. 17C. Therefore, since dicing is performed only on the wafer 210, problems when cutting a plurality of layers made of materials having different properties can be avoided. The dicing process is performed by a conventional method.

こうして形成された半導体装置200によれば、樹脂層214が応力緩和層207(図18参照)となるので、回路基板(図示せず)と半導体チップ201(図18参照)との間の熱膨張係数の差による応力が緩和される。   According to the semiconductor device 200 thus formed, since the resin layer 214 becomes the stress relaxation layer 207 (see FIG. 18), thermal expansion between the circuit board (not shown) and the semiconductor chip 201 (see FIG. 18). Stress due to the difference in coefficients is relieved.

図18は、本実施形態に係る半導体装置を示す平面図である。この半導体装置200は、いわゆるCSPに分類されるもので、半導体チップ201の電極212から、能動面201aの中央方向に配線3が形成され、各配線203にはバンプ205が設けられている。全てのバンプ205は、応力緩和層207の上に設けられているので、回路基板(図示せず)に実装されたときの応力の緩和を図ることができる。また、配線203の上には、保護膜としてソルダレジスト層228が形成されている。   FIG. 18 is a plan view showing the semiconductor device according to the present embodiment. This semiconductor device 200 is classified as a so-called CSP. A wiring 3 is formed from the electrode 212 of the semiconductor chip 201 toward the center of the active surface 201a, and a bump 205 is provided on each wiring 203. Since all the bumps 205 are provided on the stress relaxation layer 207, it is possible to relieve stress when mounted on a circuit board (not shown). A solder resist layer 228 is formed on the wiring 203 as a protective film.

なお、上記実施形態では、ウエーハプロセスでほぼ全ての工程を行って半導体装置を製造するので、保護層としてのソルダレジスト層228の形成もウエーハプロセスで行われたが、これに限定されるものではない。例えば、個々の半導体装置にバンプを含めて一面に樹脂を塗布して、等方性のドライエッチングを行って、バンプ上から樹脂を除去しても良い。   In the above embodiment, since the semiconductor device is manufactured by performing almost all the steps in the wafer process, the formation of the solder resist layer 228 as the protective layer is also performed in the wafer process. However, the present invention is not limited to this. Absent. For example, the resin may be applied to one surface of the semiconductor device including the bump, and the resin may be removed from the bump by performing isotropic dry etching.

(第8実施形態)
図19A及び図19Bは、第8実施形態に係る半導体装置の実装方法を説明する図である。ここで、半導体装置300は、バンプ230の上からフラックス層232が形成されている点を除き、図17Cに示す半導体装置200と同様の構成である。すなわち、半導体チップ234の電極236から配線238を引き込み、ピッチ変換をして、配線238にバンプ230が形成されている。また、配線238は、応力緩和層240の上に形成されているので、バンプ230に加えられる応力を緩和することができる。
(Eighth embodiment)
FIG. 19A and FIG. 19B are diagrams for explaining a semiconductor device mounting method according to the eighth embodiment. Here, the semiconductor device 300 has the same configuration as the semiconductor device 200 shown in FIG. 17C except that the flux layer 232 is formed on the bump 230. That is, the wiring 238 is drawn from the electrode 236 of the semiconductor chip 234 and the pitch is changed, and the bump 230 is formed on the wiring 238. Further, since the wiring 238 is formed on the stress relaxation layer 240, the stress applied to the bump 230 can be relaxed.

ここで、フラックス層232は、半導体装置300のバンプ230を上に向けて、フラックスを一面に塗布することで形成される。この塗布は、スピンコートやドリップによって行われる。また、フラックスとして、加熱されると化学反応により残渣が熱可塑性高分子樹脂に変化するもの(例えば、株式会社日本スペリア社製のNS−501)を使用することが好ましい。これによれば、残渣は、化学的に安定しているためにイオン化することがなく、絶縁性に優れる。   Here, the flux layer 232 is formed by applying the flux to one surface with the bumps 230 of the semiconductor device 300 facing upward. This application is performed by spin coating or drip. Moreover, it is preferable to use what changes a residue into a thermoplastic polymer resin by a chemical reaction when heated (for example, NS-501 by Nippon Superior Co., Ltd.). According to this, since the residue is chemically stable, it is not ionized and has excellent insulating properties.

このようなフラックス層232を有する半導体装置300を、図19Aに示すように、回路基板250に実装する。   A semiconductor device 300 having such a flux layer 232 is mounted on a circuit board 250 as shown in FIG. 19A.

具体的には、図19Bに示すように、フラックス層232を介して、回路基板250の配線252、254上にバンプ230を位置合わせして、半導体装置300を載置する。   Specifically, as shown in FIG. 19B, the bumps 230 are positioned on the wirings 252 and 254 of the circuit board 250 via the flux layer 232, and the semiconductor device 300 is mounted.

そして、リフロー工程によって、バンプ230を形成するハンダを溶融させて、バンプ230と配線252、254とを接続する。フラックス層232は、このハンダ付けにおいて消費される。ただし、バンプ230の付近においてのみフラックス層232は消費され、それ以外の領域では、フラックス層232は残ったままとなる。この残ったフラックス層232は、リフロー工程で加熱されているので、上述したように、熱可塑性高分子樹脂となり絶縁性に優れた層となっている。したがって、このフラックス層232の残渣が、半導体装置300におけるバンプ230が形成された面の保護層となる。   Then, the solder for forming the bump 230 is melted by the reflow process, and the bump 230 and the wirings 252 and 254 are connected. The flux layer 232 is consumed in this soldering. However, the flux layer 232 is consumed only in the vicinity of the bump 230, and the flux layer 232 remains in other regions. Since the remaining flux layer 232 is heated in the reflow process, as described above, it becomes a thermoplastic polymer resin and is a layer having excellent insulating properties. Therefore, the residue of the flux layer 232 becomes a protective layer on the surface of the semiconductor device 300 on which the bumps 230 are formed.

このように、本実施形態によれば、フラックスを塗布する工程が、保護層を形成する工程をも兼ねるので、リソグラフィ等を適用した保護層の形成工程が不要になる。   As described above, according to the present embodiment, the step of applying the flux also serves as the step of forming the protective layer, so that the step of forming the protective layer to which lithography or the like is applied becomes unnecessary.

本発明は、上記実施形態に限定されるものではなく、種々の変形が可能である。例えば、上記実施形態は、半導体装置に本発明を適用したが、能動部品か受動部品かを問わず、種々の面実装用の電子部品に本発明を適用することができる。電子部品として、例えば、抵抗器、コンデンサ、コイル、発振器、フィルタ、温度センサ、サーミスタ、バリスタ、ボリューム又はヒューズなどがある。   The present invention is not limited to the above embodiment, and various modifications can be made. For example, in the above embodiment, the present invention is applied to a semiconductor device, but the present invention can be applied to various electronic components for surface mounting regardless of whether they are active components or passive components. Examples of the electronic component include a resistor, a capacitor, a coil, an oscillator, a filter, a temperature sensor, a thermistor, a varistor, a volume, or a fuse.

(その他の実施形態)
本発明は、上記実施形態に限定されるものではなく、種々の変形が可能である。例えば、上記実施形態は、半導体装置に本発明を適用したが、能動部品か受動部品かを問わず、種々の面実装用の電子部品に本発明を適用することができる。
(Other embodiments)
The present invention is not limited to the above embodiment, and various modifications can be made. For example, in the above embodiment, the present invention is applied to a semiconductor device, but the present invention can be applied to various electronic components for surface mounting regardless of whether they are active components or passive components.

図20は、面実装用の電子部品に本発明を適用した例を示す図である。同図に示す電子部品400は、チップ部402の両側に電極404が設けられてなり、例えば、抵抗器、コンデンサ、コイル、発振器、フィルタ、温度センサ、サーミスタ、バリスタ、ボリューム又はヒューズなどである。電極404には、上述した実施形態と同様に、応力緩和層406を介して配線408が形成されている。この配線408には、バンプ410が形成される。   FIG. 20 is a diagram showing an example in which the present invention is applied to an electronic component for surface mounting. The electronic component 400 shown in the figure is provided with electrodes 404 on both sides of the chip portion 402, and is, for example, a resistor, a capacitor, a coil, an oscillator, a filter, a temperature sensor, a thermistor, a varistor, a volume, or a fuse. Similar to the above-described embodiment, a wiring 408 is formed on the electrode 404 via a stress relaxation layer 406. A bump 410 is formed on the wiring 408.

また、図21も、面実装用の電子部品に本発明を適用した例を示す図であり、この電子部品420の電極424は、チップ部422の実装側の面に形成され、応力緩和層426を介して配線428が形成されている。この配線428には、バンプ430が形成される。   FIG. 21 is also a diagram showing an example in which the present invention is applied to an electronic component for surface mounting. The electrode 424 of the electronic component 420 is formed on the surface on the mounting side of the chip portion 422, and the stress relaxation layer 426. A wiring 428 is formed via the. Bumps 430 are formed on the wiring 428.

なお、これらの電子部品400、420の製造方法は、上記実施形態と同様であるため説明を省略する。また、応力緩和層406、426を形成したことによる効果も上述した実施形態と同様である。   In addition, since the manufacturing method of these electronic components 400 and 420 is the same as that of the said embodiment, description is abbreviate | omitted. The effect obtained by forming the stress relaxation layers 406 and 426 is the same as that of the above-described embodiment.

次に、図22は、本発明を適用した半導体装置に保護層を形成した例を示す図である。同図に示す半導体装置440は、図4Cに示す半導体装置に保護層442を形成したもので、保護層442以外は図4Cに示す半導体装置と同様であるため、説明を省略する。   Next, FIG. 22 is a diagram showing an example in which a protective layer is formed on a semiconductor device to which the present invention is applied. A semiconductor device 440 illustrated in FIG. 4 is obtained by forming a protective layer 442 on the semiconductor device illustrated in FIG. 4C, and is the same as the semiconductor device illustrated in FIG. 4C except for the protective layer 442.

保護層442は、半導体装置440において、実装側とは反対面すなわち裏面に形成されている。こうすることで、裏面に傷が付くことを防止することができる。   In the semiconductor device 440, the protective layer 442 is formed on the surface opposite to the mounting side, that is, the back surface. By doing so, it is possible to prevent the back surface from being scratched.

更には裏面の傷を起点としたクラックによる半導体チップ自体の損傷を防止できる。   Furthermore, it is possible to prevent damage to the semiconductor chip itself due to cracks originating from scratches on the back surface.

保護層442は、個片としての半導体装置440に切断される前に、ウエーハの裏面に形成されることが好ましい。こうすることで、複数の半導体装置440に対して同時に保護層442を形成することができる。詳しくは、金属薄膜形成工程が全て完了してから保護層442をウエーハに形成することが好ましい。こうすることで、金属薄膜形成工程を円滑に行うことができる。   The protective layer 442 is preferably formed on the back surface of the wafer before being cut into individual semiconductor devices 440. Thus, the protective layer 442 can be formed on the plurality of semiconductor devices 440 at the same time. Specifically, it is preferable to form the protective layer 442 on the wafer after all the metal thin film forming steps are completed. By carrying out like this, a metal thin film formation process can be performed smoothly.

保護層442は、半導体装置440のリフロー工程における高温に耐えられる材質であることが好ましい。詳しくは、ハンダの溶融温度まで耐えられることが好ましい。つまり、保護層442には、ハンダの溶融温度以上の溶融温度を有する材料を用いることが好ましい。また、保護層442として例えば樹脂を用いても良い。この場合、保護層442は、ポッティング樹脂に用いる樹脂を塗布することにより形成しても良い。あるいは、粘着性又は接着性を有するシートを貼り付けて保護層442を形成してもよい。このシートは、有機か無機かを問わない。   The protective layer 442 is preferably made of a material that can withstand high temperatures in the reflow process of the semiconductor device 440. Specifically, it is preferable to withstand the melting temperature of the solder. That is, it is preferable to use a material having a melting temperature equal to or higher than the melting temperature of solder for the protective layer 442. Further, for example, a resin may be used as the protective layer 442. In this case, the protective layer 442 may be formed by applying a resin used for the potting resin. Alternatively, the protective layer 442 may be formed by attaching a sticky or adhesive sheet. This sheet may be organic or inorganic.

このようにすれば半導体装置の表面がシリコン以外の物質で覆われるので、例えばマーキング性も向上する。   In this way, since the surface of the semiconductor device is covered with a substance other than silicon, the marking property is improved, for example.

次に、図23は、本発明を適用した半導体装置に放熱器を取り付けた例を示す図である。同図に示す半導体装置450は、図4Cに示す半導体装置に放熱器452を取り付けたもので、放熱器452以外は図4Cに示す半導体装置と同様であるため、説明を省略する。   Next, FIG. 23 is a diagram showing an example in which a radiator is attached to a semiconductor device to which the present invention is applied. A semiconductor device 450 shown in the figure is obtained by attaching a heat radiator 452 to the semiconductor device shown in FIG. 4C. Except for the heat radiator 452, the semiconductor device 450 is the same as the semiconductor device shown in FIG.

放熱器452は、半導体装置450において、実装側とは反対面すなわち裏面に、熱伝導性接着剤454を介して取り付けられている。こうすることで、放熱性が向上する。放熱器452は、多数のフィン456を有し、銅や銅合金、窒化アルミニウムなどで形成されていることが多い。なお本例ではフィン付きを例にあげたが、フィンを有しない単なる板状の放熱器(放熱板)を取り付けても相応の放熱効果を得ることができる。この場合は単なる板状の取り付けになるため、ハンドリングが容易で、しかもコスト低減が可能となる。   The heat radiator 452 is attached to the surface opposite to the mounting side, that is, the back surface of the semiconductor device 450 via a heat conductive adhesive 454. By doing so, heat dissipation is improved. The radiator 452 has a large number of fins 456 and is often formed of copper, copper alloy, aluminum nitride, or the like. In this example, the case with fins is taken as an example. However, even if a simple plate-like radiator (heat radiating plate) having no fins is attached, a corresponding heat radiation effect can be obtained. In this case, since it is a simple plate-like attachment, handling is easy and cost can be reduced.

上記実施形態では、外部端子として予め半導体装置側にハンダバンプや金バンプを設けたが、他の例としては半導体装置側にハンダバンプや金バンプを用いずに、例えば銅等の台座をそのまま外部端子として用いても良い。なお、この場合には半導体装置が実装される実装基板(マザーボード)の接合部(ランド)に、半導体装置実装時の前までに予めハンダを設けておく必要がある。   In the above embodiment, solder bumps and gold bumps are provided in advance on the semiconductor device side as external terminals. However, as another example, a pedestal such as copper is used as an external terminal without using solder bumps or gold bumps on the semiconductor device side. It may be used. In this case, it is necessary to provide solder in advance at the junction (land) of the mounting substrate (motherboard) on which the semiconductor device is mounted before mounting the semiconductor device.

また、上記実施形態において用いられるポリイミド樹脂は、黒色であることが好ましい。黒色のポリイミド樹脂を応力緩和層として用いることで、半導体チップが光を受けたときの誤作動を避けられるとともに、耐光性を上げて半導体装置の信頼性を向上させることができる。   Moreover, it is preferable that the polyimide resin used in the said embodiment is black. By using the black polyimide resin as the stress relaxation layer, it is possible to avoid malfunction when the semiconductor chip receives light, and to improve light resistance and improve the reliability of the semiconductor device.

なお、図24には、上述した実施形態に係る方法によって製造された半導体装置などの電子部品1100を実装した回路基板1000が示されている。そして、この回路基板1000を備える電子機器として、図25には、ノート型パーソナルコンピュータ1200が示されている。   FIG. 24 shows a circuit board 1000 on which an electronic component 1100 such as a semiconductor device manufactured by the method according to the above-described embodiment is mounted. As an electronic device including the circuit board 1000, a notebook personal computer 1200 is shown in FIG.

図1A〜図1Eは、第1実施形態に係る半導体装置の製造方法を説明する図である。1A to 1E are views for explaining a method of manufacturing a semiconductor device according to the first embodiment. 図2A〜図2Eは、第1実施形態に係る半導体装置の製造方法を説明する図である。2A to 2E are views for explaining the method of manufacturing the semiconductor device according to the first embodiment. 図3A〜図3Dは、第1実施形態に係る半導体装置の製造方法を説明する図である。3A to 3D are views for explaining the method for manufacturing the semiconductor device according to the first embodiment. 図4A〜図4Cは、第1実施形態に係る半導体装置の製造方法を説明する図である。4A to 4C are views for explaining a method of manufacturing the semiconductor device according to the first embodiment. 図5は、第1実施形態に係る半導体装置を示す平面図である。FIG. 5 is a plan view showing the semiconductor device according to the first embodiment. 図6A〜図6Cは、第2実施形態に係る半導体装置の製造方法を説明する図である。6A to 6C are views for explaining a method of manufacturing a semiconductor device according to the second embodiment. 図7A〜図7Cは、第2実施形態に係る半導体装置の製造方法を説明する図である。7A to 7C are views for explaining a method of manufacturing a semiconductor device according to the second embodiment. 図8A〜図8Dは、第3実施形態に係る半導体装置の製造方法を説明する図である。8A to 8D are views for explaining a method for manufacturing a semiconductor device according to the third embodiment. 図9A〜図9Dは、第3実施形態に係る半導体装置の製造方法を説明する図である。9A to 9D are views for explaining a method for manufacturing a semiconductor device according to the third embodiment. 図10は、第4実施形態に係る半導体装置の製造方法を説明する図である。FIG. 10 is a view for explaining the method for manufacturing the semiconductor device according to the fourth embodiment. 図11A〜図11Cは、第5実施形態に係る半導体装置の製造方法を説明する図である。11A to 11C are views for explaining a method for manufacturing a semiconductor device according to the fifth embodiment. 図12A〜図12Cは、第5実施形態に係る半導体装置の製造方法を説明する図である。12A to 12C are views for explaining a method of manufacturing a semiconductor device according to the fifth embodiment. 図13A〜図13Dは、第6実施形態に係る半導体装置の製造方法を説明する図である。13A to 13D are views for explaining a method for manufacturing a semiconductor device according to the sixth embodiment. 図14A〜図14Eは、第7実施形態に係る半導体装置の製造方法を説明する図である。14A to 14E are views for explaining the method for manufacturing a semiconductor device according to the seventh embodiment. 図15A〜図15Eは、第7実施形態に係る半導体装置の製造方法を説明する図である。15A to 15E are views for explaining a method for manufacturing a semiconductor device according to the seventh embodiment. 図16A〜図16Dは、第7実施形態に係る半導体装置の製造方法を説明する図である。16A to 16D are views for explaining a method for manufacturing a semiconductor device according to the seventh embodiment. 図17A〜図17Cは、第7実施形態に係る半導体装置の製造方法を説明する図である。FIG. 17A to FIG. 17C are diagrams for explaining the method of manufacturing a semiconductor device according to the seventh embodiment. 図18は、第7実施形態に係る半導体装置を示す平面図である。FIG. 18 is a plan view showing a semiconductor device according to the seventh embodiment. 図19A及び図19Bは、第8実施形態に係る半導体装置の実装方法を説明する図である。FIG. 19A and FIG. 19B are diagrams for explaining a semiconductor device mounting method according to the eighth embodiment. 図20は、面実装用の電子部品に本発明を適用した例を示す図である。FIG. 20 is a diagram showing an example in which the present invention is applied to an electronic component for surface mounting. 図21は、面実装用の電子部品に本発明を適用した例を示す図である。FIG. 21 is a diagram showing an example in which the present invention is applied to an electronic component for surface mounting. 図22は、本発明を適用した半導体装置に保護層を形成した例を示す図である。FIG. 22 is a diagram showing an example in which a protective layer is formed on a semiconductor device to which the present invention is applied. 図23は、本発明を適用した半導体装置に放熱器を取り付けた例を示す図である。FIG. 23 is a diagram showing an example in which a radiator is attached to a semiconductor device to which the present invention is applied. 図24は、本発明に係る方法を適用して製造された電子部品を実装した回路基板を示す図である。FIG. 24 is a diagram showing a circuit board on which electronic parts manufactured by applying the method according to the present invention are mounted. 図25は、本発明に係る方法を適用して製造された電子部品を実装した回路基板を備える電子機器を示す図である。FIG. 25 is a diagram showing an electronic apparatus including a circuit board on which an electronic component manufactured by applying the method according to the present invention is mounted.

符号の説明Explanation of symbols

1…半導体チップ、 3…配線、 5…外部電極、 7…応力緩和層、 8…ソルダレジスト層、 10…ウエーハ、 12…電極、 14…樹脂層、 18…レジスト層、 22…レジスト層、 24…台座、 26…ハンダ、 28…ソルダレジスト層、 32…電極、 34…樹脂層、 42…レジスト層、 44…ソルダレジスト層、 46…ハンダクリーム、 50…ウエーハ、 52…電極、 54…ガラス板、 56…接着剤、 58…アルミニウム層、 59…レジスト層、 60…ウエーハ、 62…電極、 64…ポリイミド板、 66…接着剤、 68…アルミニウム層、 110…ウエーハ、 122…レジスト層、 124…台座、 126…薄ハンダ、 128…感光性ソルダレジスト層、 128…ソルダレジスト層、 129…厚ハンダ、 144…ソルダレジスト層、 146…フラックス、 148…ハンダボール、 200…半導体装置、 201…半導体チップ、 203…配線、 205…バンプ、 207…応力緩和層、 210…ウエーハ、 212…電極、 214…樹脂層、 218…レジスト層、 222…レジスト層、 224…台座、 226…ハンダ、 228…ソルダレジスト層、 230…バンプ、 232…フラックス層、 234…半導体チップ、 236…電極、 238…配線、 240…応力緩和層、 250…回路基板、 300…半導体装置、 400…電子部品、 402…チップ部、 404…電極、 406…応力緩和層、 408…配線、 410…バンプ、 420…電子部品、 422…チップ部、 424…電極、 426…応力緩和層、 428…配線、 430…バンプ、 440…半導体装置、 442…保護層、 450…半導体装置、 452…放熱器、 454…熱伝導性接着剤、 456…フィン   DESCRIPTION OF SYMBOLS 1 ... Semiconductor chip, 3 ... Wiring, 5 ... External electrode, 7 ... Stress relaxation layer, 8 ... Solder resist layer, 10 ... Wafer, 12 ... Electrode, 14 ... Resin layer, 18 ... Resist layer, 22 ... Resist layer, 24 Pedestal, 26 ... solder, 28 ... solder resist layer, 32 ... electrode, 34 ... resin layer, 42 ... resist layer, 44 ... solder resist layer, 46 ... solder cream, 50 ... wafer, 52 ... electrode, 54 ... glass plate 56 ... Adhesive, 58 ... Aluminum layer, 59 ... Resist layer, 60 ... Wafer, 62 ... Electrode, 64 ... Polyimide plate, 66 ... Adhesive, 68 ... Aluminum layer, 110 ... Wafer, 122 ... Resist layer, 124 ... Pedestal, 126 ... Thin solder, 128 ... Photosensitive solder resist layer, 128 ... Solder resist layer, 129 ... Thickness C 144: Solder resist layer, 146: Flux, 148 ... Solder ball, 200 ... Semiconductor device, 201 ... Semiconductor chip, 203 ... Wiring, 205 ... Bump, 207 ... Stress relaxation layer, 210 ... Wafer, 212 ... Electrode, 214 ... resin layer, 218 ... resist layer, 222 ... resist layer, 224 ... pedestal, 226 ... solder, 228 ... solder resist layer, 230 ... bump, 232 ... flux layer, 234 ... semiconductor chip, 236 ... electrode, 238 ... wiring, DESCRIPTION OF SYMBOLS 240 ... Stress relaxation layer, 250 ... Circuit board, 300 ... Semiconductor device, 400 ... Electronic component, 402 ... Chip part, 404 ... Electrode, 406 ... Stress relaxation layer, 408 ... Wiring, 410 ... Bump, 420 ... Electronic component, 422 ... chip part, 424 ... electrode, 426 ... stress relaxation Layers, 428 ... wire, 430 ... bumps, 440 ... semiconductor device, 442 ... protective layer, 450 ... semiconductor device, 452 ... radiator, 454 ... heat-conductive adhesive, 456 ... fin

Claims (19)

電極の形成されたウエーハを用意する工程と、
前記電極の少なくとも一部を避けた状態となるように前記ウエーハに応力緩和層を設ける工程と、
前記電極から前記応力緩和層の上にかけて配線を形成する工程と、
前記応力緩和層の上方で前記配線に接続され、ハンダからなる外部電極を形成する工程と、
前記外部電極の形成面に、前記配線と接するように、かつ前記外部電極が含まれるまで樹脂を塗布し成膜する工程と、
前記成膜した樹脂が前記外部電極を避けて、前記ウエーハの上に残るように、前記成膜した樹脂に対して前記外部電極が露出するまで等方性のエッチングを行う工程と、その後、
前記ウエーハを個々の個片に切断する工程と、
を有する半導体装置の製造方法。
Preparing a wafer on which electrodes are formed;
Providing a stress relaxation layer on the wafer so as to avoid at least a portion of the electrode;
Forming a wiring from the electrode to the stress relaxation layer;
Forming an external electrode made of solder connected to the wiring above the stress relaxation layer;
Applying a resin to form a surface of the external electrode so as to be in contact with the wiring and including the external electrode;
A process of isotropic etching until the external electrode is exposed to the film-formed resin so that the film-formed resin remains on the wafer while avoiding the external electrode;
Cutting the wafer into individual pieces;
A method for manufacturing a semiconductor device comprising:
請求項1記載の半導体装置の製造方法において、
前記応力緩和層として、ヤング率が1×1010Pa以下の樹脂が用いられる半導体装置の製造方法。
In the manufacturing method of the semiconductor device according to claim 1,
A method for manufacturing a semiconductor device, wherein a resin having a Young's modulus of 1 × 10 10 Pa or less is used as the stress relaxation layer.
請求項1記載の半導体装置の製造方法において、
前記応力緩和層を設ける工程では、前記電極を含むように前記ウエーハに感光性樹脂を塗布し、前記感光性樹脂の前記電極に対応する領域を除去することにより前記応力緩和層を設ける半導体装置の製造方法。
In the manufacturing method of the semiconductor device according to claim 1,
In the step of providing the stress relaxation layer, a photosensitive resin is applied to the wafer so as to include the electrode, and a region corresponding to the electrode of the photosensitive resin is removed to provide the stress relaxation layer. Production method.
請求項1記載の半導体装置の製造方法において、
前記応力緩和層は、該応力緩和層を構成する樹脂を印刷することで設けられる半導体装置の製造方法。
In the manufacturing method of the semiconductor device according to claim 1,
The said stress relaxation layer is a manufacturing method of the semiconductor device provided by printing resin which comprises this stress relaxation layer.
請求項3記載の半導体装置の製造方法において、
前記感光性樹脂はポリイミド系、シリコーン系、エポキシ系のうちのいずれかを用いることを特徴とする半導体装置の製造方法。
In the manufacturing method of the semiconductor device according to claim 3,
The method of manufacturing a semiconductor device, wherein the photosensitive resin is any one of polyimide, silicone, and epoxy.
請求項1記載の半導体装置の製造方法において、
前記応力緩和層は、前記電極に対応する穴が形成されたプレートを、前記ウエーハに接着して設けられ、
前記プレートは、前記ウエーハと前記ウエーハから切断される前記個片が実装される基板との間の熱膨張係数を有する半導体装置の製造方法。
In the manufacturing method of the semiconductor device according to claim 1,
The stress relaxation layer is provided by adhering a plate in which holes corresponding to the electrodes are formed to the wafer,
The said board is a manufacturing method of the semiconductor device which has a thermal expansion coefficient between the said wafer and the board | substrate with which the said piece cut | disconnected from the said wafer is mounted.
請求項1記載の半導体装置の製造方法において、
前記応力緩和層は、プレート状の樹脂からなり、前記プレート状の樹脂を前記ウエーハに接着して設けられることを特徴とする半導体装置の製造方法。
In the manufacturing method of the semiconductor device according to claim 1,
The method of manufacturing a semiconductor device, wherein the stress relaxation layer is made of a plate-shaped resin and is provided by bonding the plate-shaped resin to the wafer.
請求項1記載の半導体装置の製造方法において、
前記ウエーハを用意する工程にて用いられるウエーハは、前記電極及び前記切断する工程にて切断される領域を除く領域に絶縁膜が形成されてなる半導体装置の製造方法。
In the manufacturing method of the semiconductor device according to claim 1,
The wafer used in the step of preparing the wafer is a method of manufacturing a semiconductor device in which an insulating film is formed in a region excluding the electrode and a region cut in the cutting step.
請求項2記載の半導体装置の製造方法において、
前記配線を形成する工程の前に、前記応力緩和層の表面を荒らす工程を有する半導体装置の製造方法。
The method of manufacturing a semiconductor device according to claim 2.
A method for manufacturing a semiconductor device, comprising a step of roughening a surface of the stress relaxation layer before the step of forming the wiring.
請求項1記載の半導体装置の製造方法において、
前記成膜した樹脂は、有機膜である半導体装置の製造方法。
In the manufacturing method of the semiconductor device according to claim 1,
The method for manufacturing a semiconductor device, wherein the formed resin is an organic film.
請求項10記載の半導体装置の製造方法において、
前記有機膜には、加熱されると化学反応により残渣が熱可塑性高分子樹脂に変化するフラックスが用いられる半導体装置の製造方法。
The method of manufacturing a semiconductor device according to claim 10.
A method of manufacturing a semiconductor device, wherein the organic film uses a flux whose residue changes into a thermoplastic polymer resin by a chemical reaction when heated.
請求項1記載の半導体装置の製造方法において、
前記配線は、前記応力緩和層上において屈曲されてなる半導体装置の製造方法。
In the manufacturing method of the semiconductor device according to claim 1,
A method of manufacturing a semiconductor device, wherein the wiring is bent on the stress relaxation layer.
請求項1記載の半導体装置の製造方法において、
前記配線と前記電極との接続部において、前記配線の幅は前記電極の幅よりも大きい半導体装置の製造方法。
In the manufacturing method of the semiconductor device according to claim 1,
A method for manufacturing a semiconductor device, wherein a width of the wiring is larger than a width of the electrode in a connection portion between the wiring and the electrode.
請求項1記載の半導体装置の製造方法において、
前記応力緩和層を形成し、かつ、前記応力緩和層の上に前記配線を形成してから、前記配線の上に無電解メッキでハンダ部を形成し、前記ハンダ部を前記外部電極に成形加工する半導体装置の製造方法。
In the manufacturing method of the semiconductor device according to claim 1,
After forming the stress relaxation layer and forming the wiring on the stress relaxation layer, a solder part is formed on the wiring by electroless plating, and the solder part is formed into the external electrode A method for manufacturing a semiconductor device.
請求項1記載の半導体装置の製造方法において、
前記応力緩和層を形成して、該応力緩和層の上に導電層を形成する工程と、
前記導電層の上に電気メッキでハンダ部を形成する工程と、
前記導電層を前記配線に加工する工程と、
前記ハンダ部を前記外部電極に成形加工する工程と、
を含む半導体装置の製造方法。
In the manufacturing method of the semiconductor device according to claim 1,
Forming the stress relaxation layer and forming a conductive layer on the stress relaxation layer;
Forming a solder portion by electroplating on the conductive layer;
Processing the conductive layer into the wiring;
Forming the solder part into the external electrode;
A method of manufacturing a semiconductor device including:
請求項14又は請求項15に記載の半導体装置の製造方法において、
前記ハンダ部は、前記配線上に先に形成された台座の上に形成される半導体装置の製造方法。
In the manufacturing method of the semiconductor device according to claim 14 or 15,
The method of manufacturing a semiconductor device, wherein the solder portion is formed on a base previously formed on the wiring.
請求項14又は請求項15に記載の半導体装置の製造方法において、
前記ハンダ部は、メッキ処理によるハンダ膜の上に形成される半導体装置の製造方法。
In the manufacturing method of the semiconductor device according to claim 14 or 15,
The method for manufacturing a semiconductor device, wherein the solder portion is formed on a solder film by plating.
請求項1から請求項15のいずれかに記載の半導体装置の製造方法において、
前記ウエーハを個々の個片に切断する前に、前記ウエーハの前記電極を有する面とは反対側面に保護部材を配設する工程を含む半導体装置の製造方法。
In the manufacturing method of the semiconductor device in any one of Claims 1-15,
A method of manufacturing a semiconductor device, comprising a step of disposing a protective member on a side surface of the wafer opposite to a surface having the electrode before cutting the wafer into individual pieces.
電極の形成されたウエーハを用意する工程と、
前記電極の少なくとも一部を避けた状態となるように前記ウエーハに樹脂層を設ける工程と、
前記電極から前記樹脂層の上にかけて配線を形成する工程と、
前記樹脂層の上方で前記配線に接続され、ハンダからなる外部電極を形成する工程と、
前記外部電極の形成面に、前記配線と接するように、かつ前記外部電極が含まれるまで樹脂を塗布し成膜する工程と、
前記成膜した樹脂が前記外部電極を避けて、前記ウエーハの上に残るように、前記成膜した樹脂に対して前記外部電極が露出するまで等方性のエッチングを行う工程と、その後、
前記ウエーハを個々の個片に切断する工程と、
を有する半導体装置の製造方法。
Preparing a wafer on which electrodes are formed;
Providing a resin layer on the wafer so as to avoid at least a part of the electrode;
Forming a wiring over the top of the resin layer from the electrode,
Forming an external electrode made of solder connected to the wiring above the resin layer ;
Applying a resin to form a surface of the external electrode so as to be in contact with the wiring and including the external electrode;
A process of isotropic etching until the external electrode is exposed to the film-formed resin so that the film-formed resin remains on the wafer while avoiding the external electrode;
Cutting the wafer into individual pieces;
A method for manufacturing a semiconductor device comprising:
JP2005118617A 1996-12-04 2005-04-15 Manufacturing method of semiconductor device Expired - Fee Related JP4513973B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2005118617A JP4513973B2 (en) 1996-12-04 2005-04-15 Manufacturing method of semiconductor device

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP33904596 1996-12-04
JP35688096 1996-12-26
JP9144997 1997-03-26
JP2005118617A JP4513973B2 (en) 1996-12-04 2005-04-15 Manufacturing method of semiconductor device

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP1998523488 Division 1997-12-04

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2008221629A Division JP4895054B2 (en) 1996-12-04 2008-08-29 Electronic component mounting method

Publications (2)

Publication Number Publication Date
JP2005217445A JP2005217445A (en) 2005-08-11
JP4513973B2 true JP4513973B2 (en) 2010-07-28

Family

ID=34916421

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005118617A Expired - Fee Related JP4513973B2 (en) 1996-12-04 2005-04-15 Manufacturing method of semiconductor device

Country Status (1)

Country Link
JP (1) JP4513973B2 (en)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5118300B2 (en) * 2005-12-20 2013-01-16 富士通セミコンダクター株式会社 Semiconductor device and manufacturing method thereof
US7964963B2 (en) 2006-10-05 2011-06-21 Nec Corporation Semiconductor package and method for manufacturing semiconductor package
FR2911003B1 (en) * 2006-12-28 2009-10-02 Cnes Epic METHOD AND INSTALLATION FOR PLACING THE SURFACE OF AN INTEGRATED CIRCUIT
JP2010010360A (en) * 2008-06-26 2010-01-14 Kyocera Corp Electronic device, and method of manufacturing electronic device
US10854556B2 (en) * 2016-10-12 2020-12-01 Advanced Semiconductor Engineering Korea, Inc. Semiconductor package device and method of manufacturing the same

Citations (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS528785A (en) * 1975-07-10 1977-01-22 Citizen Watch Co Ltd Semiconductor device electrode structure
JPS61294838A (en) * 1985-06-24 1986-12-25 Hitachi Ltd Electrode and wiring of semiconductor device
JPS6372143A (en) * 1986-09-16 1988-04-01 Toshiba Corp Integrated circuit device
JPS641257A (en) * 1987-06-23 1989-01-05 Fujitsu Ltd Semiconductor device
JPH01196856A (en) * 1988-02-02 1989-08-08 Fujitsu Ltd Formation of bump for semiconductor device
JPH0320041A (en) * 1989-06-16 1991-01-29 Matsushita Electron Corp Semiconductor device
JPH03198342A (en) * 1989-12-26 1991-08-29 Nec Corp Manufacture of semiconductor device
JPH0410429A (en) * 1990-04-26 1992-01-14 Matsushita Electron Corp Semiconductor device
JPH0474427U (en) * 1990-11-07 1992-06-30
JPH04313256A (en) * 1991-04-10 1992-11-05 Hitachi Ltd Semiconductor integrated circuit device and its manufacture
JPH0582518A (en) * 1991-09-24 1993-04-02 Sony Corp Contact forming method
JPH05226416A (en) * 1991-07-09 1993-09-03 Oki Electric Ind Co Ltd Flip chip mounting method
JPH05291262A (en) * 1992-04-07 1993-11-05 Toshiba Corp Forming method for bump electrode
JPH05315445A (en) * 1992-05-08 1993-11-26 Nec Corp Assembling method of solid-state imaging device
JPH0677283A (en) * 1992-08-26 1994-03-18 Kyocera Corp Method of mounting ic device on wiring board
JPH07169835A (en) * 1993-12-14 1995-07-04 Oki Electric Ind Co Ltd Formation of metal plug of semiconductor element
JPH08203906A (en) * 1995-01-27 1996-08-09 Fuji Electric Co Ltd Semiconductor device with bump and manufacturing method thereof
JPH08250549A (en) * 1995-03-13 1996-09-27 Matsushita Electric Ind Co Ltd Semiconductor device and manufacture thereof

Patent Citations (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS528785A (en) * 1975-07-10 1977-01-22 Citizen Watch Co Ltd Semiconductor device electrode structure
JPS61294838A (en) * 1985-06-24 1986-12-25 Hitachi Ltd Electrode and wiring of semiconductor device
JPS6372143A (en) * 1986-09-16 1988-04-01 Toshiba Corp Integrated circuit device
JPS641257A (en) * 1987-06-23 1989-01-05 Fujitsu Ltd Semiconductor device
JPH01196856A (en) * 1988-02-02 1989-08-08 Fujitsu Ltd Formation of bump for semiconductor device
JPH0320041A (en) * 1989-06-16 1991-01-29 Matsushita Electron Corp Semiconductor device
JPH03198342A (en) * 1989-12-26 1991-08-29 Nec Corp Manufacture of semiconductor device
JPH0410429A (en) * 1990-04-26 1992-01-14 Matsushita Electron Corp Semiconductor device
JPH0474427U (en) * 1990-11-07 1992-06-30
JPH04313256A (en) * 1991-04-10 1992-11-05 Hitachi Ltd Semiconductor integrated circuit device and its manufacture
JPH05226416A (en) * 1991-07-09 1993-09-03 Oki Electric Ind Co Ltd Flip chip mounting method
JPH0582518A (en) * 1991-09-24 1993-04-02 Sony Corp Contact forming method
JPH05291262A (en) * 1992-04-07 1993-11-05 Toshiba Corp Forming method for bump electrode
JPH05315445A (en) * 1992-05-08 1993-11-26 Nec Corp Assembling method of solid-state imaging device
JPH0677283A (en) * 1992-08-26 1994-03-18 Kyocera Corp Method of mounting ic device on wiring board
JPH07169835A (en) * 1993-12-14 1995-07-04 Oki Electric Ind Co Ltd Formation of metal plug of semiconductor element
JPH08203906A (en) * 1995-01-27 1996-08-09 Fuji Electric Co Ltd Semiconductor device with bump and manufacturing method thereof
JPH08250549A (en) * 1995-03-13 1996-09-27 Matsushita Electric Ind Co Ltd Semiconductor device and manufacture thereof

Also Published As

Publication number Publication date
JP2005217445A (en) 2005-08-11

Similar Documents

Publication Publication Date Title
JP4895054B2 (en) Electronic component mounting method
JP5445732B2 (en) Semiconductor device and manufacturing method thereof
JP4513973B2 (en) Manufacturing method of semiconductor device
JP3281591B2 (en) Semiconductor device and manufacturing method thereof
KR100501094B1 (en) Electronic components and semiconductor devices, and methods of manufacturing them
JP4359788B2 (en) Semiconductor device, electronic component, circuit board, and electronic equipment
JP4362735B2 (en) Manufacturing method of semiconductor device
CN100440472C (en) Semiconductor device and method of making the same, circuit board, and electronic instrument
JP2005217444A (en) Semiconductor device and its production process
JP2005217443A (en) Semiconductor device and its production process

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050513

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20051221

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20070702

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20080626

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20080702

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20080829

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090128

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090325

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20091021

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20091222

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100310

A911 Transfer of reconsideration by examiner before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20100329

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20100421

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20100504

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130521

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140521

Year of fee payment: 4

LAPS Cancellation because of no payment of annual fees