JP4439336B2 - 回路装置の製造方法 - Google Patents

回路装置の製造方法 Download PDF

Info

Publication number
JP4439336B2
JP4439336B2 JP2004164536A JP2004164536A JP4439336B2 JP 4439336 B2 JP4439336 B2 JP 4439336B2 JP 2004164536 A JP2004164536 A JP 2004164536A JP 2004164536 A JP2004164536 A JP 2004164536A JP 4439336 B2 JP4439336 B2 JP 4439336B2
Authority
JP
Japan
Prior art keywords
film
hole
conductive film
connection portion
plating
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2004164536A
Other languages
English (en)
Other versions
JP2005347476A (ja
Inventor
良輔 臼井
秀樹 水原
優助 五十嵐
宣久 高草木
勇人 安部
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP2004164536A priority Critical patent/JP4439336B2/ja
Priority to US11/138,932 priority patent/US7565738B2/en
Publication of JP2005347476A publication Critical patent/JP2005347476A/ja
Priority to US12/352,372 priority patent/US7854062B2/en
Application granted granted Critical
Publication of JP4439336B2 publication Critical patent/JP4439336B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • H01L2224/48465Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1301Thyristor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • H01L2924/13055Insulated gate bipolar transistor [IGBT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/191Disposition
    • H01L2924/19101Disposition of discrete passive components
    • H01L2924/19105Disposition of discrete passive components in a side-by-side arrangement on a common die mounting substrate

Landscapes

  • Production Of Multi-Layered Print Wiring Board (AREA)

Description

本発明は回路装置の製造方法に関し、特に、絶縁層を介して積層された複数の配線層を有する回路装置の製造方法に関するものである。
図11を参照して、従来の回路装置100の構成を説明する(例えば、特許文献1を参照)。図11は、従来の回路装置の断面図である。
従来の回路装置100は、支持基板101の表面に第1の導電パターン102Aが形成され、支持基板101の裏面に第2の導電パターン102Bが形成されている。そして、第1の導電パターン102A上に半導体素子104およびチップ素子106が固着されており、半導体素子104とは金属細線105により電気的に接続されている。また、第1の導電パターン102Aおよび第1の導電パターン102Aに搭載された素子が封止樹脂103で封止されている。封止樹脂102で封止する方法としては、熱可塑性樹脂を用いたインジェクションモールドと、熱硬化性樹脂を用いたトランスファーモールドとがある。
更に、支持基板101の表面に形成された第1の導電パターン102Aと、支持基板101の裏面に形成された第2の導電パターン102Bとは、コンタクトホール108を介して電気的にも熱的にも結合されていた。このコンタクトホール108は、支持基板101を貫通して形成された孔に、導電体を埋め込むことにより形成されていた。
特開2001−339151号公報(第1頁、第1図)
しかしながら、上述した回路装置100では、回路基板101としてエポキシ樹脂等の有機性の物質から成る基板が採用されていた。このような有機性の材料から成る基板を採用する理由は、コンタクトホール108を形成する際の作業性が考慮されていたからである。しかしながら、ガラスエポキシ基板等の有機性の基板は、熱伝導率が低いことから、内蔵される素子から発生する熱を効率的に外部に放出できない問題があった。また、支持基板101の放熱性を向上させるために、無機フィラーが多量に混入された樹脂を支持基板101の材料として採用すると、コンタクトホール108の形成が困難になる問題もあった。
本発明は、上記した問題を鑑みて成されたものである。本発明の主な目的は、積層された複数の配線層同士を、絶縁層を貫通して接続するための好適な回路装置の製造方法を提供することにある。
本発明の回路装置の製造方法は、第1の導電膜の厚み方向に突出する第1の接続部を形成する工程と、前記第1の接続部が埋め込まれるように前記第1の導電膜の表面に形成されたフィラーを含有する絶縁層を介して第2の導電膜を積層させる工程と、前記第1の接続部が形成された領域に対応する前記第2の導電膜を部分的に除去する工程と、前記第1の接続部が埋め込まれることで薄く形成された領域の前記絶縁層を除去して貫通孔を形成し、前記貫通孔の下面に前記第1の接続部の上面を露出させる工程と、前記貫通孔に第2の接続部を形成することで、前記第1の導電膜と前記第2の導電膜とを導通させる工程と、前記第1の導電膜および前記第2の導電膜をパターニングすることにより、第1の配線層および第2の配線層を形成する工程とを具備することを特徴とする。
また、本発明の回路装置の製造方法は、前記絶縁層は、フィラーを含む第1の樹脂膜と、前記第1の樹脂膜の上面を被覆して前記第1の樹脂膜よりも前記フィラーの含有量が少ない第2の樹脂膜とから成り、前記第1の接続部の上方に位置する前記第2の樹脂膜を除去することにより前記貫通孔を形成することを特徴とする。
更に、本発明の回路装置の製造方法は、前記第2の樹脂膜には、前記フィラーが含まれないことを特徴とする。
更に、本発明の回路装置の製造方法は、前記貫通孔の形成は、部分的に前記第2の導電膜を除去して前記絶縁層を露出させ、露出した前記絶縁層にレーザーを照射して除去することにより行うことを特徴とする。
更に、本発明の回路装置の製造方法は、無電解メッキ処理により前記貫通孔の側壁にメッキ膜を形成した後に、電解メッキ処理を行い、新たなメッキ膜を前記貫通孔に形成することで、前記第1の導電膜と前記第2の導電膜とを導通させることを特徴とする。
更に、本発明の回路装置の製造方法は、前記第2の導電膜を電極として用いた電解メッキ処理を行うことで、前記貫通孔の周辺部に位置する前記第2の導電膜から前記貫通孔の内側に向けてメッキ膜を形成し、前記メッキ膜により前記第1の導電膜と前記第2の導電膜とを導通させることを特徴とする。
更に、本発明の回路装置の製造方法は、前記第2の導電膜から成るひさしを前記貫通孔の周辺部に形成し、前記ひさしから前記貫通孔の内側に向けてメッキ膜を形成することを特徴とする。
更に、本発明の回路装置の製造方法は、前記第1の導電膜を電極として用いた電解メッキ処理を行うことで、前記貫通孔の下部に露出する前記第1の導電膜から前記貫通孔の内側に向けてメッキ膜を形成し、前記メッキ膜により前記第1の導電膜と前記第2の導電膜とを導通させることを特徴とする。
更に、本発明の回路装置の製造方法は、前記メッキ膜を形成する前に、前記貫通孔の側壁に前記メッキ膜とは異なる金属を付着させることを特徴とする。
本発明の回路装置の製造方法に依れば、第1の接続部が埋め込まれることにより薄く形成された絶縁層に貫通孔を設けることで、前記絶縁層に容易に貫通孔を形成するこが可能となる。更に、形成される貫通孔の平面的な大きさを小さくすることができる。更に、貫通孔を浅く形成することが可能になることから、この貫通孔へのメッキ膜の形成を容易にすることができる。更にまた、メッキ膜の形成を行う前に、メッキ膜とは異なる金属を貫通孔の側壁に付着させることで、メッキ膜の形成を容易にすることが可能となる。
<第1の実施の形態>
本形態では、回路装置の一例として図1等に示すような回路装置を例に説明を行う。しかしながら下記する本形態は、他の種類の回路装置にも適用可能である。
図1を参照して、本形態の回路装置10を説明する。図1(A)は回路装置10の断面図であり、図1(B)は回路装置10における接続部25およびその付近の断面を拡大した図である。図1(C)は、他の形態の断面構成を説明する接続部25の拡大断面図である。
図1(A)を参照して、本形態の回路装置10は、第1の配線層18Aと、第2の配線層18Bとから成る多層の配線構造が形成されている。第1の配線層18Aと第2の配線層18Bとは、第1の絶縁層17Aを介して積層されている。上層の第2の配線層18Aは、回路素子14と電気的に接続されている。下層に位置する第1の配線層18Aの裏面には、外部電極23が形成されている。更に、回路素子14および第2の配線層18Bの表面は、封止樹脂12により被覆されている。このような概略の構成を有する回路装置10の詳細を以下にて説明する。
第1の配線層18Aは銅等の金属から成り、最下層の配線層として第1の絶縁層17Aの裏面にパターニングされている。この第1の配線層18Aは、上層の第2の配線層18Bと電気的に接続されている。更に、第1の配線層18Aは、外部電極23が形成されるためのパッドとして機能しても良い。更には、第1の配線層18A自体が外部電極として用いられても良い。更にまた、第1の配線層18Aは、上層の第2の配線層18Bと交差する配線部を構成しても良い。
第2の配線層18Bは、上層の配線層であり、第1の絶縁層17Aの表面に形成されている。第2の配線層18Bは、回路素子14が載置されるランド、回路素子上の電極と接続されるパッド、このパッドを電気的に接続する配線部を形成している。更に、第2の配線層18Bと第1の配線層18Aとは、平面的に交差するように形成することができる。従って、半導体素子14Aが多数個の電極を有する場合でも、本願の多層配線構造により、クロスオーバーが可能となりパターンの引き回しを自由に行うことができる。この第2の配線層18Bと上記した第1の配線層18Aとは、接続部25を介して所望の箇所で接続されている。当然、半導体素子の電極の数、素子の実装密度等により、3層、4層、5層以上に増やすことも可能である。
第1の絶縁層17Aは、第1の配線層18Aと第2の配線層18Bとをシート状に接着させるように形成されている。そして、第1の絶縁層17Aには、第1の配線層18Aと第2の配線層18Bとを電気的に接続する接続部25が貫通して形成される。従って、第1の絶縁層17Aは、接続部25の形成を容易にするために、少量のフィラーが混入されても良い。更に、同様の理由により、第1の絶縁層17Aに含まれるフィラーの平均粒径は、小さいものが好ましい。
接続部25は、第1の絶縁層17Aを貫通して、第1の配線層18Aと第2の配線層18Bとを電気的に接続している部位である。本形態では、接続部25は、第1の配線層18Aから連続して延在する第1の接続部25Aと、第2の配線層18Bから連続して延在する第2の接続部25Bとから成る。接続部25の更なる詳細については図1(B)および図1(C)を参照して後述する。
回路素子14は第2の配線層18B上に固着され、回路素子14と配線層18とで所定の電気回路が構成されている。回路素子14としては、トランジスタ、ダイオード、ICまたはシステムLSI等の能動素子や、コンデンサや抵抗等の受動素子が採用される。
半導体素子14Aは、数十個から数百個のパッドをその表面に有する半導体素子である。また、いわゆるシステムLSIを回路素子14Aとして採用することもできる。ここで、システムLSIとは、アナログ演算回路、デジタル演算回路または記憶部等を有し、システム機能を一つのLSIで実現する大規模な素子である。従って、従来のLSIと比較すると、システムLSIは多量の発熱を伴って動作する。
更に、LSIチップは、Siチップ裏面がGNDまたはフローティングにより、接着剤が区別される。チップの裏面がGNDの場合は、半導体素子14Aの裏面はロウ材または導電ペースト等で固着される。チップの電極とボンディングパットとの接続は、フェイスアップまたはダウンにより、金属細線、ロウ材またはバンプ電極等が採用される。更に、半導体素子14Aとしては、大きな電流を制御するパワー系のトランジスタ、例えばパワーモス、GTBT、IGBT、サイリスタ等を採用することができる。またパワー系のICも該当する。近年、チップサイズが小さく薄型で高機能なため、装置全体、またはモジユール全体で見ると、発生する熱量は、年々増大している。例えば、コンピューターを制御するCPU等がその一例である。内蔵される素子数は、大幅に増えているが、Siチップ自体は、より薄く、より小型になっている。よって単位面積あたりの熱の発生量は、年々増加している。しかもこれらのICやトランジスタが、数多く実装されるので、装置全体としても発生する熱は、比較にならないほど増大している。
封止樹脂12は、熱硬化性樹脂を用いるトランスファーモールド、または、熱可塑性樹脂を用いるインジェクションモールドにより形成される。ここでは、第2の配線層18B、半導体素子14Aおよび回路素子14から成る電気回路を封止するように封止樹脂12が形成される。更にまた、モールド以外の封止方法は、例えば、ポッティングによる封止、ケース材による封止、等の周知の封止方法を適用させることが可能である。
外部電極23は、半田などのロウ材からなり、第1の配線層18Aの裏面に於いて所定の位置に形成され、回路装置10を実装基板に固着する際の接続手段として機能する。更には、外部電極23は、外部との電気信号のやりとりを行う機能、熱を外部に放熱する機能も有する。
図1(B)の断面図を参照して、接続部25の詳細を説明する。この断面図は、接続部25およびその付近の回路装置10の断面図を拡大したものである。接続部25は、積層される配線層18同士を、絶縁層17を貫通させて導通させる部位である。また、配線層18同士の熱的結合を行うためのサーマルビアとして、接続部25を用いることもできる。
本形態では、第1の接続部25Aおよび第2の接続部25Bとから成る接続部25が形成されている。第1の接続部25Aは、第1の配線層18Aから連続して厚み方向に突出する部位である。ここでは、第1の接続部25Aは上方に突出しており、第1の絶縁層17Aに埋め込まれている。第2の接続部25Bは、第2の配線層18Bから連続して厚み方向に突出する部位であり、ここでは下方に突出して第1の絶縁層17Aに埋め込まれている。
第1の接続部25Aは、エッチング加工により厚み方向に突出するように形成された部位であり、メッキ処理や圧延加工により形成されるCu箔からなる。また、第1の接続部25Aは、エッチング加工以外の方法でも形成可能である。具体的には、電解メッキ膜あるいは無電解メッキ膜を、第1の配線層18Aの表面に凸状に成膜することで、第1の接続部25Aを形成することができる。更に、半田等のロウ材や銀ペースト等の導電性材料を、第1の配線層18Aの表面に設けることでも、第1の接続部25Aを形成することが可能である。
第2の接続部25Bは、電解メッキあるいは無電解メッキのメッキ処理により形成される部位である。この第2の接続部25Bの形成方法については、製造方法を説明する実施の形態にて後述する。更には、上述した第1の接続部25Aを形成するための他の方法でも、第2の接続部25Bを形成することが可能である。
本形態では、上記した第1の接続部25Aと第2の接続部25Bとが接触する箇所を、第1の絶縁層17Aの厚み方向の中間部に位置させている。ここで、中間部とは、第1の配線層18Aの上面より上方であり、第2の配線層18Bの下面より下方であることを意味している。従って、紙面では、第1の接続部25Aと第2の接続部25Bとが接触する箇所は、第1の絶縁層17Aの厚み方向の中央部付近となっているが、この箇所は、上記した中間部の範囲で変化させることができる。第2の接続部25Bをメッキ処理により形成することを考慮した場合、第1の接続部25Aと第2の接続部25Bとがコンタクトする部分は、第1の配線層18Aの上面と、第2の配線層18Bの下面の間において、その中間位置よりも上方に配置されることが好ましい。このことにより、メッキ膜から成る第2の接続部25Bの形成が容易になる利点がある。つまり後述する製造方法により明らかになるが、第2の接続部を形成するために、viaを形成するが、このviaの深さが浅くできるからである。また、浅い分、via径も小さくすることができる。またvia径が小さい分、間隔も狭められ、全体的に微細パターンを実現できる。
図1(C)を参照して、他の形態の回路装置の断面を説明する。ここでは、各配線層18間に位置する第1の絶縁層17Aが、第1の絶縁膜17A1および第2の絶縁膜17A2から形成されている。第1の絶縁膜17A1は、無機フィラーが充填された絶縁性樹脂からなり、第1の接続部25Aの表面も含めて第1の配線層18Aを被覆している。ここでは、第1の接続部25Aの上面から下部の部分の第1の配線層18Aが覆われるように、第1の樹脂膜17A1が形成されている。第2の樹脂膜17A2は、上述した第1の樹脂膜17A1の上面を被覆するように形成されている。第2の樹脂膜17A2は、第1の樹脂膜17A1よりも少ない無機フィラーを含む樹脂から成る。更に、第2の樹脂膜17A2に含まれる無機フィラーの平均粒径を、第1の樹脂膜17A1に含まれる無機フィラーの平均粒径よりも小さくしても良い。更に、フィラーが含まれていない樹脂を、第2の樹脂膜17B2として採用することも可能である。これらのことにより、第2の樹脂膜17A2への貫通孔の形成が容易になる利点がある。更に、形成された貫通孔へのメッキ膜の形成も容易になる利点もある。
図2を参照して、他の形態の回路装置の構成を説明する。図2(A)および図2(B)は他の形態の回路装置の断面図である。
図2(A)を参照して、ここでは、第1の絶縁層17Aを貫通するようにサーマルビア27が形成されている。サーマルビア27とは、第1の絶縁層17Aを貫通する孔に金属が充填された部位であり、外部への熱の経路として機能する。従って、サーマルビア27は電気的通路として機能しなくても良い。具体的には、サーマルビア27は、半導体素子14Aが固着されるランド状の第2の配線層18Bの下面に接触するように形成されている。従って、半導体素子14Aから多量の熱が発生した場合でも、複数個のサーマルビア27を介して、その熱は外部に伝達される。この場合の熱の経路は、半導体素子14A→第2の配線層18B→サーマルビア27→外部電極23→外部である。ここでも、サーマルビア27は、上記した第1の接続部25Aと第2の接続部25Bとから成る。そして、第1の接続部25Aと第2の接続部25Bとが接触する部分は、絶縁層の厚み方向の中間部となっている。サーマルビア27は熱の経路として機能し、大きな熱応力が作用することが予測される部位であることから、本形態の構成は有意義である。
図2(B)を参照して、ここでは、絶縁層17を介して配線層18を積層させることにより、4層の配線構造を構成している。具体的には、第1の絶縁層17Aの下面に第1の配線層18Aが形成される。第1の絶縁層17Aの上面に第2の配線層18Bが形成される。このように、第2の配線層18Bから第4の配線層18Dが、第1の絶縁層17Aから第3の絶縁層17Cを介して積層されている。従って、配線層18の層数を増やすことにより、配線密度を向上させることができる。第1の絶縁層17Aから第3の絶縁層17Cには、各層同士の配線層を接続するために接続部25が形成されている。ここで、第1の配線層18Aの所定の箇所には外部電極23が形成されている。また、半導体素子14Aの直下に形成された外部電極23A、23B、23Cを放熱性の向上のためだけに利用することも可能である。つまり、この外部電極23を介して電気的信号のやりとりは行われない。
<第2の実施の形態>
本形態では、上述した回路装置10を例に製造方法の説明を行う。しかしながら、下記する本形態の製造方法は、他の種類の回路装置の製造方法にも適用可能である。
先ず、図3(A)を参照して、第1の導電膜28Aを用意する。第1の導電膜28Aとしては、銅を主材料とするもの、Fe−NiまたはAlを主材料とする材料を採用することができる。第1の導電膜28Aの厚みとしては、形成予定の配線層18Aの厚みと、第1の接続部25Aの高さとを加算した厚さ以上が必要である。具体的には、第1の導電膜28Aの厚みは、例えば20μmから150μm程度の範囲である。レジスト29は、第1の接続部25Aが形成予定の領域の第1の導電膜28Aの表面を被覆している。レジスト29による被覆を行った状態で、エッチングを行う。
図3(B)を参照して、エッチングを行った後の状態の断面を示す。ここでは、レジスト29により被覆された領域が凸状に突出している。この凸状に突出する部位により、第1の接続部25Aが形成されている。そして、表面が露出した状態でエッチングが行われた領域の第1の導電膜28Aは、一様に厚みが薄く成っている。本工程が終了した後に、レジスト29は剥離される。ここで、第1の接続部25Aが突出する高さは数十μm程度に調整される。
図3(C)を参照して、レジスト29を剥離した状態の第1の接続部25Aを示す。上記した第1の接続部25Aは、他の領域の第1の導電膜28Aと比較すると、断面が大きく形成される。従って、この部分は他の領域と比較すると、放熱性に優れた箇所である。
次に、図4を参照して、第1の導電膜28Aの表面に第1の接続部25Aを形成する他の方法を説明する。ここでは、第1の導電膜28Aの表面に選択的にメッキ膜を成膜することで、第1の接続部25Aを形成している。
図4(A)を参照して、先ず、レジスト29を選択的に第1の導電膜28Aの表面に形成する。具体的には、第1の接続部25Aが形成される予定の領域を除いて、レジスト29を形成する。
次に、図4(B)を参照して、レジスト29から選択的に露出する第1の導電膜28Aの表面にメッキ膜を成長させる。このメッキ膜の成膜は、電解メッキ処理、無電解メッキ処理、あるいは、両者を組み合わせた方法を採用することができる。本工程が終了した後にレジスト29の剥離を行って、図4(C)に示すような凸状の第1の接続部25Aを得る。
図5(A)を参照して、次に、第1の導電膜28Aの少なくとも一部分が覆われるように、第1の樹脂膜17A1を形成する。この第1の樹脂膜17A1は、放熱性を向上させるために多量の無機フィラーが混入されている場合がある。無機フィラーの充填量は、例えば80重量%程度になる場合がある。このような場合では、樹脂の流動性が悪いことから、複数回に渡って樹脂の供給を行うことにより、第1の樹脂膜17A1を形成しても良い。ここでは、第1の接続部25Aの上面が露出するように第1の樹脂膜17A1が形成される。更に、第1の接続部25Aの上面も僅かに覆われるように、第1の樹脂膜17A1を形成しても良い。
図5(B)を参照して、第1の樹脂膜17A1が覆われるように第2の樹脂膜17A2を形成する。上述したように、第2の樹脂膜17A2に含まれる無機フィラーの量を、第1の樹脂膜17A1よりも少なくしても良い。あるいは、フィラーを含有しない樹脂を、第2の樹脂膜17B2として採用しても良い。更に、第2の樹脂膜17A2に含まれる無機フィラーの平均粒径を、第1の樹脂膜17A1に含まれる無機フィラー平均粒径よりも小さくしても良い。
更に、図5(C)を参照して、第2の樹脂膜17A2の表面に第2の導電膜28Bを積層させる。ここでは、第2の樹脂膜17A2と第2の導電膜28Bとを個別に形成しているが、第2の樹脂膜17A2が裏面に付着した第2の導電膜28Bを、第1の樹脂膜17A1が覆われるように積層させても良い。更に、第1の接続部25Aの側面はテーパー形状と成っており、このことにより第2の樹脂膜17A2への第1の接続部25Aの埋め込みが容易になる利点がある。
図6を参照して、次に、貫通孔32を形成する工程を説明する。ここでは、第1の接続部25Aの上方に位置する第2の導電膜28Bおよび第2の導電膜28Bを部分的に除去することで、貫通孔32を形成している。
図6(A)を参照して、先ず、貫通孔32が形成予定の領域を露出させて、第2の導電膜28Bの表面をレジスト29により被覆する。そして、エッチングを行うことにより、レジスト29から露出する部分の第2の導電膜28Bを除去する。このエッチングが行われた後に、レジスト29は剥離される。
図6(B)を参照して、上記エッチングを行った後の断面を示す。上記エッチングにより、第1の接続部25Aの上方に位置する第2の導電膜28Bが除去されて、貫通孔32が形成されている。そして、貫通孔32の底部から第2の樹脂膜17A2が部分的に露出している。そして、第2の導電膜28Bをマスクとして、レーザー33を照射することにより貫通孔32の下部から第1の接続部25Aが露出させる。
ここでは、第1の接続部25Aの上方は、第2の樹脂膜17A2により被覆されている。第2の樹脂膜17A2は、第1の樹脂膜17A1と比較すると、少ない量の無機フィラーが含有されている。更に、第2の樹脂膜17A2に含有される無機フィラーの平均粒径は、第2の樹脂膜17A2のそれよりも小さい。従って、レーザーを照射することによる貫通孔32の形成を比較的容易に行える利点がある。
図6(C)を参照して、貫通孔32の形成方法を更に詳述する。本形態では、第1の接続部25Aが埋め込まれることにより、貫通孔32の下方の第1の絶縁層17Aは薄くなる。そして、薄くなった領域の第2の樹脂膜17A2を、レーザーを用いて除去することで、貫通孔32の下部に、第1の接続部25Aを露出させている。大部分の領域に於いて、第1の絶縁層17Aの厚みT2は、例えば50μm程度である。それに対して、貫通孔32の下方に対応する領域の第1の絶縁層17Aの厚みT1は、例えば10μm〜25μm程度と薄くなっている。
従って、レーザーにより同じアスペクト比の貫通孔32が形成されると仮定した場合は、本形態によると、径の小さい貫通孔32を形成することが可能となる。上記の様な条件の場合は、貫通孔32の直径を半分程度に形成可能なことから、貫通孔32が占有する面積を1/4程度に小さくすることが可能である。このことが、装置全体の小型化に寄与する。更に、第1の絶縁層17Aには、放熱性を確保するために無機のフィラーが混入されることで、レーザーによる貫通孔32の形成が若干困難な状況にある。このような状況にて貫通孔32を形成するためにも、貫通孔32が形成される領域の第1の絶縁層17Aを薄くすることは有意義である。
第1の接続部25Aの平面的な大きさは、その上方に形成さえる貫通孔32よりも大きく形成される。換言すると、貫通孔32および第1の接続部25Aの平面的な形状は、円形であるので、第1の接続部25Aの径は、貫通孔32の径よりも大きく形成されている。一例を挙げると、貫通孔32の径W1が100μm程度である場合は、第1の接続部25Aの径W2は、150μmから200μm程度に形成される。また、貫通孔32の径W1が30μmから50μm程度である場合は、第1の接続部25Aの径W2は、50μmかあら70μm程度に調整される。このように第1の接続部25Aの平面的な大きさを、貫通孔32よりも大きくすることで、貫通孔32が多少の位置ズレを伴って形成された場合でも、貫通孔32を第1の接続部25Aの上方に位置させることができる。従って上記位置ズレに起因した、接続信頼性の低下を防止することができる。また、第1の接続部25Aの平面的な形状としては、円形以外の形状も採用可能である。
図6(D)を参照して、上記方法により貫通孔32を形成した後の断面を示す。各貫通孔32の下面からは、第1の接続部25Aの上面が露出している。そして、レーザー処理により形成される貫通孔32の側壁からは、第2の樹脂膜17A2に含まれるフィラーが露出している。これらのフィラーとして代表的なものが、Al2O3、AlN等である。尚、上記レーザー処理にて、貫通孔32の底部に残渣が残留する場合は、この残渣を取り除くための洗浄を行う。
更に、次工程にてメッキ処理を行うために、前処理としてのジンケート処理を行う。ジンケート処理とは、Znイオンを含むアルカリ溶液を用いて、メッキ膜が形成される予定の部位にZnを付着させる処理である。具体的には、貫通孔32の側壁には無機フィラーが露出している部分がある。更に、第2の樹脂膜17A2に多量のフィラーが混入された場合は、貫通孔32の側壁の大部分はフィラーが露出する面となる。セラミック等の無機フィラーの表面は、密着性等が十分な無電解メッキを形成することが難しい。そこで、本形態では、無機フィラーが露出している貫通孔32の表面にZnから成る金属膜を形成した後に、Znとの置換反応によりメッキ膜34を形成している。従って、貫通孔32の側壁とメッキ膜34との付着強度は強固なものとなっている。
図7および図8を参照して、次に、貫通孔32にメッキ膜を形成することで、第2の接続部25Bを形成し、第1の配線層18Aと第2の導電膜28Bとを導通させる工程を説明する。このメッキ膜の形成は2つの方法が考えられる。第1の方法は無電解メッキによりメッキ膜を形成した後に、電解メッキにより再びメッキ膜を成膜させる方法である。第2の方法は、電解メッキ処理のみでメッキ膜を成膜する方法である。
図7を参照して、メッキ膜を形成する上記第1の方法を説明する。先ず図7(A)を参照して、貫通孔32の側壁も含めた第2の導電膜28Bの表面に、無電解メッキ処理によりメッキ膜34を形成する。このメッキ膜34の厚みは、3μmから5μm程度で良い。
次に、図7(B)を参照して、メッキ膜34の上面に、電解メッキ法により新たなメッキ膜35を形成する。具体的には、メッキ膜34が形成された第2の導電膜28Bをカソード電極として、電解メッキ法によりメッキ膜35を形成する。上述した無電解メッキ法により、貫通孔32の内壁にはメッキ膜34が形成されている。従って、ここで形成されるメッキ膜35は、貫通孔32の内壁も含めて一様の厚みに形成される。このことにより、メッキ膜から成る第2の接続部25Bが形成される。具体的なメッキ膜35の厚みは、例えば20μm程度である。上記したメッキ膜34およびメッキ膜35の材料としては、第2の導電膜28Bと同じ材料である銅を採用することができる。また、銅以外の金属をメッキ膜34およびメッキ膜35の材料として採用することができる。
図7(C)を参照して、ここではフィリングメッキを行うことにより、メッキ膜35により貫通孔32を埋め込んでいる。このフィリングメッキを行うことにより、第2の接続部25Bの機械的強度を向上させることができる。
次に図8を参照して、電解メッキ法を用いて第2の接続部25Bを形成する方法を説明する。
図8(A)を参照して、先ず、金属イオンを含む溶液を貫通孔32に接触させる。ここで、メッキ膜の材料としては、銅、金、銀、パラジューム等を採用することができる。そして、第2の導電膜28Bをカソード電極として電流を流すと、カソード電極である第2の導電膜28Bに金属が析出してメッキ膜が形成される。ここでは、メッキ膜が成長する様子を36A、36Bにて表している。電解メッキ法では、電界が強い箇所に優先的にメッキ膜が形成される。本形態ではこの電界は、貫通孔32の周縁部に面する部分の第2の導電膜28Bで強くなる。従って、この図に示すように、貫通孔32の周縁部に面する部分の第2の導電膜28Bから、優先的にメッキ膜が成長する。形成されたメッキ膜が第1の接続部25Aに接触した時点で、第1の導電膜28Aと第2の導電膜28Bとが導通する。その後は、貫通孔32内部に、一様にメッキ膜が形成される。このことにより、貫通孔32の内部に、第2の導電膜28Bと一体化した第2の接続部25Bが形成される。
図8(B)を参照して、次に、第2の接続部25Bを形成する他の方法を説明する。ここでは、ひさし13を貫通孔32の周辺部に設けることにより、電解メッキ法による第2の接続部25Bを容易にしている。ここで、「ひさし」とは、貫通孔32の周辺部を覆うように、せり出す第2の導電膜28Bから成る部位を指す。ひさし13の具体的な製造方法は、レーザーによる貫通孔32の形成を行う際に、このレーザーの出力を大きくすることで行うことができる。レーザーの出力を大きくすることにより、レーザーによる第2の導電膜28Bの除去が横方向に進行することで、ひさし13の下方の領域の樹脂が除去される。上記した条件にて、第2の導電膜28Bをカソード電極とした電解メッキ処理を行うことで、ひさし13の部分から優先的にメッキ膜が成長する。ひさし13から、メッキ膜が成長することにより、図8(A)の場合と比較して、下方向に優先してメッキ膜を成長させることができる。従って、メッキ膜による貫通孔32の埋め込みを確実に行うことが可能となる。
図8(C)を参照して、次に、第2の接続部25Bを形成する他の方法を説明する。ここでは、第1の導電膜28Aをカソード電極とした電解メッキ処理を行うことで、第2の接続部25Bを形成している。そして、メッキ膜が成長する様子をP1、P2、P3にて表している。上述したように、電解メッキ法では電界の強い箇所に優先的にメッキ膜が形成される。従って、第1の接続部25Aの上面からメッキ膜が形成される。メッキ膜の形成過程はP1→P2→P3となり、メッキ膜が第2の導電膜28Bと電気的に接続されることで第2の接続部25Bが完成される。図8(A)および図8(B)の場合と比較して、下方向からメッキ膜を成長させることができる。従って、メッキ膜による貫通孔32の埋め込みを確実に行うことが可能となる。更に、この方法では、メッキ膜の付着による第2の導電膜28Bの厚みの増加量は非常に小さいので、第2の導電膜28Bを薄い状態に保持することができる。
本形態の貫通孔32の側壁は凹凸を有する形状となっている。更に、貫通孔32の側壁には、第1の絶縁層17Aに混入された無機フィラーが露出している。これらのことにより、貫通孔32の側壁にメッキ膜を形成することが困難になっている。一般的に無機物であるフィラーの表面には、メッキ膜が付着し難いが、特に、AlNが貫通孔32の側壁に露出する場合は、メッキ膜の形成が困難になる。そこで本形態では、上記電解メッキ法を用いた方法により、第2の接続部25Bを形成している。
更に、本形態では、貫通孔32にメッキ膜を形成することにより、必然的に第2の導電膜28Bの表面にもメッキ膜が形成され、その厚みが厚くなる。しかしながら、本形態では、上記のように10μm程度の浅い貫通孔32にメッキ膜を形成するので、形成されるメッキ膜のトータルの厚みを薄くすることが可能になる。従って、メッキ膜の付着による第2の導電膜28Bの厚みの増加量は小さいので、第2の導電膜28Bを薄い状態に保持することができる。このことから、第2の導電膜28Bから形成される第2の配線層18Bを微細にすることができる。
更にまた、フィリングメッキを施すことにより貫通孔32を埋め込む場合でも、上記したように貫通孔32が浅く形成されることから、フィリングメッキを容易に行うことができる。
図9(A)を参照して、第2の接続部25Bが形成されることで、第1の接続部25Aおよび第2の接続部25Bとから成る接続部25が形成される。また、図9(B)を参照して、レジスト29を用いた選択的なエッチングを行うことで、第2の配線層18Bを形成する。同様に、第1の配線層18Aを選択的にエッチングを行うことで形成する。
図9(C)を参照して、ここでは、第1の配線層18A、第2の配線層18B、第3の配線層18Cから成る3層の多層配線が形成されている。この場合は、第2の配線層18Bには、上面および下面の両方に、凸状に突出する接続部25が形成される。
図10(A)を参照して、次に、半田や導電ペースト等を介して回路素子14および半導体素子14Aを第2の配線層18A(アイランド)に固着する。更に、図10(B)を参照して、金属細線15を介して回路素子14と第2の配線層18Bとの電気的接続を行うことにより、電気回路を形成する。図10(C)を参照して、電気回路を封止樹脂12で封止する。そして、第1の配線層18Aを被覆するようにソルダーレジスト22を形成後、所定の位置に外部電極23を形成する。以上の工程で、本形態の回路装置が製造される。
本発明の回路装置を説明する断面図(A)−(C)である。 本発明の回路装置を説明する断面図(A)、断面図(B)である。 本発明の回路装置の製造方法を説明する断面図(A)−(C)である。 本発明の回路装置の製造方法を説明する断面図(A)−(C)である。 本発明の回路装置の製造方法を説明する断面図(A)−(C)である。 本発明の回路装置の製造方法を説明する断面図(A)−(D)である。 本発明の回路装置の製造方法を説明する断面図(A)−(C)である。 本発明の回路装置の製造方法を説明する断面図(A)−(C)である。 本発明の回路装置の製造方法を説明する断面図(A)−(C)である。 本発明の回路装置の製造方法を説明する断面図(A)−(C)である。 従来の回路装置を説明する斜視図である。
符号の説明
10 回路装置
11 リード
12 封止樹脂
14 回路素子
15 金属細線
16 回路基板
17A〜17C 絶縁層
17A1 第1の樹脂膜
17A2 第2の樹脂膜
18A〜18D 配線層
19 ロウ材
24 ユニット
25A、25B 接続部
26 パッド
27 サーマルビア
28A、28B 導電膜
29 レジスト
30 貫通孔
31 キャビティ
32 貫通孔
33 レーザー
34 メッキ膜

Claims (5)

  1. 第1の導電膜から連続して延在し、前記第1の導電膜の厚み方向に突出する第1の接続部を形成する工程と、
    前記第1の接続部が埋め込まれるように前記第1の導電膜の表面に形成されたフィラーを含有する絶縁層を介して第2の導電膜を積層させる工程と、
    前記第1の接続部が形成された領域に対応する前記第2の導電膜を部分的に除去する工程と、
    前記第1の接続部が埋め込まれることで薄く形成された領域の前記絶縁層を除去して貫通孔を形成し、前記貫通孔の下面に前記第1の接続部の上面を露出させる工程と、
    前記貫通孔に第2の接続部を形成することで、前記第1の導電膜と前記第2の導電膜とを導通させる工程と、
    前記第1の導電膜および前記第2の導電膜をパターニングすることにより、第1の配線層および第2の配線層を形成する工程とを具備し、
    前記第1の導電膜を電極として用いた電解メッキ処理を行うことで、前記貫通孔の下部に露出する前記第1の導電膜から前記貫通孔の内側に向けてメッキ膜を形成し、前記メッキ膜により前記第1の導電膜と前記第2の導電膜とを導通させることを特徴とする回路装置の製造方法。
  2. 前記絶縁層は、フィラーを含む第1の樹脂膜と、前記第1の樹脂膜の上面を被覆して前記第1の樹脂膜よりも前記フィラーの含有量が少ない第2の樹脂膜とから成り、
    前記第1の接続部の上方に位置する前記第2の樹脂膜を除去することにより前記貫通孔を形成することを特徴とする請求項1記載の回路装置の製造方法。
  3. 前記第2の樹脂膜には、前記フィラーが含まれないことを特徴とする請求項2記載の回路装置の製造方法。
  4. 前記貫通孔の形成は、部分的に前記第2の導電膜を除去して前記絶縁層を露出させ、露出した前記絶縁層にレーザーを照射して除去することにより行うことを特徴とする請求項1記載の回路装置の製造方法。
  5. 前記メッキ膜を形成する前に、前記貫通孔の側壁に前記メッキ膜とは異なる金属を付着させることを特徴とする請求項に記載の回路装置の製造方法。
JP2004164536A 2004-05-31 2004-06-02 回路装置の製造方法 Expired - Fee Related JP4439336B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2004164536A JP4439336B2 (ja) 2004-06-02 2004-06-02 回路装置の製造方法
US11/138,932 US7565738B2 (en) 2004-05-31 2005-05-25 Method for manufacturing circuit device
US12/352,372 US7854062B2 (en) 2004-05-31 2009-01-12 Method for manufacturing circuit device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004164536A JP4439336B2 (ja) 2004-06-02 2004-06-02 回路装置の製造方法

Publications (2)

Publication Number Publication Date
JP2005347476A JP2005347476A (ja) 2005-12-15
JP4439336B2 true JP4439336B2 (ja) 2010-03-24

Family

ID=35499575

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004164536A Expired - Fee Related JP4439336B2 (ja) 2004-05-31 2004-06-02 回路装置の製造方法

Country Status (1)

Country Link
JP (1) JP4439336B2 (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008060372A (ja) * 2006-08-31 2008-03-13 Sanyo Electric Co Ltd 回路装置およびその製造方法、配線基板およびその製造方法
JP2010153571A (ja) * 2008-12-25 2010-07-08 Shinko Electric Ind Co Ltd 配線基板及びその製造方法
JP2011029623A (ja) * 2009-06-29 2011-02-10 Murata Mfg Co Ltd 部品内蔵基板、その部品内蔵基板を用いたモジュール部品および部品内蔵基板の製造方法
JP2012028513A (ja) 2010-07-22 2012-02-09 Elpida Memory Inc 半導体装置及びその製造方法
JP6489286B2 (ja) * 2016-04-13 2019-03-27 株式会社村田製作所 インダクタモジュール

Also Published As

Publication number Publication date
JP2005347476A (ja) 2005-12-15

Similar Documents

Publication Publication Date Title
KR100721489B1 (ko) 회로 장치 및 그 제조 방법
KR100728856B1 (ko) 회로 장치 및 그 제조 방법
CN104882416B (zh) 具有堆叠式封装能力的半导体封装件及其制作方法
JP4298559B2 (ja) 電子部品実装構造及びその製造方法
JP4271590B2 (ja) 半導体装置及びその製造方法
US7186921B2 (en) Circuit device and manufacturing method thereof
US7591067B2 (en) Thermally enhanced coreless thin substrate with embedded chip and method for manufacturing the same
US7854062B2 (en) Method for manufacturing circuit device
US20080308308A1 (en) Method of manufacturing wiring board, method of manufacturing semiconductor device and wiring board
JP2005217225A (ja) 半導体装置及びその製造方法
KR100728855B1 (ko) 회로 장치의 제조 방법
US7439614B2 (en) Circuit device with dummy elements
JP2015028986A (ja) プリント配線板及びプリント配線板の製造方法
JP4383257B2 (ja) 回路装置およびその製造方法
TW201027697A (en) Mount board and semiconductor module
JP2013532901A (ja) 放熱回路基板及びその製造方法
JP2008300854A (ja) 半導体装置及びその製造方法
US7339281B2 (en) Circuit device and manufacturing method thereof
JP4439336B2 (ja) 回路装置の製造方法
JP4969072B2 (ja) 回路装置およびその製造方法
US9570372B1 (en) Thermally enhanced semiconductor assembly with heat spreader and integrated dual build-up circuitries and method of making the same
JP4362165B2 (ja) 電子部品搭載装置
JP4383258B2 (ja) 回路装置の製造方法
KR20210153458A (ko) 인쇄회로기판 및 이를 포함하는 패키지 기판

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20061023

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20080423

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20080520

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20080718

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20090623

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090924

A911 Transfer of reconsideration by examiner before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20091006

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20091208

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20100105

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130115

Year of fee payment: 3

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130115

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees