JP4432288B2 - 電力用半導体装置 - Google Patents
電力用半導体装置 Download PDFInfo
- Publication number
- JP4432288B2 JP4432288B2 JP2001210636A JP2001210636A JP4432288B2 JP 4432288 B2 JP4432288 B2 JP 4432288B2 JP 2001210636 A JP2001210636 A JP 2001210636A JP 2001210636 A JP2001210636 A JP 2001210636A JP 4432288 B2 JP4432288 B2 JP 4432288B2
- Authority
- JP
- Japan
- Prior art keywords
- main surface
- case
- semiconductor device
- power semiconductor
- control
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1305—Bipolar Junction Transistor [BJT]
- H01L2924/13055—Insulated gate bipolar transistor [IGBT]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/191—Disposition
- H01L2924/19101—Disposition of discrete passive components
- H01L2924/19107—Disposition of discrete passive components off-chip wires
Landscapes
- Dc-Dc Converters (AREA)
- Inverter Devices (AREA)
- Structure Of Printed Boards (AREA)
Description
【発明の属する技術分野】
本発明は、電力用スイッチング半導体素子を収納した絶縁性の筒状のケースの開口端に前記電力用スイッチング半導体素子を制御する制御基板を固着する電力用半導体装置の改良に関するものである。
【0002】
【従来の技術】
従来のこの種の電力用半導体装置を図2に基づき説明する。なお、図2は従来の電力用半導体装置の部分縦断面図である。
【0003】
図2において、1は表主面1aと裏主面1bとを有する金属ベース板、2は金属ベース板上に配設された電力用絶縁基板で、セラミック基板2aと、該セラミック基板2aの表主面に形成された主回路パターン2bと、セラミック基板2aの裏主面に形成された金属製の裏面パターン2cとで構成され、該裏面パターン2cが表主面1aに半田(図示せず)にて半田付けされてなるものである。
3aおよび3bは主回路パターン2b上に半田(図示せず)にて半田付けされた電力用半導体素子で、具体的には電力用スイッチング半導体素子としてのIGBTと、該IGBTと逆並列に接続されたフライホイールダイオードとからなるものである。4は絶縁基板2や電力用半導体素子3a、3bを囲繞するように、その一端4aが表主面1a上に固着されると共に、他端4bに開口を有し筒状をなす樹脂製のケース、5は電力用半導体素子3a、3bに対する入力用主端子でケース4にインサートされ、その一端5aがケース4内の一端4a近傍に露出し、他端5bが他端4bに露出してなるものである。6は電力用半導体素子3a、3bに接続される出力用主端子でケース4にインサートされ、その一端6aがケース4内の一端4a近傍に露出し、他端6bが他端4bに露出してなるものである。7は制御端子でケース4にインサートされ、その一端7aがケース4内の一端4a近傍に露出し、他端7bが他端4bに露出してなるものである。8は電力用半導体素子3a、3bを一端5a、一端6a、一端7aに適宜接続するアルミ製のボンディングワイヤ、9は電力用半導体素子3a、3bやボンディングワイヤ8を封止するためケース4内に充填された封止樹脂、10はケース4の他端4bに固着された制御基板で、基板本体10aと、基板本体10aの表主面に形成された回路パターン(図示せず)に実装された制御IC等からなる制御部品10bとで構成されてなるものである。
【0004】
なお、基板本体10aの表主面に形成された回路パターン(図示せず)に制御端子7の他端7bが半田付けにて接続されており、制御基板10からの制御信号によって電力用スイッチング半導体素子3aがスイッチング動作を行い、該スイッチング動作によって、PWM制御された出力が出力用主端子6を介し負荷に供給される。
【0005】
【発明が解決しようとする課題】
従来の電力用半導体装置は、以上のように構成されているので、制御基板に対する制御部品が制御基板本体の表主面のみであり、制御部品の数が多くなると基板本体の表主面を広くする必要があり高価になったり、電力用半導体装置としての平面寸法が大きくなると言う問題があった。
【0006】
本発明は、以上のような従来の実情に鑑みてなされたもので、平面寸法が小型の電力用半導体装置を提供することを目的とするものである。
【0007】
【課題を解決するための手段】
この発明に係わる電力用半導体装置は、電力用スイッチング半導体素子を収納し、かつ内部に封止樹脂が充填された絶縁性の筒状のケースの開口端に、表主面の寸法が前記ケースの平面寸法より大で、前記電力用スイッチング半導体素子を制御する制御用部品を前記表主面に実装した制御基板を固着する電力用半導体装置において、前記制御基板の裏主面にも前記制御用部品を実装すると共に、前記ケースの開口部に前記ケースの内壁面、前記制御基板の裏主面および前記封止樹脂の上端面で囲まれた開口空間部を形成し、該開口空間部に前記制御用部品の一部を配設したものである。
【0008】
また、制御基板の裏主面の前記ケースの外側領域にも制御部品を実装したものである。
【0009】
【発明の実施の形態】
実施の形態1.
この発明の実施の形態1を図1に基づき説明する。図において11はケース4の他端4b側の開口部に形成された開口空間部で、該開口空間部11に基板本体10aの裏主面に実装した制御部品10bを配設すると共に、基板本体10aの裏主面のケース4の外側領域にも制御部品10bを配設してなるものである。
【0010】
なお、その他の符号の説明は、図2の符号の説明と同一のため説明を省略する。
【0011】
また、動作も従来のものと同じにつき説明を省略する。
【0012】
このように構成された電力用半導体装置においては、制御基板10の基板本体10aの裏主面にも制御部品10bを実装し、ケース4の開口端部に開口空間部11を形成し該開口空間部11に制御部品10bを配設したことで、基板本体10aに対する制御部品10bの実装密度が高まる。
【0013】
また、基板本体10aの裏主面のケース4の外側領域にも制御部品10bを配設したことで、基板本体10aに対する制御部品10bの実装密度が更に高まる。
【0014】
【発明の効果】
この発明は、以上のように構成されているので、以下に記載されるような効果を奏する。
【0015】
第1の発明によれば、電力用スイッチング半導体素子を収納した絶縁性の筒状のケースの開口端に、表主面の寸法が前記ケースの平面寸法より大で、前記電力用スイッチング半導体素子を制御する制御用部品を前記表主面に実装した制御基板を固着する電力用半導体装置において、前記制御基板の裏主面にも前記制御用部品を実装すると共に、前記ケースの開口部に開口空間部を形成し、該開口空間部に前記制御用部品の一部を配設したので、前記制御基板に対する前記制御用部品の実装密度を従来に比して高めることが出来、従来に比し平面寸法が小型の電力用半導体装置を提供できる効果がある。
【0016】
また、第2の発明によれば、制御基板の裏主面の前記ケースの外側領域にも制御部品を実装したので、制御基板に対する前記制御用部品の実装密度を更に高めることが出来、平面寸法が極めて小型の電力用半導体装置を提供できる効果がある。
【図面の簡単な説明】
【図1】 本発明の実施の形態1を示す縦断面図である。
【図2】 従来の電力用半導体装置を示す縦断面図である。
【符号の説明】
4 ケース、10 制御基板、10b 制御部品、11 開口空間部
Claims (2)
- 電力用スイッチング半導体素子を収納し、かつ内部に封止樹脂が充填された絶縁性の筒状のケースの開口端に、表主面の寸法が前記ケースの平面寸法より大で、前記電力用スイッチング半導体素子を制御する制御用部品を前記表主面に実装した制御基板を固着する電力用半導体装置において、前記制御基板の裏主面にも前記制御用部品を実装すると共に、前記ケースの開口部に前記ケースの内壁面、前記制御基板の裏主面および前記封止樹脂の上端面で囲まれた開口空間部を形成し、該開口空間部に前記制御用部品の一部を配設したことを特徴とする電力用半導体装置。
- 制御基板の裏主面の前記ケースの外側領域にも制御部品を実装したことを特徴とする請求項1記載の電力用半導体装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2001210636A JP4432288B2 (ja) | 2001-07-11 | 2001-07-11 | 電力用半導体装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2001210636A JP4432288B2 (ja) | 2001-07-11 | 2001-07-11 | 電力用半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2003031764A JP2003031764A (ja) | 2003-01-31 |
JP4432288B2 true JP4432288B2 (ja) | 2010-03-17 |
Family
ID=19046074
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2001210636A Expired - Lifetime JP4432288B2 (ja) | 2001-07-11 | 2001-07-11 | 電力用半導体装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4432288B2 (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4453498B2 (ja) | 2004-09-22 | 2010-04-21 | 富士電機システムズ株式会社 | パワー半導体モジュールおよびその製造方法 |
JP4486556B2 (ja) * | 2005-06-30 | 2010-06-23 | 本田技研工業株式会社 | 電気回路ユニット |
JP4893705B2 (ja) * | 2008-07-30 | 2012-03-07 | 株式会社デンソー | 電子装置 |
-
2001
- 2001-07-11 JP JP2001210636A patent/JP4432288B2/ja not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JP2003031764A (ja) | 2003-01-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4639759A (en) | Power transistor module | |
EP1056133A1 (en) | Rf circuit module | |
US20050035366A1 (en) | Light emitting diode | |
KR940010293A (ko) | 파워모듈 | |
JP2000331835A (ja) | 積層電子部品及び回路モジュール | |
JP3448159B2 (ja) | 電力用半導体装置 | |
US20060220188A1 (en) | Package structure having mixed circuit and composite substrate | |
JP2003115681A (ja) | 電子部品の実装構造 | |
JP4432288B2 (ja) | 電力用半導体装置 | |
JP2002009219A (ja) | 樹脂封止型半導体装置 | |
JPH1050926A (ja) | ハイブリッドモジュール | |
JP4172767B2 (ja) | 配線基板 | |
JP2007012718A (ja) | 電子部品収納用パッケージおよび電子装置 | |
JP2001257306A (ja) | 混成集積回路装置及びその製造方法 | |
JP4871676B2 (ja) | 電子回路装置 | |
JPH0382060A (ja) | 半導体装置 | |
JP2002043779A (ja) | 電子部品の組み付け構造 | |
JP2007165445A (ja) | 電力増幅器モジュール | |
JPH08148647A (ja) | 半導体装置 | |
JP2005228811A (ja) | 半導体装置 | |
JP4013780B2 (ja) | 半導体装置の実装構造 | |
JP3403338B2 (ja) | 電力用半導体モジュール | |
JP2006054245A (ja) | 半導体装置 | |
US20230380068A1 (en) | Electronic Control Device | |
JP2006228948A (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD01 | Notification of change of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7421 Effective date: 20040708 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20070306 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20090105 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20090908 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20091105 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20091201 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20091214 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 4432288 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130108 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130108 Year of fee payment: 3 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
EXPY | Cancellation because of completion of term |