JP4243106B2 - データを補正するための方法及び装置 - Google Patents

データを補正するための方法及び装置 Download PDF

Info

Publication number
JP4243106B2
JP4243106B2 JP2003008797A JP2003008797A JP4243106B2 JP 4243106 B2 JP4243106 B2 JP 4243106B2 JP 2003008797 A JP2003008797 A JP 2003008797A JP 2003008797 A JP2003008797 A JP 2003008797A JP 4243106 B2 JP4243106 B2 JP 4243106B2
Authority
JP
Japan
Prior art keywords
data
register
clock
source
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2003008797A
Other languages
English (en)
Other versions
JP2003244108A (ja
Inventor
ノスケ ライナー
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Thomson Licensing SAS
Original Assignee
Thomson Licensing SAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Thomson Licensing SAS filed Critical Thomson Licensing SAS
Publication of JP2003244108A publication Critical patent/JP2003244108A/ja
Application granted granted Critical
Publication of JP4243106B2 publication Critical patent/JP4243106B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1006Data managing, e.g. manipulating data before writing or reading out, data bus switches or control circuits therefor
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0008Synchronisation information channels, e.g. clock distribution lines
    • H04L7/0012Synchronisation information channels, e.g. clock distribution lines by comparing receiver clock with transmitter clock

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)
  • Image Input (AREA)
  • Dram (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、2つの非同期ソースにより生成されたデータを補正するための方法及び装置に関する。なお、2つの非同期ソースにより生成されたデータのうち、第1のクロックと同期した一方のソースからのデータは、他方のソースに割当てられた第2のクロックと同期したレジスタを介して伝達される。
【0002】
【従来の技術】
相互に同期していないクロック信号は、様々なディジタル電子機器において発生する。複数のクロックのうちの1つに基づいたデータを別のクロックを備えた装置に転送するために、これらのデータを他のクロックで読み出すレジスタに、これらのデータを書き込めるようになっている。したがって、例えば、書き込みと読み出しに関して異なる非同期クロックで動作するメモリ装置の場合、メモリが空又はオーバーフローになるのを防ぐために、占有率を測定するための装置が知られている。この占有率を測定する装置には、読み出し又は書き込みの頻度を示すデータが供給される。この場合、これらのデータの一方のソースから他のデータのクロックパターンへの上記データ変換が必要である。
【0003】
しかし、複数のメモリセルを有するレジスタの場合、読み出しクロックを適用しても新たなデータワードがレジスタに完全には書き込まれないがゆえに、メモリセルのうちの幾つかしか新たなデータワードのビットにより占有されず、その一方で他のメモリセルが未だに古いデータワードのビットを有しているということが起こり得る。セットアップ時間及び/又はホールド時間のこの違反は、装置全体の障害を通じて明らかになるエラーにつながる。
【0004】
【発明が解決しようとする課題】
本発明の課題は、セットアップ時間及び/又はホールド時間の違反の問題を解消するデータ補正方法を提供することである。
【0005】
【課題を解決するための手段】
上記課題は、本発明により、2つの非同期ソースにより生成されたデータを補正する方法であって、第1のクロックと同期した一方のソースからのデータを、他方のソースに割当てられた第2のクロックと同期したレジスタを介して伝達する形式の方法において、前記レジスタの出力データと、前記第2のクロックの少なくとも1クロック周期分だけ遅延された出力データとを互いに比較し、所定の値よりも大きなずれが存在するときには、補正されたデータとして、前記レジスタの出力データを時間的に隣接したデータで置き換えることにより解決される。
【0006】
同様に、上記課題は、本発明により、2つの非同期ソースにより生成されたデータを補正する装置であって、一方のソースからのデータが、他方のソースに割当てられたクロック信号と同期したレジスタを介して伝達される形式の装置において、少なくとも1つの第2のレジスタの入力データと出力データが減算器に供給され、前記減算器の出力側はコンパレータに接続されており、前記コンパレータ出力側は切換スイッチの制御入力側に接続されており、第4のレジスタは第3のレジスタを介して前記第2のレジスタの出力側に接続されており、前記第4のレジスタの入力データ及び出力データは前記切換スイッチの入力側に供給されるよう構成することにより解決される。
【0007】
【発明の実施の形態】
実を言えば、本発明による方法はデータを完全に補正するものではなく、近似的に補正するだけである。この場合、レジスタに供給されるデータの内容がある程度の連続性をもっていること、有利にはカウンタの出力データであることが仮定されている。クロック周波数も同様に連続性をもつものと想定されている。
【0008】
これらの仮定は、冒頭で述べたメモリ占有率の測定の場合に存在する。その他の点ではほぼ同一のクロック周期がセットアップ時間及び/又はホールド時間より大きな差を有している場合には、1クロック周期分の遅延で十分である。複数クロック周期分の遅延は、差がより小さいときに必要となることがある。同じことは、相互に近似的に整数比を成すクロック周期又はクロック周波数にも同様に当てはまる。実質的には、直前のデータワードが時間的に隣接したデータとして適当である。用途によっては、直線データワードより1つ前のデータワード又は別のデータワードも適している。
【0009】
それゆえ、本発明による方法の1つの発展形態では、ソースはカウンタであり、データはカウンタの表示値であり、補正されたデータ及び他のソースのデータはメモリ占有率を求めるために装置に供給される。
【0010】
しかし有利には、この有利な実施形態に加えて、本発明による方法は他の目的にも適してる。例えば、ビデオ信号のような信号の非同期の書き込み及び読み出しの間にアドレスを生成するのにも適している。
【0011】
データ補正のための有利な構成は次の通りである。すなわち、第2のレジスタの入力データと出力データを減算器に供給することができ、減算器の出力側がコンパレータと接続されており、コンパレータの出力側は切換スイッチの制御入力側に接続されており、第4のレジスタが第3のレジスタを介して第2のレジスタの出力側に接続されており、第4のレジスタの入力データと出力データを切換スイッチに供給することができる。
【0012】
本発明には多くの実施形態が可能である。それらのうちの1つが複数の図を用いた図面に図式的に示されている。
【0013】
【実施例】
図1による構成は2つのデータソース1,2を有しており、これらはそれぞれクロックCKA及びCKBにより制御されている。これらのクロックは同期していない。データソースは、例えばメモリ(図示せず)が読み出し又は書き込みの際にアクセスされるとその度に増分されるカウンタである。メモリがオーバーフロー又は空になったときに適切な措置を講じるために、占有率を求める装置3が設けられている。この装置3の出力側4では、占有率を記述する信号、例えば完全占有、空、殆ど空、殆ど完全占有を示す信号を取り出すことが可能である。ソース2のデータCNTBがソース1のクロックパターンにマッチするように、データCNTBはレジスタ5を介して転送され、クロックCKAでレジスタ5からデータCNTB1として読み出される。
【0014】
データワードCNTBが不都合な瞬間にマスタクロックCKAでサンプリングされると、誤りのあるデータCNTB1が読み取られる可能性がある。このことは図3により説明される。図3には、レジスタ5の複数のセル(ビット)を見本として、これらのビットのうちの2つの状態とクロック信号CKAの正のエッジが示されている。エッジが生じる前は、ビット1は値0を有し、ビット2は値1を有している。後続のデータワードでは、ビットの状態が反転する。信号CKAのエッジは遷移の間に生じるので、セットアップ/ホールド時間が侵される。
【0015】
このような誤りを訂正するために、訂正装置6が設けられている。図1による装置の場合、訂正装置は、後続のすべての構成要素と同様に、マスタクロックCKAで同期されている。補正されたデータCNTB5、したがってまた遅延装置7を介して伝達されたデータCNTAは、占有率を求めるために装置3へ送られる。
【0016】
図2では、訂正装置6がより詳細に示されている。データCNTB1が入力側11に供給され、この入力側からレジスタ12と減算器13の入力側Aとに送られる。クロックCKAの1周期分だけ遅延された後、データCNTB2はレジスタ12から読み出され、減算器13の入力側Bに供給される。差A−Bを携えた減算器13の出力はコンパレータ14の入力側に接続され、コンパレータ14は、供給された差が所定値Nよりも大きければ、信号SELを出力する。
【0017】
レジスタ12により遅延されたデータは、さらに2つのレジスタ15,16を介して伝達される。レジスタ15は、減算器13とコンパレータ14とにより生じた遅延を補償し、一方レジスタ16は切換スイッチ17の入力側A及びBにデータCNTB3及びCNTB4を供給する。これらのデータは互いに1クロック周期だけシフトされている。切換スイッチ17は出力側18を有しており、この出力側からはデータCNTB5を取り出すことができる。
【0018】
以下では、図2による訂正装置の機能を図4を参照してより詳細に説明する。ここでは、図4には図示されていないデータCNTBは0から7のカウントを有することが仮定されている。しかしながら、図3に関連して説明した作用により、減算器13の入力側AにおけるデータCNTB1は、4の代わりに値800を有している。入力側BにおけるデータCNTB2は、1クロック分の遅延を除いて不変である。差A−Bは、図示された最初の3クロック周期の間は値1有し、つぎに値797を有し、そのつぎに値−795を有し、最終的には値1を有する。誤りのあるデータ及びその結果である差の値は図4ではハッチングにより強調されている。データCNTB3はデータCNTB2に対して1クロック周期分だけ遅延されている。
【0019】
適正な読み出しの間、高々1つのデータワードしかスキップされないとすれば、すなわち上記の作用がなければ、N=2に、また用途によってはN>2に設定してもよい。したがって、これより大きな差は誤りとして識別される。図4によれば、797は明らかに2よりも大きいので、後続のクロック周期において、信号SELは、レジスタ16により遅延されたデータが入力側Bを介して転送されることとなる状態をとる。さもなければ、入力側Aに供給されたデータCNTB3は出力側18に転送される。まだ誤りのある値800を有しているデータCNTB4は、図4においてSELの後に続く列に示されている。
【0020】
したがって、さらに図示されているデータCNTB5’はデータCNTB3に対応し、誤りのある値800は3で置き換えられている。後続のクロック周期においては、これらのデータは切換スイッチ17からCNTB5として読み出され、出力側18において使用可能である。
【0021】
図5には、本発明の使用例がフィルムスキャナ用のメモリの形で図式的に示されている。このメモリは、フィルムのラインごとの連続的なスキャンにより得られたビデオ信号を各々の規格に対応したビデオ信号に変換するのに使用される。なお、変換されたビデオ信号は備え付けられたクロックと同期されている。このケースでは、静止画、スローモーション及びクイックモーションのような種々異なる動作モードを考慮に入れることもまた可能である。
【0022】
複数のSDRAMから構成されたメインメモリ21は複数画像分の容量を有している。ビデオ信号は22においてデマルチプレクサ23に供給される。これにより、おそらくは複数のSDRAMに適した幅を有するデータワードが生成される。しかしながら、メインメモリ21は異なる非同期クロックで動作してはならない。したがって、クロックはクロックCKAでメインメモリ21から同様に読み出される。なお、メインメモリ21の書き込みもまたクロックCKAで行われる。
【0023】
クロックCKAとCKBの補償のために、FIFOメモリ24がメインメモリ21に後置接続されており、データはこのFIFOメモリからクロックCKBで読み出され、マルチプレクサ25を介して出力側26へと伝達される。FIFOメモリ24の占有率を調整するために、装置27が設けられている。装置27は例えば図1による装置に相応するものである。クロック信号CKAとCKBの両方、同様にリセット信号WRESとRRESは、FIFOメモリ24と同様に前記装置にも伝達される。FIFOメモリ24がオーバーフロー又は空になる危険性のあるケースでは、装置27は信号をSDRAMコントローラ28に送り、SDRAMコントローラ28はメインメモリ21での書き込み及び読み出しのためのアドレスを生成する。例えば、メインメモリ21がテレビジョン規格に応じて要求されるよりも多くのデータをFIFOメモリ24に転送することが起こった場合、SDRAMコントローラ28は、(一時的に)より少ないデータがメインメモリ21から読み出されるように制御される。
【0024】
図6には、垂直なストロークの形で、マスタクロックCKAとデータDATA(CKB)とが示されている。データDATA(CKB)はカウントとして存在しており、クロックCKBで供給される。これらのデータをマスタクロックCKAでレジスタから読み出す間、データDATA(CKB)が生成される。図示された期間の間、不正な値Xがレジスタから読み出されたことの結果として、セットアップ/ホールド時間が2回侵される。この不正な値は先行するカウントで置き換えられる。これは矢印により図示されている。そして、補正されたデータDATA(CKA)が生成される。
【0025】
図7に示されている例では、マスタクロックCKAの周波数はクロックCKBの周波数よりも格段に高い。クロックCKAは各々のケースにおいてレジスタ内容がカウント0から1及び2から3へ遷移する間に発生するので、そのとき読み出される値Xは誤っており、図示されているような仕方で訂正される。
【図面の簡単な説明】
【図1】本発明による方法を実行するよう設計された占有率測定装置を示す。
【図2】図1による装置の一部である訂正装置を示す。
【図3】本発明による方法による誤りの訂正を説明する概略図である。
【図4】図1及び2による装置の場合のデータシーケンスを示す。
【図5】本発明による構成が使用可能なメモリ装置を示す。
【図6】本発明による方法を説明する別の概略図である。
【図7】本発明による方法を説明する別の概略図である。
【符号の説明】
1 データソース
2 データソース
3 メモリ占有率測定装置
4 出力側
5 レジスタ
6 訂正装置
7 遅延装置
11 入力側
12 レジスタ
13 減算器
14 コンパレータ
15 レジスタ
16 レジスタ
17 切換スイッチ
18 出力側
21 メインメモリ
22 入力側
23 デマルチプレクサ
24 FIFOメモリ
25 マルチプレクサ
26 出力側
27 メモリ占有率調整装置
28 SDRAMコントローラ

Claims (3)

  1. 2つの非同期ソース(2,1)により生成されたデータをマッチさせる方法であって、第1のクロック(CKB)と同期した一方のソース(2)からのデータ(CNTB)を、他方のソース(1)に割当てられた第2のクロック(CKA)と同期したレジスタ(5)を介して伝達する形式の方法において、
    前記レジスタ(5)に供給される前記第1のソース(2)からのデータ(CNTB)はある程度の連続性を有しており、前記クロック(CKB,CKA)のクロック周波数も連続性を有しており、
    前記レジスタ(5)の出力データ(CNTB1)を補正するために、前記レジスタ(5)の出力データ(CNTB1)と、前記第2のクロック(CKA)の少なくとも1クロック周期分だけ遅延された出力データ(CNTB2)とを互いに比較し、
    所定の値(N)よりも大きなずれが存在するときには、補正されたデータとして、前記レジスタ(5)の出力データ(CNTB3)時間的に隣接したデータ(CNTB4)で置き換える、ことを特徴とするデータをマッチさせるための方法。
  2. 前記ソース(2,1)はカウンタであり、前記データ(CNTB,CNTA)は該カウンタの表示値であり、
    前記補正されたデータ(CNTB5)及び前記他方のソース(1)のデータ(CNTA)は、メモリ(24)の占有率を求めるため装置(3,27)に供給されるものである、請求項1記載の方法。
  3. 2つの非同期ソース(1,2)により生成されたデータをマッチさせる装置であって、一方のソース(2)からのデータが、他方のソース(1)に割当てられたクロック信号と同期したレジスタ(5)を介して伝達される形式の装置において、
    前記レジスタ(5)に供給される前記第1のソース(2)からのデータ(CNTB)はある程度の連続性を有しており、前記クロック(CKB,CKA)のクロック周波数も連続性を有しており、
    前記レジスタ(5)の出力データ(CNTB1)を補正するために、前記レジスタ(5)の出力データ(CNTB1)により生成された入力データと少なくとも1つの第2のレジスタ(12)の出力データが、ずれを求める減算器(13)に供給され、
    前記減算器(13)の出力側はコンパレータ(14)に接続されており、
    前記コンパレータ(14)の出力側は、所定の値(N)よりも大きなずれが存在する場合に入力側(A,B)を切り換える切換スイッチ(17)の制御入力側に接続されており、
    第4のレジスタ(16)が第3のレジスタ(15)を介して前記第2のレジスタ(12)の出力側に接続されており、
    前記第3のレジスタ(15)の出力データ(CNTB3)により生成された入力データと前記第4のレジスタ(16)の出力データ(CNTB4)が前記切換スイッチ(17)の入力側(A,B)に供給される、ことを特徴とするデータをマッチさせるための装置。
JP2003008797A 2002-01-16 2003-01-16 データを補正するための方法及び装置 Expired - Fee Related JP4243106B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE10201401 2002-01-16
DE10201401.9 2002-01-16

Publications (2)

Publication Number Publication Date
JP2003244108A JP2003244108A (ja) 2003-08-29
JP4243106B2 true JP4243106B2 (ja) 2009-03-25

Family

ID=7712246

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003008797A Expired - Fee Related JP4243106B2 (ja) 2002-01-16 2003-01-16 データを補正するための方法及び装置

Country Status (4)

Country Link
US (1) US7139941B2 (ja)
JP (1) JP4243106B2 (ja)
DE (1) DE10301221A1 (ja)
GB (1) GB2384409B (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2004072745A1 (ja) * 2003-02-12 2004-08-26 Kabushiki Kaisha Yaskawa Denki 外部同期可能な制御装置および制御方法
JP2006165851A (ja) * 2004-12-06 2006-06-22 Sony Corp 撮像装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4933218U (ja) * 1972-06-30 1974-03-23
US3824590A (en) * 1973-03-26 1974-07-16 Bell Telephone Labor Inc Adaptive interpolating video encoder
SE452937B (sv) * 1986-04-18 1987-12-21 Ericsson Telefon Ab L M Sett och anordning for att overfora data mellan tva datautrustningar som drivs av var sin oberoende klocka
EP0249985B1 (en) * 1986-06-20 1993-09-08 Sony Corporation Video memory
KR0181286B1 (ko) * 1995-03-28 1999-05-01 김광호 Ccd 카메라의 디펙트 보상회로
GB2362772B (en) * 1997-06-10 2002-01-16 Sony Uk Ltd Concealing errors
KR100340052B1 (ko) * 1998-06-30 2002-07-18 박종섭 이미지센서
US6094232A (en) * 1998-11-25 2000-07-25 Kabushiki Kaisha Toshiba Method and system for interpolating a missing pixel using a motion vector

Also Published As

Publication number Publication date
GB0229757D0 (en) 2003-01-29
DE10301221A1 (de) 2003-07-24
GB2384409B (en) 2005-05-11
US20030135776A1 (en) 2003-07-17
JP2003244108A (ja) 2003-08-29
GB2384409A (en) 2003-07-23
US7139941B2 (en) 2006-11-21

Similar Documents

Publication Publication Date Title
US4750038A (en) Television picture display device
KR20010069146A (ko) 포맷 변환 장치
US20080152064A1 (en) Digital transmission apparatus and methods
US6845490B2 (en) Clock switching circuitry for jitter reduction
JP4243106B2 (ja) データを補正するための方法及び装置
KR100817270B1 (ko) 인터페이스 장치 및 데이터 동기화 방법
US20100322646A1 (en) Information processing apparatus, image forming apparatus, and image processing method
JPS58209214A (ja) 遅延補償方法及びその装置
JP5423071B2 (ja) データ転送装置及び撮像装置
JPH09139730A (ja) エラステックストア
US20090232266A1 (en) Signal processing device
JP4194430B2 (ja) 同期化装置
JP3525881B2 (ja) ソースシンクロナスデータ転送方法及びソースシンクロナスデータ転送装置
JP3562416B2 (ja) Lsi間データ転送システム及びそれに用いるソースシンクロナスデータ転送方式
JP4016366B2 (ja) インターフェース装置及び映像信号処理方法
JP2606094B2 (ja) 画像サンプリング回路
US7440476B1 (en) Method and apparatus for video capture
US6917387B2 (en) Arrangement for time-correct combination of two data streams
JP3703997B2 (ja) 映像信号制御回路
JPH08237235A (ja) ディジタル通信システム
KR19980050372A (ko) 데이타 전송 동기용 클럭 발생장치
JP5215695B2 (ja) 画像撮像装置
KR920005877B1 (ko) 시스템 프레임 신호 동기회로 및 제어방법
JPH0879226A (ja) フレーム位相制御方法及び制御装置
JP2005094597A (ja) 遅延制御装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20060112

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20080410

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20080417

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20080715

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20080723

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20081016

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20081128

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20081226

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120109

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120109

Year of fee payment: 3

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120109

Year of fee payment: 3

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130109

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140109

Year of fee payment: 5

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees