JP4205919B2 - プラズマディスプレイパネルのアドレス−ディスプレイ同時駆動方法におけるリセット方法 - Google Patents
プラズマディスプレイパネルのアドレス−ディスプレイ同時駆動方法におけるリセット方法 Download PDFInfo
- Publication number
- JP4205919B2 JP4205919B2 JP2002280490A JP2002280490A JP4205919B2 JP 4205919 B2 JP4205919 B2 JP 4205919B2 JP 2002280490 A JP2002280490 A JP 2002280490A JP 2002280490 A JP2002280490 A JP 2002280490A JP 4205919 B2 JP4205919 B2 JP 4205919B2
- Authority
- JP
- Japan
- Prior art keywords
- electrode line
- level
- voltage
- line pair
- electrode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/28—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
- G09G3/288—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
- G09G3/291—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
- G09G3/292—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/28—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
- G09G3/288—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
- G09G3/296—Driving circuits for producing the waveforms applied to the driving electrodes
- G09G3/2965—Driving circuits for producing the waveforms applied to the driving electrodes using inductors for energy recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/28—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
- G09G3/288—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
- G09G3/291—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
- G09G3/292—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
- G09G3/2927—Details of initialising
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/28—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
- G09G3/288—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
- G09G3/296—Driving circuits for producing the waveforms applied to the driving electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0202—Addressing of scan or signal lines
- G09G2310/0216—Interleaved control phases for different scan lines in the same sub-field, e.g. initialization, addressing and sustaining in plasma displays that are not simultaneous for all scan lines
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
- G09G2310/066—Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/28—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
- G09G3/288—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
- G09G3/291—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Plasma & Fusion (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Transforming Electric Information Into Light Information (AREA)
- Control Of Gas Discharge Display Tubes (AREA)
Description
【発明の属する技術分野】
本発明は,プラズマディスプレイパネルのリセット方法に係り,より詳細には,3−電極面放電構造のプラズマディスプレイパネルをアドレス−ディスプレイ同時駆動方法で駆動する過程で,それぞれのXY電極ライン対に対して個別的に放電セルの状態を均一にするリセット方法に関する。
【0002】
【従来の技術】
図10は,従来の一般的な3−電極面放電方式のプラズマディスプレイパネルの構造を示している。図11は,図10のパネルの一放電セルの例を示している。図10及び図11を参照すれば,通常的な面放電プラズマディスプレイパネル1の前方及び後方ガラス基板10,13間には,アドレス電極ラインA1,A2,...,Am−1,Am,誘電体層11,15,Y電極ラインY1,...,Yn,X電極ラインX1,...,Xn,蛍光体16,隔壁17及び保護層としての一酸化マグネシウム(MgO)層12が備えられている。
【0003】
アドレス電極ラインA1,A2,...,Am−1,Amは,後方のガラス基板13の前面に一定のパターンで形成される。後方の誘電体層15は,アドレス電極ラインA1,...,Amの前方で全面塗布される。後方の誘電体層15の前面には隔壁17がアドレス電極ラインA1,...,Amと平行した方向に形成される。この隔壁17は各放電セルの放電領域を区画して各放電セル間の光学的干渉を防止する機能をする。蛍光体16は,隔壁17の間に塗布される。
【0004】
X電極ラインX1,...,XnとY電極ラインY1,...,Ynは,アドレス電極ラインA1,...,Amと直交するように前方のガラス基板10の背面に一定のパターンで形成される。各交差点は相応する放電セルを設定する。各X電極ラインX1,...,Xnと各Y電極ラインY1,...,Ynは,ITO(Indium Tin Oxide)のような透明な導電性材質の透明電極ライン(図11のXna,Yna)と伝導度を高めるための金属電極ライン(図11のXnb,Ynb)とが結合されて形成される。前方誘電体層11は,X電極ラインX1,...,XnとY電極ラインY1,...,Ynの後方に全面塗布形成される。強い電界からパネル1を保護するための保護層12,例えば,MgO層は,前方の誘電体層11の背面に全面塗布形成される。放電空間14にはプラズマ形成用ガスが密封される。
【0005】
図12は,図10のプラズマディスプレイパネルのY電極ラインに対する従来の一般的なアドレス−ディスプレイ分離駆動方法を示している。図12を参照すれば,単位フレームは時分割階調表示を実現するために8つのサブフィールドSF1,...,SF8に分割される。また,各サブフィールドSF1,...,SF8はアドレス周期A1,...,A8とディスプレイ周期S1,...,S8とに分割される。
【0006】
各アドレス周期A1,...,A8では,アドレス電極ライン(図10のA1,...,Am)に表示データ信号が印加されると同時に,各Y電極ラインY1,...,Ynに相応する走査パルスが順次に印加される。これにより走査パルスが印加される間に高レベルの表示データ信号が印加されれば相応する放電セルでアドレス放電によって壁電荷が形成され,そうでない放電セルでは壁電荷が形成されない。
【0007】
各ディスプレイ周期S1,...,S8では,全てのY電極ラインY1,...,Ynと全てのX電極ラインX1,...,Xnにディスプレイ放電用パルスが交互に印加されて,相応するアドレス周期A1,...,A6で壁電荷が形成された放電セルに表示放電を起こす。したがって,プラズマディスプレイパネルの輝度は単位フレームで占めるディスプレイ周期S1,...,S8の長さに比例する。単位フレームで占めるディスプレイ周期S1,...,S8の長さは255T(Tは単位時間)である。したがって,単位フレームで一度も表示されていない場合を含んで256階調として表示できる。
【0008】
ここで,第1サブフィールドSF1のディスプレイ周期S1には20に相応する時間1Tが,第2サブフィールドSF2のディスプレイ周期S2には21に相応する時間2Tが,第3サブフィールドSF3のディスプレイ周期S3には22に相応する時間4Tが,第4サブフィールドSF4のディスプレイ周期S4には23に相応する時間8Tが,第5サブフィールドSF5のディスプレイ周期S5には24に相応する時間16Tが,第6サブフィールドSF6のディスプレイ周期S6には25に相応する時間32Tが,第7サブフィールドSF7のディスプレイ周期S7には26に相応する時間64Tが,第8サブフィールドSF8のディスプレイ周期S8には27に相応する時間128Tが各々設定される。
【0009】
これにより,8つのサブフィールドのうち表示されるサブフィールドを適切に選択すれば,いずれのサブフィールドでも表示されていない0階調を含んで皆256階調の表示が行われうることが分かる。
【0010】
上記のようなアドレス−ディスプレイ分離駆動方法によれば,単位フレームで各サブフィールドSF1,...,SF8の時間領域が分離されているので,各サブフィールドSF1,...,SF8でアドレス周期と表示周期の時間領域も互いに分離されている。したがって,アドレス周期で各XY電極ライン対が自体のアドレッシングが遂行された後に他のXY電極ライン対が全部アドレッシングされるまで待機しなければならない。結局,各サブフィールドに対してアドレス周期が占める時間が長くなり表示周期が相対的に短くなるので,プラズマディスプレイパネルから出射される光の輝度が相対的に低くなる問題点がある。このような問題点を改善するために知られた方法が,図13に示されたようなアドレス−ディスプレイ同時駆動方法である。
【0011】
図13は,図10のプラズマディスプレイパネルのY電極ラインに対する従来の一般的なアドレス−ディスプレイ同時駆動方法を示している。図13を参照すれば,単位フレームは時分割階調表示のために8つのサブフィールドSF1,...,SF8に区分される。ここで,各単位サブフィールドは駆動されるY電極ラインY1,...,Ynを基準に互いに重畳して単位フレームを構成する。したがって,全ての時点で全てのサブフィールドSF1,...,SF8が存在するため,各アドレス段階の遂行のために各ディスプレイ放電用パルス間にアドレス用時間スロットが設定される。
【0012】
各サブフィールドではリセット,アドレス及びディスプレイ放電段階が遂行され,各サブフィールドに割当てられる時間は階調に相応するディスプレイ放電時間によって決定される。例えば,8ビット映像データでフレーム単位で256階調を表示する場合に単位フレーム(一般的に1/60秒)が256単位時間よりなるならば,最下位ビットの映像データによって駆動される第1サブフィールドSF1は1(20)単位時間,第2サブフィールドSF2は2(21)単位時間,第3サブフィールドSF3は4(22)単位時間,第4サブフィールドSF4は8(23)単位時間,第5サブフィールドSF5は16(24)単位時間,第6サブフィールドSF6は32(25)単位時間,第7サブフィールドSF7は64(26)単位時間,そして最上位ビットの映像データによって駆動される第8サブフィールドSF8は128(27)単位時間を各々有する。すなわち,各サブフィールドに割当てられた単位時間の和は255単位時間であるため,255階調表示が可能であり,ここにいずれのサブフィールドでもディスプレイ放電されなかった階調を含めば256階調表示が可能である。
【0013】
図14は,図10のプラズマディスプレイパネルの一般的な駆動装置を示す。図14を参照すれば,プラズマディスプレイパネル1の従来の一般的な駆動装置は,映像処理部66,制御部62,アドレス駆動部63,X駆動部64,及びY駆動部65を含む。映像処理部66は,外部アナログ映像信号をデジタル信号に変換して内部映像信号,例えば,各々8ビットの赤色(R),緑色(G)及び青色(B)映像データ,クロック信号,垂直及び水平同期信号を生じる。制御部62は,映像処理部66からの内部映像信号によって駆動制御信号SA,SY,SXを生じる。アドレス駆動部63は,制御部62からの駆動制御信号SA,SY,SXのうちアドレス信号SAを処理して表示データ信号を生じ,生じた表示データ信号をアドレス電極ラインに印加する。X駆動部64は,制御部62からの駆動制御信号SA,SY,SXのうちX駆動制御信号SXを処理してX電極ラインに印加する。Y駆動部65は,制御部62からの駆動制御信号SA,SY,SXのうちY駆動制御信号SYを処理してY電極ラインに印加する。
【0014】
上記のようにプラズマディスプレイパネルの駆動において,図13に示されたようなアドレス−ディスプレイ同時駆動方法によれば,プラズマディスプレイパネルから出射される光の輝度を高めうる利点があるが,ディスプレイ用パルスが周期的に印加される過程でリセットを難しく遂行するためにリセットの性能が落ちる短所がある。
【0015】
例えば,従来のアドレス−ディスプレイ同時駆動方法でのリセット方法によれば,以前サブフィールドでディスプレイ放電を遂行したセルに対してのみ壁電荷を消去する単純な消去放電がおきる。これにより,以前サブフィールドでディスプレイ放電を遂行したセルには空間電荷が相対的に多くなり,そうでなかったセルには空間電荷が相対的に少なくなる。このような場合,以前サブフィールドでディスプレイ放電を遂行したセルは相対的に低いアドレッシング電圧によって選択されるが,そうでなかったセルは相対的に高いアドレッシング電圧によって選択される。したがって,アドレッシング電圧及びディスプレイ電圧が相対的に高まらねばならないために,プラズマディスプレイ装置の信頼度及び寿命に悪い影響を及ぼしうる。また,以前サブフィールドでディスプレイ放電を遂行したセルとそうでなかったセルとの間のディスプレイ輝度が均一でないためにディスプレイ性能が低下しうる。
【0016】
【発明が解決しようとする課題】
本発明の目的は,3−電極面放電構造のプラズマディスプレイパネルをアドレス−ディスプレイ同時駆動方法で駆動するにあたり高性能を発揮できるリセット方法を提供することによって,ディスプレイ性能を高めるだけでなく,アドレッシング電圧及びディスプレイ電圧を相対的に低めてプラズマディスプレイ装置の信頼度及び寿命を改善することにある。
【0017】
【課題を解決するための手段】
上記目的を達成するための本発明は,3−電極面放電構造のプラズマディスプレイパネルの全てのX及びY電極ラインに第1レベルの正極性電圧と負極性電圧とが交互に印加される過程で,それぞれのXY電極ライン対に対して放電セルの状態を均一にするリセット方法として,ライン放電,消去,及び反復段階を含む。
【0018】
上記ライン放電段階では,第1XY電極ライン対に相応する直前のサブフィールドが終了して現在のサブフィールドが始まった後,全てのX電極ラインに第1レベルの負極性電圧が印加されると同時に,全てのY電極ラインに第1レベルの正極性電圧が印加される第1パルス幅周期中の一部時間で,第1レベルより絶対値が高い第2レベルの負極性電圧が第1XY電極ライン対のX電極ラインに印加されると同時に,第1レベルより高い第3レベルの正極性電圧が第1XY電極ライン対のY電極ラインに印加されて,第1XY電極ライン対に相応する全ての放電セルで放電が起きる。
【0019】
上記消去段階では,第1XY電極ライン対に相応する全ての放電セルに形成された壁電荷が消去される。上記反復段階では,残りのXY電極ライン対の各々に対して上記ライン放電及び消去段階が遂行される。
【0020】
【発明の実施の形態】
以下に,添付した図面を参照して,本発明の望ましい実施の形態について詳細に説明する。なお,本明細書及び図面において,実質的に同一の機能構成を有する構成要素については,同一の符号を付することにより重複説明を省略する。
【0021】
(第1の実施の形態)
図1は,本発明の第1の実施の形態によってアドレス−ディスプレイ同時駆動方法に使われるリセット方法を示すタイムチャートである。図1で参照符号SX1は,単位フレームFR1で最初にリセット及びアドレッシングを遂行するXY電極ライン対のX電極ラインに印加される駆動信号を,SY1は単位フレームFR1で最初にリセット及びアドレッシングを遂行するXY電極ライン対のY電極ラインに印加される駆動信号を,SX2は単位フレームFR1で2番目にリセット及びアドレッシングを遂行するXY電極ライン対のX電極ラインに印加される駆動信号を,SY2は単位フレームFR1で2番目にリセット及びアドレッシングを遂行するXY電極ライン対のY電極ラインに印加される駆動信号を,SXnは単位フレームFR1で最後にリセット及びアドレッシングを遂行するXY電極ライン対のX電極ラインに印加される駆動信号を,SYnは単位フレームFR1で最後にリセット及びアドレッシングを遂行するXY電極ライン対のY電極ラインに印加される駆動信号を,そしてSA1...mはアドレス駆動部(図14の63)から全てのアドレス電極ラインに印加されるディスプレイデータ信号を示す。
【0022】
図2は,図1のリセット方法を行えるY駆動部及びX駆動部を示す回路図である。図2で,プラズマディスプレイパネル1を中心に左側回路はY駆動部(図14の65)を,そして右側回路はX駆動部(図14の64)を示す。
【0023】
図2を参照すれば,Y駆動部(図14の65)は上部トランジスタYU1,...,YUn,下部トランジスタYL1,...,YLn,Yエネルギー再生回路ERY,Yディスプレイ放電用回路SPY,及びYリセット/アドレッシング回路RAを含む。上部トランジスタYU1,...,YUn及び下部トランジスタYL1,...,YLnは,プラズマディスプレイパネル1の各Y電極ラインY1,...,Ynに連結される。Yエネルギー再生回路ERYは,Yディスプレイ放電用回路SPYによって全てのY電極ラインY1,...,Ynに同時に印加されるディスプレイ放電用パルスの下降時間にY電極ラインY1,...,Yn周囲の電荷を回収し,回収された電荷をディスプレイ放電用パルスの上昇時間にY電極ラインY1,...,Ynに印加する。Yディスプレイ放電用回路SPYは,Y電極ラインY1,...,Ynに第1レベルの正極性電圧Vpbと負極性電圧Vslとを交互に印加する。Yエネルギー再生回路ERYとYディスプレイ放電用回路SPYは,上部トランジスタYU1,...,YUnを通じて全てのY電極ラインY1,...,Ynに共通的に適用される。一方,Yリセット/アドレッシング回路RAはそれぞれのY電極ラインに対するリセット及びアドレッシング時間に本発明によるリセットのための電圧Vre,Vel及びアドレッシングのための電圧Vscを出力する。したがって,このYリセット/アドレッシング回路RAはそれぞれの下部トランジスタYL1,...,YLnを通じてそれぞれのY電極ラインに対して個別的に適用される。
【0024】
上記と類似して,X駆動部(図14の64)は上部トランジスタXU1,...,XUn,下部トランジスタXL1,...,XLn,Xエネルギー再生回路ERX,Xディスプレイ放電用回路SPX,及びXリセット回路REを含む。上部トランジスタXU1,...,XUn及び下部トランジスタXL1,...,XLnは,プラズマディスプレイパネル1の各X電極ラインX1,...,Xnに連結される。Xエネルギー再生回路ERXは,Xディスプレイ放電用回路SPXによって全てのX電極ラインX1,...,Xnに同時に印加されるディスプレイ放電用パルスの下降時間にX電極ラインX1,...,Xn周囲の電荷を回収し,回収された電荷をディスプレイ放電用パルスの上昇時間にX電極ラインX1,...,Xnに印加する。Xディスプレイ放電用回路SPXは,X電極ラインX1,...,Xnに第1レベルの正極性電圧Vpbと負極性電圧Vslとを交互に印加する。Xエネルギー再生回路ERXとXディスプレイ放電用回路SPXは,上部トランジスタXU1,...,XUnを通じて全てのX電極ラインX1,...,Xnに共通的に適用される。一方,Xリセット回路REはそれぞれのX電極ラインに対するリセット時間に本発明によるリセットのための電圧Veh,Vscを出力する。したがって,このXリセット回路REはそれぞれの下部トランジスタXL1,...,XLnを通じてそれぞれのX電極ラインに対して個別的に適用される。
【0025】
図1及び図2を参照して,本発明の実施の形態によるアドレス−ディスプレイ同時駆動方法でのリセット方法をより詳細に説明すれば次の通りである。
【0026】
図1に示されたように,プラズマディスプレイパネルのアドレス−ディスプレイ同時駆動方法では,全てのX及びY電極ラインX1,...,Xn,Y1,...,Ynに第1レベルの正極性電圧Vpbと負極性電圧Vslとが交互に印加される過程で,それぞれのXY電極ライン対X1Y1,X2Y2,...,XnYn)に対してリセット及びアドレッシングが遂行される。
【0027】
ここで,本発明の実施の形態によるリセット方法は,ライン放電ta〜t1,消去tb〜tc及び反復段階を含む。ライン放電段階ta〜t1では,単位フレームFR1で最初にリセット及びアドレッシングを遂行する第1XY電極ライン対に相応する直前のサブフィールドが終了して現在のサブフィールドが始まった後,全てのX電極ラインX1,...,Xnに第1レベルの負極性電圧Vslが印加されると同時に,全てのY電極ラインY1,...,Ynに第1レベルの正極性電圧Vpbが印加される第1パルス幅周期t0〜t1中の一部時間ta〜t1に,第1XY電極ライン対(例えば,X1Y1)の上部トランジスタ(例えば,XU1,YU1)がターンオフされ,下部トランジスタ(例えば,XL1,YL1)がターンオンされ,Xリセット回路REのトランジスタST13がターンオンされ,Yリセット/アドレッシング回路RAのトランジスタST5がターンオンされる。これにより,第1レベルより絶対値が高い第2レベルの負極性電圧Vscが第1XY電極ライン対(例えば,X1Y1)のX電極ラインX1に印加されると同時に,第1レベルより高い第3レベルの正極性電圧Vreが第1XY電極ライン対X1Y1のY電極ラインY1に印加される。これにより,第1XY電極ライン対X1Y1に相応する全ての放電セルで放電を起こして壁電荷が均一に形成され,空間電荷が十分に形成される。
【0028】
ライン放電段階ta〜t1が遂行される第1パルス幅周期t0〜t1直後の第2パルス幅周期t1〜t2には,第1XY電極ライン対X1Y1の上部トランジスタXU1,YU1がターンオンされ,下部トランジスタXL1,YL1がターンオフされ,Xディスプレイ放電用回路SPXのトランジスタST10がターンオンされ,Yディスプレイ放電用回路SPYのトランジスタST4がターンオンされる。これにより,全てのX電極ラインX1,...,Xnに第1レベルの正極性電圧Vpbが印加されると同時に,全てのY電極ラインY1,...,Ynに第1レベルの負極性電圧Vslが印加されることによって,第1XY電極ライン対X1Y1に相応する全ての放電セルでの壁電荷がより均一に形成され,空間電荷がより十分に形成される。
【0029】
第2パルス幅周期t1〜t2直後の第3パルス幅周期t2〜t3の一部時間tb〜tcに遂行される消去段階では,第1XY電極ライン対X1Y1の上部トランジスタXU1,YU1がターンオフされ,下部トランジスタXL1,YL1がターンオンされ,Xリセット回路REのトランジスタST12がターンオンされ,Yリセット/アドレッシング回路RAのトランジスタST7がターンオンされる。これにより,第1レベルより低い第4レベルの正極性電圧Vehが第1XY電極ライン対X1Y1のX電極ラインX1に印加されると同時に,第1レベルより低い第5レベルの負極性電圧Velが第1XY電極ライン対X1Y1のY電極ラインY1に印加されることによって,第1XY電極ライン対X1Y1に相応する全ての放電セルに形成された壁電荷が消去される。しかし,第1XY電極ライン対X1Y1に相応する全ての放電セルに形成された空間電荷は十分に残っている。
【0030】
上記のようなライン放電及び消去段階は残りのXY電極ライン対の各々に対して順次に遂行される(図1の駆動信号SX2,SY2参照)。
【0031】
図1及び図2を参照して説明されたような本発明の実施の形態によるリセット方法によれば,ライン放電段階ta〜t1で第1XY電極ライン対X1Y1に相応する全ての放電セルに放電を起こして壁電荷が均一に形成され,空間電荷が十分に形成される。また,第2パルス幅周期t1〜t2直後の第3パルス幅周期t2〜t3が存在するため,第2パルス幅周期t1〜t2で第1XY電極ライン対(例えば,X1Y1)に相応する全ての放電セルに2次放電を起こして壁電荷がより均一に形成され,空間電荷がより十分に形成される。次に,上記消去段階が遂行されれば,第1XY電極ライン対X1Y1に相応する全ての放電セルにおいて壁電荷が均一に消去されるが,空間電荷は十分に残っている。また,反復段階が遂行されるにつれて,全てのX及びY電極ラインX1,...,Xn,Y1,...,Ynに第1レベルの正極性電圧Vpbと負極性電圧Vslとが交互に印加される過程でも,それぞれのXY電極ライン対に対して上記ライン放電及び消去段階が遂行されうる。このようにアドレス−ディスプレイ同時駆動方法に適した効果的なリセットが遂行されることによって,ディスプレイ性能が高まるだけでなく,アドレッシング電圧及びディスプレイ電圧が相対的に低く設定されてプラズマディスプレイ装置の信頼度及び寿命が改善される。
【0032】
なお,図1で,td〜te,th〜ti,及びty〜tz時間は,本発明の実施の形態によるリセットが遂行された後に選択された放電セルに壁電荷を形成するアドレッシング時間である。
【0033】
(第2の実施の形態)
図3は,本発明の第2の実施の形態によってアドレス−ディスプレイ同時駆動方法に使われるリセット方法を示すタイムチャートである。図4は,図3のリセット方法を行えるY駆動部(図14の65)及びX駆動部(図14の64)を示す回路図である。図3及び図4において図1及び図2と同じ参照符号は同じ機能の対象を示す。また,図3及び図4の第2の実施の形態は,図1及び図2の第1の実施の形態に比べて消去段階だけが異なる。したがって消去段階での差異点を中心に図3及び図4の第2の実施の形態を説明すれば次の通りである。
【0034】
消去時間tb〜tcの前半部tb〜tbcで,第1XY電極ライン対(例えば,X1Y1)の上部トランジスタ(例えば,XU1,YU1)がターンオフされ,下部トランジスタ(例えば,XL1,YL1)がターンオンされ,Xリセット回路REのトランジスタST12がターンオンされ,Yリセット/アドレッシング回路RAのトランジスタST7がターンオンされ,第1レベルより低い第6レベルの正極性電圧Vaが全てのアドレス電極ライン(図10のA1,...,Am)に印加される。すなわち,消去時間tb〜tcの前半部tb〜tbcで,第1レベルより低い第5レベルの負極性電圧Velが第1XY電極ライン対X1Y1のY電極ラインY1に印加されると同時に,第1レベルより低い第6レベルの正極性電圧Vaが全てのアドレス電極ラインA1,...,Amに印加される。これにより,第1XY電極ライン対X1Y1のY電極ラインY1と全てのアドレス電極ラインA1,...,Amとの間で対向放電がおきるため,前記第1XY電極ライン対に相応する全ての放電セルに形成された壁電荷が消去される。このような消去動作は次の消去時間(例えば,tf〜tg)にも同一に発生する。
【0035】
(第3の実施の形態)
図5は,本発明の第3の実施の形態によってアドレス−ディスプレイ同時駆動方法に使われるリセット方法を示すタイムチャートである。図6は,図5のリセット方法を行えるY駆動部(図14の65)及びX駆動部(図14の64)を示す回路図である。図5及び図6において,図1及び図2と同じ参照符号は同じ機能の対象を示す。また,図5及び図6の第3の実施の形態は,図1及び図2の第1の実施の形態に比べて消去段階だけ異なる。したがって消去段階での差異点を中心に図5及び図6の第3の実施の形態を説明すれば次の通りである。
【0036】
本実施の形態での消去は,単位パルス幅周期t2〜t3の全ての時間で遂行される。この時間には,第1XY電極ライン対(例えば,X1Y1)のY電極ラインY1の上部トランジスタYU1がターンオフされ,下部トランジスタYL1がターンオンされ,Yリセット/アドレッシング回路RAのトランジスタST15がターンオンされる。これにより,トランジスタST15のソースと連結された抵抗素子Rの抵抗値によって,第1XY電極ライン対X1Y1のY電極ラインY1に印加される電圧が第1レベルの負極性電圧Vslまたは接地電圧GNDから第1レベルの正極性電圧Vpbまで漸進的に上昇するにつれて,第1XY電極ライン対X1Y1に相応する全ての放電セルに形成された壁電荷が消去される。ここで,Yリセット/アドレッシング回路RAのトランジスタST15のドレインに第1レベルより高い第3レベルの正極性電圧Vreを印加した場合,トランジスタST15のソースと連結された抵抗素子Rの抵抗値によって,第1XY電極ライン対X1Y1のY電極ラインY1に印加される電圧が第1レベルの負極性電圧Vslまたは接地電圧GNDから第3レベルの正極性電圧Vreまで漸進的に上昇するにつれて,第1XY電極ライン対X1Y1に相応する全ての放電セルに形成された壁電荷が消去される。
【0037】
(第4の実施の形態)
図7は,本発明の第4の実施の形態によってアドレス−ディスプレイ同時駆動方法に使われるリセット方法を示すタイムチャートである。図8は,図7のリセット方法を行えるY駆動部(図14の65)及びX駆動部(図14の64)を示す回路図である。図7及び図8において,図1及び図2と同じ参照符号は同じ機能の対象を示す。また,図7及び図8の第4の実施の形態は,図1及び図2の第1の実施の形態に比べて消去段階だけ異なる。したがって,消去段階での差異点を中心に図7及び図8の第4の実施の形態を説明すれば次の通りである。
【0038】
本実施の形態での消去は,単位パルス幅周期t2〜t3の全ての時間で遂行される。この時間には,第1XY電極ライン対(例えば,X1Y1)のX電極ラインX1の上部トランジスタXU1がターンオフされ,下部トランジスタXL1がターンオンされ,Xリセット回路REのトランジスタST16がターンオンされる。これにより,トランジスタST16のドレインと連結された抵抗素子Rの抵抗値によって,第1XY電極ライン対X1Y1のX電極ラインX1に印加される電圧が第1レベルの正極性電圧Vpbまたは接地電圧GNDから第1レベルの負極性電圧Vslまで漸進的に下降するにつれて,第1XY電極ライン対X1Y1に相応する全ての放電セルに形成された壁電荷が消去される。ここで,Xリセット回路REのトランジスタST16のソースに第1レベルより絶対値が高い第2レベルの負極性電圧Vscを印加した場合,トランジスタST16のドレインと連結された抵抗素子Rの抵抗値によって,第1XY電極ライン対X1Y1のX電極ラインX1に印加される電圧が第1レベルの正極性電圧Vpbまたは接地電圧GNDから第2レベルの負極性電圧Vscまで漸進的に下降するにつれて,第1XY電極ライン対X1Y1に相応する全ての放電セルに形成された壁電荷が消去される。
【0039】
図9は,本発明の実施の形態によるリセット方法が使われた場合に放電セルに印加されるディスプレイ電圧とアドレス電圧間の特性を示す。図15は,従来の単純なリセット方法が使われた場合に放電セルに印加されるディスプレイ電圧とアドレス電圧間の特性を示す。図9及び図15で,参照符号Vaはいずれか一放電セルのアドレス電極とY電極との間に印加されるアドレス電圧,またはいずれか一放電セルのアドレス電極とX電極との間に印加されるアドレス電圧を示す。Vsは上記放電セルのX及びY電極の間に印加されるディスプレイ電圧を示す。Vaymaxは各ディスプレイ電圧Vsに対してY電極が走査電極として使われる場合の上限アドレス電圧を,Vaxmaxは各ディスプレイ電圧Vsに対してX電極が走査電極として使われる場合の上限アドレス電圧を,Vayminは各ディスプレイ電圧Vsに対してY電極が走査電極として使われる場合の下限アドレス電圧を,そしてVaxminは各ディスプレイ電圧Vsに対してX電極が走査電極として使われる場合の下限アドレス電圧を示す。一方,参照符号Cpxは本発明の実施の形態による上限アドレス電圧Vaymax,Vaxmaxの重畳された特性グラフを,Cpnは本発明の実施の形態による下限アドレス電圧Vaymin,Vaxminの重畳された特性グラフを,Coxは従来の技術による上限アドレス電圧Vaymax,Vaxmaxの重畳された特性グラフを,ConyはY電極が走査電極として使われる場合に従来の技術による下限アドレス電圧Vayminの特性グラフを,そしてConxはX電極が走査電極として使われる場合に従来の技術による下限アドレス電圧Vaxminの特性グラフを示す。
【0040】
図9及び図15を参照すれば,本発明の実施の形態によるリセット方法によって下限アドレス電圧Vaymin,Vaxminがより低くなるにつれてアドレス電圧Vaの余裕度が高くなることが分かる。特に,ディスプレイ電圧Vsが低くなっても下限アドレス電圧Vaymin,Vaxminは高まらないことが分かる。ここで,アドレス電圧Vaの余裕度は上限アドレス電圧と下限アドレス電圧との差を意味する。
【0041】
以上説明したように,本発明の実施の形態のリセット方法によれば,ライン放電段階で第1XY電極ライン対に相応する全ての放電セルに放電を起こして壁電荷及び空間電荷が十分に形成される。これにより,上記消去段階が遂行されれば,第1XY電極ライン対に相応する全ての放電セルに対して壁電荷が均一に消去されるが,空間電荷は十分に残っている。また,反復段階が遂行されるにつれて,全てのX及びY電極ラインに正極性電圧と負極性電圧とが交互に印加される過程でも,それぞれのXY電極ライン対に対してライン放電及び消去段階が遂行される。このようにアドレス−ディスプレイ同時駆動方法に適した効果的なリセットが遂行されることによって,ディスプレイ性能が優秀になるだけでなく,アドレッシング電圧及びディスプレイ電圧が相対的に低く設定されてプラズマディスプレイ装置の信頼度及び寿命が改善される。
【0042】
以上,添付図面を参照しながら本発明のプラズマディスプレイパネルのアドレス−ディスプレイ同時駆動方法におけるリセット方法の好適な実施の形態について説明したが,本発明はこれらの例に限定されない。いわゆる当業者であれば,特許請求の範囲に記載された技術的思想の範疇内において各種の変更例または修正例に想到し得ることは明らかであり,それらについても当然に本発明の技術的範囲に属するものと了解される。
【0043】
【発明の効果】
本発明により,3−電極面放電構造のプラズマディスプレイパネルをアドレス−ディスプレイ同時駆動方法で駆動する過程で,それぞれのXY電極ライン対に対して個別的に放電セルの状態を均一にするリセット方法が提供できた。
【図面の簡単な説明】
【図1】本発明の第1の実施の形態によってアドレス−ディスプレイ同時駆動方法に使われるリセット方法を示すタイミングチャートである。
【図2】図1のリセット方法を行えるY駆動部及びX駆動部を示す回路図である。
【図3】本発明の第2の実施の形態によってアドレス−ディスプレイ同時駆動方法に使われるリセット方法を示すタイミングチャートである。
【図4】図3のリセット方法を行えるY駆動部及びX駆動部を示す回路図である。
【図5】本発明の第3の実施の形態によってアドレス−ディスプレイ同時駆動方法に使われるリセット方法を示すタイミングチャートである。
【図6】図5のリセット方法を行えるY駆動部及びX駆動部を示す回路図である。
【図7】本発明の第4の実施の形態によってアドレス−ディスプレイ同時駆動方法に使われるリセット方法を示すタイミングチャートである。
【図8】図7のリセット方法を行えるY駆動部及びX駆動部を示す回路図である。
【図9】本発明の実施の形態によるリセット方法が使われた場合に放電セルに印加されるディスプレイ電圧とアドレス電圧との間の特性を示すグラフである。
【図10】従来の一般的な3−電極面放電方式のプラズマディスプレイパネルの構造を示す内部斜視図である。
【図11】図10のパネルのある放電セルの例を示す断面図である。
【図12】図10のプラズマディスプレイパネルのY電極ラインに対する一般的なアドレス−ディスプレイ分離駆動方法を示すタイミングチャートである。
【図13】図10のプラズマディスプレイパネルのY電極ラインに対する一般的なアドレス−ディスプレイ同時駆動方法を示すタイミングチャートである。
【図14】図10のプラズマディスプレイパネルの一般的な駆動装置を示すブロック図である。
【図15】従来の単純なリセット方法が使われた場合に放電セルに印加されるディスプレイ電圧とアドレス電圧との間の特性を示すグラフである。
Claims (7)
- 3−電極面放電構造のプラズマディスプレイパネルの全てのX及びY電極ラインに第1レベルの正極性電圧と負極性電圧とが交互に印加される過程で,それぞれのXY電極ライン対に対して放電セルの状態を均一にするリセット方法であって,
第1XY電極ライン対に相応する直前のサブフィールドが終了して現在のサブフィールドが始まった後,全てのX電極ラインに前記第1レベルの負極性電圧が印加されると同時に,全てのY電極ラインに前記第1レベルの正極性電圧が印加される第1パルス幅周期中の一部時間で,前記第1レベルより絶対値が高い第2レベルの負極性電圧を前記第1XY電極ライン対のX電極ラインに印加すると同時に,前記第1レベルより高い第3レベルの正極性電圧を前記第1XY電極ライン対のY電極ラインに印加して,前記第1XY電極ライン対に相応する全ての放電セルで1次放電を起こすライン放電段階と,
前記第1XY電極ライン対に相応する全ての放電セルに形成された壁電荷を消去する消去段階と,
残りのXY電極ライン対の各々に対して前記ライン放電及び消去段階を遂行する反復段階とを含み,
前記ライン放電段階が遂行される前記第1パルス幅周期直後に,前記第1XY電極ライン対のX電極ラインに前記第1レベルの正極性電圧が印加されると同時に,前記第1XY電極ライン対のY電極ラインに前記第1レベルの負極性電圧が印加される第2パルス幅周期が存在し,
前記第2パルス幅周期で前記第1XY電極ライン対に相応する全ての放電セルにおいて2次放電がおき,
前記第2パルス幅周期直後に,前記第1XY電極ライン対のX電極ラインに前記第1レベルの負極性電圧が印加されると同時に,前記第1XY電極ライン対のY電極ラインに前記第1レベルの正極性電圧が印加される第3パルス幅周期が存在することによって,前記消去段階が前記第3パルス幅周期で遂行されるリセット方法。 - 前記消去段階が前記第3パルス幅周期の一部時間でのみ遂行される請求項1に記載のリセット方法。
- 前記消去段階で,
前記第1レベルより低い第4レベルの正極性電圧が前記第1XY電極ライン対のX電極ラインに印加されると同時に,前記第1レベルより低い第5レベルの負極性電圧が前記第1XY電極ライン対のY電極ラインに印加されることによって,前記第1XY電極ライン対に相応する全ての放電セルに形成された壁電荷が消去される請求項2に記載のリセット方法。 - 前記消去段階で,
前記第1レベルより低い第5レベルの負極性電圧が前記第1XY電極ライン対のY電極ラインに印加されると同時に,前記第1レベルより低い第6レベルの正極性電圧が全てのアドレス電極ラインに印加されることによって,前記第1XY電極ライン対に相応する全ての放電セルに形成された壁電荷が消去される請求項2に記載のリセット方法。 - 前記消去段階が前記第3パルス幅周期の全ての時間で遂行される請求項1に記載のリセット方法。
- 前記消去段階で,
前記第1XY電極ライン対のY電極ラインに印加される電圧が,前記第1レベルの負極性電圧及び接地電圧のうちのいずれか一電圧から前記第1レベルの正極性電圧及び前記第3レベルの正極性電圧のうちのいずれか一電圧まで漸進的に上昇する請求項5に記載のリセット方法。 - 前記消去段階で,
前記第1XY電極ライン対のX電極ラインに印加される電圧が,前記第1レベルの正極性電圧及び接地電圧のうちのいずれか一電圧から前記第1レベルの負極性電圧及び前記第2レベルの負極性電圧のうちのいずれか一電圧まで漸進的に下降する請求項5に記載のリセット方法。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2001-059681 | 2001-09-26 | ||
KR10-2001-0059681A KR100436707B1 (ko) | 2001-09-26 | 2001-09-26 | 플라즈마 디스플레이 패널의 어드레스-디스플레이 동시구동 방법에 적합하게 사용되는 리셋팅 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2003177700A JP2003177700A (ja) | 2003-06-27 |
JP4205919B2 true JP4205919B2 (ja) | 2009-01-07 |
Family
ID=19714702
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2002280490A Expired - Fee Related JP4205919B2 (ja) | 2001-09-26 | 2002-09-26 | プラズマディスプレイパネルのアドレス−ディスプレイ同時駆動方法におけるリセット方法 |
Country Status (6)
Country | Link |
---|---|
US (1) | US6657397B2 (ja) |
EP (1) | EP1298633B1 (ja) |
JP (1) | JP4205919B2 (ja) |
KR (1) | KR100436707B1 (ja) |
CN (1) | CN1329878C (ja) |
DE (1) | DE60229823D1 (ja) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6867754B2 (en) * | 2001-06-04 | 2005-03-15 | Samsung Sdi Co., Ltd. | Method for resetting plasma display panel for improving contrast |
KR100502346B1 (ko) * | 2003-04-24 | 2005-07-20 | 삼성에스디아이 주식회사 | 어드레스-디스플레이 혼합 구동 방법을 효율적으로수행하는 플라즈마 디스플레이 패널의 구동 장치 |
KR100589314B1 (ko) * | 2003-11-26 | 2006-06-14 | 삼성에스디아이 주식회사 | 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치 |
KR100603324B1 (ko) * | 2003-11-29 | 2006-07-20 | 삼성에스디아이 주식회사 | 플라즈마 디스플레이 패널 |
US7656367B2 (en) | 2004-11-15 | 2010-02-02 | Samsung Sdi Co., Ltd. | Plasma display device and driving method thereof |
JP4652797B2 (ja) * | 2004-12-15 | 2011-03-16 | 日立プラズマディスプレイ株式会社 | プラズマディスプレイ装置及びその駆動方法 |
KR100623452B1 (ko) | 2005-02-23 | 2006-09-14 | 엘지전자 주식회사 | 플라즈마 디스플레이 패널의 구동장치 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3130052C2 (de) | 1981-07-30 | 1986-03-06 | Alcoa Deutschland Gmbh Maschinenbau, 6806 Viernheim | Einrichtung zum Aussortieren fehlerhafter Behälter |
JP3025598B2 (ja) * | 1993-04-30 | 2000-03-27 | 富士通株式会社 | 表示駆動装置及び表示駆動方法 |
JP2772753B2 (ja) * | 1993-12-10 | 1998-07-09 | 富士通株式会社 | プラズマディスプレイパネル並びにその駆動方法及び駆動回路 |
JP3348610B2 (ja) * | 1996-11-12 | 2002-11-20 | 富士通株式会社 | プラズマディスプレイパネルの駆動方法及び装置 |
JP3436645B2 (ja) * | 1996-12-13 | 2003-08-11 | 株式会社日立製作所 | プラズマディスプレイパネルの駆動方法及び表示装置 |
JP3454680B2 (ja) * | 1997-08-19 | 2003-10-06 | 株式会社日立製作所 | プラズマディスプレイパネルの駆動方法 |
KR100388901B1 (ko) * | 1998-07-29 | 2003-08-19 | 삼성에스디아이 주식회사 | 플라즈마 표시 패널의 리셋팅 방법 |
JP3365324B2 (ja) * | 1998-10-27 | 2003-01-08 | 日本電気株式会社 | プラズマディスプレイ及びその駆動方法 |
JP2000293138A (ja) * | 1999-04-05 | 2000-10-20 | Noritake Co Ltd | Ac型pdpの駆動方法 |
KR100319098B1 (ko) * | 1999-06-28 | 2001-12-29 | 김순택 | 자동 전력 제어가 가능한 플라즈마 표시패널의 구동방법 및 장치 |
KR100313116B1 (ko) * | 1999-12-10 | 2001-11-07 | 김순택 | 플라즈마 표시 패널의 구동 방법 |
KR100467691B1 (ko) * | 2001-11-28 | 2005-01-24 | 삼성에스디아이 주식회사 | 어드레스 전압의 여유도를 넓히기 위한 플라즈마디스플레이 패널의 어드레스-디스플레이 동시 구동 방법 |
-
2001
- 2001-09-26 KR KR10-2001-0059681A patent/KR100436707B1/ko not_active IP Right Cessation
-
2002
- 2002-08-22 US US10/225,119 patent/US6657397B2/en not_active Expired - Fee Related
- 2002-09-25 DE DE60229823T patent/DE60229823D1/de not_active Expired - Lifetime
- 2002-09-25 EP EP02256653A patent/EP1298633B1/en not_active Expired - Lifetime
- 2002-09-26 JP JP2002280490A patent/JP4205919B2/ja not_active Expired - Fee Related
- 2002-09-26 CN CNB021434476A patent/CN1329878C/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2003177700A (ja) | 2003-06-27 |
CN1329878C (zh) | 2007-08-01 |
KR100436707B1 (ko) | 2004-06-22 |
EP1298633A1 (en) | 2003-04-02 |
EP1298633B1 (en) | 2008-11-12 |
KR20030026620A (ko) | 2003-04-03 |
US20030057858A1 (en) | 2003-03-27 |
US6657397B2 (en) | 2003-12-02 |
CN1409286A (zh) | 2003-04-09 |
DE60229823D1 (de) | 2008-12-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3499058B2 (ja) | プラズマディスプレイの駆動方法及びプラズマディスプレイ装置 | |
JP2005157372A (ja) | プラズマディスプレイパネルの駆動装置及び方法 | |
JP4205919B2 (ja) | プラズマディスプレイパネルのアドレス−ディスプレイ同時駆動方法におけるリセット方法 | |
KR100457620B1 (ko) | 캐페시터를 이용하여 주사 동작을 수행하는 3-전극플라즈마 디스플레이 패널의 구동 장치 | |
JP4137871B2 (ja) | プラズマディスプレイパネル駆動方法および装置 | |
JP2004361963A (ja) | プラズマディスプレイパネルの駆動方法 | |
KR100582205B1 (ko) | 플라즈마 디스플레이 패널의 구동방법 | |
US20080143645A1 (en) | Method of driving discharge display panel having driving waveform varying in first reset period | |
US7423612B2 (en) | Methods for resetting and driving plasma display panels in which address electrode lines are electrically floated | |
US6765547B2 (en) | Method of driving a plasma display panel, and a plasma display apparatus using the method | |
KR100313116B1 (ko) | 플라즈마 표시 패널의 구동 방법 | |
JP4055795B2 (ja) | Ac型プラズマディスプレイパネルの駆動方法 | |
KR100313112B1 (ko) | 플라즈마 표시 패널의 구동 방법 | |
KR20040024361A (ko) | 플라즈마 디스플레이 패널의 구동장치 및 방법 | |
KR100603307B1 (ko) | 개선된 동작 시퀀스를 가진 방전 표시 장치 | |
KR100612505B1 (ko) | 플라즈마 디스플레이 패널의 구동방법 | |
US20080129764A1 (en) | Method of driving a discharge display panel for effective addressing, driver therefor and display panel using the same | |
KR100313115B1 (ko) | 플라즈마 표시 패널의 구동방법 | |
KR20030054954A (ko) | 플라즈마 디스플레이 패널의 구동방법 | |
KR100502342B1 (ko) | 플라즈마 디스플레이 패널의 구동방법 | |
KR20010046247A (ko) | 플라즈마 표시 패널의 구동방법 | |
KR100310689B1 (ko) | 플라즈마 표시 패널의 구동방법 | |
KR100509592B1 (ko) | 플라즈마 표시 패널의 구동방법 | |
KR20050038932A (ko) | 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치 | |
KR20050123408A (ko) | 리셋 펄스가 조정되는 플라즈마 디스플레이 패널의 구동방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20040706 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20071120 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080220 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080325 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080625 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20080924 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20081017 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111024 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |