JP4143639B2 - スイッチング増幅器 - Google Patents
スイッチング増幅器 Download PDFInfo
- Publication number
- JP4143639B2 JP4143639B2 JP2005351063A JP2005351063A JP4143639B2 JP 4143639 B2 JP4143639 B2 JP 4143639B2 JP 2005351063 A JP2005351063 A JP 2005351063A JP 2005351063 A JP2005351063 A JP 2005351063A JP 4143639 B2 JP4143639 B2 JP 4143639B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- ground
- switching
- delta
- sigma modulation
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Amplifiers (AREA)
Description
4 デルタシグマ変調回路
5 定電圧スイッチング回路
6 ローパスフィルタ
7 減衰調整器
10 アナログ回路用アース(第1のアース)
11 デジタル回路用アース(第2のアース)
12 デジタル回路用アース(第2のアース、第3のアース、第4のアース)
14 デジタル回路用アース(第2のアース)
Claims (2)
- 入力信号をデルタシグマ変調して量子化された信号を出力するデルタシグマ変調回路と、上記量子化された信号に基づいて電源電圧をスイッチングしてスイッチングパルスを出力する定電圧スイッチング回路とを備えているスイッチング増幅器において、
上記デルタシグマ変調回路におけるオペアンプ群を接地する第1のアースと、
上記定電圧スイッチング回路を接地する第2のアースと、
上記スイッチングパルスを減衰して上記デルタシグマ変調回路に帰還させる減衰調整器と、
上記スイッチングパルスの高周波成分を除去するローパスフィルタとを備え、
上記第1のアースと上記第2のアースとは分離して接地され、上記第2のアースは、上記減衰調整器と、上記ローパスフィルタとに接続されるように分岐していることを特徴とするスイッチング増幅器。 - 上記デルタシグマ変調回路における前記オペアンプ群は、積分器群と加算器とを備えていることを特徴とする請求項1記載のスイッチング増幅器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005351063A JP4143639B2 (ja) | 2005-12-05 | 2005-12-05 | スイッチング増幅器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005351063A JP4143639B2 (ja) | 2005-12-05 | 2005-12-05 | スイッチング増幅器 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2001155879A Division JP3763402B2 (ja) | 2001-05-24 | 2001-05-24 | スイッチング増幅器 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2006094562A JP2006094562A (ja) | 2006-04-06 |
JP4143639B2 true JP4143639B2 (ja) | 2008-09-03 |
Family
ID=36234985
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005351063A Expired - Fee Related JP4143639B2 (ja) | 2005-12-05 | 2005-12-05 | スイッチング増幅器 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4143639B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012057917A (ja) * | 2010-09-13 | 2012-03-22 | Mitsubishi Heavy Ind Ltd | 空気調和機 |
-
2005
- 2005-12-05 JP JP2005351063A patent/JP4143639B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2006094562A (ja) | 2006-04-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7365669B1 (en) | Low-delay signal processing based on highly oversampled digital processing | |
US6140875A (en) | Device for amplifying digital signals | |
KR101079813B1 (ko) | 무선통신 시스템에서 전력증폭 장치 및 방법 | |
CN103843061B (zh) | 音频信号处理方法及其音频信号处理设备 | |
US6700518B2 (en) | Digital switching amplifier | |
JP3549042B2 (ja) | Δς変調を用いるスイッチング増幅器 | |
JP2007520136A (ja) | マルチビットデジタル信号をアナログ信号に変換するdaコンバータシステムおよび方法 | |
US7170360B2 (en) | Device and method for digital pulse width modulation | |
KR102663366B1 (ko) | Mems 마이크로폰 | |
JP4143639B2 (ja) | スイッチング増幅器 | |
JP3763402B2 (ja) | スイッチング増幅器 | |
JP4143640B2 (ja) | スイッチング増幅器 | |
JP2006295769A (ja) | スイッチング増幅器 | |
JP2006081226A (ja) | スイッチング増幅器 | |
US10938398B2 (en) | Analog-to-digital converter and microphone including the same | |
JP4021333B2 (ja) | デジタル・スイッチング増幅装置 | |
US20160072454A1 (en) | Pulse-width modulation generator | |
JP2008530890A (ja) | Ad変換装置 | |
JP3875105B2 (ja) | デジタルスイッチングアンプ | |
US11088662B2 (en) | Digital amplifier and output device | |
JP4322889B2 (ja) | デジタルスイッチングアンプ | |
EP3531555A1 (en) | Method for suppressing high frequency noise in output by a class d amplifier and class d amplifier | |
JP3506226B2 (ja) | 1ビット信号再生装置 | |
JP2002330034A (ja) | スイッチング増幅器 | |
US11799494B2 (en) | Delta-sigma modulator, delta-sigma digital-analog converter, and method for operating a delta-sigma modulator and a delta-sigma digital-analog converter |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20080221 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080226 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20080520 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20080616 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110620 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120620 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120620 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130620 Year of fee payment: 5 |
|
LAPS | Cancellation because of no payment of annual fees |