JP3944791B2 - Ceramic multilayer printed circuit board - Google Patents

Ceramic multilayer printed circuit board Download PDF

Info

Publication number
JP3944791B2
JP3944791B2 JP53854898A JP53854898A JP3944791B2 JP 3944791 B2 JP3944791 B2 JP 3944791B2 JP 53854898 A JP53854898 A JP 53854898A JP 53854898 A JP53854898 A JP 53854898A JP 3944791 B2 JP3944791 B2 JP 3944791B2
Authority
JP
Japan
Prior art keywords
green tape
glass
circuit board
layer
ink
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP53854898A
Other languages
Japanese (ja)
Other versions
JP2002505805A (en
Inventor
シュワルツ トーメイ,エレン
ナラヤン プラブー,アショク
ナラヤナスワミー スリーラム,アッティガナル
ジェイムズ リベラトーレ,マイケル
パラニサミー,ポヌサミー
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US08/812,172 external-priority patent/US5866240A/en
Priority claimed from US08/812,151 external-priority patent/US5953203A/en
Priority claimed from US09/031,745 external-priority patent/US6055151A/en
Application filed by Sharp Corp filed Critical Sharp Corp
Publication of JP2002505805A publication Critical patent/JP2002505805A/en
Application granted granted Critical
Publication of JP3944791B2 publication Critical patent/JP3944791B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES OR LIGHT-SENSITIVE DEVICES, OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/018Dielectrics
    • H01G4/06Solid dielectrics
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/16Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor
    • H05K1/167Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor incorporating printed resistors
    • CCHEMISTRY; METALLURGY
    • C03GLASS; MINERAL OR SLAG WOOL
    • C03CCHEMICAL COMPOSITION OF GLASSES, GLAZES OR VITREOUS ENAMELS; SURFACE TREATMENT OF GLASS; SURFACE TREATMENT OF FIBRES OR FILAMENTS MADE FROM GLASS, MINERALS OR SLAGS; JOINING GLASS TO GLASS OR OTHER MATERIALS
    • C03C8/00Enamels; Glazes; Fusion seal compositions being frit compositions having non-frit additions
    • C03C8/14Glass frit mixtures having non-frit additions, e.g. opacifiers, colorants, mill-additions
    • CCHEMISTRY; METALLURGY
    • C03GLASS; MINERAL OR SLAG WOOL
    • C03CCHEMICAL COMPOSITION OF GLASSES, GLAZES OR VITREOUS ENAMELS; SURFACE TREATMENT OF GLASS; SURFACE TREATMENT OF FIBRES OR FILAMENTS MADE FROM GLASS, MINERALS OR SLAGS; JOINING GLASS TO GLASS OR OTHER MATERIALS
    • C03C8/00Enamels; Glazes; Fusion seal compositions being frit compositions having non-frit additions
    • C03C8/22Enamels; Glazes; Fusion seal compositions being frit compositions having non-frit additions containing two or more distinct frits having different compositions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01CRESISTORS
    • H01C13/00Resistors not provided for elsewhere
    • H01C13/02Structural combinations of resistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01CRESISTORS
    • H01C17/00Apparatus or processes specially adapted for manufacturing resistors
    • H01C17/30Apparatus or processes specially adapted for manufacturing resistors adapted for baking
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01CRESISTORS
    • H01C7/00Non-adjustable resistors formed as one or more layers or coatings; Non-adjustable resistors made from powdered conducting material or powdered semi-conducting material with or without insulating material
    • H01C7/003Thick film resistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/16Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor
    • H05K1/162Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor incorporating printed capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01012Magnesium [Mg]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01019Potassium [K]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0102Calcium [Ca]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01039Yttrium [Y]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01046Palladium [Pd]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01077Iridium [Ir]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/095Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00 with a principal constituent of the material being a combination of two or more materials provided in the groups H01L2924/013 - H01L2924/0715
    • H01L2924/097Glass-ceramics, e.g. devitrified glass
    • H01L2924/09701Low temperature co-fired ceramic [LTCC]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19041Component type being a capacitor
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • H05K1/0306Inorganic insulating substrates, e.g. ceramic, glass
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/09Use of materials for the conductive, e.g. metallic pattern
    • H05K1/092Dispersed materials, e.g. conductive pastes or inks
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/0058Laminating printed circuit boards onto other substrates, e.g. metallic substrates
    • H05K3/0061Laminating printed circuit boards onto other substrates, e.g. metallic substrates onto a metallic substrate, e.g. a heat sink
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • H05K3/4626Manufacturing multilayer circuits by laminating two or more circuit boards characterised by the insulating layers or materials
    • H05K3/4629Manufacturing multilayer circuits by laminating two or more circuit boards characterised by the insulating layers or materials laminating inorganic sheets comprising printed circuits, e.g. green ceramic sheets
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4688Composite multilayer circuits, i.e. comprising insulating layers having different properties

Description

本発明は、焼成の際に二次元の収縮が低い多層セラミック支持プリント回路基板に関する。より詳細には、本発明は、同時焼成された受動素子を組み込む、金属支持された多層セラミックプリント回路基板に関する。
発明の背景
非結晶化ガラスと混合されると、銅/ニッケルクラッドまたはめっきされたコバール板(Fe/Co/Ni合金板、以下、Fe/Co/Ni合金をコバールとする)などの金属コア支持基板に付着され得るグリーンテープ組成物を形成する、結晶化ガラスのセラミック組成物が公知である。コバール(kovar)は、Carpenter Technologyから市販により入手可能なFe/Co/Ni合金である。このような一つの合金は、53.8重量パーセントの鉄、29重量パーセントのニッケル、17重量パーセンドのコバルト、および0.2重量パーセントのマンガンを含む。これらの合金は、ある温度で膨張係数に急激な変化を示す。これらの合金は、コバールコアの両面に1ミル厚さの銅のコーティングおよび1ミル厚さのニッケルのコーティングを有する状態で利用可能である。これらの合金は、5.8ppm/℃の熱膨張率(以下TCEとする)(室温、(RT:Room Temperature)から300℃まで)および21.8ワット/m°Kの熱伝導率(z方向または厚さ方向)を有する。
プリント回路基板のための支持基板としてこれらのコバール板を用いるために、これらのコバール板はニッケルコーティングを酸化するために空気中で熱処理され、次いで、概してCaO-Al2O3-ZnO-B2O3ガラスである、接着ガラスをかけられる。接着ガラス粉末の印刷可能なインクを有機結合剤および溶媒と混合することによって、接着ガラスは支持基板上にスクリーン印刷され得る。接着ガラスは、概して40から70ミクロンの厚さで支持基板上に塗布される。次いで、接着ガラスは乾燥され、700から800℃の加熱によって高密度にされる。コバール支持体への接着ガラスの付着を向上させるために、約6重量%の銅粉末が接着ガラスに添加され得る。上記のように作成されたこれらのコバール支持基板が本明細書において用いられ、低温焼成グリーンテープ組成物に同時に貼り合わせられる(co-laminate)と、これらのコバール支持基板は、焼成の間のxおよびy次元のセラミック層の収縮を防止する。
上記のように上部に接着ガラスを有する金属コア支持基板に付着された低温焼成グリーンテープは、結晶化ガラスと非結晶化ガラスとの混合物から製造される。
例えば、適した結晶化ガラスは、20から55重量%のZnO、20から28重量%のMgO、10から35重量%のB2O3、および10から40重量%のSiO2を含む。これらのガラスは、コバールに整合したTCEを有し、低誘電損失特性を有する。しかし、これらのガラスは、焼成の際にガラスの高密度化を妨げる低結晶化温度を有する。従って、これらのガラスは、鉛ベースの非結晶化ガラスと混合され得る。適切には、これらの非結晶化ガラスは、30から80重量%のPbO、15から50重量%のSiO2、10重量%までのAl2O3、15重量%までのB2O3、および10重量%までのZnOを含む。
しかし、結晶化ガラスが鉛ベースの非結晶化ガラスと混合されると、TCEが低下し、誘電損失特性が増大する。横方向収縮(xおよびy)もまた、望ましい値よりもさらに高くなる。石英、アルミナ、フォルステライトなどの酸化充填剤を少量添加することにより、焼成の際の横方向収縮が減少し、従って、これらの充填剤により改質されたセラミックは、望ましい誘電特性、焼成の間の低収縮およびコバールに整合したTCEを有する。
本発明において有用なグリーンテープ組成物はZnO-MgO-B2O3-SiO2タイプの結晶化ガラスを主として含むガラス粉末を、非結晶化ガラスおよび、主として、樹脂、溶媒、分散剤などを含む有機溶媒と共に酸化充填剤と混合することにより形成され、結果として得られるスラリーをグリーンテープとして公知である薄いテープに鋳造(cast)する。
導電性インクがグリーンテープ上にスクリーン印刷され、回路パターンが形成され得る。グリーンテープのうちのいくつかが位置合わせされ、積層され、圧力下で貼り合わせられる。グリーンテープに開けられたバイアホールは、導電性インク、例えば、導電性金属粉末、有機溶媒および、グリーンテープを形成するために用いられたガラスと概して同じであるガラスの混合物で充填され、このバイアホールは、異なるグリーンテープ層上の回路パターン間に導電経路を提供する。次いで、これらの貼り合わせられたグリーンテープ積層体は、接着ガラスで被覆された支持基板と位置合わせされ、ここでもまた圧力下で同時に貼り合わせられる。収縮は、焼成の間に主に厚さ(z)の次元で生じるので、回路構成要素は焼成の間に妨害されず、精密許容範囲(closetolerance)が維持され得る。これらのセラミックは、銀ベースインクなどの、様々な層の上に電気的に接続された回路を形成し、接着パッドなどを形成するために用いられる低温融解導電性インクとの適合性を示す。従って、上述のようなセラミック回路基板は低誘電損失特性を有し、マイクロ波/ディジタルパッケージングと共に使用されるために有用である。
今日まで、多層セラミック回路基板が抵抗器またはキャパシタなどの受動素子を含むときは、はんだまたはエポキシ系接着剤を用いて、別個の構成要素が焼成された基板の上部に実装されて、多層セラミックに構成要素を付着させる。これらの構成要素を付加することによって、これらの回路基板を作成するために必要となるステップの数が増加する。すなわち、構成要素が、セラミック多層回路基板と位置合わせされ、この回路基板に接着され、電源に接続されなければならない。さらに、複数の別個の装置を収容するために、多層基板は大型でなければならない。従って、このような基板を形成するための費用は高い。
多層低温同時焼成セラミック回路基板の特定のグリーンテープ上に受動素子をスクリーン印刷し得ることは有利である。なぜなら、記録密度が増大し得、パッケージングの大きさおよび費用が減少し、必要とされる処理ステップの数が減少され得るからである。xおよびy次元の収縮を減少させる近年開発された低温焼成ガラスおよび金属支持板を用いて、厳密な許容度でのこのような構成要素のスクリーン印刷および高精度の配置が可能になる。さらに、行われる必要がある相互接続が減少するので、信頼性も向上する。
しかし、焼成の間に減少した収縮を維持し、かつ、複数のグリーンテープが位置合わせされ、その間の構成要素と共に焼成されるときの支持基板からのグリーンテープ積層体の剥離を防止することは困難である。
発明の要旨
本発明者は、支持基板上に設けられた適切なガラスからなるグリーンテープ積層体中に埋め込まれるキャパシタ、抵抗器およびRF(無線)回路構成要素などの受動素子が、xおよびy次元の収縮を防止することを見出した。支持体からの剥離を起こさず、かつxおよびy次元の収縮を起こさずに、精密許容範囲を有して構成要素が埋め込まれたプリント回路基板を製造するように、適切な誘電性または抵抗性インクおよび導電層は、グリーンテープ上にスクリーン印刷され、他のグリーンテープ間に埋め込まれ、貼り合わせられ、低い温度、すなわち、850から900℃で焼成される。
適切なガラスと組み合わされる誘電性インクは、低温で焼結するチタン酸バリウム、酸化チタン、および鉛ニオブ酸マグネシウム誘電体から形成され得る。誘電性インクはセラミックグリーンテープ上にスクリーン印刷され、適切な導電性インクで充填されるグリーンテープ中のバイアホールによって銀導電体層に連結され得る。受動素子前駆体インクおよび他の回路構成要素をグリーンテープ上に印刷した後、複数のグリーンテープが位置合わせされ、互いに貼り合わせられ、約850から900℃の温度で空気中で同時焼成される。シャントキャパシタ(分路コンデンサ)は幅広い範囲の誘電率で形成され得る。
シャントキャパシタ(分路コンデンサ)は、底面キャパシタ板として接地平面金属を用いることによっても製造され得る。キャパシタは、積層体の上部からの一つまたはそれ以上下の層に配置される。キャパシタは、印刷された誘電性インクの上下に導電層をスクリーン印刷することによって終結され得る。
厚膜抵抗性インクは、適切な有機溶媒と、酸化ルテニウム(RuO2)および低温で焼結する適切なガラスとに基づいて製造され得る。抵抗性インクは、支持体上に位置合わせおよび積層されたグリーンテープの上にスクリーン印刷され、焼成されて、幅広い範囲の抵抗値および熱抵抗率(TCR)値を有する埋込み抵抗器とされる。TCR値を調節するために、少量のチタン酸バリウムが添加され得る。抵抗器は、グリーンテープ積層体の上部にスクリーン印刷された導電層により電源に接続されている。抵抗器およびその他の回路構成要素を印刷した後で、複数のグリーンテープ層が位置合わせされ、互いに貼り合わせられ、接着ガラスを介して金属支持基板に取り付けられ、約780から900℃の温度で空気中で同時焼成されて、安定性および信頼性のある埋込み抵抗器を内部に有するプリント回路基板を形成する。
多数のグリーンテープ層が積層されて、約2mmまたはそれ以上の厚さの焼成積層体を生成するとき、剥離および収縮がなお生じる問題を本発明者は見出した。従って、本発明者は、少量の酸化充填剤と混合された低誘電損失ガラスを含むグリーンテープ層を、より多量の酸化充填剤を含む同一のガラスからなるグリーンテープ層と交互に重ねることによって、xおよびy方向の収縮を生じさせず、かつ、金属支持基板からの剥離を生じさせずに、グリーンテープのより多くの層が積層され、貼り合わせられ、焼成され得ることをさらに見出した。これらの厚い多層金属支持回路基板積層体は、RF(無線)回路構成要素が積層体に埋め込まれなければならないときに、特に有用である。
【図面の簡単な説明】
図1は、低誘電率インクについての誘電率対キャパシタサイズのグラフである。
図2は、本発明の埋込みキャパシタの一つの実施態様の断面図である。
図3は、本発明のキャパシタについての誘電率対キャパシタサイズのグラフである。
図4は、本発明のキャパシタの温度係数対キャパシタサイズのグラフである。
図5は、本発明のキャパシタについての誘電率対キャパシタサイズのグラフである。
図6は、第1のサイズを有する抵抗器についての抵抗器面積対抵抗およびTCRのグラフである。
図7は、第2のサイズを有する抵抗器についての抵抗器面積対抵抗およびTCRのグラフである。
図8は、埋込み銀層を有する、本発明の多層セラミック回路基板の断面図である。
図9は、層に埋め込まれたRFフィルタを有する本発明の多層セラミック回路基板の断面図である。
[発明の詳細な説明]
様々な誘電性インクの配合(formulation)、異なる誘電率およびTCC(温度係数)を有する埋込みキャパシタの形成方法および試験結果をまず論じる。
本発明者は、チタン酸バリウムおよび酸化チタン粉末に基づく低誘電率、すなわち、K=約50の誘電性インクを発見した。これらの粉末は約1100から1300℃の高温で焼結し、ゆえに、チタン酸バリウム/ガラスまたは酸化チタン/ガラス組成物が約850から900℃であるより低い温度で焼結するように、かつ、誘電率(K)を調節し、誘電性インクの温度係数(TCC)を最小化するために、これらの粉末は低温融解ガラスと組み合わせることによって改質されなければならない。
チタン酸バリウムは、商品名AD302L(以下Dと示す)でDegussa Companyから市販により入手可能であり、チタン酸バリウムとバリウム酸化錫との混合物は、商品名YL12000(以下Fと示す)でFerro Croporationから市販により入手可能である。これらの粉末の特性は以下の表1において示され、ここでKは誘電率であり、誘電損失は正接δであり、温度は摂氏度(℃)である。粒子サイズは、ミクロン(μm)単位での平均粒子サイズとして与えられる。

Figure 0003944791
適切な酸化チタンであるナンバ4162-01は、Mallincrodt Baker Co.から入手可能である。
誘電性インク組成物を製造する前に、チタン酸バリウムまたは酸化チタンの粉末を様々な低温焼成ガラスと混合した。重量パーセント単位での適切なガラスの組成は、以下の表2において与えられる。
Figure 0003944791
Figure 0003944791
誘電性インクは、金属、特に、コバールの支持基板上で同時焼成するために配合(formulated)されたグリーンテープ上にスクリーン印刷され得る。用いられる一次的な結晶化ガラスは、以下の酸化物の混合物から製造される。すなわち、29.4%のZnO、24.5%のMgO、19.6%のB2O3、24.5%のSiO2および2.0%のCo3O4であり、全て重量%である。代表的なグリーンテープ組成物は、以下に表4で与えられる。
Figure 0003944791
誘電性インクは、上記のグリーンテープ上でサイズが1.27、2.54および5.08mmの正方形キャパシタパターンにスクリーン印刷された。三つの四層グリーンテープは、積層体上部から一つの層をおいた誘電性インク層と共に製造された。グリーンテープは278psi(約1917kPa)で貼り合わせられ、347psi(約2393kPa)でコバール基板に同時に貼り合わせられた。銀ベースの粉末または銀フレークベースの導電インクは埋め込まれて、埋込み同時焼成キャパシタを形成した。適切な導電インク組成物は表5に記載される。
Figure 0003944791
結果として得られる貼り合わせられた積層体は850℃で焼成された。キャパシタンスおよび誘電損失(正接δ)は10KHzで測定された。各キャパシタについての誘電率は、以下の方程式に従って、pF単位でのキャパシタンス(C)の測定、平方センチメートル単位でのキャパシタの面積(A)およびセンチメートル単位での厚さ(t)から算出され、
Figure 0003944791
ここでεoは定数=0.0885pF/cmである。
これらの誘電性インクは、高周波数(1GHz)での動作に適していた。キャパシタサイズおよび特性測定は以下の表6において与えられ、ここで厚さは焼成されたキャパシタについてのものであり、キャパシタンスはpF/mm2として測定され、誘電損失は正接δとして与えられ、Kは誘電率であり、TCC(温度係数)は室温(RT)から125℃までのppm/℃単位で与えられる。表6において、ガラスは、特筆されない限り、体積%で与えられる。
Figure 0003944791
チタン酸バリウムからなる付加的な低誘電率誘電性インクはスクリーン印刷され、様々なサイズのキャパシタを形成し、1670psi(約11515kPa)で貼り合わせられ、銀インク層で終結され、1740psi(約11997kPa)でコバールと同時に貼り合わせされ、865℃で焼成された。焼成されたキャパシタの最小厚さを生じさせるために、いくつかのスクリーン印刷が適用された。組成、サイズおよび焼成特性は、以下の表7で要約され、ここでガラスは体積%で与えられる。
Figure 0003944791
ユニット面積毎のキャパシタンス、埋込み誘電体についての誘電率およびTCC(温度係数)値にサイズ依存性があることは明らかである。概して、図1に示されるように、誘電率は、キャパシタサイズが大きくなるに従って低下するのに対して、TCC(温度係数)はより正寄りのキャパシタンスを示す。キャパシタが小さくなるに従ってキャパシタンスは高くなり、これは、フリンジング(fringing)キャパシタンス(端容量)による影響およびキャパシタと周囲のセラミック層との間の相互作用によるものであり得る。なお、図1において、「×」印は表7の25%ガラス2+3.3重量%SrZrO 3 、「△」印は表7の30%ガラス2、「◇」印は表7の23%ガラス2、「□」印は表7の21%ガラス2にそれぞれ対応している。
しかし、高誘電率埋込み同時焼成キャパシタ(K=1500)を設計することは、まして困難な問題である。キャパシタ誘電材料は高焼結温度を有するので、本発明のグリーンテープと共に用いられる低焼成温度の結果、多孔性の誘電体が生じる。すなわち、チタン酸バリウムと低温焼成ガラスとの混合物が誘電率を低下(dilute)させる。周囲の低誘電率ガラス−セラミックがキャパシタ中に拡散し、その結果としてさらなる希釈効果が生じる。キャパシタ中への銀金属の拡散によっても、誘電率が低下する。従って、結果として得られるチタン酸バリウムに基づいた埋込みキャパシタは、表8および表9中に示されるように、700を超えないK値に制限された。
表8は、銀粉末導電層を用いる埋込みBaTiO3ベースの誘電性インクについての誘電特性を要約している。グリーンテープおよび誘電体層は280psi(約1930kPa)で貼り合わせられ、850℃で焼成された。ガラスは体積%で与えられている。
Figure 0003944791
以下のキャパシタは、表9で要約されているように、1670psi(約11515kPa)でグリーンテープと誘電体とを貼り合わせ、865℃で焼成することによって形成された。用いられた銀導電体は銀フレークであった。ガラスは体積%で与えられる。
Figure 0003944791
上記の誘電体組成物は、最小の誘電率低下で低温での焼結を促進し、かつ、10体積パーセント未満の低温融解酸化物、またはBaTiO3ペロブスカイト格子構造中で溶性である材料であるPbO、B2O3、ZnO、CdOまたはPbTiO3から作られるガラス添加物を含むように調整された。これらの材料は、約700の最大誘電率を有する焼成組成物を表す。
低いTCC(温度係数)、すなわち、室温と-25℃との間または室温と85℃との間のいずれかの温度範囲で60ppm/℃未満が必要であるとき、チタン酸バリウムベースの誘電体の配合は、多量のTCC(温度係数)改質剤であるSrZrO3も含む。
表10は、重量%単位で与えられている、二つのこのような適した誘電性インクの組成を示している。
Figure 0003944791
銀ベースのインクは、83.78%の銀粉末、0.65%のガラス3充填剤、4.2%のテキサノール(texanol)溶媒中の15%エチルセルロースの混合物、7.61%のテルピネオール溶媒中の13%エルバサイト樹脂、1.22%のハイパーメール(Hypermer)PS2(ポリオキシアルキレンアミン)および2.54%のブチルカルビトール溶媒からなる。底部電極は一つの層としてスクリーン印刷され、誘電層は三層にスクリーン印刷され、上部電極は単独に印刷された。
グリーンテープ積層体は1670psi(約11515kPa)で貼り合わせられ、1100psi(約7585kPa)でコバール基板に同時に貼り合わせられ、これら全体が865℃で焼成された。二つの温度での誘電率(K)およびTCC(温度係数)が、以下の表11において与えられる。
Figure 0003944791
低いTCC(温度係数)および低誘電率を有する誘電性インクは、誘電体として酸化チタン(TiO2)を用いても製造され得る。誘電性インクは、42.1%のTiO2粉末、29.6%のガラス2、1.4%のハイパーメールPS2(ポリオキシアルキレンアミン)分散剤、および26.9%のテルピネオール溶媒中の20%のエルバサイト樹脂の混合物を用いて製造された。
積層体の上部から少なくとも一層下にあるグリーンテープに誘電性インクが塗布され、導電体インクを用いてその下に最終層が塗布され、上記のように積層体が貼り合わせられ、焼成された。TCC(温度係数)および誘電率Kは以下の表12において与えられる。
Figure 0003944791
埋込み同時焼成キャパシタについてより高い誘電率(K>l000)を達成するために、本発明者は鉛−マグネシウム−ニオブ酸塩ベース(PMN)の組成物が用いられなければならないことを見出した。PMNに基づいた適切な高誘電率誘電性インク組成が、以下の表13において要約され、ここで%は重量パーセントである。
Figure 0003944791
上記の鉛−マグネシウム−ニオブ酸塩ベースの誘電性インクを用い、アルミナ支持基板上で同時焼成して、銀粉末導電体インクで2000を超えるK値が生じた。しかし、コバール支持基板上のグリーンテープ積層物中に埋め込まれると、上記の希釈効果のために、K値は約30から50に大幅に低下した。コバール上で高誘電率キャパシタを得るためには、同時焼成の間にセラミックのキャパシタ中への拡散を遮断するために障壁層が用いられ得る。この障壁層は、より有効な銀金属組成物、または異なる誘電材料からなり得る。
本発明者は、グリーンテープ層で用いられるガラスよりも低温で融解する超低温融解ガラスが用いられるとき、BaTiO3ベースの誘電性インクが障壁材料として用いられ得ることを見出した。この障壁ガラスは、グリーンテープガラスが大幅に軟化するために必要な温度よりも低い温度で高密度化し結晶化する。従って、障壁ガラスは、グリーンテープガラスのキャパシタへの拡散を遮断する。このような場合、障壁は、図2において示されるように底面導電パッドの下部および上部導電パッドの上部の両方で、キャパシタよりも大きいパッドとして印刷される。図2において、二層上部導電層14および二層下部導電層15を各々有する三層キャパシタ12は、二つの上部二層障壁層16および下部二層障壁層17各々の間に挟持される。次いで、埋込みキャパシタは、上部グリーンテープ層18および下部グリーンテープ層19に各々順に貼り合わせられる。
上記のようにガラス6および71.07パーセントのBaTiO3を含む誘電性インクを用いて、74.16%のPMNを含むPMNインクからなる5.08×5.08mmのキャパシタの中心合わせされた19×19mmのパッドとして障壁層が印刷された。銀粉末は、導電性インクを製造するために用いられた。コバール支持多層回路基板上で高誘電率キャパシタを得るためにいくつのチタン酸バリウム障壁層が必要とされるかを決定するために、様々な層が用いられた。障壁層なしでの制御も試験された。試験結果は以下の表14において与えられ、ここで印刷番号は各層について用いられたスクリーン印刷の数を指す。
Figure 0003944791
従って、最小厚さの障壁層が存在するときには、障壁層が角いられないとき、または薄い障壁層が用いられたときよりも、誘電率は大幅に高かった。しかし、高誘電率を有する埋込みキャパシタは、二度の金属化印刷および二度の障壁層印刷を用いて達成された。導電層は、いずれかの側面で障壁印刷の数を三つに増やすことによって、3000を超える誘電率(K)値が得られた。しかし、高誘電率キャパシタが上記の工程によって製造され得るのに対して、いくつかの付加的な印刷ステップが必要とされ、障壁厚さが有効になるためには約16から20ミクロンにならなければならない。
さらに、いくつかの障壁層、導電層およびキャパシタの厚さのために、上部グリーンテープ層が引裂かれ易く、この引裂きを防止するために注意を払わなければならない。さらに、多数のスクリーン印刷ステップ(上記のように11まで)が必要とされることによって、工程の費用が高くなる。
従って、より有効な障壁となり、必要とする印刷ステップがより少なく、上部グリーンテープ層を引裂かないように薄くした厚さを有する、改質された埋込み導電性インクが要求されていた。
導電層として銀フレークと銀粉末との混合物が、銀フレークまたは銀粉末のいずれかを単独で用いるよりも良好な、非常に有効な障壁層を形成することを、本発明者はさらに見出した。銀粉末インクは、低誘電率キャパシタを製造する。銀フレーク単独では、非常に有効な障壁層(K=3600)を形成したが、その結果として、貼り合わせまたは焼成の間に上に位置するグリーンテープ層の引裂きが生じた。従って、銀フレーク単独での障壁ほど有効ではないが、75重量%の銀フレークと25重量%の銀粉末の混合物によって、高誘電率キャパシタが得られた。しかし、キャパシタのガス放出(outgassing)が、焼成の間の問題となる。銀金属がキャパシタをしっかりとシールすると、添加物(PbO含有)材料から形成される気体は漏れ出し得ない。従って、銀フレークは高誘電率キャパシタとなるが、焼成の間に密度が高くなりすぎる構造を形成し、上に位置するグリーンテープに引裂きを生じさせる。従って、銀粉末と銀フレークとの混合物を使用することによって、誘電率の点からは妥協することとなるが、上部グリーンテープ層に引裂を生じさせず、これらの構造がガス放出または気泡の問題を有することもない。
コバール基板上の複数の埋込みPMNベースキャパシタは、銀粉末、銀フレークおよび銀粉末と銀フレークとの混合物の導電体層を用いて形成された。層は1670psi(約1515kPa)で貼り合わせられ、865℃で焼成された。試験結果は以下の表15において要約される。
Figure 0003944791
5.08mmサイズの第1のキャパシタの絶縁抵抗(IR)は、3.8×1010オームであった。銀フレークを用いた5.08mmサイズの第2のキャパシタのIRは、6.0×1010オームであった。混合銀を用いた同一サイズの第1のキャパシタのIRは、1.0×1010オームであった。
銀フレークと銀粉末との混合物を導電体層として用いて形成された上記の埋込みキャパシタは、必要とした印刷ステップが少なく、気泡またはガス放出のいずれもの問題も無く焼成された。上に位置するグリーンテープ層の引裂きは示されなかった。
PMNキャパシタの誘電率は、大きいサイズ依存を示した。すなわち、キャパシタサイズが大きくなると共に、誘電率が高くなり、キャパシタサイズが大きくなると共にTCC(温度係数)もまた高くなる(より負寄りになる)。これは、周囲の低誘電率セラミックによるキャパシタ誘電の希釈の結果であると考えられる。大きいキャパシタは、小さいキャパシタよりも小さい希釈効果を有する。これは以下の表16に示され、それぞれ誘電率対キャパシタサイズおよびTCC(温度係数)対キャパシタサイズのグラフである図3および図4中に概略的に示される。表16において、キャパシタは、混合された銀粉末−銀フレークインクを用いたPMNに基づく。なお、図3において、「□」印は表15における銀タイプが混合であって厚さが1/6μmに、「△」印は表16の10%ガラス5+BaTiO 3 に、「◇」印は表16の10%ガラス4+BaTiO 3 に、それぞれ対応している。
Figure 0003944791
なお、図4において、「◇」印は表16における銀タイプが混合であって厚さが1/6μmに、「△」印は表16の10%ガラス5+BaTiO 3 に、「□」印は表16の10%ガラス4+BaTiO 3 に、それぞれ対応している。
同様に1670psi(約11515kPa)で貼り合わせられ、865℃で焼成された同一の混合された銀フレーク/粉末導電層を用いて形成された、中間範囲(K=500から700)のチタン酸バリウムベースの埋込みキャパシタは、それほどにサイズ依存ではない。
誘電率対混合銀導電体を用いるキャパシタのサイズのグラフである図5は、チタン酸バリウムベースキャパシタのサイズ依存性とPMNベースのキャパシタのサイズ依存性の差を示す。従って、中間誘電率値を必要とする用途については、チタン酸バリウムベースの埋込みキャパシタは、PMNベースのキャパシタと比較するとよりばらつきがなく、低いTCC(温度係数)を有する。
なお、図5において、「×」印は表9における8.8%ガラス5+BaTiO 3 に、「□」印は7.5%ガラス4+BaTiO 3 にそれぞれ対応している。
積層体の上部から一つまたは二つのテープ層下に埋め込まれた、本発明の埋込みキャパシタは、1000時間を超えるHHBT信頼性試験(85℃/85%RH/50VDC)を被験し、埋込みキャパシタのキャパシタンス、誘電損失、または絶縁抵抗(IR)の低下はなかった。
本発明の埋込みキャパシタを有する上記の同時焼成された多層セラミック回路基板は、セルラー電話などの様々な用途において有用である。
様々な抵抗性インクの配合、埋込み抵抗器の形成方法、および試験結果を以下で論じる。
室温から125℃の温度範囲にわたって300オーム/平方から100キロオーム/平方の抵抗器値および<+200ppm/℃のTCR(容量の温度係数)を有する抵抗性インクもまた、本発明に従って形成され得る。特定のセルラー電話用途についての目標特性は、室温から125℃の範囲にわたって1キロオーム/平方および200ppm/℃以下またはこれに等しいTCR(容量の温度係数)である。
抵抗性インクは、表17に要約されているような特性を有する微細な粒子サイズの高表面積RuO2粉末からなる。
Figure 0003944791
導電体粉末の焼成温度を低下させるために、RuO2は1つまたはそれ以上のガラスと混合される。上記のようなガラス1およびガラス3が適している。BaTiO3などのTCR改質剤もまた、添加され得る。
上記のガラスはRuO2粉末、選択的な改質剤および適した有機溶媒と混合され、この混合物が塗布されるグリーンテープ積層体の焼成温度と同様の低温で焼成され得るスクリーン印刷可能な組成物を形成する。抵抗性インク粉末は、17.33から24.8重量%のRuO2、74.3から81.7重量%のガラス1および0.99から1.10重量%のチタン酸バリウムを概して含む。好ましい組成物は、19.8から23.14重量%のRuO2、75.87から79.21重量%のガラス1および0.99から1.1重量%のBaTiO2を含む。
抵抗性インクは、サイズが0.508×0.508から2.032×4.064mmである様々なパターン(1/2平方および平方)の貼り合わせられたグリーンテープ積層体に組み込まれたグリーンテープ上にスクリーン印刷された。本明細書における使用に適したグリーンテープ組成物は、表18に要約された以下の成分を含む。ガラスおよび充填剤材料の中央粒子サイズは、ミクロン単位で与えられる。
Figure 0003944791
1)ICI America Incの登録商標(ポリオキシアルキレンアミン)
2)Monsanto Co.の登録商標(ポリビニルブチラール)
3)Monsanto Co.の登録商標(フタル酸ブチルベンジル)
抵抗器は、これもまたスクリーン印刷されている銀導電体インクで終結された。適した銀インク組成物は、83.78重量%の銀粉末、0.65重量%のガラス3、1.22重量%の分散剤、0.88重量%のエチルセルロース樹脂、0.80重量%のエルバサイト2045(メタクリル酸イソブチル)樹脂(Monsanto Companyから入手可能)、および3.32重量%のテキサノール、6.81重量%のテルピネオールおよび2.54重量%のブチルカルビトールの混合溶媒を含む。
グリーンテープ積層体は互いに貼り合わせられ、コバール支持基板上に配置され、空気中で850から900℃で同時焼成された。抵抗器が印刷され、セラミック積層体の上面から一層下に埋め込まれた。同時焼成後、銀−パラジウムまたは金導電体インクで印刷することによって抵抗器は外部に接続され、空気中で700から750℃で後焼成された。
以下の表19は、RuO2−ガラス組成および焼成された抵抗器の特性を要約している。表19において、組成は重量%単位で与えられ、TCR(容量の温度係数)は室温から125℃まで測定された。短期過負荷試験(STOL)も行われた。
Figure 0003944791
従って、ガラス3の使用は、2キロオーム/平方を超える高い値の抵抗器を形成するために有効であった。ガラス1組成物は、1キロオーム/平方抵抗器をさらに開発するために選択された。
上記の抵抗器組成物は有機溶媒と混合され、分散剤(1.44重量%)、エチルセルロース樹脂N300(0.10重量%)、エルバサイト樹脂2045(メタクリル酸イソブチル)(3.9重量%)、および25.18%のテルピネオールとブチルカルビトールの混合溶媒を用いてインク組成物を形成した。抵抗性インクは、約38体積%固形分に調整された。
回路密度を最大にするために、510オーム抵抗器を得るために0.508×1.016から1.016×2.032mmまでのパターンなどの小さいサイズの抵抗器を印刷することが望ましい。抵抗およびTCR(容量の温度係数)を調整するために、体積%を38%に一定に保持し、分散剤濃度を粉末総重量の2重量%に一定に維持しつつ、固体の様々な比を有する様々な抵抗性インクが製造された。有用な抵抗性インクの粉末成分は、以下の表20で要約される。
Figure 0003944791
上記の粉末混合物から製造される適切な抵抗性インク組成は、以下の表21に示される。
Figure 0003944791
コバール上で850から900℃で同時焼成された四から五層貼り合わせグリーンテープの一つの層上に上記のように抵抗性インクをスクリーン印刷した後で、銀−パラジウムまたは金から製造される上表面に導電性インクが塗布され、750℃で後焼成された。抵抗はDCまたは低周波数(10KHz)で測定され、TCR(容量の温度係数)は室温および125℃で測定された抵抗から算出された。結果は、以下の表22に示される。
Figure 0003944791
750℃での後焼成の後に抵抗値が平均で7.3%上昇することが明らかである。さらに、抵抗値は、抵抗器サイズが大きくなるに従って上昇する。サイズの増大に伴う抵抗値のこの増加は、同時焼成の間の銀終端導電層による抵抗性インクの希釈によるものであり、この希釈によって、抵抗器のサイズが小さくなるとシート抵抗が低下する。
抵抗性インク組成物1および2からなる付加的な抵抗器は、以下の表23および表24でそれぞれ与えられる。TCR(容量の温度係数)は、室温および125℃で測定された。
Figure 0003944791
1/2平方1.02×2.03mm抵抗器の印刷厚さは、18.6ミクロンであった。
Figure 0003944791
抵抗性インク組成物1の抵抗器についてのデータは、(1)平方抵抗器および(1/2)抵抗器についての抵抗対抵抗器面積のそれぞれのグラフである図6および図7に図示される。
上記の抵抗器は、信頼性試験にも被験した。試験1は、85℃/85%RHで1000時間行われ、試験2は、−55℃と125℃との間で200回を超えるサイクルから成っていた。試験3は、70℃で1000時間、抵抗器に15.5ワット/cm2の電力を与えた。抵抗器はこれらの試験に合格した。
抵抗性インク1は、1GHzでの動作のために設計されたレシーバ板中の、サイズが1.016×2.032mmの510オーム埋込み抵抗器を形成するために用いられた。乾燥インク厚さが18と25ミクロンとの間に維持されたという条件で、510オーム±10%の抵抗値が後焼成後に得られた。
本発明のセラミック印刷回路基板は、RFフィルタなどの他の構成要素を組み込むあるいは埋め込むためにも有用である。このような場合には、焼成後の厚さが2mmを超える厚い多層積層体が形成される。しかし、焼成後の多数のグリーンテープ層は、xおよびy次元への収縮の精密な制御を妨げ、さらには、焼成されると多層積層体は金属支持基板から剥離する傾向にある。
従って、多くの厚さのグリーンテープにわたって収縮を制御し、金属支持基板からの剥離を防止し得る方法が開発されなければならなかった。本発明者は、少量の酸化充填剤と混合された従来の低誘電損失ガラスから製造されたグリーンテープ層を、より多くの酸化充填剤を含んで同一ガラスから製造されるグリーンテープ層と交互に重ねることにより、グリーンテープのより多くの層が積層され、貼り合わされ、xおよびy方向への収縮を生じさせず、かつ金属支持体からの剥離を生じさせずに焼成され得ることを見出した。これらの厚い多層金属支持回路基板積層体は、RF(無線)回路構成要素が積層体内に埋め込まれるときに、特に有用である。
一つのタイプのグリーンテープを形成するために用いられる有用な従来のガラスは、上記のように亜鉛−マグネシウム−ホウケイ酸塩結晶化ガラスからなる。適切な結晶化ガラスは上記のガラス3であり、このガラスには2.0重量%のCo3O4着色剤が添加される。
このガラスは、9.6重量%の、鉛−亜鉛−ケイ酸アルミニウム系の非結晶化鉛ベースガラスと混合される。例示的なガラスは、42.0重量%のPb0、10.0重量%のAl2O3、38.8重量%のSiO2および10.0重量%のZnOを含有する。
これらの結晶−非結晶ガラス混合物は、収縮の制御およびTCEのさらなる改変に役立つ、アルミナ、キン青石、石英、クリストバライト、フォルステライト、およびケイ酸亜鉛鉱などの酸化充填剤と組み合わせられる。第2の酸化充填剤を添加すると、所望の誘電特性、収縮特性、およびコバールと整合したTCEの全てが達成され得る。例えば、少量の充填酸化物、例えば、1.5から2重量%のキン青石および9.5から10.0重量%のフォルステライトによって、本適用例についての優れたセラミックが生成される。
従って、これらのガラスは、多量のガラスおよび少量(<15%)の酸化充填剤を有する。これらのガラスは、1GHzなどのマイクロ波周波数で優れた誘電特性を有する。これらのセラミックは、以下においてタイプ1ガラス−セラミックと称される。
第2のタイプのガラスセラミックは、同じ亜鉛−マグネシウム−ホウケイ酸塩ガラスから形成されるが、約25重量%を超えるより多量の酸化充填剤を含む。これらのガラスは、タイプ1ガラス−セラミックよりも収縮が小さく、以下においてタイプ2ガラス−セラミックと称される。
以下の表25は、第2のタイプのグリーンテープ層を形成するために有用な異なるセラミック組成物の例を記載する。
Figure 0003944791
従って、これらのセラミックは、多量の、例えば、約25から50重量%の充填剤を含む。
グリーンテープは、タイプ1ガラス−セラミックおよびタイプ2ガラス−セラミックを、可塑剤、分散剤および溶媒と共に樹脂結合剤と公知の方法で配合して、厚いスラリーを形成することによって製造される。本明細書において用いられる代表的なガラス−セラミック組成物は、約10から12.5ミクロンの結晶化ガラス粒子サイズ、約6.5から8ミクロンの非結晶化ガラス粒子サイズ、約3から5ミクロンの粒子サイズを有するフォルステライト、および約2から3ミクロンの粒子サイズを有するキン青石を有する。以下の表26は、適したセラミックグリーンテープ配合を重量パーセントで記載する。
Figure 0003944791
結果として得られたスラリーは鋳造されて、約0.15から0.20mm厚さのグリーンテープが形成され、グリーンテープは乾燥される。
次いで、それぞれ少量および多量の酸化充填剤量を用いた二つのタイプのグリーンテープが交互に重ねられる。銀または他の金属パターンがグリーンテープ上にスクリーン印刷され、回路パターンが形成される。タイプ2(高い充填剤含有率)ガラス−セラミックは焼成されるとタイプ1ガラス−セラミックよりも多孔性になる傾向にあるので、好ましくは、回路パターンはタイプ1の二つのグリーンテープの間に印刷されて気密性セラミックを形成する。
グリーンテープ上に様々な導電体パターンを与えるためには、本発明のガラス組成物に基づいた同時焼成可能な導電性金属ベースの厚膜導電性インクが、スクリーン印刷可能な導電性インクを形成するための、公知の分散剤、樹脂および溶媒と共に上記で開示された少量のガラスと混合された銀粉末などの導電性金属粉末を用いて製造され得る。上部導電性インクは、銀−パラジウム粉末または金粉末を用いて同様な方法で製造され得る。回路パターンを様々なグリーンテープ層上に互いに連結するためのバイア充填インクもまた、公知の方法で銀粉末を用いて製造され得る。
次いで、グリーンテープ積層体は、4分間、約93℃で約1.174kg/mm2の圧力で適切に貼り合わせられ、製造された金属支持基板上に約1.3から1.4kg/mm2の圧力で同時に貼り合わせられる。貼り合わせおよび同時貼り合わせの後、コバール支持体上の多層積層体が、ベルト炉中で0.4インチ/分(1.006cm/分)のベルト速度でピーク温度850から900℃で焼成される。焼成の間、有機材料が気化され、低温融解透明板ガラスが軟化し、多層セラミック積層体を金属コアに付着させる。金属コアは、上に位置するグリーンテープのxおよびy方向への収縮を制限する補助となる。従って、ほぼ全ての収縮が、金属支持体に垂直なz方向に生じる。低収縮である交互に重ねられたタイプ2ガラス−セラミックが存在することも、多層積層体のxおよびy方向への収縮の抑制に役立つ。
焼成後には、公知の方法で結合パッド、インダクタ、マイクロストリップ相互接続などを形成するように、導電性インクが焼成された多層積層体の上部に塗布され得る。
本発明は、以下の実施例においてさらに記載されるが、本発明は本明細書に記載される詳細に限定されることを意図するものではない。実施例においては、パーセントは重量パーセントである。
実施例1
三層に銀ベースのインクが塗布された(C、D)十一層のタイプ1グリーンテープ(A)と七層のタイプ2グリーンテープ(B)とを、図8に示されるように交互に重ねた。次いで、グリーンテープ積層体を貼り合わせ、コバール支持基板の上に配置し、同時に貼り合わせた。その後、積層体を焼成した。
収縮は、z方向には17.0%であったが、x方向には0.96%、y方向には0.61%でしかなかった。焼成後の積層体全体の厚さは2.50mmであった。
実施例2
三層が金属化された平面を有する十一層のタイプ1グリーンテープを、図8に示されるようにタイプ2グリーンテープと交互に重ねた。図8は、Aとしてタイプ1グリーンテープを、Bとしてタイプ2グリーンテープを示し、Cは埋込みRFフィルタを示し、Dは銀パターニングを示す。グリーンテープを交互に重ね、積層し、貼り合わせ、コバール支持体に同時に貼り合わせ、焼成した。焼成された積層体の厚さは、2.40mmであった。
収縮は、z方向には17.0%、x方向には0.64%、およびy方向には0.60%であった。
実施例3
十一層のタイプ1グリーンテープおよび七層のタイプ2グリーンテープを交互に重ね、積層し、貼り合わせ、焼成した。得られた積層体の厚さは、2.20mmであった。
収縮は、z方向には約17%、x方向には0.83%、およびy方向には0.98%であった。
実施例4
図9に示されるように、一層上に埋込みフィルタ(C)を有し、二層上に接地平面(D)を有する、十五層のタイプ1(A)グリーンテープと、八層のタイプ2グリーンテープ(B)とを交互に重ね、積層し、貼り合わせ、焼成し、厚さが2.52mmの積層体を形成した。
収縮は、z方向には約17%、x方向には0.35%、y方向には0.85%であった。
結果として得られる多層テープのみの物理的特性を示す。結果は、以下の表27に与えられる。
Figure 0003944791
実施例5
様々なタイプ1およびタイプ2のグリーンテープ積層体の特性が865℃で焼成され、これらの特性が測定された。結果は以下の表28に要約される。
Figure 0003944791
従って、交互に重ねられたグリーンテープ層は積層され、一次元のみに収縮する厚い焼成金属支持多層回路基板が形成され得る。
本発明は特定の実施態様に関して記載されているが、ガラス組成、酸化充填剤の量、金属支持体、グリーンテープ層の数、誘電体および誘電性インクのタイプ、抵抗器および抵抗性インクならびに導電体および導電性インクのタイプなどの変形が行われ得、本明細書中に含まれることが意図されることは、当業者に明らかである。本発明は、添付の請求項によってのみ制限されるものである。The present invention relates to a multilayer ceramic support printed circuit board with low two-dimensional shrinkage upon firing. More particularly, the present invention relates to a metal supported multilayer ceramic printed circuit board that incorporates cofired passive components.
Background of the Invention
Copper / nickel clad or plated Kovar plate when mixed with non-crystallized glass(Fe / Co / Ni alloy plate, hereinafter referred to as Fe / Co / Ni alloy as Kovar)Ceramic compositions of crystallized glass are known that form green tape compositions that can be attached to a metal core support substrate such as. Kovar is a commercially available Fe / Co / Ni alloy from Carpenter Technology. One such alloy contains 53.8 weight percent iron, 29 weight percent nickel, 17 weight percent cobalt, and 0.2 weight percent manganese. These alloys exhibit a rapid change in expansion coefficient at a certain temperature. These alloys are available with a 1 mil thick copper coating and a 1 mil thick nickel coating on both sides of the Kovar core. These alloys have a coefficient of thermal expansion of 5.8 ppm / ° C (hereinafter referred to as TCE) (From room temperature (RT: Room Temperature)And thermal conductivity (z direction or thickness direction) of 21.8 watts / m ° K.
In order to use these Kovar plates as support substrates for printed circuit boards, these Kovar plates are heat treated in air to oxidize the nickel coating and then generally CaO-Al2OThree-ZnO-B2OThreeAdhesive glass, which is glass, can be applied. By mixing the printable ink of adhesive glass powder with an organic binder and solvent, the adhesive glass can be screen printed onto a support substrate. The adhesive glass is generally applied on a support substrate with a thickness of 40 to 70 microns. The bonded glass is then dried and densified by heating at 700-800 ° C. In order to improve adhesion of the adhesive glass to the Kovar support, about 6% by weight of copper powder can be added to the adhesive glass. When these Kovar support substrates made as described above are used herein and co-laminate to a low-temperature fired green tape composition, these Kovar support substrates become x during firing. And prevents shrinkage of the y-dimensional ceramic layer.
The low-temperature fired green tape attached to the metal core supporting substrate having the adhesive glass on the top as described above is manufactured from a mixture of crystallized glass and non-crystallized glass.
For example, a suitable crystallized glass is 20 to 55 wt% ZnO, 20 to 28 wt% MgO, 10 to 35 wt% B2OThree, And 10 to 40 wt% SiO2including. These glasses have a TCE matched to Kovar and have low dielectric loss properties. However, these glasses have a low crystallization temperature that prevents densification of the glass during firing. Therefore, these glasses can be mixed with lead-based non-crystallized glass. Suitably, these non-crystallized glasses are 30 to 80 wt% PbO, 15 to 50 wt% SiO2Al, up to 10% by weight2OThreeB up to 15% by weight2OThree, And up to 10% by weight of ZnO.
However, when crystallized glass is mixed with lead-based non-crystallized glass, TCE decreases and dielectric loss characteristics increase. Lateral shrinkage (x and y) is also much higher than desired. Adding small amounts of oxidizing fillers such as quartz, alumina and forsterite reduces the lateral shrinkage during firing, and therefore ceramics modified with these fillers have desirable dielectric properties during firing. With low shrinkage and TCE matched to Kovar.
Green tape compositions useful in the present invention are:,ZnO-MgO-B2OThree-SiO2Type of crystallized glassMainly includesGlass powder, non-crystallized glass andmainly,Formed by mixing with an oxidizing filler together with an organic solvent including resin, solvent, dispersant, etc., the resulting slurry is cast into a thin tape known as a green tape.
Conductive ink can be screen printed onto the green tape to form a circuit pattern. Some of the green tape is aligned, laminated, and bonded under pressure. Open to green tapeThe via holeFilled with conductive ink, for example, conductive metal powder, organic solvent and a mixture of glass which is generally the same as the glass used to form the green tape,thisVia holes provide conductive paths between circuit patterns on different green tape layers. These laminated green tape laminates are then aligned with a support substrate coated with adhesive glass and again again bonded together under pressure. Since shrinkage occurs primarily in the thickness (z) dimension during firing, circuit components are not disturbed during firing and close tolerances can be maintained. These ceramics form electrically connected circuits on various layers, such as silver-based inks, and are compatible with low-melting conductive inks used to form bond pads and the like. Accordingly, ceramic circuit boards as described above have low dielectric loss characteristics and are useful for use with microwave / digital packaging.
To date, when multilayer ceramic circuit boards contain passive elements such as resistors or capacitors, separate components are mounted on top of the fired board using solder or epoxy adhesives, to the multilayer ceramic. Deposit components. By adding these components, the number of steps required to create these circuit boards is increased. That is, the components must be aligned with the ceramic multilayer circuit board, bonded to the circuit board, and connected to a power source. Furthermore, the multi-layer substrate must be large to accommodate multiple separate devices. Therefore, the cost for forming such a substrate is high.
It would be advantageous to be able to screen print passive elements on a specific green tape of a multilayer low temperature cofired ceramic circuit board. This is because recording density can be increased, packaging size and cost can be reduced, and the number of processing steps required can be reduced. Recently developed low temperature fired glass and metal support plates that reduce shrinkage in the x and y dimensions allow screen printing and high precision placement of such components with tight tolerances. In addition, reliability is improved because fewer interconnections need to be made.
However, it is difficult to maintain reduced shrinkage during firing and prevent peeling of the green tape laminate from the support substrate when multiple green tapes are aligned and fired with components in between It is.
Summary of the Invention
The inventorEmbedded in a green tape laminate made of suitable glass on a support substrateCapacitors, resistors and RF(Wireless) circuitWe have found that passive elements such as components prevent shrinkage in the x and y dimensions.SupportWithout delamination from and without shrinking in the x and y dimensions,Embedded components with precision toleranceLike manufacturing printed circuit boardsSuitable dielectricOrResistanceThe ink and conductive layer are screen printed onto green tape, embedded between other green tapes, laminated, and baked at a low temperature, ie, 850 to 900 ° C.
Dielectric combined with suitable glassThe ink may be formed from barium titanate, titanium oxide, and lead magnesium niobate dielectrics that sinter at low temperatures.DielectricThe ink can be screen printed onto a ceramic green tape and connected to the silver conductor layer by via holes in the green tape filled with a suitable conductive ink. After the passive element precursor ink and other circuit components are printed on the green tape, a plurality of green tapes are aligned, bonded together, and cofired in air at a temperature of about 850-900 ° C. Shunt capacitor(Shunt capacitor)Can be formed with a wide range of dielectric constants.
Shunt capacitor(Shunt capacitor)Can also be manufactured by using a ground plane metal as the bottom capacitor plate. Capacitors are arranged in one or more layers from the top of the stack. Capacitor printedDielectricIt can be terminated by screen printing conductive layers above and below the ink.
Thick filmResistanceInkAppropriateOrganic solvent and ruthenium oxide (RuO2) And suitable glass that sinters at low temperatures.ResistanceThe ink is screen-printed and fired onto a green tape aligned and laminated on a support, and a buried resistor with a wide range of resistance and thermal resistivity (TCR) valuesIt is assumed. A small amount of barium titanate can be added to adjust the TCR value. The resistor is connected to the power source by a conductive layer screen printed on top of the green tape stack. After printing resistors and other circuit components, multiple green tape layers are aligned, bonded together, attached to a metal support substrate through adhesive glass, and air at a temperature of about 780-900 ° C. Co-fired therein to form a printed circuit board having a stable and reliable embedded resistor therein.
The inventors have found a problem that delamination and shrinkage still occur when multiple green tape layers are laminated to produce a fired laminate having a thickness of about 2 mm or more. Accordingly, the present inventor includes a green tape layer containing a low dielectric loss glass mixed with a small amount of oxidizing filler, with a higher amount of oxidizing filler.Made of the same glassBy stacking alternately with green tape layers, more layers of green tape are laminated and bonded together without causing shrinkage in the x and y directions and without causing peeling from the metal support substrate, It has further been found that it can be fired. These thick multilayer metal support circuit board laminates are RF(Wireless) circuitThis is particularly useful when the component must be embedded in a laminate.
[Brief description of the drawings]
FIG. 1 is a graph of dielectric constant versus capacitor size for low dielectric constant inks.
FIG. 2 is a cross-sectional view of one embodiment of the embedded capacitor of the present invention.
FIG. 3 is a graph of dielectric constant versus capacitor size for a capacitor of the present invention.
FIG. 4 illustrates the present invention.CapacitorsIt is a graph of temperature coefficient versus capacitor size.
FIG. 5 is a graph of dielectric constant versus capacitor size for a capacitor of the present invention.
6 has a first sizeResistoraboutResistorIt is a graph of area versus resistance and TCR.
FIG. 7 has a second sizeResistoraboutResistorIt is a graph of area versus resistance and TCR.
FIG. 8 is a cross-sectional view of a multilayer ceramic circuit board of the present invention having an embedded silver layer.
FIG. 9 is a cross-sectional view of a multilayer ceramic circuit board of the present invention having an RF filter embedded in the layer.
Detailed Description of the Invention
variousDielectricInk formulation, different dielectric constants and TCC(Temperature coefficient)First, a method of forming an embedded capacitor and test results will be discussed.
The inventor has a low dielectric constant based on barium titanate and titanium oxide powder, ie, K = about 50DielectricFound ink. These powders sinter at a high temperature of about 1100 to 1300 ° C., so that the barium titanate / glass or titanium oxide / glass composition sinters at a lower temperature of about 850 to 900 ° C., and Adjust the dielectric constant (K)Dielectric inkIn order to minimize the temperature coefficient (TCC) of these, these powders must be modified by combining with low melting glass.
Barium titanate is trade name AD302L,The mixture of barium titanate and barium tin oxide is commercially available under the trade name YL12000 (hereinafter referred to as D).,Commercially available from Ferro Croporation. The characteristics of these powders are shown in Table 1 below, where K is the dielectric constant, dielectric loss is tangent δ, and temperature is in degrees centigrade.(℃)It is. Particle size is given as the average particle size in microns (μm).
Figure 0003944791
AppropriateTitanium oxide number 4162-01 is available from Mallincrodt Baker Co.
DielectricPrior to making the ink composition, barium titanate or titanium oxide powders were mixed with various low temperature fired glasses. In weight percentAppropriateThe composition of the glass is given in Table 2 below.
Figure 0003944791
Figure 0003944791
DielectricThe ink can be screen printed onto a green tape formulated for co-firing on a metal, especially a Kovar support substrate. The primary crystallized glass used is made from a mixture of the following oxides. That is, 29.4% ZnO, 24.5% MgO, 19.6% B2OThree24.5% SiO2And 2.0% CoThreeOFourAnd all are weight percent. Exemplary green tape compositions are given below in Table 4.
Figure 0003944791
DielectricThe ink was screen printed on the above green tape in square capacitor patterns of sizes 1.27, 2.54 and 5.08 mm. Three four-layer green tapes, one layer from the top of the laminateDielectricManufactured with an ink layer. Green tape is 278psi(Approximately 1917kPa)Pasted together at 347psi(About 2393kPa)At the same time, it was bonded to the Kovar substrate. Silver based powder or silver flake based conductive ink was embedded to form an embedded cofired capacitor.AppropriateThe conductive ink composition is listed in Table 5.
Figure 0003944791
The resulting laminated laminate was fired at 850 ° C. Capacitance and dielectric loss (tangent δ) were measured at 10 KHz. The dielectric constant for each capacitor is calculated from the measurement of capacitance (C) in pF, the area of the capacitor in square centimeters (A) and the thickness in centimeters (t) according to the following equation:
Figure 0003944791
Where εoIs a constant = 0.0885 pF / cm.
theseDielectricThe ink was suitable for operation at high frequencies (1 GHz). Capacitor size and characteristic measurements are given in Table 6 below, where thickness is for fired capacitors and capacitance is pF / mm.2The dielectric loss is given as tangent δ, K is the dielectric constant, and TCC(Temperature coefficient)Is given in ppm / ° C from room temperature (RT) to 125 ° C. In Table 6, glass is given in volume percent unless otherwise noted.
Figure 0003944791
Additional low dielectric constant made of barium titanateDielectricThe ink is screen printed to form various sized capacitors, 1670 psi(About 11515kPa)And finished with a silver ink layer, 1740 psi(About 11997kPa)And baked at 865 ° C. Several screen printings were applied to produce the minimum thickness of the fired capacitor. The composition, size and firing characteristics are summarized in Table 7 below, where the glass is given in volume percent.
Figure 0003944791
Capacitance per unit area, embeddedDielectricAbout dielectric constant and TCC(Temperature coefficient)It is clear that the value is size dependent. In general, as shown in FIG. 1, the dielectric constant decreases as the capacitor size increases, whereas the TCC(Temperature coefficient)Indicates a more positive capacitance. As the capacitor gets smaller, the capacitance increases, which is the fringing capacitanceInfluence by (end capacity)And by the interaction between the capacitor and the surrounding ceramic layer.In FIG. 1, “×” indicates 25% glass 2 + 3.3 wt% SrZrO in Table 7. Three The “△” mark corresponds to the 30% glass 2 in Table 7, the “◇” mark corresponds to the 23% glass 2 in Table 7, and the “□” mark corresponds to the 21% glass 2 in Table 7.
However, designing a high dielectric constant embedded co-fired capacitor (K = 1500) is a more difficult problem. CapacitorsofSince the dielectric material has a high sintering temperature, the low firing temperature used with the green tape of the present invention results in a porous dielectric. That is, a mixture of barium titanate and low temperature fired glass dilutes the dielectric constant. The surrounding low dielectric constant glass-ceramic diffuses into the capacitor, resulting in further dilution effects. The dielectric constant is also lowered by the diffusion of silver metal into the capacitor. Thus, the resulting embedded capacitors based on barium titanate were limited to K values not exceeding 700, as shown in Tables 8 and 9.
Table 8 shows embedded BaTiO using silver powder conductive layerThreeBase ofDielectricAbout inkdielectricSummarizes the characteristics. Green tape andDielectricLayer is 280psi(About 1930kPa)And baked at 850 ° C. Glass is given in volume percent.
Figure 0003944791
The following capacitors are 1670 psi as summarized in Table 9(About 11515kPa)With green tapeDielectricAnd were fired at 865 ° C. The silver conductor used was silver flakes. Glass is given in volume percent.
Figure 0003944791
aboveDielectricThe composition promotes low temperature sintering with minimal dielectric constant reduction and less than 10 volume percent of low temperature molten oxide, or BaTiOThreePbO, B, materials that are soluble in the perovskite lattice structure2OThree, ZnO, CdO or PbTiOThreeAdjusted to contain glass additives made from These materials represent fired compositions having a maximum dielectric constant of about 700.
Low TCC(Temperature coefficient)That is, when less than 60 ppm / ° C is required in either the temperature range between room temperature and -25 ° C or between room temperature and 85 ° C,DielectricFormulated with a large amount of TCC(Temperature coefficient)SrZrO as a modifierThreeIncluding.
Table 10 gives two such suitable, given in weight% unitsDielectricThe ink composition is shown.
Figure 0003944791
The silver based ink consists of 83.78% silver powder, 0.65% glass 3 filler, a mixture of 15% ethylcellulose in 4.2% texanol solvent, 13% elbasite resin in 7.61% terpineol solvent, 1.22 % Hypermer PS2 (Hypermer)Polyoxyalkyleneamine) And 2.54% butyl carbitol solvent. The bottom electrode was screen printed as one layer, the dielectric layer was screen printed in three layers, and the top electrode was printed alone.
1670psi for green tape laminate(About 11515kPa)1100psi(About 7585kPa)At the same time, the whole was baked at 865 ° C. Dielectric constant (K) and TCC at two temperatures(Temperature coefficient)Is given in Table 11 below.
Figure 0003944791
Low TCC(Temperature coefficient)And has a low dielectric constantDielectricThe ink uses titanium oxide (TiO2) Can also be produced.DielectricThe ink is 42.1% TiO2Powder, 29.6% glass 2, 1.4% Hypermail PS2 (Polyoxyalkyleneamine) Dispersant and a mixture of 20% elbasite resin in 26.9% terpineol solvent.
From the top of the laminate to the green tape that is at least one layer belowDielectricInk was applied, the final layer was applied underneath using conductive ink, and the laminate was bonded and baked as described above. TCC(Temperature coefficient)And the dielectric constant K is given in Table 12 below.
Figure 0003944791
In order to achieve higher dielectric constants (K> l000) for embedded co-fired capacitors, the inventors have found that lead-magnesium-niobate based (PMN) compositions must be used. Based on PMNSuitableHigh dielectric constantDielectricThe ink composition is summarized in Table 13 below, where% is weight percent.
Figure 0003944791
Based on the above lead-magnesium-niobateDielectricThe ink was co-fired on an alumina support substrate and a silver powder conductor ink produced a K value of over 2000. However, when embedded in a green tape laminate on a Kovar support substrate, the K value dropped significantly from about 30 to 50 due to the dilution effect described above. In order to obtain a high dielectric constant capacitor on Kovar, a barrier layer can be used to block diffusion of the ceramic into the capacitor during co-firing. This barrier layer may consist of a more effective silver metal composition or a different dielectric material.
The inventor found that when ultra-low melting glass is used that melts at a lower temperature than the glass used in the green tape layer, BaTiOThreeBase ofDielectricIt has been found that ink can be used as a barrier material. This barrier glass is densified and crystallized at a temperature lower than that required for the green tape glass to be significantly softened. Accordingly, the barrier glass blocks diffusion of the green tape glass into the capacitor. In such a case, the barrier is printed as a pad larger than the capacitor, both at the bottom of the bottom conductive pad and at the top of the top conductive pad as shown in FIG. In FIG. 2, a three-layer capacitor 12 having a two-layer upper conductive layer 14 and a two-layer lower conductive layer 15 is sandwiched between two upper two-layer barrier layers 16 and a lower two-layer barrier layer 17, respectively. Next, the embedded capacitor is bonded to the upper green tape layer 18 and the lower green tape layer 19 in order.
Glass 6 and 71.07 percent BaTiO as aboveThreeincludingDielectricThe ink was used to print the barrier layer as a centered 19 × 19 mm pad of a 5.08 × 5.08 mm capacitor consisting of PMN ink containing 74.16% PMN. Silver powderConductivityUsed to make ink. Various layers were used to determine how many barium titanate barrier layers are required to obtain a high dielectric constant capacitor on a Kovar supported multilayer circuit board. Control without a barrier layer was also tested. The test results are given in Table 14 below, where the print number refers to the number of screen prints used for each layer.
Figure 0003944791
Thus, the dielectric constant was significantly higher when the minimum thickness barrier layer was present than when the barrier layer was not squared or when a thin barrier layer was used. However, embedded capacitors with high dielectric constants have been achieved using twice metallization printing and twice barrier layer printing. Conductive layerIsBy increasing the number of barrier prints to three on either side, dielectric constant (K) values greater than 3000 were obtained. However, whereas high dielectric constant capacitors can be manufactured by the above process, several additional printing steps are required and must be about 16 to 20 microns for the barrier thickness to be effective. I must.
In addition, due to the thickness of some barrier layers, conductive layers and capacitors, the upper green tape layer is susceptible to tearing and care must be taken to prevent this tearing. Furthermore, the need for multiple screen printing steps (up to 11 as described above) increases the cost of the process.
Thus, a modified embedding that is a more effective barrier, requires fewer printing steps, and has a reduced thickness so as not to tear the upper green tape layer.ConductivityInk was requested.
The inventors have further found that a mixture of silver flakes and silver powder as the conductive layer forms a very effective barrier layer that is better than using either silver flakes or silver powder alone. Silver powder ink produces a low dielectric constant capacitor. Silver flake alone formed a very effective barrier layer (K = 3600), which resulted in tearing of the overlying green tape layer during lamination or firing. Thus, although not as effective as the barrier with silver flakes alone, a high dielectric constant capacitor was obtained with a mixture of 75 wt% silver flakes and 25 wt% silver powder. However, capacitor outgassing becomes a problem during firing. If the silver metal seals the capacitor tightly, the gas formed from the additive (containing PbO) material cannot escape. Thus, the silver flakes become a high dielectric constant capacitor, but form a structure that becomes too dense during firing, causing tearing of the overlying green tape. Therefore, using a mixture of silver powder and silver flakes compromises in terms of dielectric constant, but does not cause tearing in the upper green tape layer, and these structures are a problem of outgassing or bubbles. It does not have.
A plurality of embedded PMN base capacitors on a Kovar substrate were formed using a conductive layer of silver powder, silver flakes and a mixture of silver powder and silver flakes. Layer is 1670psi(About 1515kPa)And baked at 865 ° C. The test results are summarized in Table 15 below.
Figure 0003944791
The insulation resistance (IR) of the 5.08mm size first capacitor is 3.8 × 10TenOhm. IR of 5.08mm size second capacitor using silver flake is 6.0 × 10TenOhm. The IR of the first capacitor of the same size using mixed silver is 1.0 × 10TenOhm.
The embedded capacitor formed using a mixture of silver flakes and silver powder as the conductor layer required fewer printing steps and was fired without any problems of bubbles or outgassing. No tearing of the overlying green tape layer was shown.
The dielectric constant of the PMN capacitor showed a large size dependence. That is, as the capacitor size increases, the dielectric constant increases, the capacitor size increases, and the TCC(Temperature coefficient)Will also be higher (becoming more negative). This is a capacitor with a low dielectric constant ceramic surrounding.ofThis is thought to be the result of dielectric dilution. Large capacitors have a smaller dilution effect than small capacitors. This is shown in Table 16 below, where dielectric constant vs. capacitor size and TCC respectively(Temperature coefficient)This is shown schematically in FIGS. 3 and 4 which are graphs of capacitor size versus capacitor. In Table 16, the capacitors are based on PMN with mixed silver powder-silver flake ink.In FIG. 3, “□” indicates that the silver type in Table 15 is mixed and the thickness is 1/6 μm, and “Δ” indicates 10% glass 5 + BaTiO in Table 16. Three In addition, “◇” indicates 10% glass 4 + BaTiO in Table 16. Three Respectively.
Figure 0003944791
In FIG. 4, “◇” indicates that the silver type in Table 16 is mixed and the thickness is 1/6 μm, and “△” indicates 10% glass 5 + BaTiO in Table 16. Three In addition, “□” mark is 10% glass 4 + BaTiO in Table 16. Three Respectively.
Similarly 1670psi(About 11515kPa)The intermediate range (K = 500-700) barium titanate-based embedded capacitors formed using the same mixed silver flake / powder conductive layers laminated together and fired at 865 ° C. It is not size dependent.
FIG. 5 is a graph of dielectric constant versus capacitor size using mixed silver conductors.ofThe difference between the capacitor size dependency and the PMN-based capacitor size dependency is shown. Therefore, for applications that require intermediate permittivity values, barium titanate-based embedded capacitors are more consistent and have lower TCC compared to PMN-based capacitors.(Temperature coefficient)Have
In FIG. 5, “x” indicates 8.8% glass 5 + BaTiO in Table 9. Three In addition, "□" mark is 7.5% glass 4 + BaTiO Three It corresponds to each.
Embedded capacitors of the present invention embedded under one or two tape layers from the top of the laminate were tested for HHBT reliability tests (85 ° C / 85% RH / 50VDC) over 1000 hours. There was no decrease in capacitance, dielectric loss, or insulation resistance (IR).
The above co-fired multilayer ceramic circuit board with embedded capacitors of the present invention is useful in a variety of applications such as cellular telephones.
variousResistanceInk formulations, methods for forming embedded resistors, and test results are discussed below.
Resistor values from 300 ohms / square to 100 kiloohms / square over a temperature range from room temperature to 125 ° C and a TCR of <+200 ppm / ° C(Temperature coefficient of capacity)HaveResistanceInks may also be formed according to the present invention. Target characteristics for specific cellular telephone applications are TCRs below or equal to 1 kilohm / square and 200 ppm / ° C over the range of room temperature to 125 ° C.(Temperature coefficient of capacity)It is.
ResistanceThe ink is a fine particle size high surface area RuO with properties as summarized in Table 172Made of powder.
Figure 0003944791
In order to lower the firing temperature of the conductor powder, RuO2Is mixed with one or more glasses. Glass 1 and glass 3 as described above are suitable. BaTiOThreeTCR modifiers such as can also be added.
The above glass is RuO2It is mixed with powder, a selective modifier and a suitable organic solvent to form a screen printable composition that can be fired at a low temperature similar to the firing temperature of the green tape laminate to which the mixture is applied.ResistanceInk powder is 17.33-24.8 wt% RuO274.3 to 81.7% by weight of glass 1 and 0.99 to 1.10% by weight of barium titanate. Preferred compositions are from 19.8 to 23.14% by weight RuO275.87 to 79.21% by weight of glass 1 and 0.99 to 1.1% by weight of BaTiO2including.
ResistanceThe ink was screen printed onto green tape incorporated into laminated green tape laminates of various patterns (1/2 square and square) ranging in size from 0.508 × 0.508 to 2.032 × 4.064 mm. A green tape composition suitable for use herein comprises the following ingredients summarized in Table 18. The median particle size of the glass and filler material is given in microns.
Figure 0003944791
1) Registered trademark of ICI America Inc(Polyoxyalkyleneamine)
2) Registered trademark of Monsanto Co.(Polyvinyl butyral)
3) Registered trademark of Monsanto Co.(Butyl benzyl phthalate)
The resistor was terminated with a silver conductor ink that was also screen printed. A suitable silver ink composition is 83.78 wt% silver powder, 0.65 wt% glass 3, 1.22 wt% dispersant, 0.88 wt% ethylcellulose resin, 0.80 wt% elbasite 2045(Isobutyl methacrylate)Resin (available from Monsanto Company) and a mixed solvent of 3.32% by weight texanol, 6.81% by weight terpineol and 2.54% by weight butyl carbitol.
The green tape laminates were bonded together, placed on a Kovar support substrate, and cofired at 850 to 900 ° C. in air. Resistors were printed and embedded one layer below the top surface of the ceramic laminate. After co-firing, the resistor was connected externally by printing with silver-palladium or gold conductor ink and post-fired at 700-750 ° C. in air.
Table 19 below shows RuO2Summarizes the glass composition and the properties of the fired resistors. In Table 19, the composition is given in weight% units and the TCR(Temperature coefficient of capacity)Was measured from room temperature to 125 ° C. A short-term overload test (STOL) was also conducted.
Figure 0003944791
Thus, the use of glass 3 was effective to form high value resistors exceeding 2 kOhm / square. Glass 1 composition is 1 kilohm / squareofSelected for further development of resistors.
The above resistor composition is mixed with an organic solvent, dispersant (1.44% by weight), ethyl cellulose resin N300 (0.10% by weight), elbasite resin 2045(Isobutyl methacrylate)An ink composition was formed using a mixed solvent of terpineol and butyl carbitol (3.9% by weight) and 25.18%.ResistanceThe ink was adjusted to about 38% by volume solids.
In order to maximize circuit density, it is desirable to print small size resistors, such as patterns from 0.508 x 1.016 to 1.016 x 2.032 mm, to obtain 510 ohm resistors. Resistance and TCR(Temperature coefficient of capacity)In order to adjust the volume, the volume% is kept constant at 38% and the dispersant concentration is kept constant at 2% by weight of the total weight of the powder, while having various ratios of solidsResistanceAn ink was manufactured. helpfulResistanceThe powder components of the ink are summarized in Table 20 below.
Figure 0003944791
Manufactured from the above powder mixtureSuitable resistanceThe ink composition is shown in Table 21 below.
Figure 0003944791
As above on one layer of 4-5 layer laminated green tape co-fired at 850-900 ° C on KovarResistive inkThe top surface made from silver-palladium or gold after screen printingConductiveInk was applied and post-baked at 750 ° C. Resistance is measured at DC or low frequency (10KHz), TCR(Temperature coefficient of capacity)Was calculated from the resistance measured at room temperature and 125 ° C. The results are shown in Table 22 below.
Figure 0003944791
It is clear that the resistance increases by an average of 7.3% after post-baking at 750 ° C. further,Resistance valueIsResistorIt rises as the size increases. This increase in resistance with increasing size is due to the silver-terminated conductive layer during co-firing.Resistive inkThis dilution is due to this dilution,ResistorAs the size of the sheet decreases, the sheet resistance decreases.
ResistanceAdditional resistors consisting of ink compositions 1 and 2 are given in Table 23 and Table 24 below, respectively. TCR(Temperature coefficient of capacity)Was measured at room temperature and 125 ° C.
Figure 0003944791
The printed thickness of the 1/2 square 1.02 × 2.03 mm resistor was 18.6 microns.
Figure 0003944791
ResistanceThe data for the ink composition 1 resistor is (1) squareResistorAnd (1/2)ResistorAbout resistance vsResistor6 and 7 which are respective graphs of the area.
aboveResistorWere also tested in reliability testing. Test 1 was conducted at 85 ° C./85% RH for 1000 hours, and Test 2 consisted of more than 200 cycles between −55 ° C. and 125 ° C. Test 3 is 1000 hours at 70 ° C.Resistor15.5 watts / cm2Gave power.ResistorPassed these tests.
ResistanceInk 1 is a 510 ohm embedded size 1.016 x 2.032 mm in a receiver plate designed for operation at 1 GHzResistorWas used to form. A resistance value of 510 ohms ± 10% was obtained after post-fire, provided that the dry ink thickness was maintained between 18 and 25 microns.
The ceramic printed circuit board of the present invention is also useful for incorporating or embedding other components such as RF filters. In such a case, a thick multilayer laminate having a thickness after firing exceeding 2 mm is formed. However, many green tape layers after firing hinder precise control of shrinkage in the x and y dimensions, and further, when fired, the multilayer stack tends to delaminate from the metal support substrate.
Therefore, a method has to be developed that can control shrinkage and prevent delamination from the metal support substrate over many thicknesses of green tape. The inventor has developed a green tape layer made from conventional low dielectric loss glass mixed with a small amount of oxidizing filler,Manufactured from the same glass with more oxidizing fillerBy alternating with green tape layers, more layers of green tape are laminated and bonded together and fired without causing shrinkage in the x and y directions and without peeling from the metal support. Found to get. These thick multilayer metal support circuit board laminates are RF(Wireless) circuitIt is particularly useful when the component is embedded in a laminate.
A useful conventional glass used to form one type of green tape consists of zinc-magnesium-borosilicate crystallized glass as described above. A suitable crystallized glass is glass 3 above, which contains 2.0% Co by weight.ThreeOFourA colorant is added.
This glass is mixed with 9.6% by weight of a lead-zinc-aluminum silicate based non-crystallized lead-based glass. An exemplary glass is 42.0 wt% Pb0, 10.0 wt% Al.2OThree38.8 wt% SiO2And 10.0 wt% ZnO.
These crystalline-amorphous glass mixtures are combined with oxidative fillers such as alumina, quinnite, quartz, cristobalite, forsterite, and zinc silicate, which help control shrinkage and further modify the TCE. With the addition of the second oxidizing filler, the desired dielectric properties, shrinkage properties, and TCE consistent with Kovar can all be achieved. For example, small amounts of filler oxide, such as 1.5 to 2% by weight cinnaite and 9.5 to 10.0% by weight forsterite, produce excellent ceramics for this application.
Accordingly, these glasses have a large amount of glass and a small amount (<15%) of oxidizing filler. These glasses have excellent dielectric properties at microwave frequencies such as 1 GHz. These ceramicsInType 1 glass-ceramic.
The second type of glass-ceramic is formed from the same zinc-magnesium-borosilicate glass, but contains a greater amount of oxidizing filler, greater than about 25% by weight. These glasses have less shrinkage than type 1 glass-ceramics,InType 2 glass-ceramic.
Table 25 below lists examples of different ceramic compositions useful for forming the second type of green tape layer.
Figure 0003944791
Thus, these ceramics contain a large amount of filler, for example about 25 to 50% by weight.
Green tapes are manufactured by blending type 1 glass-ceramic and type 2 glass-ceramics with a plastic binder, dispersant and solvent in a known manner with a resin binder to form a thick slurry. Exemplary glass-ceramic compositions used herein have a crystallized glass particle size of about 10 to 12.5 microns, an amorphous glass particle size of about 6.5 to 8 microns, and a particle size of about 3 to 5 microns. Forsterite, and cinnamon having a particle size of about 2 to 3 microns. Table 26 below lists suitable ceramic green tape formulations in weight percent.
Figure 0003944791
The resulting slurry is cast to form a green tape about 0.15 to 0.20 mm thick, and the green tape is dried.
Then, two types of green tape, each with a small amount and a large amount of oxidized filler, are alternately stacked. A silver or other metal pattern is screen printed onto the green tape to form a circuit pattern. Preferably, the circuit pattern is printed between two Type 1 green tapes because Type 2 (high filler content) glass-ceramics tend to be more porous than Type 1 glass-ceramics when fired. To form an airtight ceramic.
To provide various conductor patterns on green tape, a co-fireable conductive metal-based thick film based on the glass composition of the present inventionConductivityInk is screen printableConductivityIt can be made using conductive metal powder such as silver powder mixed with a small amount of glass disclosed above with known dispersants, resins and solvents to form inks. Upper partConductivityThe ink can be produced in a similar manner using silver-palladium powder or gold powder. Via-filled inks for connecting circuit patterns to each other on various green tape layers can also be produced using silver powder in a known manner.
Next, the green tape laminate is about 1.174 kg / mm at about 93 ° C. for 4 minutes.2About 1.3 to 1.4 kg / mm on a metal support substrate that has been properly laminated with a pressure of2At the same time, they are bonded together. After laminating and simultaneous laminating, the multilayer laminate on the Kovar support is 0.4 inch / minute in a belt furnace.(1.006cm / min)At a belt speed of 850 to 900 ° C. During firing, the organic material is vaporized, the low-melting transparent glazing is softened, and the multilayer ceramic laminate is attached to the metal core. The metal core helps to limit the shrinkage of the overlying green tape in the x and y directions. Thus, almost all shrinkage occurs in the z direction perpendicular to the metal support. The presence of alternating type 2 glass-ceramics with low shrinkage also helps to suppress shrinkage in the x and y directions of the multilayer stack.
After firing, conductive ink can be applied to the top of the fired multilayer stack so as to form bond pads, inductors, microstrip interconnects, etc., in a known manner.
The invention will be further described in the following examples, which are not intended to limit the invention to the details described herein. In the examples, the percentage is weight percent.
Example 1
As shown in FIG. 8, 10 layers of type 1 green tape (A) and 7 layers of type 2 green tape (B) coated with silver-based ink on three layers are alternately arranged. Piled up. Subsequently, the green tape laminated body was bonded together, arrange | positioned on a Kovar support substrate, and bonded together simultaneously.afterwards,The laminate was fired.
Shrinkage was 17.0% in the z direction, but only 0.96% in the x direction and 0.61% in the y direction. The total thickness of the laminate after firing was 2.50 mm.
Example 2
Ten layers of type 1 green tape with three layers of metallized planes were alternately stacked with type 2 green tape as shown in FIG. FIG. 8 shows Type 1 green tape as A, Type 2 green tape as B, C shows an embedded RF filter, and D shows silver patterning. Green tapes were alternately stacked, laminated, bonded, simultaneously bonded to a Kovar support, and baked. The thickness of the fired laminate was 2.40 mm.
Shrinkage was 17.0% in the z direction, 0.64% in the x direction, and 0.60% in the y direction.
Example 3
Ten layers of type 1 green tape and seven layers of type 2 green tape were alternately stacked, laminated, bonded and baked. The thickness of the obtained laminate was 2.20 mm.
Shrinkage was about 17% in the z direction, 0.83% in the x direction, and 0.98% in the y direction.
Example 4
As shown in FIG. 9, 15 layers of type 1 (A) green tape with embedded filter (C) on one layer and ground plane (D) on two layers, and eight layers of type 2 The green tape (B) and the green tape (B) were alternately stacked, laminated, bonded, and baked to form a laminate having a thickness of 2.52 mm.
Shrinkage was about 17% in the z direction, 0.35% in the x direction, and 0.85% in the y direction.
The physical properties of the resulting multilayer tape only are shown. The results are given in Table 27 below.
Figure 0003944791
Example 5
The properties of various Type 1 and Type 2 green tape laminates were fired at 865 ° C. and these properties were measured. The results are summarized in Table 28 below.
Figure 0003944791
Thus, the alternately stacked green tape layers can be laminated to form a thick fired metal support multilayer circuit board that shrinks in only one dimension.
Although the invention has been described with respect to particular embodiments, the glass composition, the amount of oxidizing filler, the metal support, the number of green tape layers,DielectricandDielectricInk type,ResistorandResistanceInks and conductors andConductivityIt will be apparent to those skilled in the art that variations such as ink type may be made and are intended to be included herein. The invention is limited only by the appended claims.

Claims (9)

それぞれが、結晶化ガラスおよび非結晶化ガラスの混合物によって形成されたテープ状のグリーンシートである1または複数の第1のグリーンテープの層と、それぞれが、結晶化ガラスおよび非結晶化ガラスの混合物によって形成されたテープ状のグリーンシートである1または複数の第2のグリーンテープ層とが交互に積層された積層構造が、金属製の支持体上に設けられて焼成されたセラミック多層回路基板であって、
前記第1のグリーンテープの層が、15重量%よりも少ない酸化物充填剤を有し、
前記第2のグリーンテープ層は、25重量%を超える酸化物充填剤を有し、
前記金属支持体の表面に前記第2のグリーンテープ層が設けられていることを特徴とするセラミック多層回路基板。
A layer of one or more first green tapes, each of which is a tape-like green sheet formed by a mixture of crystallized glass and non-crystallized glass, and a mixture of crystallized glass and non-crystallized glass, respectively A ceramic multilayer circuit board in which a laminated structure in which one or a plurality of second green tape layers, which are tape-like green sheets formed by the above, are alternately laminated, is provided on a metal support and fired. There,
The first green tape layer has less than 15 wt% oxide filler;
The second green tape layer has an oxide filler of greater than 25% by weight;
A ceramic multilayer circuit board, wherein the second green tape layer is provided on a surface of the metal support.
前記結晶化ガラスは、ZnOと、MgOと、B23と、SiO2とを有する請求項1に記載のセラミック多層回路基板。The ceramic multilayer circuit board according to claim 1 , wherein the crystallized glass includes ZnO, MgO, B 2 O 3 , and SiO 2 . 前記非結晶化ガラスは、PbO、Al23、SiO2を有する請求項1に記載のセラミック多層回路基板。The ceramic multilayer circuit board according to claim 1 , wherein the non-crystallized glass includes PbO, Al 2 O 3 , and SiO 2 . 前記酸化物充填剤は、アルミナ、キン青石、石英、クリストバライト、フォルステライトおよびケイ酸亜鉛鉱のグループから選択される請求項1に記載のセラミック多層回路基板。The ceramic multilayer circuit board of claim 1 , wherein the oxide filler is selected from the group consisting of alumina, quinnite, quartz, cristobalite, forsterite, and zinc silicate ore. 前記支持体は、銅クラッドのFe/Co/Ni合金である請求項1に記載のセラミック多層回路基板。The ceramic multilayer circuit board according to claim 1 , wherein the support is a copper / clad Fe / Co / Ni alloy. 前記積層構造は、複数の前記第1のグリーンテープが前記第2のグリーンテープ層と交互に積層されており、前記複数の第1のグリーンテープの間に導電体層がスクリーン印刷されている請求項1に記載のセラミック多層回路基板。The laminated structure, wherein a plurality of the first green tape are laminated alternately with the second green tape layer, a conductive layer between the plurality of first green tape is screen printed Item 2. The ceramic multilayer circuit board according to Item 1 . 前記導電体層が銀を主体とする請求項6に記載のセラミック多層回路基板。The ceramic multilayer circuit board according to claim 6 , wherein the conductor layer is mainly composed of silver. 前記積層構造の最上層に導電体層がスクリーン印刷されている請求項1に記載のセラミック多層回路基板。The ceramic multilayer circuit board according to claim 1 , wherein a conductor layer is screen-printed on the uppermost layer of the laminated structure. 前記積層構造内にRF素子が設けられている請求項1に記載のセラミック多層回路基板。The ceramic multilayer circuit board according to claim 1 , wherein an RF element is provided in the laminated structure.
JP53854898A 1997-03-06 1998-03-03 Ceramic multilayer printed circuit board Expired - Fee Related JP3944791B2 (en)

Applications Claiming Priority (9)

Application Number Priority Date Filing Date Title
US81283297A 1997-03-06 1997-03-06
US08/812,151 1997-03-06
US08/812,172 1997-03-06
US08/812,832 1997-03-06
US08/812,172 US5866240A (en) 1997-03-06 1997-03-06 Thick ceramic on metal multilayer circuit board
US08/812,151 US5953203A (en) 1997-03-06 1997-03-06 Multilayer ceramic circuit boards including embedded capacitors
US09/031,745 US6055151A (en) 1997-03-06 1998-02-27 Multilayer ceramic circuit boards including embedded components
US09/031,745 1998-02-27
PCT/US1998/003270 WO1998039784A1 (en) 1997-03-06 1998-03-03 Ceramic multilayer printed circuit boards with embedded passive components

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2005368893A Division JP2006165585A (en) 1997-03-06 2005-12-21 Ceramic multilayer printed circuit boards

Publications (2)

Publication Number Publication Date
JP2002505805A JP2002505805A (en) 2002-02-19
JP3944791B2 true JP3944791B2 (en) 2007-07-18

Family

ID=27487928

Family Applications (2)

Application Number Title Priority Date Filing Date
JP53854898A Expired - Fee Related JP3944791B2 (en) 1997-03-06 1998-03-03 Ceramic multilayer printed circuit board
JP2005368893A Pending JP2006165585A (en) 1997-03-06 2005-12-21 Ceramic multilayer printed circuit boards

Family Applications After (1)

Application Number Title Priority Date Filing Date
JP2005368893A Pending JP2006165585A (en) 1997-03-06 2005-12-21 Ceramic multilayer printed circuit boards

Country Status (5)

Country Link
EP (1) EP1016106A4 (en)
JP (2) JP3944791B2 (en)
KR (2) KR100546471B1 (en)
TW (1) TW405330B (en)
WO (1) WO1998039784A1 (en)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100546471B1 (en) * 1997-03-06 2006-01-26 샤프 가부시키가이샤 Thick ceramic on metal multilayer circuit board
US6191934B1 (en) * 1998-10-02 2001-02-20 Sarnoff Corporation & Co., Ltd. High dielectric constant embedded capacitors
US6300267B1 (en) * 1998-11-05 2001-10-09 Sarnoff Corporation High dielectric constant buried capacitors with extended operating temperature ranges
US6349456B1 (en) * 1998-12-31 2002-02-26 Motorola, Inc. Method of manufacturing photodefined integral capacitor with self-aligned dielectric and electrodes
US6317023B1 (en) 1999-10-15 2001-11-13 E. I. Du Pont De Nemours And Company Method to embed passive components
US6455930B1 (en) * 1999-12-13 2002-09-24 Lamina Ceramics, Inc. Integrated heat sinking packages using low temperature co-fired ceramic metal circuit board technology
US6970362B1 (en) 2000-07-31 2005-11-29 Intel Corporation Electronic assemblies and systems comprising interposer with embedded capacitors
US6775150B1 (en) 2000-08-30 2004-08-10 Intel Corporation Electronic assembly comprising ceramic/organic hybrid substrate with embedded capacitors and methods of manufacture
EP1263002A3 (en) * 2001-05-17 2004-01-02 Shipley Company LLC Resistors
EP1353542B1 (en) 2001-12-25 2018-05-16 Ngk Spark Plug Co., Ltd Process for production of multilayered wiring board
US6860000B2 (en) * 2002-02-15 2005-03-01 E.I. Du Pont De Nemours And Company Method to embed thick film components
US6893710B2 (en) 2003-04-18 2005-05-17 Yageo Corporation Multilayer ceramic composition
KR20050019214A (en) 2003-08-18 2005-03-03 한국과학기술원 Polymer/ceramic composite paste for embedded capacitor and method for fabricating capacitor using the same
JP5402776B2 (en) * 2010-03-30 2014-01-29 株式会社村田製作所 Manufacturing method of metal base substrate

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3968412A (en) * 1973-07-27 1976-07-06 General Electric Company Thick film capacitor
US4061584A (en) * 1974-12-13 1977-12-06 General Electric Company High dielectric constant ink for thick film capacitors
US4415624A (en) * 1981-07-06 1983-11-15 Rca Corporation Air-fireable thick film inks
JPS5817651A (en) * 1981-07-24 1983-02-01 Hitachi Ltd Multilayer circuit board and its manufacture
US4650923A (en) * 1984-06-01 1987-03-17 Narumi China Corporation Ceramic article having a high moisture proof
US5148005A (en) * 1984-07-10 1992-09-15 Raychem Corporation Composite circuit protection devices
JPH0725174B2 (en) * 1985-10-18 1995-03-22 富士ゼロックス株式会社 Method for manufacturing thick film type thermal head
GB2182033A (en) * 1985-10-24 1987-05-07 Stc Plc Dielectric compositions
JPS62113758A (en) * 1985-10-25 1987-05-25 株式会社住友金属セラミックス Low temperature burnt ceramics
US5166658A (en) * 1987-09-30 1992-11-24 Raychem Corporation Electrical device comprising conductive polymers
US4961999A (en) * 1988-07-21 1990-10-09 E. I. Du Pont De Nemours And Company Thermistor composition
JP3019541B2 (en) * 1990-11-22 2000-03-13 株式会社村田製作所 Wiring board with built-in capacitor and method of manufacturing the same
US5256469A (en) * 1991-12-18 1993-10-26 General Electric Company Multi-layered, co-fired, ceramic-on-metal circuit board for microelectronic packaging
US5657199A (en) * 1992-10-21 1997-08-12 Devoe; Daniel F. Close physical mounting of leaded amplifier/receivers to through holes in monolithic, buried-substrate, multiple capacitors simultaneous with electrical connection to dual capacitors otherwise transpiring, particularly for hearing aid filters
JPH0834096A (en) * 1994-05-20 1996-02-06 Toray Ind Inc Ceramics green sheet and formation of pattern thereon
JP3093601B2 (en) * 1994-09-28 2000-10-03 株式会社住友金属エレクトロデバイス Ceramic circuit board
US5581876A (en) * 1995-01-27 1996-12-10 David Sarnoff Research Center, Inc. Method of adhering green tape to a metal support substrate with a bonding glass
US5514451A (en) * 1995-01-27 1996-05-07 David Sarnoff Research Center, Inc. Conductive via fill inks for ceramic multilayer circuit boards on support substrates
JP3327045B2 (en) * 1995-04-28 2002-09-24 株式会社村田製作所 Dielectric paste and thick film capacitor using the same
US5708570A (en) * 1995-10-11 1998-01-13 Hughes Aircraft Company Shrinkage-matched circuit package utilizing low temperature co-fired ceramic structures
KR100546471B1 (en) * 1997-03-06 2006-01-26 샤프 가부시키가이샤 Thick ceramic on metal multilayer circuit board

Also Published As

Publication number Publication date
KR20000075996A (en) 2000-12-26
KR100516043B1 (en) 2005-09-26
KR20050043991A (en) 2005-05-11
JP2006165585A (en) 2006-06-22
JP2002505805A (en) 2002-02-19
WO1998039784A1 (en) 1998-09-11
TW405330B (en) 2000-09-11
KR100546471B1 (en) 2006-01-26
EP1016106A4 (en) 2007-12-12
EP1016106A1 (en) 2000-07-05

Similar Documents

Publication Publication Date Title
JP2006165585A (en) Ceramic multilayer printed circuit boards
US6055151A (en) Multilayer ceramic circuit boards including embedded components
US4868711A (en) Multilayered ceramic capacitor
US5953203A (en) Multilayer ceramic circuit boards including embedded capacitors
CA2345764C (en) Capacitance-coupled high dielectric constant embedded capacitors
GB1565421A (en) Manufacture of electrical devices
JP2001351827A (en) Composite laminated electronic part
KR100922079B1 (en) Multilayer ceramic substrate
WO1998039784A9 (en) Ceramic multilayer printed circuit boards with embedded passive components
JPH0542159B2 (en)
JPH0632384B2 (en) Method for manufacturing laminated ceramic substrate
JP3164664B2 (en) Multilayer circuit board
JPH02277279A (en) Simultaneously baked ceramic circuit board
JPS6092697A (en) Composite laminated ceramic part
JPH0216004B2 (en)
JP3103686B2 (en) Multilayer circuit board
JP4514301B2 (en) Manufacturing method of multilayer wiring board
JPH06338686A (en) Manufacture of multilayer substrate
JP2615970B2 (en) Method for manufacturing an ANN multilayer substrate in which conductors and resistors are wired inside
JP3093602B2 (en) Manufacturing method of ceramic circuit board
JP2555639B2 (en) Method for manufacturing multilayer ceramic substrate
JPS6085598A (en) Multilayer circuit board
JPS59132643A (en) Resistor composite substrate
JP2000182886A (en) Capacitor ink, dielectric green tape, multilayer green tape stack, buried capacitor and manufacture thereof
JPH11233942A (en) Multilayer ceramic substrate and its manufacture

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050111

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050411

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050621

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20050920

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20051107

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20051221

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20051227

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20061121

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070118

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20070306

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20070329

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100420

Year of fee payment: 3

R154 Certificate of patent or utility model (reissue)

Free format text: JAPANESE INTERMEDIATE CODE: R154

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100420

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110420

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110420

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120420

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120420

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120420

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120420

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120420

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130420

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130420

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130420

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130420

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130420

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130420

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140420

Year of fee payment: 7

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140420

Year of fee payment: 7

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: R3D04

LAPS Cancellation because of no payment of annual fees