JP3722748B2 - 多数の通信回線からのオーバーヘッドデータの伝送に適した多重化方法および装置 - Google Patents
多数の通信回線からのオーバーヘッドデータの伝送に適した多重化方法および装置 Download PDFInfo
- Publication number
- JP3722748B2 JP3722748B2 JP2001529111A JP2001529111A JP3722748B2 JP 3722748 B2 JP3722748 B2 JP 3722748B2 JP 2001529111 A JP2001529111 A JP 2001529111A JP 2001529111 A JP2001529111 A JP 2001529111A JP 3722748 B2 JP3722748 B2 JP 3722748B2
- Authority
- JP
- Japan
- Prior art keywords
- data
- serial signal
- bit
- input channels
- timing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/06—Synchronising arrangements
- H04J3/062—Synchronisation of signals having the same nominal but fluctuating bit rates, e.g. using buffers
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/04—Distributors combined with modulators or demodulators
- H04J3/047—Distributors with transistors or integrated circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/06—Synchronising arrangements
- H04J3/0635—Clock or time synchronisation in a network
- H04J3/0685—Clock or time synchronisation in a node; Intranode synchronisation
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Time-Division Multiplex Systems (AREA)
Description
本発明は、複数の入力チャネルからの、データ位相及び/又はビット速度が互いに異なり得るデータを多重化する方法と装置、特に、多数の通信回線からのオーバーヘッドデータを多重化する方法と装置に関する。
背景技術
SONET規格/SDH規格に準じた基幹伝送装置が幹線伝送路に導入されている。この種の装置では、大規模ASICの使用、光モジュールの小型化に伴い、ユニットの小型化が進んでいる。また、伝送能力向上への需要に伴い、1つの装置(シェルフ)あたりの回線収容能力の向上が要求されている。これらの為、およびこれらに加えて回線切り替え制御を効率よく行う事を目的として、多数の回線のオーバーヘッド情報(特に切り替え情報であるAPS(Auto Protection Switch)情報)の終端制御が集中管理される様になってきた。
この場合に、複数の回線のオーバーヘッドデータが1つのオーバーヘッドデータ終端部に集められてそこで終端されてAPS,DCC(Data Communication Channel)、OW(Order Wire)などが分離される。これらのうちDCCおよびOWなどはすべて低次群処理部へ送られて処理される。したがって、収容回線数が増えるにつれてオーバーヘッドデータ終端部と低次群処理部の間の信号線の数が膨大となるので信号を多重化して信号線の数を削減する必要がある。特に、オーバーヘッドデータ終端部を1つのASICで実現する場合、LSIのピン数には制限があるので、このことは必須となる。
一方、各回線のオーバーヘッドに含まれるDCC,OWの信号はデータの位相が互いに非同期であるので、単にそのまま多重化すると受信側の処理が複雑になり、回路規模が増大するという問題がある。
さらに、DCCではデータの位相ばかりかビット速度も異なる場合がある。この場合には、ビット速度が同じもの同志を多重化することになり、ビット速度の種類の数だけの信号線が必要になる。
発明の開示
したがって本発明の目的は、簡単な回路構成で、データ位相及び/又はビット速度が互いに異なる可能性のある多数の信号を多重化し得る方法と装置を提供することにある。
本発明によれば、複数の入力チャネルからの、データ位相及び/又はビット速度が互いに異なり得るデータをシリアル信号に多重化する方法であって、複数の入力チャネルからそれぞれ到達したデータをそれぞれ別々のメモリに格納し、該メモリから予め定められた順序でデータを取り出して、各入力チャネルに対して固定的に割り当てられたタイムスロットを有するフレーム構成のシリアル信号にデータの存在を示すタイミングデータとともに多重化するステップを具備する方法が提供される。
本発明によれば、複数の入力チャネルからの、データ位相及び/又はビット速度が互いに異なり得るデータをシリアル信号に多重化する多重化装置であって、複数の入力チャネルからそれぞれ到達したデータをそれぞれ別々に格納する複数のメモリと、該メモリから予め定められた順序でデータを取り出して、各入力チャネルに対して固定的に割り当てられたタイムスロットを有するフレーム構成のシリアル信号にデータの存在を示すタイミングデータとともに多重化する多重化部を具備する装置もまた提供される。
【図面の簡単な説明】
図1は本発明の一実施例に係る多重化回路の回路図;
図2は本発明の多重化方式を説明する図;
図3は受信側の回路の一例を示す図;
図4は受信側におけるデータの復元を説明する図;
図5は本発明が適用される基幹伝送装置の構成を示すブロック図;
図6は複数のチャネルから同期で入力されるOWデータを示す図;
図7はOW IF部54とOWユニット44の間のインターフェースを示す図;
図8はインターフェース信号のタイミングとデータフォーマットを示すタイミングチャート;
図9はOWデータ多重部62,68の構成を示すブロック図;
図10はOWデータ分離部64,70の回路図;
図11はDCC IF部56とDCCユニット46の間のインターフェースを示す図;
図12はインターフェース信号のタイミングとデータフォーマットを示すタイミングチャート;
図13はDCCデータ多重部72,78の回路構成を示す図;
図14はDCCデータ分離部74,80の構成を示すブロック図である。
発明を実施するための最良の形態
図1は本発明の一実施例に係る多重化回路の回路図である。図1において、nチャネルの、データ位相及び/又はビット速度が互いに異なり得るデータはそれぞれの受信クロックとともに別々のFIFO(先入れ先出しメモリ)10へ入力される。nチャネルからの受信データはそれぞれの受信クロック1〜nに同期してそれぞれのFIFO 10に一時的に収容される。それぞれのFIFO 10はデータの有/無を示すステータス信号をコントローラ12へ出力する。コントローラ12は受信クロック1〜nとは独立のクロックに同期して動作し、所定クロック数ごとに出力フレームの先頭を示すフレームタイミングを出力する。コントローラ12はまたFIFO 10からのステータス信号を所定の順序でスキャンし、データがあれば当該チャネルに予め割り当てられたタイミングで、パラレル/シリアル変換器14にデータをラッチさせ、予め割り当てられたタイミングでパラレル/シリアル変換器14にシリアルデータを出力させる。複数の各パラレル/シリアル変換器14から出力されるシリアル信号は互いに重ならないようにタイミングが調整されているので、OR回路16でそれらの論理和をとることにより多重化される。コントローラ12はさらにシリアル信号上の有効なデータのタイミングを示すタイミングデータを出力する。OR回路16から出力されるデータおよびデータのタイミングを示すタイミングデータはそれぞれフリップフロップ18,20で整形されて出力される。
図示された例ではデータとそのタイミングを表わすタイミングデータとがそれぞれ別々のラインで出力されるが、タイミングデータをデータと重複しないタイミングで出力してOR回路16へ入力してデータと多重化して1つのラインで出力する様にしても良い。
タイミングデータは入力データの1ビットに対して複数ビットが出力されデータについてもそれと同数のビットで同じ値で出力される。図2に入力データ1ビットに対して2ビットのデータとタイミングデータが出力される例を示す。図2において、有効なデータが出力されるとき、タイミングデータについては第1ビットとして“0”が第2ビットとして“1”が出力され、出力データについては第1および第2ビットとして入力データと同じ値の1または0が出力される。無効なデータが出力されるときはタイミングデータの第1および第2ビットとして“0”が出力される。
受信側の便宜を考慮して、タイミングデータをデータと別ラインで出力するときはデータおよびタイミングデータの第1ビットと第2ビットは、好ましくは、入力チャネル数の間隔でそれぞれのシリアル信号上に出現するようにタイミングが決められる。タイミングデータをデータに多重するときは第1ビットおよび第2ビットが入力チャネル数の整数倍の間隔でシリアル信号上に出現するようにタイミングが決められる。
図3は受信側の回路の一例を示す。シリアル信号をチャネル数に等しいビット数のパラレル信号に変換するシリアル/パラレル変換器22および24へデータおよびタイミングデータをそれぞれ入力することにより、各チャネルのデータおよびタイミングデータに分離される。フレームカウンタ26はフレームタイミングを示す信号を基準としてフロックをカウントし、入力チャネル数に等しい数のクロックが入力される毎にパルスを出力する。入力チャネル数に等しい数だけ設けられたフリップフロップ28はフレームカウンタ26が出力するパルスによりシリアル/パラレル変換器22の出力をラッチして各チャネルのデータを出力する。チャネル数に等しい数だけ設けられたフリップフロップ30も同様にフレームカウンタ26の出力パルスによりシリアル/パラレル変換器24の出力をラッチして各チャネルのタイミングデータを出力する。フリップフロップ32において各チャネルのデータを各チャネルのタイミングデータでラッチすることにより、図4に示すようにデータが復元される。
本発明では、図1のFIFO 10に互いに非同期である複数の入力データを一時収納し、コントローラ12が生成するタイミングで多重化することにより、互いに非同期である複数データの位相差が吸収される。未使用と設定されている入力チャネルについては、コントローラ12による監視を無効に設定する事でP/S部14へデータがラッチされることは無くなり、選択された任意の複数データを多重化することが可能となる。また、データの各ビットはデータの有無を示すタイミングデータとともに多重化されるので、入力チャネル間で転送レートが大きく異なっていても、1つのシリアルデータに多重する事が可能である。さらに、コントローラにチャネル毎に1Bitデータが表現するビット数を設定する事で、復元した際のクロックレートを元の信号に近づけるだけでなく、それぞれのチャネル毎にデューティ比を調整する事も可能となる。
図5は本発明の多重化方法および装置が利用される基幹伝送装置の構成を示す。
図5には、他局34と他局34からの複数の回線を収容する基幹伝送装置36が示されている。基幹伝送装置36内には回線インターフェース部38、主信号処理部40、及びオーバーヘッド(以下OH)データ終端部42、OW/DCCユニット44,46がある。装置36は回線インターフェース部38を最大n個持ち、回線インターフェース部38には回線の種類に応じて複数の種類のカードが自由に搭載できる。OHデータ終端部42では各回線インターフェース部38及び主信号処理部40からの、OH情報の終端処理及び各種制御情報の集配を行なう。ここでは、終端するOHデータ中、OW情報とDCC情報の終端を例に挙げ説明を行なう。OHデータ終端部42で抽出した情報の内、OW情報/DCC情報はそれぞれOWユニット44/DCCユニット46へ転送され、データ終端される。図5に示した例ではOHデータ終端部42での各ブロック/ユニットとのインターフェースを1チップのASIC(以下、OH−ASIC48と呼ぶ)として実現している。OH−ASIC48では複数の回線インターフェース部38からフレームに多重されて転送されてきたシリアルデータをMUX/DMUX部50で分解し、各OHデータを抽出する。抽出された各OHデータのうち、OWデータとDCCデータはそれぞれOH制御部52からOWIF部54/DCC IF部56に出力される。なお、レジスタにて終端するようなOHデータ(APS等)に関しては、OH制御部52からOH処理部58へ送られ、それぞれのOHデータ処理を施されてCPU60に表示される。
OH制御部52から出力された複数チャネルのOWデータはOW IF部54内のOWデータ多重部62にて多重され、シリアルデータとしてOWユニット44へ転送される。転送された多重データはOWデータ分離部64にて元のOWデータに分離されて、音声データとしてクロック、タイミング、データが復元され、OWデータ/音声処理部(音声コーデック)66にて音声データに変換される。逆に、音声データはOWデータ/音声処理部66にてディジタルデータに変換され、OWデータ多重部68、OH−ASIC48のOWデータ分離部70、OH制御部52を介して、MUX/DMUX部50にて他のOHデータと共にフレームに多重され、シリアルデータとして各回線インターフェース部38へ送信される。DCCデータも同様にDCCデータ多重部72にて多重されたデータをDCCデータ分離部74にて分離し、DCCデータ処理部76にてDCC処理される。DCCデータ処理部76から回線インターフェース部38へのDCCデータの流れもOWデータと同様である。78はDCCデータ多重部、80はDCCデータ分離部である。
以下に、4チャネルの非同期なOWデータをOW IF部54からOWユニット44へ転送する場合の各ブロックの動作について述べる。
各局から受信されたOHデータは互いに非同期であり、OH制御部52から出力される各チャネルのOWデータも図6に示すように、互いに非同期になる。図7にOW IF部54とOWユニット44間のインターフェースを、インターフェース信号のタイミングとデータフォーマットを図8に、OWデータ多重部62,68の回路構成を図9に示す。
OH制御部52から出力される各チャネルのOWデータは図6に示すように125μsecよりもやや短かい間隔の8ビットのデータである。各チャネル(図示した例ではch−1〜ch−4の4チャネル)のOWデータは、同じくOH制御部52から出力される各チャネルのタイミング信号に従ってFIFO 80(図9)に書き込まれる。データコントロールブロック86はCLK生成部82およびTIM生成部84がベースクロックからそれぞれ生成した多重用クロックCLKと多重用タイミングTIMに基いてFIFO 80に書き込まれたデータを読み出し、図8に示す形式のフレームに多重化する。
図8において、TIMで規定される各フレームはチャネル数×3ビットで構成され、各チャネルに対して“RCLK”,“RTIM”,“RDAT”の3つのタイムスロットが定められる。データが存在するときそのチャネルのRDATには2フレームにわたってその値が同じ値で収容され、第1フレームのRCLKには“0”が収容され、第2フレームのRCLKには“1”が収容される。データがないときそのチャネルのRCLKには2フレームにわたって“1”が収容される。
すなわち、図7,8に示したOW信号の多重化は、図1を参照して説明した2つの例の中で、データとそのためのタイミングデータとを同一のシリアル信号に多重化する例に相当し、RDATは前述におけるデータに、RCLKは前述におけるタイミングデータに相当する。RTIMはバイトの区切りを示し、当該ビットがOWの上位4ビットの1つであるとき“0”が収容され、下位4ビットの1つであるとき“1”が収容される。データがないときRTIMには“1”が収容される。
OWデータ分離部64,70の回路構成を図10に示す。シリアル/パラレル変換器88により1フレーム(図示の例では12ビット)の信号がパラレル信号に変換されラッチ90においてTIMのタイミングでラッチすることにより、各チャネルのRCLK,RTIM,RDATが得られる。
なお、本実施例では、OH−ASIC/OWユニット間で4チャネルのOHデータを多重して転送しているが、4チャネルに限らず、回線インターフェース部で存在する任意のチャネルを選択的に多重することも可能である。
次に、20チャネルの非同期なDCCデータをDCC IF部56からDCCユニット46へ転送する場合の各ブロックの動作について述べる。
各局から受信されたOHデータは互いに非同期であり、OWデータと同様に、OH制御部52から出力される各チャネルのDCCデータも互いに非同期である。ここで、図11にDCC IF部56とDCCユニット46間のインターフェースを、インターフェース信号のタイムチャートとデータフォーマットを図12に、DCCデータ多重部72,78の回路構成図を図13に示す。DCCデータの多重では、図11,12に示したように、データ成分とクロック成分をそれぞれDATA_d,DATA_c信号に別々のシリアルデータとして多重する。
すなわち、本実施例でのDCCデータの多重化は、図1を参照して説明した2つの例の中で、データとそのためのタイミングデータを別々のシリアル信号に多重化する例に相当し、DATA_dは前述におけるデータに、DATA_cは前述におけるタイミングデータに相当する。
入力される各チャネルの1フレーム内にはセクションDCCの場合3バイトのDCCが存在し、それらがFIFO 92(図13)に一旦格納される。データコントロールブロック94はCLK生成部96およびTIM生成部98がベースクロックからそれぞれ生成したCLKとTIMに基いてFIFO 92に格納されているデータを読み出して図12に示す形式のフレームに多重化する。
図12において、DATA_dとDATA_cはTIMで規定される1フレームに1ビットのブランクと960ビットのデータを含んでいる。DATA_dのデータ部分は第1チャネルのDCCデータの1バイト目(D1バイト)のビット1の第1ビット(D1−1−1−1)から始まり、第2チャネルのD1バイトのビット1の第1ビット(D2−1−1−1)がそれに続く。第20チャネルのD1バイトのビット1の第1ビット(D20−1−1−1)の後には第1チャネルのD1バイトのビット1の第2ビット(D1−1−1−2)が続く、フレームの最後は第20チャネルのD3バイトのビット8の第2ビットである。
第1チャネルのD1バイトが存在するとき、D1−1−1−1及びD1−1−1−2の位置にはそのD1バイトの第1ビットの値が格納され、C1−1−1−1及びC1−1−1−2にはそれぞれ“0”と“1”が格納される。第1チャネルのD1バイトが存在しないときC1−1−1−1とC1−1−1−2には“0”が格納される。同様にして、aチャネルのDxバイト(a=1−12,x=1−3)のデータが存在するとき、Da−x−y−1とDa−x−y−2にはそのバイトのビットyの値(y=1−8)が格納され、Ca−x−y−1とCa−x−y−2にはそれぞれ“0”と“1”が格納される。aチャネルのDxバイトが存在しないときCa−x−y−1とCa−x−y−2には“0”が格納される。
この様に、データの各ビットにはそのタイミングデータが付随しているので、チャネル間でDCCデータのビット速度が異なっていても上記の形式に多重化することができる。
DCCデータ分離部74,80の回路構成を図14に示す。シリアル/パラレル変換器100は連続する20ビットのシリアル信号をパラレル信号に変換する。フレームカウンタ102はTIMのタイミングを基準として、CLKを20回カウントする毎にパルスを出力する。このパルスを使ってシリアル/パラレル変換器100の出力をラッチ104でラッチすることにより、各チャネルのデータが分離される。この様な構成の回路がDATA_dとDATA_cのためにそれぞれ用意されており、各チャネルのデータとデータタイミングが復元される。
なおチャネル数の20は単なる例であり、必要な任意の数のチャネルからのDCCデータを多重化するように変形することは容易である。
Claims (6)
- 複数の入力チャネルからの、データ位相及び/又はビット速度が互いに異なり得るデータをシリアル信号に多重化する方法であって、
複数の入力チャネルからそれぞれ到達したデータをそれぞれ別々のメモリに格納し、
該メモリから予め定められた順序でデータを取り出して、取り出したデータを、各入力チャネルに対して固定的に割り当てられたタイムスロットを有するフレーム構成のシリアル信号にデータの存在を示すタイミングデータとともに多重化するステップを具備し、
前記フレーム構成において、データの1ビットに対して複数の第1のビット収容位置とそれと同数の第2のビット収容位置が割り当てられ、該複数の第1のビット収容位置のすべてにはデータと同じ値が収容され、該複数の第2のビット収容位置には、データが存在するとき変化する値を有するタイミングデータが収容され、データが存在しないとき不変の値を有するタイミングデータが収容される方法。 - 前記複数の入力チャネルからのデータは複数の通信回線のオーダワイヤデータであり、
前記フレーム構成を有するシリアル信号は単一のシリアル信号から成り、
前記複数の第1のビット収容位置の各々および前記複数の第2のビット収容位置の各々は該シリアル信号上で入力チャネル数の整数倍に等しい間隔で出現するように多重化される請求項1記載の方法。 - 前記複数の入力チャネルからのデータは複数の通信回線のデータコミュニケーションチャネルデータであり、
前記フレーム構成を有するシリアル信号はデータを搬送する第1のシリアル信号とタイミングデータを搬送する第2のシリアル信号とから成り、
前記複数の第1のビット収容位置の各々および前記複数の第2のビット収容位置の各々はそれぞれ該第1のシリアル信号および第2のシリアル信号上で入力チャネル数に等しい間隔で出現するように多重化される請求項1記載の方法。 - 複数の入力チャネルからの、データ位相及び/又はビット速度が互いに異なり得るデータをシリアル信号に多重化する多重化装置であって、
複数の入力チャネルからそれぞれ到達したデータをそれぞれ別々に格納する複数のメモリと、
該メモリから予め定められた順序でデータを取り出して、取り出したデータを、各入力チャネルに対して固定的に割り当てられたタイムスロットを有するフレーム構成のシリアル信号にデータの存在を示すタイミングデータとともに多重化する多重化部を具備し、
前記フレーム構成において、データの1ビットに対して複数の第1のビット収容位置とそれと同数の第2のビット収容位置が割り当てられ、該複数の第1のビット収容位置のすべてにはデータと同じ値が収容され、該複数の第2のビット収容位置には、データが存在するとき変化する値を有するタイミングデータが収容され、データが存在しないとき不変の値を有するタイミングデータが収容される装置。 - 前記複数の入力チャネルからのデータは複数の通信回線のオーダワイヤデータであり、
前記フレーム構成を有するシリアル信号は単一のシリアル信号から成り、
前記複数の第1のビット収容位置の各々および前記複数の第2のビット収容位置の各々は該シリアル信号上で入力チャネル数の整数倍に等しい間隔で出現するように多重化される請求項4記載の装置。 - 前記複数の入力チャネルからのデータは複数の通信回線のデータコミュニケーションチャネルデータであり、
前記フレーム構成を有するシリアル信号はデータを搬送する第1のシリアル信号とタイミングデータを搬送する第2のシリアル信号とから成り、
前記複数の第1のビット収容位置の各々および前記複数の第2のビット収容位置の各々はそれぞれ該第1のシリアル信号および第2のシリアル信号上で入力チャネル数に等しい間隔で出現するように多重化される請求項4記載の装置。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP1999/005496 WO2001026266A1 (fr) | 1999-10-05 | 1999-10-05 | Procede de multiplexage et dispositif approprie pour la transmission de donnees depuis plusieurs lignes de communication |
Publications (1)
Publication Number | Publication Date |
---|---|
JP3722748B2 true JP3722748B2 (ja) | 2005-11-30 |
Family
ID=14236929
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2001529111A Expired - Fee Related JP3722748B2 (ja) | 1999-10-05 | 1999-10-05 | 多数の通信回線からのオーバーヘッドデータの伝送に適した多重化方法および装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US7106761B2 (ja) |
JP (1) | JP3722748B2 (ja) |
GB (1) | GB2371951B (ja) |
WO (1) | WO2001026266A1 (ja) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7346082B2 (en) * | 2002-08-06 | 2008-03-18 | Broadcom Corporation | High-speed serial bit stream multiplexing and demultiplexing integrated circuits |
US7577171B2 (en) * | 2002-08-06 | 2009-08-18 | Broadcom Corporation | Source centered clock supporting quad 10 GBPS serial interface |
US20070288906A1 (en) * | 2006-05-16 | 2007-12-13 | Texas Instruments Incorporated | Efficient transfer of timing information |
TWI360964B (en) * | 2006-11-08 | 2012-03-21 | Finisar Corp | Serialization/deserialization for use in optoelect |
JP4475309B2 (ja) * | 2007-09-19 | 2010-06-09 | ヤマハ株式会社 | コンパレータ |
EP2871791A4 (en) * | 2012-07-05 | 2015-07-15 | Zte Corp | METHOD, DEVICE AND SYSTEM FOR MANAGING SERVICE OVERLOAD |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS59178034A (ja) * | 1983-03-29 | 1984-10-09 | Fujitsu Ltd | デ−タ伝送方式 |
JPS6446336A (en) * | 1987-08-14 | 1989-02-20 | Mitsubishi Electric Corp | System for multiplexing asynchronous data |
JPH05344091A (ja) * | 1992-06-09 | 1993-12-24 | Sony Corp | デジタルデータ伝送システム |
JPH0622287A (ja) | 1992-06-30 | 1994-01-28 | Hitachi Denshi Ltd | 映像信号多重伝送装置 |
JPH0750648A (ja) * | 1993-08-06 | 1995-02-21 | Matsushita Electric Ind Co Ltd | 多チャンネル非同期信号多重伝送装置 |
JPH0918843A (ja) | 1995-06-29 | 1997-01-17 | Sony Corp | 多重化装置 |
US5940456A (en) * | 1996-06-20 | 1999-08-17 | Ut Starcom, Inc. | Synchronous plesiochronous digital hierarchy transmission systems |
JP3447906B2 (ja) * | 1997-01-09 | 2003-09-16 | 株式会社日立コミュニケーションテクノロジー | セル分解/組立装置 |
US6094430A (en) * | 1997-09-24 | 2000-07-25 | Xylan Corporation | Switching fabric for a digital traffic switch |
-
1999
- 1999-10-05 WO PCT/JP1999/005496 patent/WO2001026266A1/ja active Application Filing
- 1999-10-05 GB GB0203558A patent/GB2371951B/en not_active Expired - Fee Related
- 1999-10-05 JP JP2001529111A patent/JP3722748B2/ja not_active Expired - Fee Related
-
2002
- 2002-02-13 US US10/075,853 patent/US7106761B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
GB2371951B (en) | 2004-04-14 |
GB2371951A (en) | 2002-08-07 |
GB0203558D0 (en) | 2002-04-03 |
WO2001026266A1 (fr) | 2001-04-12 |
US20020085593A1 (en) | 2002-07-04 |
US7106761B2 (en) | 2006-09-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0216456B1 (en) | Multiplex structure | |
US6266385B1 (en) | Elastic store for wireless communication systems | |
JPH04211534A (ja) | データ伝送方法 | |
EP0353737A2 (en) | Complex multiplexer/demultiplexer apparatus | |
JPH05183530A (ja) | 同期ペイロードポインタ処理方式 | |
JPS639694B2 (ja) | ||
JP3707537B2 (ja) | 通信システムおよび関連デスキュー方法 | |
JPH02226926A (ja) | 多重チャネルpcmタイプのリング上にhdlcフレームを伝送するためのシステム | |
CA2307895A1 (en) | Bus interface for transfer of sonet/sdh data | |
JP3722748B2 (ja) | 多数の通信回線からのオーバーヘッドデータの伝送に適した多重化方法および装置 | |
AU671453B2 (en) | Method and equipment for elastic buffering in a synchronous digital telecommunication system | |
WO1990013955A1 (fr) | Generateur de signaux et recepteur de signaux fondes sur un systeme de transmission multiplex synchrone | |
JP3161911B2 (ja) | 回線切替方法及び回線切替装置 | |
JP3859268B2 (ja) | Sdh伝送方式におけるポインタ処理装置 | |
EP1537694B1 (en) | Synchronous transmission network node | |
US7016344B1 (en) | Time slot interchanging of time slots from multiple SONET signals without first passing the signals through pointer processors to synchronize them to a common clock | |
JP3707536B2 (ja) | 帯域外れの制御付き通信システムおよび関連方法 | |
JP3591586B2 (ja) | チャネルデータ抽出回路及び方法 | |
JP5471237B2 (ja) | クロックとフレームの乗せ換え方法及び回路 | |
KR0153688B1 (ko) | 동기식 전송장치에 있어서 dram을 이용한 tu신호 정렬장치 | |
JP2671778B2 (ja) | 同期多重化装置 | |
KR100263382B1 (ko) | 광 가입자 전송장치에 있어서의 tsi기능을 위한 tu 포인터및 au 포인터 정렬 장치 | |
US7313151B2 (en) | Extendible asynchronous and synchronous interface bus for broadband access | |
JP3168745B2 (ja) | トランスミッションディレイ調整回路およびディジタル通信装置 | |
JP2976732B2 (ja) | 同期光多重化装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20040318 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20040318 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20050524 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20050725 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20050816 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20050913 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080922 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090922 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090922 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100922 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100922 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110922 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120922 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120922 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130922 Year of fee payment: 8 |
|
LAPS | Cancellation because of no payment of annual fees |