JP3616418B2 - マイクロチップ型蛍光ディスプレイスクリーンのカソード製造方法 - Google Patents

マイクロチップ型蛍光ディスプレイスクリーンのカソード製造方法 Download PDF

Info

Publication number
JP3616418B2
JP3616418B2 JP5517895A JP5517895A JP3616418B2 JP 3616418 B2 JP3616418 B2 JP 3616418B2 JP 5517895 A JP5517895 A JP 5517895A JP 5517895 A JP5517895 A JP 5517895A JP 3616418 B2 JP3616418 B2 JP 3616418B2
Authority
JP
Japan
Prior art keywords
cathode
microchip
layer
display screen
resistance
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP5517895A
Other languages
English (en)
Other versions
JPH0850852A (ja
Inventor
クレルク ジャン−フレデリク
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Pixel International S A
Original Assignee
Pixel International S A
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Pixel International S A filed Critical Pixel International S A
Publication of JPH0850852A publication Critical patent/JPH0850852A/ja
Application granted granted Critical
Publication of JP3616418B2 publication Critical patent/JP3616418B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J9/00Apparatus or processes specially adapted for the manufacture, installation, removal, maintenance of electric discharge tubes, discharge lamps, or parts thereof; Recovery of material from discharge tubes or lamps
    • H01J9/02Manufacture of electrodes or electrode systems
    • H01J9/022Manufacture of electrodes or electrode systems of cold cathodes
    • H01J9/025Manufacture of electrodes or electrode systems of cold cathodes of field emission cathodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J31/00Cathode ray tubes; Electron beam tubes
    • H01J31/08Cathode ray tubes; Electron beam tubes having a screen on or from which an image or pattern is formed, picked up, converted, or stored
    • H01J31/10Image or pattern display tubes, i.e. having electrical input and optical output; Flying-spot tubes for scanning purposes
    • H01J31/12Image or pattern display tubes, i.e. having electrical input and optical output; Flying-spot tubes for scanning purposes with luminescent screen
    • H01J31/123Flat display tubes
    • H01J31/125Flat display tubes provided with control means permitting the electron beam to reach selected parts of the screen, e.g. digital selection
    • H01J31/127Flat display tubes provided with control means permitting the electron beam to reach selected parts of the screen, e.g. digital selection using large area or array sources, i.e. essentially a source for each pixel group
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2201/00Electrodes common to discharge tubes
    • H01J2201/30Cold cathodes
    • H01J2201/319Circuit elements associated with the emitters by direct integration

Description

【0001】
【産業上の利用分野】
本発明は、マイクロチップを有する蛍光ディスプレイスクリーンのカソードを製造するための方法、及びこの方法で得られる製品に関する。
【0002】
【従来の技術】
本発明は、マトリックスアドレッシングを有するフラットディスプレイスクリーンの産業分野に関するものであり、より特定すればマイクロチップ技術を用いるディスプレイスクリーンに関し、すなわちスクリーンは真空管を有し、該真空管は2枚の薄いガラス板と、薄膜技術に従って構成される電界効果エミッタのマトリックス配列を含む背面板、つまりカソード板と、蛍光素子を乗せている透明導電層によって内部面が覆われている、前面板、つまりアノード板によって構成される。
【0003】
その様なスクリーンでは、各アノード画素の前で、多数のマイクロチップが形成され、放出面を構成している。この放出表面は、マトリックスの行(グリッド導体)と列(カソード導体)の交差部によって規定される。
【0004】
従来のマイクロチップスクリーンのカソードは、本質的に4層によって形成されており、それらの層は順次にガラス、あるいはシリコン基板上にデポジットされ、エッチングされる。つまり、カソード(列導体)の役目をする導電層と、通常シリコンから成り、放出電流の値を制限するための抵抗層と、絶縁層と、グリッド(行導体)を構成している第2の導電層の4層である。これらの層をデポジットした後、グリッドと絶縁層内で穴がエッチングされ、その中にマイクロチップが形成される。
【0005】
【発明が解決しようとする課題】
従来の方法では、カソードを構成する層を製造するために、少なくとも4回(好ましくは、5回)のマスキングとフォトエッチングの操作が必要である。つまり、カソード列のエッチング、穴のエッチング、グリッド行のエッチング、カソード接点のエッチングと、そして好ましくは、リークと、列の結合を防ぐために、カソード列の間の抵抗層の部分的なエッチングの操作が必要である。
【0006】
加えて、マイクロチップ型ディスプレイスクリーンによって形成される画像は、通常、アノード板を通して観測される。従って、それは蛍光素子を乗せている表面であり、電子を受けている表面、つまり最も明るさが弱く、見えている表面とは反対である。
【0007】
本発明の目的は、マスキング操作の数を5ステップではなく3ステップに減らすことによって、マイクロチップ型蛍光スクリーンのカソードの製造を単純化することである。
【0008】
本発明のもう一つの目的は、光効率を促進するためカソードを透明にし、電子が当たる側において、蛍光物質のカソードを通しての観測を可能にすることである。
【0009】
【課題を解決するための手段】
これらの目的は、カソードの上側の3層(グリッド、グリッドの絶縁層、抵抗層)を同時に、単一のさん孔されたパターンでエッチングすることによって達成され、そのパターンによりグリッド行と、抵抗層を通してのマイクロチップへのアクセス抵抗との両方が規定され、列導体が、薄い金属の格子配列によって形成される。
【0010】
【実施例】
本発明に関する前述の、そして他の目的、構成、変更態様、及び効果は、以下に述べる本発明に関する詳細な説明と、それに関連する図によって明らかとなるであろう。
【0011】
図1と図2は、本発明によるマイクロチップ型スクリーンのカソードの構造を示している。この構造はガラス板によって構成される基板1上に順次に、
ニオビウム、アルミニウムあるいは、他の適当な導体の層の、さん孔された(網状の)ストリップによって形成されるカソード導体2と、
マイクロチップ4が上部に形成されている抵抗層3と、
グリッド絶縁体である絶縁層5(例えば、SiO2 )と、
ニオビウム、あるいは他の適当な材料からなり、行導体を形成するグリッド導電層6を有している。
【0012】
行と列との交差部が、画素7を規定している(図1参照)。
【0013】
カソード導体2は、さん孔された、つまり網状のストリップによって形成される。各グリッド行は、スクェア形(正方形)のグリッド導電層6から成り、該グリッド導電層6は細い導電ブリッジ8によって相互に接続されている(図2の簡易化のため、縦のブリッジのみが示されている。もちろん、図8に示されているように、各スクェアに2本の横のブリッジもまた設けられている)。マイクロチップ4はグリッドスクェアの中に設けられており、導電ブリッジの中には設けられていない。各画素7は、複数のスクェアによって形成されている(図1では4個であるが、実際は、より多い)。各スクェアは数個のマイクロチップを持っている(図1では4個だが、しばしば実際のシステムおいては、16個持っている)。
【0014】
カソード導体2の網目と、グリッド導電層6を形成しているスクェアとのそれぞれの大きさは、スクェアと各カソード導体の間に空間エリア9を設けるように選択される。したがってアノードの蛍光素子はカソード板1を通して観測される。
【0015】
各マイクロチップの基板とカソード網目の4辺との電気的接続は、4本の抵抗バー10と抵抗スクェア3とを通る電流によって行なわれる。
【0016】
したがって、マイクロチップへのアクセス抵抗は、抵抗層の主に抵抗率によって、及びバーの大きさによって制御される。
【0017】
このアクセス抵抗は、わずか数ボルトの電圧降下を導入するもので、チップの放出電流を標準化し、制限するために、十分な高さでなくてはならない。
【0018】
本発明にしたがってスクリーンは製造されている。例えば、抵抗層は、各スクェアごとに100メガオームの抵抗を有する非晶質シリコンから成る。4本のバーにより、辺が25μmの各スクェアをアクセスすることが可能である。バーの長さ/幅の比は2である。グリッド/アノードの分極が80Vで、測定される放出電流は、1dm につき500mAである。大きさが同じ桁の結果を、実質的に等しい値で得ることができる。
【0019】
図2はまた、スクェアからスクェアへのグリッド行にそった電気的連続性が、4本の絶縁バーと、4本の抵抗バー10を覆っている4本の導電ブリッジ8によって確実にされていることを示している。エッチングには1個のマスクだけが用いられるので、グリッド行と、マイクロチップへのカソード電流の供給を可能にしている抵抗バーとの連続性を確実にする導電バーは、同じ幅で同じ長さを有している。
【0020】
同じ形のバーによって、高電流はグリッド行を通って流れることができ、無視し得る漏れ電流は、ひとつの列から別の列へと流れる。この漏れ電流は、抵抗層3の抵抗に反比例し、一方でグリッドのバイアス電流は上側導電層の抵抗に反比例する。上記に述べたように、スクリーンのための所望の放出率を確実にするためには、各スクェアにつき100メガオームの抵抗が適当である。反対に、グリッド金属の抵抗は非常に低い。ニオビウムからなるグリッド導電層6が400nmの厚さで製造されるこの装置の場合、各スクェアについて1オームである。従って抵抗比は108 である。数百の行の多重比と、60Hzの画像再生と、1つのカラーにつき256以上の多くの明るさ(grey shades)で、得られた画像は、列と列の結合や、行と行の結合といった、いかなる可視性の欠点も持たないことが実験的に証明されている。加えて、ニオビウムを、より高い導電性がある材料に変えることも可能である(アルミニウムは10倍の導電性である)。
【0021】
図3から図8は、本発明による、連続する製造方法のステップを示している。
【0022】
カソード金属層11をデポジットする(図3参照)、
第1のマスクを通して、カソード導体2の網状の列をエッチングする(図4参照)、
抵抗層3、絶縁層5、グリッド導電層6をデポジットする(図5参照)、
第2のマスクによってマイクロチップ4の穴12をエッチングする(図6参照)、
マイクロチップをデポジットする(図7参照)。
【0023】
第3の最後のマスクによって、開口した行にしたがって、グリッド導電層6と、絶縁層5と、抵抗層3を同時にエッチングする(図8参照)。該最後のマスクはまた行と列の接触エリアを規定する役目がある。
【0024】
したがって、この3回のエッチングのステップだけで従来の5回のエッチングのステップの場合と同じ結果を得ることができる。さらに、本発明は、カソードからの観測が可能なディスプレイスクリーンを提供している。
【図面の簡単な説明】
【図1】マトリックス配列の行と列の交差部として規定される像点(画素)を概略的に表す上面図である。
【図2】本発明による、カソード構造を概略的に示している正面斜視図である。
【図3】本発明による、カソード金属層をデポジットするカソードの製造ステップを示している。
【図4】本発明による、第1のマスクを通してカソード導体の網状列をエッチングする、カソードの製造ステップを示している。
【図5】本発明による、抵抗層と、絶縁層と、グリッド層とをデポジットする、カソードの製造ステップを示している。
【図6】第2のマスクを用いてマイクロチップの穴をエッチングする、カソードの製造ステップを示している。
【図7】マイクロチップをデポジットする、カソードの製造ステップを示している。
【図8】第3の最後のマスクによって、開口した行にしたがってグリッドと、絶縁層と、抵抗層を同時にエッチングする、カソードの製造ステップを示している。
【符号の説明】
1 支持板
カソード導体
3 抵抗層
4 マイクロチップ
5 絶縁層
6 グリッド導電層
7 画素
8 導電ブリッジ
9 空間エリア
10 抵抗バー
11 カソード金属層
12 穴

Claims (9)

  1. マイクロチップを有し、網状の列をなすカソード導体(2)を乗せている支持板(1)と、マイクロチップ(4)を乗せている抵抗層(3)と、絶縁層(5)と、行をなしているグリッド導電層(6)とを含む蛍光ディスプレイスクリーンのカソード製造方法において、
    単一のさん孔されたパターンにしたがって、グリッド導電層(6)と、絶縁層(5)と、抵抗層(3)の3層を1個のマスクでエッチングするステップを含み、該パターンが、グリッド行と、前記抵抗層を通るマイクロチップへのアクセス抵抗との両方を規定することを特徴とするマイクロチップ型蛍光ディスプレイスクリーンのカソード製造方法。
  2. 3回のマスキング操作だけを含むことを特徴とする請求項1記載のマイクロチップ型蛍光ディスプレイスクリーンのカソード製造方法。
  3. カソード金属層(11)をデポジットし、
    第1のマスクを通して該金属層においてカソード導体(2)の網状列をエッチングし、
    抵抗層(3)と、絶縁層(5)と、グリッド導電層(6)をデポジットし、
    第2のマスクによってマイクロチップ(4)を形成するための穴(12)をエッチングし、
    マイクロチップ(4)をデポジットし、
    行と列の接触エリアを規定する役目をする第3の最後のマスクによって、グリッド導電層(6)と、絶縁層(5)と、抵抗層(3)とを1個のマスクでエッチングするステップを含むことを特徴とする請求項2記載のマイクロチップ型蛍光ディスプレイスクリーンのカソード製造方法。
  4. グリッド導電層(6)と、絶縁層(5)と、抵抗層(3)のパターンは、細いブリッジによって相互に内部接続されているスクェアによって形成され、各画素(7)は複数のスクェアによって構成されていることを特徴とする請求項1記載のマイクロチップ型蛍光ディスプレイスクリーンのカソード製造方法。
  5. 抵抗層(3)を通ってカソード導体(2)の網目のサイドから、マイクロチップ(4)の基板へ流れる電流の経路は、各スクェアを囲む4本の抵抗バーによって規定され、該経路グリッド導電層(6)の導電ブリッジ(8)は、1個のマスクで形成されることを特徴とする請求項4記載のマイクロチップ型蛍光ディスプレイスクリーンのカソード製造方法。
  6. カソード導体(2)の網目とスクェアのそれぞれの大きさの選択は、空間エリア(9)が、該スクェアと、アノード板上に形成された蛍光素子の観測を、カソードの構造を通して可能にしている該網目との間に存在するように、選択されることを特徴とする請求項4記載のマイクロチップ型蛍光ディスプレイスクリーンのカソード製造方法。
  7. 網状の列をなすカソード導体(2)を乗せている支持板(1)を含むカソード板(1)と、マイクロチップ(4)を乗せている抵抗層(3)と、絶縁層(5)と、行をなして配置されたグリッド導電層(6)とを有するマイクロチップ型蛍光ディスプレイスクリーンにおいて、
    グリッド導電層(6)と、絶縁層(5)と、抵抗層(3)が、所定の素子を形成する単一のパターンにしたがってエッチングされ、その結果空間エリア(9)が該素子と、列網目の間に存在し、したがってカソード構造を通してアノード板の蛍光素子の観測が可能となることを特徴とするマイクロチップ型蛍光ディスプレイスクリーン。
  8. グリッド導電層(6)と、絶縁層(5)と、抵抗層(3)のパターンを構成している素子は、マイクロチップ(4)がその内部へ位置しているスクェアであり、該スクェアは、グリッド導電層(6)のための細い導電ブリッジ(8)と抵抗バー(10)を通して相互に連結されており、各画素(7)は複数のスクェアによって形成されており、各スクェアは、数個のマイクロチップ(4)を持っていることを特徴とする請求項7に記載のマイクロチップ型蛍光ディスプレイスクリーン。
  9. グリッド導電層(6)は、およそ400nmの厚さを持つニオビウム又はアルミニウムからなり、抵抗層(3)は、各スクェアごとにおよそ100メガオームの抵抗を有する非晶質シリコンからなり、各スクェアへのアクセスを可能にする4本の抵抗バー(10)は、長さ/幅の比が2で、該スクェアのは、およそ25マイクロメータであることを特徴とする請求項8記載のマイクロチップ型蛍光ディスプレイスクリーン。
JP5517895A 1994-02-22 1995-02-21 マイクロチップ型蛍光ディスプレイスクリーンのカソード製造方法 Expired - Fee Related JP3616418B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR9402291A FR2716571B1 (fr) 1994-02-22 1994-02-22 Procédé de fabrication de cathode d'écran fluorescent à micropointes et produit obtenu par ce procédé .
FR9402291 1994-02-22

Publications (2)

Publication Number Publication Date
JPH0850852A JPH0850852A (ja) 1996-02-20
JP3616418B2 true JP3616418B2 (ja) 2005-02-02

Family

ID=9460512

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5517895A Expired - Fee Related JP3616418B2 (ja) 1994-02-22 1995-02-21 マイクロチップ型蛍光ディスプレイスクリーンのカソード製造方法

Country Status (5)

Country Link
US (1) US5574333A (ja)
EP (1) EP0668604B1 (ja)
JP (1) JP3616418B2 (ja)
DE (1) DE69500372T2 (ja)
FR (1) FR2716571B1 (ja)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0681311B1 (en) * 1993-01-19 2002-03-13 KARPOV, Leonid Danilovich Field-effect emitter device
US5952987A (en) * 1996-01-18 1999-09-14 Micron Technology, Inc. Method and apparatus for improved gray scale control in field emission displays
FR2756969B1 (fr) * 1996-12-06 1999-01-08 Commissariat Energie Atomique Ecran d'affichage comprenant une source d'electrons a micropointes, observable a travers le support des micropointes, et procede de fabrication de cette source
US6144144A (en) * 1997-10-31 2000-11-07 Candescent Technologies Corporation Patterned resistor suitable for electron-emitting device
US6414428B1 (en) 1998-07-07 2002-07-02 Candescent Technologies Corporation Flat-panel display with intensity control to reduce light-centroid shifting
FR2783633B1 (fr) * 1998-09-18 2003-02-07 Pixtech Sa Cathode a micropointes a faible degazage
US6879097B2 (en) * 2001-09-28 2005-04-12 Candescent Technologies Corporation Flat-panel display containing electron-emissive regions of non-uniform spacing or/and multi-part lateral configuration
JP3892769B2 (ja) * 2002-07-08 2007-03-14 株式会社 日立ディスプレイズ 表示装置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2593953B1 (fr) * 1986-01-24 1988-04-29 Commissariat Energie Atomique Procede de fabrication d'un dispositif de visualisation par cathodoluminescence excitee par emission de champ
NL9100122A (nl) * 1991-01-25 1992-08-17 Philips Nv Weergeefinrichting.
US5186670A (en) * 1992-03-02 1993-02-16 Micron Technology, Inc. Method to form self-aligned gate structures and focus rings
US5259799A (en) * 1992-03-02 1993-11-09 Micron Technology, Inc. Method to form self-aligned gate structures and focus rings
KR0129678B1 (en) * 1992-05-22 1998-04-06 Futaba Denshi Kogyo Kk Fluorescent display device

Also Published As

Publication number Publication date
US5574333A (en) 1996-11-12
EP0668604B1 (fr) 1997-06-25
DE69500372T2 (de) 1997-10-09
EP0668604A1 (fr) 1995-08-23
JPH0850852A (ja) 1996-02-20
FR2716571B1 (fr) 1996-05-03
DE69500372D1 (de) 1997-07-31
FR2716571A1 (fr) 1995-08-25

Similar Documents

Publication Publication Date Title
KR100204327B1 (ko) 마이크로도트 방출 캐소드 전자원
JP4490646B2 (ja) シャドーマスク及び、これを用いて製造されるフラットパネルディスプレイとその製造方法
US5634836A (en) Method of making a gas discharge flat-panel display
US5556316A (en) Clustered field emission microtips adjacent stripe conductors
US5798604A (en) Flat panel display with gate layer in contact with thicker patterned further conductive layer
US5621272A (en) Field emission device with over-etched gate dielectric
US5541466A (en) Cluster arrangement of field emission microtips on ballast layer
US5522751A (en) Cluster arrangement of field emission microtips
US5711694A (en) Field emission device with lattice vacancy, post-supported gate
JP3616418B2 (ja) マイクロチップ型蛍光ディスプレイスクリーンのカソード製造方法
JPH11273871A (ja) 有機系エレクトロルミネセント画像表示パネル
JPH08236047A (ja) 電気的に保護されたフラットディスプレイスクリーンの陽極
US5666024A (en) Low capacitance field emission device with circular microtip array
KR20050071480A (ko) 탄소 나노튜브 평판 디스플레이용 장벽 금속층
US5759078A (en) Field emission device with close-packed microtip array
US5557159A (en) Field emission microtip clusters adjacent stripe conductors
KR100367357B1 (ko) 전자소스
JPH08329867A (ja) フラットディスプレイスクリーンのアノード
US6417627B1 (en) Matrix-addressable display with minimum column-row overlap and maximum metal line-width
JPH0831347A (ja) マイクロチップ放射陰極電子源
US5672933A (en) Column-to-column isolation in fed display
JPH08293273A (ja) フラットディスプレイスクリーン
US6027632A (en) Multi-step removal of excess emitter material in fabricating electron-emitting device
JP3430539B2 (ja) プラズマディスプレイパネルとその製造方法
KR100581927B1 (ko) 유기 전계 발광 디스플레이 장치

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20040106

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040331

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20041012

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20041105

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20071112

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081112

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081112

Year of fee payment: 4

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081112

Year of fee payment: 4

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091112

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091112

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091112

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091112

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101112

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101112

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111112

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111112

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121112

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121112

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131112

Year of fee payment: 9

LAPS Cancellation because of no payment of annual fees