JP3538103B2 - 交換装置 - Google Patents

交換装置

Info

Publication number
JP3538103B2
JP3538103B2 JP2000033512A JP2000033512A JP3538103B2 JP 3538103 B2 JP3538103 B2 JP 3538103B2 JP 2000033512 A JP2000033512 A JP 2000033512A JP 2000033512 A JP2000033512 A JP 2000033512A JP 3538103 B2 JP3538103 B2 JP 3538103B2
Authority
JP
Japan
Prior art keywords
unit
atm switch
units
switch unit
local
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2000033512A
Other languages
English (en)
Other versions
JP2001223708A (ja
Inventor
正志 内條
直樹 高谷
道宏 青木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nippon Telegraph and Telephone Corp
Original Assignee
Nippon Telegraph and Telephone Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Telegraph and Telephone Corp filed Critical Nippon Telegraph and Telephone Corp
Priority to JP2000033512A priority Critical patent/JP3538103B2/ja
Publication of JP2001223708A publication Critical patent/JP2001223708A/ja
Application granted granted Critical
Publication of JP3538103B2 publication Critical patent/JP3538103B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、異なる複数の機能
ブロックにより構成される装置に利用する。特に、中央
制御部、信号処理部、回線対応部、スイッチ部の各機能
ブロックにより構成された交換装置に利用する。本発明
は、各機能ブロック間の制御情報信号送受信技術に関す
る。
【0002】
【従来の技術】技術的進展に容易に追従できるようにす
るために交換装置は、機能追加や拡張性を考慮し、シス
テム全体を制御する異なる複数の機能ブロックである中
央制御部、信号処理部、回線対応部、スイッチ部からな
るビルディングブロック構造とすることによって柔軟で
経済的なシステムを実現している。また、複数の中央制
御部にて呼制御処理を実行し、接続する中央制御部の数
を増やすことにより、呼制御処理能力の向上を実現して
いる。
【0003】図4は従来の交換装置の全体構成図であ
る。中央制御部111〜131、信号処理部311〜331、回
線対応部411〜431、スイッチ部5間の制御情報信号の
送受信はATMスイッチ部2を用いて行う。ここで、記
号Xij(X=1、3、4)においてXは各機能ブロック
を、iは各機能ブロックの番号を、jは系番号を示す。
各機能ブロックは、セルにより制御情報信号の送受信を
行うため、セル化/デセル化部6を持つ。
【0004】各機能ブロック間の通信に使用する制御情
報信号用セルには、各機能ブロックに対応した個別のル
ーチングタグA〜Jが付与されており、このルーチング
タグを用いてATMスイッチ部2にてスイッチングを行
い、各機能ブロックにセルを振り分ける。
【0005】
【発明が解決しようとする課題】従来の技術では、集中
的に呼が発生した場合などに、各機能ブロック間の呼制
御情報信号が急激に増加し、全ての呼制御情報信号をA
TMスイッチ部においてスイッチングする必要がある。
また、N重化システム構成の交換装置の場合には、運用
系/予備系の機能ブロックが保持する情報を一致させる
ための制御情報信号も、ATMスイッチ部を用いて通信
する必要がある。
【0006】今後、より大規模なシステムを構築するに
伴い、システムの呼制御処理能力の向上を目的として、
システム内の機能ブロック数、特に中央制御部数が増加
する場合には、ATMスイッチ部への負荷が増大し、A
TMスイッチ部の輻輳が呼制御処理能力の劣化要因にな
ることや、接続可能な機能ブロックの数に制限が生じる
ことが予想される。
【0007】本発明は、このような背景のもとに行われ
たものであって、システムの呼制御処理負荷が増加した
場合に、複数の機能ブロック間の制御情報信号の通信の
増加によるATMスイッチ部の負荷増大を軽減すること
ができる交換装置を提供することを目的とする。
【0008】
【課題を解決するための手段】本発明は、複数の機能ブ
ロック間の制御情報信号の送受信にメインATMスイッ
チ部およびローカルATMスイッチ部により構成された
ATMスイッチ部を用い、各ローカルATMスイッチ部
配下の機能ブロック内の通信はメインATMスイッチ部
を介さずローカルATMスイッチ部に閉じて行うことを
特徴とする。
【0009】そのため、複数の中央制御部で呼制御処理
を実行する場合には、中央制御部間で呼制御情報の通信
が必要になるが、1つの呼制御処理を実行する複数の中
央制御部が同一のローカルATMスイッチ部の配下に配
置されるソフトウェア構成とすることにより、メインA
TMスイッチ部の必要リソースを削減することができ
る。
【0010】また、任意のローカルATMスイッチ部の
配下に配置される機能ブロックのみ遠隔設置するなどの
システム設置条件に関わらず、自ローカルATMスイッ
チ部内の通信遅延を小さく抑えることができる。ここ
で、中央制御部間の通信の場合だけでなく、その他の機
能ブロック(信号処理部、回線対応部、スイッチ部)間
の通信においてもメインATMスイッチ部のリソース削
滅が可能である。
【0011】各機能ブロックからローカルATMスイッ
チ部へ制御情報信号を送出する場合には、制御情報信号
を転送すべき機能ブロックのルーチングタグ情報を付与
する。一方、ローカルATMスイッチ部は、制御情報信
号に付与されている転送先機能部のルーチングタグ情報
を参照し、自ローカルATMスイッチ部配下の機能ブロ
ックのルーチングタグ情報であれば自スイッチング機能
により転送先機能ブロックヘセルを送出し、他ローカル
ATMスイッチ部配下の機能ブロックのルーチングタグ
情報であればメインATMスイッチ部ヘセルを転送す
る。
【0012】なお、転送先機能ブロックのルーチングタ
グ情報は、セルヘッダ(VPI/VCI)を各機能ブロ
ック毎に割当てスイッチングを実現する方法や、セルペ
イロードに識別子を規定して割当てる方法、53バイト
のセルを拡張してルーチングタグ情報を付与する方法な
どにより実現することが可能であるが、いずれの場合に
おいても本発明を適用することが可能である。
【0013】すなわち、本発明は、呼設定および解放フ
レーム処理を行う複数の信号処理部と、入出力回線を収
容する複数の回線対応部と、前記回線対応部を収容し入
力回線から入力される主情報をその宛先にしたがって出
力回線に交換接続するスイッチ部と、前記信号処理部、
前記回線対応部、前記スイッチ部の制御および呼制御処
理を行う複数の中央制御部と、前記信号処理部、前記回
線対応部、前記スイッチ部、前記中央制御部相互間の制
御情報信号の通信路であるATMスイッチ部とを備えた
交換装置である。
【0014】ここで、本発明の特徴とするところは、前
記ATMスイッチ部には、メインATMスイッチ部と複
数のローカルATMスイッチ部とが設けられ、それぞれ
異なる機能ブロックである前記信号処理部、前記回線対
応部、前記スイッチ部、前記中央制御部は、機能ブロッ
ク相互間で通信頻度の大きいもの同士がグループ分けさ
れ、前記複数のローカルATMスイッチ部には、それぞ
れ同一グループに属する前記機能ブロックが接続され、
前記メインATMスイッチ部には、前記複数のローカル
ATMスイッチ部が接続されたところにある。
【0015】また、前記機能ブロックがN重化されてい
る場合には、このN重化された機能ブロックが同一の前
記ローカルATMスイッチ部に接続されることが望まし
い。
【0016】
【発明の実施の形態】本発明実施例の交換装置の構成を
図1および図3を参照して説明する。図1は本発明第一
実施例の交換装置の全体構成図である。図3は本発明第
二実施例の交換装置の要部構成図である。
【0017】本発明は、呼設定および解放フレーム処理
を行う複数の信号処理部3311〜33n1と、入出力回線を
収容する複数の回線対応部4411〜44n1と、回線対応部
4411〜44n1を収容し入力回線から入力される主情報を
その宛先にしたがって出力回線に交換接続するスイッチ
部5と、信号処理部3311〜33n1、回線対応部4411〜
44n1、スイッチ部5の制御および呼制御処理を行う複
数の中央制御部1111〜11n1と、信号処理部3311〜33
n1、回線対応部4411〜44n1、スイッチ部5、中央制御
部1111〜11n1相互間の制御情報信号の通信路であるA
TMスイッチ部とを備えた交換装置である。
【0018】ここで、本発明の特徴とするところは、図
1に示すように、前記ATMスイッチ部には、メインA
TMスイッチ部21と四つのローカルATMスイッチ部
221〜224とが設けられ、それぞれ異なる機能ブロック
である信号処理部3311〜33n1、回線対応部4411〜44
n1、スイッチ部5、中央制御部1111〜11n1、1211〜
12n1は、機能ブロック相互間で通信頻度の大きいもの
同士がグループ分けされ、四つのローカルATMスイッ
チ部221〜224には、それぞれ同一グループに属する前
記機能ブロックが接続され、メインATMスイッチ部2
1には、四つのローカルATMスイッチ部221〜224が
接続されたところにある。
【0019】図1の例では、ローカルATMスイッチ部
221には、中央制御部1111〜11n1が接続され、ローカ
ルATMスイッチ部222には、中央制御部1211〜12n1
が接続され、ローカルATMスイッチ部223には、信号
処理部3311〜33n1が接続され、ローカルATMスイッ
チ部224には、回線対応部4411〜44n1およびスイッチ
部5が接続される。
【0020】これら、中央制御部1111〜11n1相互間、
中央制御部1211〜12n1相互間、信号処理部3311〜33
n1相互間、回線対応部4411〜44n1およびスイッチ部5
相互間における通信頻度はそれぞれ大きいので、通信頻
度が大きい機能ブロック同士でグループ分けされてい
る。
【0021】また、前記機能ブロックがN重化されてい
る場合には、このN重化された機能ブロックが同一のロ
ーカルATMスイッチ部221〜224に接続される。図3
の例では、N重化された中央制御部1111〜111nおよび
1211〜121nがそれぞれ同一のローカルATMスイッチ
部221および222に接続される。
【0022】(第一実施例)本発明第一実施例では、図
1に示すように、異なる機能ブロックである中央制御部
1111〜11n1、1211〜12n1、信号処理部3311〜33n
1、回線対応部4411〜44n1、スイッチ部5間の制御情
報信号の送受信は、メインATMスイッチ部21、ロー
カルATMスイッチ部221〜224を用いてセルにより行
う。ここで、記号Xhij(X=1、3、4)においてX
は各機能ブロックを、hは同一のローカルATMスイッ
チ部配下に配置された機能ブロックをローカルATMス
イッチ装置群と定義するときにその群番号を、iは各機
能ブロックの番号を、jは系番号を示す。
【0023】本発明第一実施例では、図1に示すよう
に、各ローカルATMスイッチ装置群内の機能ブロック
間での制御情報信号の通信の場合には、メインATMス
イッチ部21を介さずローカルATMスイッチ部221〜
224によりスイッチングされ、対象となる機能ブロック
へ情報転送される。また、ローカルATMスイッチ装置
群をまたがる機能ブロック間での通信の場合には、メイ
ンATMスイッチ部21およびローカルATMスイッチ
部221〜224を介してスイッチングが実行される。
【0024】また、本発明第一実施例では、図2に示す
ように、各ローカルATMスイッチ装置群単位にVPI
を、機能ブロック毎にVCIを付与することによりセル
のルーチングを実行する。ローカルATMスイッチ部2
21〜224では、自ローカルATMスイッチ装置群から送
出されたセルのVPIが自ローカルATMスイッチ装置
群に割当てられたVPIの場合には、ローカルATMス
イッチ部221〜224内にて当該セルをドロップし、当該
セルのVCIが割当てられている自ローカルATMスイ
ッチ装置群内の機能ブロックにセルを転送する。一方、
自ローカルATMスイッチ装置群から送出されたセルの
VPIが自ローカルATMスイッチ装置群に割当てられ
たVPIと異なる場合には、メインATMスイッチ部2
1にセルを送出する。メインATMスイッチ部21では、
受信セルのVPIが割当てられているローカルATMス
イッチ部221〜224に当該セルを送出することにより、
対象装置へのスイッチングを実現する。
【0025】本実施例では、ルーチングタグ情報とし
て、セルヘッダであるVPI/VCIを用いる例を示し
たが、セルヘッダに限定されるものではなく、セルのペ
イロードにマッピングする場合や通常の53バイトのセ
ルに数バイトのルーチングタグ情報を付与する拡張型の
セルの場合においても有効である。
【0026】本発明を適用した場合には、呼制御能力が
高いシステムに対し、メインATMスイッチ部21の負
荷の軽減が大きく、リソースの削減を図ることができ
る。そのため、より多くの機能ブロックを接続すること
ができ、システムの大規模化に有効である。
【0027】(第二実施例)本発明第二実施例は、図3
に示すように、中央制御部1111および1211がN重化さ
れたシステムに対し、中央制御部1111および1211から
その他全てのN−1個の中央制御部1112〜111nおよび
1212〜121nに対するN重化制御用信号を送出する場合
には、メインATMスイッチ部21を介さず、接続され
ているローカルATMスイッチ部221および222にてス
イッチングを行い、対象となるN−1個の中央制御部1
112〜111nおよび1212〜121nヘセルを送出する。
【0028】また、信号処理部、回線対応部、スイッチ
部がN重化された場合には、前記と同様にローカルAT
Mスイッチ部に閉じたスイッチングを実行する。これに
より、N重化されたシステムにおける機能ブロック間の
通信によるメインATMスイッチ部への負荷の増加を軽
減し、リソースの削減を図ることができる。
【0029】
【発明の効果】以上説明したように、本発明によれば、
ATMスイッチ部の負荷を分散することにより、呼制御
処理能力の高い交換機の機能ブロック間の通信によるA
TMスイッチ部の負荷を軽減し、リソースの削減を図る
ことにより、より多くの機能ブロックを接続することが
でき、システムの大規模化に有効である。
【図面の簡単な説明】
【図1】本発明第一実施例の交換装置の全体構成図。
【図2】本発明第一実施例の交換装置の要部構成図。
【図3】本発明第二実施例の交換装置の要部構成図。
【図4】従来の交換装置の全体構成図。
【符号の説明】
111〜131、1111〜11n1、1211〜12n1、111n、12
1n 中央制御部 2 ATMスイッチ部 21 メインATMスイッチ部 221〜224 ローカルATMスイッチ部 311〜331、3311〜33n1 信号処理部 411〜431、4411〜44n1 回線対応部 5 スイッチ部 6 セル化/デセル化部
───────────────────────────────────────────────────── フロントページの続き (56)参考文献 特開 平3−218142(JP,A) 特開 平7−321798(JP,A) 特開 平10−84350(JP,A) 特開 平4−273739(JP,A) 特開 平9−139739(JP,A) 特開 平9−116554(JP,A) 特開2000−36817(JP,A) (58)調査した分野(Int.Cl.7,DB名) H04L 12/28

Claims (2)

    (57)【特許請求の範囲】
  1. 【請求項1】 呼設定および解放フレーム処理を行う複
    数の信号処理部と、入出力回線を収容する複数の回線対
    応部と、前記回線対応部を収容し入力回線から入力され
    る主情報をその宛先にしたがって出力回線に交換接続す
    るスイッチ部と、前記信号処理部、前記回線対応部、前
    記スイッチ部の制御および呼制御処理を行う複数の中央
    制御部と、前記信号処理部、前記回線対応部、前記スイ
    ッチ部、前記中央制御部相互間の制御情報信号の通信路
    であるATMスイッチ部とを備えた交換装置において、 前記ATMスイッチ部には、メインATMスイッチ部と
    複数のローカルATMスイッチ部とが設けられ、 それぞれ異なる機能ブロックである前記信号処理部、前
    記回線対応部、前記スイッチ部、前記中央制御部は、機
    能ブロック相互間で通信頻度の大きいもの同士がグルー
    プ分けされ、 前記複数のローカルATMスイッチ部には、それぞれ同
    一グループに属する前記機能ブロックが接続され、 前記メインATMスイッチ部には、前記複数のローカル
    ATMスイッチ部が接続されたことを特徴とする交換装
    置。
  2. 【請求項2】 前記機能ブロックがN重化され、 このN重化された機能ブロックが同一の前記ローカルA
    TMスイッチ部に接続された請求項1記載の交換装置。
JP2000033512A 2000-02-10 2000-02-10 交換装置 Expired - Fee Related JP3538103B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000033512A JP3538103B2 (ja) 2000-02-10 2000-02-10 交換装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000033512A JP3538103B2 (ja) 2000-02-10 2000-02-10 交換装置

Publications (2)

Publication Number Publication Date
JP2001223708A JP2001223708A (ja) 2001-08-17
JP3538103B2 true JP3538103B2 (ja) 2004-06-14

Family

ID=18557984

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000033512A Expired - Fee Related JP3538103B2 (ja) 2000-02-10 2000-02-10 交換装置

Country Status (1)

Country Link
JP (1) JP3538103B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8018839B2 (en) * 2009-02-13 2011-09-13 Alcatel Lucent Synchronizing packet sequence numbers for line card redundancy

Also Published As

Publication number Publication date
JP2001223708A (ja) 2001-08-17

Similar Documents

Publication Publication Date Title
US6240090B1 (en) Self-configuring processors in an asynchronous transfer mode switch
US6459699B1 (en) ATM switching module which allows system growth with different type of module without cell-loss during cutover
JPH02239747A (ja) Atm交換機
JPH10285186A (ja) Atmスイッチ・キューイング・システム
WO2000002347A3 (en) System and method for switching packets in a network
CZ385491A3 (en) Serially bound communication system
JPS5854540B2 (ja) 放送能力を具えた会議システム
US5371621A (en) Self-routing multi-stage photonic interconnect
EP1170907B1 (en) Improvements in or relating to switching devices
JP3538103B2 (ja) 交換装置
US6956851B1 (en) Crossbar subsystem and method
WO2000079739A1 (en) Apparatus and method for queuing data
US5434851A (en) Digital telecommunications switching system
JPS63215131A (ja) 自己ル−チング交換機
CA2130865A1 (en) Switching system
JP2513038B2 (ja) 非同期転送モ―ド交換システム
KR100383570B1 (ko) 에이-티-엠 교환 시스템에서 에이-티-엠 트렁크인터페이스 장치 및 방법
JP2739070B2 (ja) パケット交換システム
JP3059102B2 (ja) Atm交換機
JP2000031983A (ja) 非同期転送モード交換装置
US6859447B1 (en) Broadband cellular network device
Ohtsuki et al. A high-speed packet switch architecture with a multichannel bandwidth allocation
JP3599482B2 (ja) Atm交換機
JPH10242993A (ja) 音声パケットatm中継転送方式
JP3668277B2 (ja) Atm交換装置

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20040311

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20040316

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20040318

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080326

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090326

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090326

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100326

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110326

Year of fee payment: 7

LAPS Cancellation because of no payment of annual fees