JP3513408B2 - チューナ回路 - Google Patents

チューナ回路

Info

Publication number
JP3513408B2
JP3513408B2 JP33547098A JP33547098A JP3513408B2 JP 3513408 B2 JP3513408 B2 JP 3513408B2 JP 33547098 A JP33547098 A JP 33547098A JP 33547098 A JP33547098 A JP 33547098A JP 3513408 B2 JP3513408 B2 JP 3513408B2
Authority
JP
Japan
Prior art keywords
circuit
coil
frequency
oscillation
tuner
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP33547098A
Other languages
English (en)
Other versions
JP2000165174A (ja
Inventor
誠一郎 深井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP33547098A priority Critical patent/JP3513408B2/ja
Publication of JP2000165174A publication Critical patent/JP2000165174A/ja
Application granted granted Critical
Publication of JP3513408B2 publication Critical patent/JP3513408B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Filters And Equalizers (AREA)
  • Inductance-Capacitance Distribution Constants And Capacitance-Resistance Oscillators (AREA)
  • Channel Selection Circuits, Automatic Tuning Circuits (AREA)
  • Superheterodyne Receivers (AREA)

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、放送局から送信さ
れる放送を受信する受信機及びそのチューナ回路に関す
るもので、特にテレビ放送を受信するテレビジョン受信
機やビデオテープレコーダ等の電子機器及び該電子機器
に内蔵されるチューナ回路に関する。
【0002】
【従来の技術】従来より使用されているチューナ回路の
内部構造及びその動作について、図面を参照にして説明
する。図1は、チューナ回路の内部構成を示すブロック
図である。図4は、該チューナ回路内の帯域通過フィル
タ(BPF:Band Pass Filter)となる可変同調回路の
回路構成を示す回路図である。
【0003】図1のチューナ回路は、アンテナ回路(不
図示)で受信した信号が入力される入力端子1と、該入
力端子1と接続されるHPF(High Pass Filter)2及
びLPF(Low Pass Filter)3と、HPF2,LPF
3のそれぞれに接続される可変同調回路であるBPF
(Band Pass Filter)4,5と、BPF4,5のそれぞ
れに接続されるアンプ回路6,7と、アンプ回路6,7
のそれぞれに接続されるBPF8,9と、BPF8,9
と接続されるとともにBPF8又はBPF9の出力と局
部発振回路11からの出力を合成するミキサ回路10
と、該ミキサ回路10の出力を増幅するアンプ回路12
と、該アンプ回路12と接続されるBPF13と、該B
PF13から出力される信号を中間周波数信号(IF信
号)として出力する出力端子14とから構成される。
【0004】アンテナ回路によって同調された高周波信
号(RF信号)のうち、周波数帯の低いVHF周波数帯
域の信号と周波数帯の高いUHF周波数帯域の信号が、
それぞれHPF2,LPF3によって分けられる。この
ようにして分けられたUHF周波数帯域の信号及びVH
F周波数帯域の信号は、それぞれBPF4,5を通るこ
とによって使用者の希望するチャンネルの周波数帯のR
F信号が選択されるとともに、アンプ回路6,7によっ
てそのレベルが増幅される。このようにアンプ回路6,
7によってそれぞれレベルが増幅された前記UHF周波
数帯域の信号及び前記VHF周波数帯域の信号は、再び
BPF8,9を通ることによって更にその選択される信
号が制限される。
【0005】このように使用者の希望するチャンネルの
周波数帯が選択されたUHF周波数帯域の信号及びVH
F周波数帯域の信号は、ミキサ回路10で局部発振回路
11から入力される信号と合成されてIF信号として出
力される。このIF信号が更にアンプ回路12で増幅さ
れるとともに、BPF13によって更にその周波数帯が
制限されたIF信号として出力端子14を介して出力さ
れる。
【0006】このようなチューナ回路に設けられた複数
のBPFのうち、VHF周波数帯域の信号が入力される
BPF5,9の回路図を図4に示し、この回路図をもと
に従来使用されているチューナ回路内のBPFについて
説明する。
【0007】図4に示すBPFは、入力端子21と、V
HF周波数帯域の信号のうち低い周波数帯域であるVL
バンド内のチャンネルが選択されたときにHigh信号
が入力されるVL端子22と、VHF周波数帯域の信号
のうち高い周波数帯域であるVHバンド内のチャンネル
が選択されたときにHigh信号が入力されるVH端子
23と、入力端子21に接続されたコイルL1,L3
と、コイルL1と直列に接続されるコイルL2と、コイ
ルL3と直列に接続されるL4と、コイルL1,L2の
接続点Aに一端が接続されるとともに他端がコイルL
3,L4の接続点Bと接続された抵抗Raと、一端がコ
イルL4と接続されるとともに他端が接地されたコンデ
ンサC2と、一端がコイルL4と接続されるとともに他
端がVL端子22と接続される抵抗R2と、接続点Aに
カソードが接続されるダイオードD1と、接続点Bにカ
ソードが接続されるダイオードD2とを有している。
【0008】更に、このようなBPFは、ダイオードD
1,D2のアノードの接続点に一端が接続されるととも
に他端がVH端子23と接続される抵抗R3と、コイル
L2と一端が接続されるとともに他端が出力端子25と
接続されるコンデンサC4と、コイルL2とコンデンサ
C4の接続部に接続されるコンデンサC3と、カソード
がコンデンサC3と接続されるとともにアノードが接地
される可変容量バリキャップダイオードD3と、ダイオ
ードD3の容量を変化させるために同調電圧VTが入力
される端子24と、一端がコンデンサC3とダイオード
D3の接続部に接続されるとともに他端が端子24と接
続される抵抗R4とから構成されている。
【0009】上記のように構成されたBPFは、VLバ
ンド内のチャンネルが選択されたとき、VL端子22に
Highの信号が、VH端子23にLowの信号が、そ
れぞれ入力される。よって、ダイオードD1,D2は導
通せず、抵抗Raがダンピング抵抗として動作する。こ
こで、ダンピング抵抗Raについて、図面を参照にして
簡単に説明する。尚、コンデンサC2〜C4は、直流成
分及びノイズをカットするために接続される。このよう
なBPFにおいて、そのゲイン特性は図9のような特性
を示す。図9よりわかるように、VLバンドのゲイン
は、VHバンド及びUHF周波数帯域におけるゲインと
比べて大きい。
【0010】又、図10は、VLバンドの受信周波数帯
におけるBPFのゲイン特性を表した図である。この図
から明らかなように、ダンピング抵抗を設けていないと
き周波数が高くなるとともにそのゲインが増加している
ことがわかるとともに、図4のようにダンピング抵抗と
なる抵抗Raをその回路内に設けたときゲインが抑制さ
れることがわかる。このように、ダンピング抵抗は、周
波数が高いVLバンドにおけるゲインを抑制して、VH
バンド及びUHF周波数帯域におけるゲインとのそのゲ
イン偏差を小さくすることを目的に使用される。
【0011】逆に、VHバンド内のチャンネルが選択さ
れたとき、VL端子22にLowの信号が、VH端子2
3にHighの信号が、それぞれ入力される。よって、
ダイオードD1,D2は導通し、抵抗Raに電流が流れ
なくなるとともにコイルL1,L3が並列に接続された
図11のような状態となる。よって、コイルのインダク
タンスがVLバンド内のチャンネルを選択したときのコ
イルのインダクタンスよりも小さくなり、高い周波数帯
にあるVHバンドの信号が選択される。
【0012】
【発明が解決しようとする課題】しかしながら、上記の
ようなダンピング抵抗Raを使用したBPFにおいて
も、図10より明らかなようにVLバンド全域でダンピ
ング抵抗Raによる効果が一定のものとして働くので、
VLバンドにおいて周波数の低いローエンド付近のゲイ
ンまで下げるとともに、周波数の高いハイエンド付近に
おけるゲインは未だ大きい。そのため、このVLバンド
全域で、雑音指数及びイメージ妨害比などの劣化をまね
くことになった。
【0013】よって、本発明は、特定周波数より低いロ
ーエンド付近では、そのゲインを減衰させるダンピング
レベルが少なく、又、前記特定の周波数より高いハイエ
ンド付近では、そのゲインを減衰させるダンピングレベ
ルが大きくなるようなダンピング効果を働かせることが
できるダンピング回路を有する可変同調回路、該可変同
調回路を備えたチューナ回路、及び該チューナ回路を備
えた電子機器を提供することを目的とする。
【0014】又、従来使用されている局部発振回路にお
いては、前記ダンピング回路に当たるような回路が設け
られていなかったため、VLバンド及びVHバンドのハ
イエンド付近における局部発振回路から発振される信号
のレベルが、VLバンド及びVHバンドのそれぞれのロ
ーエンド付近における信号のレベルに比べて大きなもの
となる傾向があった。
【0015】よって、本発明は、特定周波数より低いロ
ーエンド付近では、その発振レベルを減衰させるダンピ
ングレベルが少なく、又、前記特定の周波数より高いハ
イエンド付近では、その発振レベルを減衰させるダンピ
ングレベルが大きくなるようなダンピング効果を働かせ
ることができるダンピング回路のような効果をもつ発振
レベル補償回路を有する局部発振回路、該局部発振回路
を備えたチューナ回路、及び該チューナ回路を備えた電
子機器を提供することを目的とする。
【0016】
【課題を解決するための手段】本発明の局部発振回路
は、映像信号受信機のチューナ内に設けられる局部発振
回路において、直列に接続されるとともに選択可能な複
数のインダクタンスコイルと可変容量素子とによって構
成され、選択されたインダクタンスコイルのインダクタ
ンスによって共振周波数の周波数帯を切り換える共振回
路を有し、前記共振回路内に、可変容量素子とインダク
タンスコイルの接続点に一端が接続されるとともに他端
が基準電位点に接続され、前記共振回路の特定の周波数
帯における発振レベルを抑制して、該特定の周波数帯に
おける発振レベルと他の周波数帯における発振レベルと
の偏差を低減する周波数特性を持った発振レベル補償回
路が設けられたことを特徴とする。
【0017】又、本発明の局部発振回路は、映像信号受
信機のチューナ内に設けられる局部発振回路において、
第1インダクタンスコイルと、当該第1インダクタンス
コイルと接続されるとともに所定の周波数よりも低い周
波数帯の信号がチューナに入力されたときのみ動作を行
う第2インダクタンスコイルと、前記第1インダクタン
スコイルの一端に一端が接続されるとともに他端に第1
直流電圧が印加された可変容量素子と、によって構成さ
れる共振回路を有し、前記共振回路内に、前記第1イン
ダクタンスコイルと前記第2インダクタンスコイルとの
接続点に一端が接続されるとともに他端に第2直流電圧
が印加され、前記共振回路の特定の周波数帯における発
振レベルを抑制して、該特定の周波数帯における発振レ
ベルと他の周波数帯における発振レベルとの偏差を低減
する周波数特性を持った発振レベル補償回路が設けられ
たことを特徴とする。
【0018】又、本発明の局部発振回路は、映像信号受
信機のチューナ内に設けられる局部発振回路において、
第1インダクタンスコイルと、当該第1インダクタンス
コイルと接続されるとともに所定の周波数よりも低い周
波数帯の信号がチューナに入力されたときのみ動作を行
う第2インダクタンスコイルと、前記第1インダクタン
スコイルの一端に一端が接続されるとともに他端に第1
直流電圧が印加された可変容量素子と、によって構成さ
れる共振回路を有し、前記共振回路内に、前記可変容量
素子と前記第1インダクタンスコイルとの接続点に一端
が接続されるとともに他端に第2直流電圧が印加され、
前記共振回路の特定の周波数帯における発振レベルを抑
制して、該特定の周波数帯における発振レベルと他の周
波数帯における発振レベルとの偏差を低減する周波数特
性を持った発振レベル補償回路が設けられたことを特徴
とする。
【0019】上述の局部発振回路において、前記発振レ
ベル補償回路を抵抗とコンデンサで構成しても構わない
し、前記発振レベル補償回路を抵抗とコンデンサとコイ
ルで構成しても構わない。
【0020】本発明のチューナ回路は、上述した各局部
発振回路を備えることを特徴とする。このとき、使用者
が選択するチャンネルの周波数帯に同調するためのコイ
ル及びコンデンサによって構成されたフィルタと前記コ
イルと並列に接続されるとともに周波数特性を持ったダ
ンピング回路とを有する可変同調回路を更に備えるもの
としても構わない。
【0021】又、映像信号が入力される入力端子に接続
される第3、第4インダクタンスコイルと、第3インダ
クタンスコイルと一端が接続されるとともに他端が出力
端子と接続される第5インダクタンスコイルと、第4イ
ンダクタンスコイルと一端が接続されるとともに他端に
第3直流電圧が印加される第6インダクタンスコイル
と、前記出力端子と一端が接続されるとともに他端に第
4直流電圧が印加される可変容量素子と、一端が前記第
3インダクタンスコイルと前記第5インダクタンスコイ
ルの接続点に接続され他端が前記第4インダクタンスコ
イルと前記第6インダクタンスコイルの接続点に接続さ
れるとともに周波数特性を持ったダンピング回路と、を
有する可変同調回路を、更に備えるものとしても構わな
い。
【0022】上述のようなチューナ回路において、前記
ダンピング回路を抵抗とコンデンサから構成しても構わ
ないし、前記ダンピング回路を抵抗とコンデンサとコイ
ルから構成しても構わない。
【0023】
【0024】
【0025】
【0026】
【0027】本発明の電子機器は、上述のいずれかに記
載のチューナ回路を有することを特徴とする
【0028】
【発明の実施の形態】本発明の第1の実施形態につい
て、図面を参照にして説明する。図2は、図1のような
チューナ回路においてVHF周波数帯域内の信号が入力
される可変同調回路(以下、BPFと呼ぶ。)の構成を
示す回路図である。尚、図2に示すBPFにおいて、図
4に示したBPFと同様の目的で使用される抵抗、コン
デンサ及びコイルには、図4に用いた記号と同じ記号を
付して、その詳細な説明は省略し、構成上変更した部分
とそれによって変化した点について説明する。
【0029】図2に示すBPFにおいて、コイルL1,
L2の接続点とコイルL3,L4の接続点との間に、直
列に接続された抵抗R1とコンデンサC1が、コンデン
サC1がコイルL1,L2の接続点に接続されるように
接続され、このように接続されたコンデンサC1と抵抗
R1が該BPFのダンピング回路として働く。該ダンピ
ング回路は、従来使用されている図4のようなBPF内
のダンピング抵抗Raと同様、VHバンド内のチャンネ
ルを選択したとき、ダイオードD1,D2が導通して前
記ダンピング回路は無効となるので、VLバンド内のチ
ャンネルを選択したときのみ有効となる。
【0030】ここで、所定の周波数f1(MHz)によ
って、VLバンドの周波数帯域をダンピングをかける周
波数帯域とダンピングをかけない周波数帯域に分割す
る。このとき、前記ダンピング回路のインピーダンスを
Z1とすると、(1)式のように表されるこのインピー
ダンスZ1が周波数f1において、従来のBPF内のダ
ンピング抵抗Raの値と同じ大きさになるように抵抗R
1及びコンデンサC1を設定する。
【0031】
【数1】
【0032】このように、前記ダンピング回路を構成す
る抵抗R1とコンデンサC1を設定すると、周波数f1
より低い周波数帯域では、前記インピーダンスZ1の値
が大きくなるので、BPFのゲインを減衰させるダンピ
ングレベルの影響が小さくなり、BPFのゲインが図1
0のようにダンピング回路がないBPFのゲインに近づ
く。逆に、周波数f1より高い周波数帯域では、前記イ
ンピーダンスZ1の値が小さくなるので、BPFのゲイ
ンを減衰させるダンピングレベルの影響が大きくなり、
BPFのゲインが図10のように従来のBPFのゲイン
よりもその値が小さくなる。
【0033】本発明の第2の実施形態について、図面を
参照にして説明する。図3は、図1のようなチューナ回
路においてVHF周波数帯域内の信号が入力されるBP
Fの構成を示す回路図である。尚、図3に示すBPFに
おいて、図2に示したBPFと同様の目的で使用される
抵抗、コンデンサ及びコイルには、図2に用いた記号と
同じ記号を付して、その詳細な説明は省略し、構成上変
更した部分とそれによって変化した点について説明す
る。
【0034】図3に示すBPFにおいて、コイルL1,
L2の接続点と抵抗R1の間にコンデンサC5とコイル
L5が抵抗R1にコイルL5が接続されるように直列に
接続され、このように接続されたコイルL5と抵抗R1
が該BPFのダンピング回路として働くとともに、コン
デンサC5が直流成分をカットする。このとき、第1の
実施形態と同様にして、所定の周波数f2(MHz)に
よって、VLバンドの周波数帯域をダンピングをかける
周波数帯域とダンピングをかけない周波数帯域に分割す
る。前記ダンピング回路のインピーダンスをZ2とする
と、(2)式のように表されるこのインピーダンスZ2
が周波数f2において、従来のBPF内のダンピング抵
抗Raの値と同じ大きさになるように抵抗R1及びコイ
ルL5を設定する。
【0035】
【数2】
【0036】このように、前記ダンピング回路を構成す
る抵抗R1とコイルL1を設定すると、第1の実施形態
とは逆に、周波数f2より低い周波数帯域では、前記イ
ンピーダンスZ2の値が小さくなるのでBPFのゲイン
を減衰させるダンピングレベルの影響が大きくなり、
又、周波数f2より高い周波数帯域では、前記インピー
ダンスZ2の値が大きくなるのでBPFのゲインを減衰
させるダンピングレベルの影響が小さくなる。即ち、第
1の実施形態と逆の特性を有するダンピング回路を構成
することができる。
【0037】第3の実施形態について、図面を参照にし
て説明する。図5は、図1に示すチューナ回路に使用さ
れる局部発振回路の構成を示す回路図で、図6は、本実
施形態で使用する局部発振回路の共振回路を抜粋した回
路図である。
【0038】図5に示す局部発振回路は、NPN型トラ
ンジスタTr1と、該トランジスタTr1のベースと接
続される抵抗R51,R53及びコンデンサC51,C
52と、前記トランジスタTr1のエミッタに接続され
るコンデンサC53,C54及び抵抗R54と、前記ト
ランジスタTr1のコレクタに接続される抵抗R52及
びコンデンサC55と、該コンデンサC55と接続され
る共振回路15とによって構成される。又、抵抗R5
1,R52の他端にそれぞれ電源電位がかけられるとと
もに、抵抗R53,R54及びコンデンサC51,C5
4の他端がそれぞれ接地され、コンデンサC52の他端
がエミッタと接続されるとともにコンデンサC53の他
端がコレクタと接続される。
【0039】このような構成の局部発振回路において、
共振回路15に図6のような共振回路15aを用いる。
該共振回路15aは、直流成分をカットするためのコン
デンサC55を介してトランジスタTr1(図5)のコ
レクタと接続されたコンデンサC61、抵抗R62及び
コイルL61と、コンデンサC61の他端に接続された
抵抗R61及び可変容量バリキャップダイオードD61
と、一端が抵抗R62の他端に接続されるとともに他端
が接地されたコンデンサC62と、コイルL61の他端
と接続されたコイルL62と、コイルL61,L62の
接続点にカソードが接続されたダイオードD62と、該
ダイオードD62のアノードに接続されたコンデンサC
63及び抵抗R63と、コイルL62の他端に接続され
たコンデンサC64及び抵抗R64とから構成される。
【0040】又、このような共振回路15aは、アノー
ドが接地されたダイオードD61の容量を変えるために
抵抗R61の他端に同調電圧VTを印加させるための端
子61と、抵抗R63の他端に接続されたVH端子62
と、抵抗R64の他端に接続されたVL端子63とを有
し、コンデンサC63,C64が接地されている。この
とき、コンデンサC62及び抵抗R62は、局部発振回
路のゲインを減衰させるダンピング回路として働く。
【0041】このような共振回路15aを有する局部発
振回路において、VHバンドのチャンネルが使用者によ
って選択されたとき、VH端子62にHighの信号
が、VL端子63にLowの信号が入力されるため、コ
イルL62のインダクタンスによる影響がなくなり、そ
の発振周波数及びゲインがコイルL61のインダクタン
スのみに影響される局部発振回路回路となる。又、VL
バンドのチャンネルが使用者によって選択されたとき、
VL端子63にHighの信号が、VH端子62にLo
wの信号が入力されるため、その発振周波数及びゲイン
がコイルL61,L62両方のコイルのインダクタンス
に影響される共振回路となる。
【0042】ところで、VHバンド選んだときは、前記
ダンピング回路が、キャパシタンスとして働くダイオー
ドD61及びインダクタンスとして働くコイルL61と
並列に接続された状態になり、又、VLバンドを選んだ
ときは、前記ダンピング回路が、キャパシタンスとして
働くダイオードD61及び直列に接続されるとともにイ
ンダクタンスとして働くコイルL61,L62と並列に
接続された状態になる。このとき、前記ダンピング回路
は、第1の実施形態と同様に、そのインピーダンスが
(1)式のC1,R1にC62,R62がそれぞれ代入
された式で表される。よって、前記ダンピング回路のイ
ンピーダンスは、周波数が高くなると小さくなることが
わかる。
【0043】このように、周波数が高くなると、前記ダ
ンピング回路のインピーダンスが小さくなるので、ダン
ピング回路が並列に接続された共振回路15aのインピ
ーダンスが小さくなる。このようにして共振回路15a
のインピーダンスを小さくすることによって、VHバン
ド、VLバンドのそれぞれにおいて、その周波数の高い
ハイエンド付近で、局部発振回路の発振レベルを落とす
ことができる。
【0044】第4の実施形態について、図面を参照にし
て説明する。図7は、本実施形態で使用する局部発振回
路の共振回路を抜粋した回路図である。尚、図7に示す
共振回路において、図6に示した共振回路と同様の目的
で使用される抵抗、コンデンサ及びコイルには、図6に
用いた記号と同じ記号を付して、その詳細な説明は省略
し、構成上変更した部分とそれによって変化した点につ
いて説明する。
【0045】本実施形態においても、第3の実施形態と
同様、図5に示す局部発振回路を使用する。このような
局部発振回路の共振回路15に、図7に示す共振回路1
5bを用いる。該共振回路15bは、一端が接地された
コンデンサC71と抵抗R71が直列に接続された第3
の実施形態で使用したダンピング回路と同様の構成を成
すダンピング回路が、第3の実施形態と違い、コイルL
61,L62の接続点に接続される。
【0046】このような構成の共振回路15bを有する
局部発振回路において、VHバンドのチャンネルが使用
者によって選択されたとき、VH端子62にHighの
信号が、VL端子63にLowの信号が入力されるた
め、コイルL62のインダクタンスによる影響がなくな
り、その発振周波数及びゲインがコイルL61のインダ
クタンスのみに影響される局部発振回路回路となるとと
もに、前記ダンピング回路も動作しない。又、VLバン
ドのチャンネルが使用者によって選択されたとき、VL
端子63にHighの信号が、VH端子62にLowの
信号が入力されるため、その発振周波数及びゲインがコ
イルL61,L62両方のコイルのインダクタンスに影
響される共振回路となる。
【0047】よって、VLバンドが選択されたときの
み、局部発振回路の発振レベルは前記ダンピング回路の
影響を受ける。該ダンピング回路は、第1の実施形態と
同様に、そのインピーダンスが(1)式のC1,R1に
C71,R71がそれぞれ代入された式で表される。よ
って、第3の実施形態と同様に、前記ダンピング回路の
インピーダンスは、周波数が高くなると小さくなること
がわかる。
【0048】このように、周波数を高くするとダンピン
グ回路のインピーダンスが小さくなり、共振回路15b
のインピーダンスも小さくなる。このようにして共振回
路15bのインピーダンスを小さくすることによって、
VLバンドにおいて、その周波数の高いハイエンド付近
で、局部発振回路の発振レベルを落とすことができる。
【0049】第5の実施形態について、図面を参照にし
て説明する。図8は、本実施形態で使用する局部発振回
路の共振回路を抜粋した回路図である。尚、図8に示す
共振回路において、図6に示した共振回路と同様の目的
で使用される抵抗、コンデンサ及びコイルには、図6に
用いた記号と同じ記号を付して、その詳細な説明は省略
し、構成上変更した部分とそれによって変化した点につ
いて説明する。
【0050】本実施形態においても、第3の実施形態と
同様、図5に示す局部発振回路を使用する。このような
局部発振回路の共振回路15に、図8に示す共振回路1
5cを用いる。該共振回路15cは、一端が接地された
コイルL81と抵抗R81とコンデンサC81が直列に
接続されて構成されたダンピング回路が、第4の実施形
態で使用したダンピング回路と同様に、コイルL61,
L62の接続点に接続される。尚、ダンピング回路は、
接地側からコイルL81、抵抗R81、コンデンサC8
1の順で直列に接続されることによって構成される。
【0051】このような構成の共振回路15cを有する
局部発振回路において、VHバンドのチャンネル及びV
Lバンドのチャンネルが使用者によって選択されたとき
のダンピング回路以外の動作は、第4の実施形態で述べ
た動作と同様であるので、詳細な説明は省略する。
【0052】上記のような局部発振回路において、ダン
ピング回路が動作するのは、第4の実施形態と同様に、
VLバンドのチャンネルが選択されたときである。この
とき、コンデンサC81は、直流成分をカットするため
の素子としての役割を果たす。よって、該ダンピング回
路のインピーダンスは、第2の実施形態と同様に、その
インピーダンスが(2)式のL5,R1にL81,R8
1がそれぞれ代入された式で表される。よって、第2の
実施形態と同様に、前記ダンピング回路のインピーダン
スは、周波数が低くなると小さくなることがわかる。よ
って、第4の実施形態とは逆に、VLバンドのにおい
て、その周波数の低いローエンド付近で、局部発振回路
の発振レベルを落とすことができる。
【0053】尚、第3〜第5の実施形態におけるダンピ
ング回路とは、特許請求の範囲における発振レベル補償
回路のことである。
【0054】
【発明の効果】本発明によると、周波数特性を持った発
振レベル補償回路を備えているので、任意の周波数に合
わせて、その発振レベルを変化させることができ、その
出力の偏差がより少なくなるように改善することができ
る。又、発振レベル補償回路がコンデンサと抵抗とで構
成すると、選択されるチャンネルの周波数がある特定の
周波数より高くなったときに、その発振レベルを落とす
ことができる。よって、局部発振回路の出力の偏差を改
善することができる。又、発振レベル補償回路がコンデ
ンサと抵抗とコイルとで構成すると、選択されるチャン
ネルの周波数がある特定の周波数より低くなったとき
に、その発振レベルを落とすことができる。よって、局
部発振回路の出力の偏差を改善することができる。
【0055】又、本発明によると、チューナ回路に備え
られた可変同調回路が周波数特性を持ったダンピング回
路を備えているので、任意の周波数に合わせて、そのゲ
インのレベルを変化させることができ、ゲインの偏差が
より少なくなるように改善することができる。又、テレ
ビなどの画像受信機に使用されるVHFチューナ回路に
使用される可変同調回路において周波数特性を持つとと
もにVLバンドが選択されたときに使用されるダンピン
グ回路を備えることによって、VLバンドにおける該可
変同調回路のゲインを任意の周波数に合わせて、そのゲ
インのレベルを変化させることができ、VLバンドとV
Hバンド及びUHF周波数帯域との間におけるゲインの
偏差がより少なくなるように改善することができる。
【0056】又、ダンピング回路をコンデンサと抵抗と
で構成すると、選択されるチャンネルの周波数がある特
定の周波数より高くなったときに、可変同調回路による
ゲインのレベルを落とすことができる。よって、該可変
同調回路のゲインの偏差を改善することができる。又、
選択されるチャンネルの周波数が前記ある特定の周波数
より低くなったとき、ダンピング回路のインピーダンス
が大きくなり、可変同調回路のゲインへの影響が小さく
なるため、雑音指数及びイメージ妨害比も改善すること
ができる。逆に、ダンピング回路をコンデンサと抵抗と
コイルとで構成すると、選択されるチャンネルの周波数
がある特定の周波数より低くなったときに、可変同調回
路によるゲインのレベルを落とすことができる。よっ
て、該可変同調回路のゲインの偏差を改善することがで
きる。
【0057】
【0058】
【0059】
【0060】
【図面の簡単な説明】
【図1】テレビ用チューナ回路の内部構成を示すブロッ
ク図。
【図2】第1の実施形態で使用するBPFの回路図。
【図3】第2の実施形態で使用するBPFの回路図。
【図4】従来使用されているBPFの回路図。
【図5】本発明で使用する局部発振回路の回路図。
【図6】第3の実施形態で使用する局部発振回路内の共
振回路の回路図。
【図7】第4の実施形態で使用する局部発振回路内の共
振回路の回路図。
【図8】第5の実施形態で使用する局部発振回路内の共
振回路の回路図。
【図9】従来のBPFを使用したときの受信帯域全域に
対するゲイン量を示すグラフ。
【図10】ダンピング回路が設けられていないBPF、
従来のBPF、及び本発明におけるBPF使用したとき
のVLバンド領域に対するそれぞれのゲイン量を示すグ
ラフ。
【図11】VHバンドが選択されたときのBHFの等価
回路図。
【符号の説明】
1 入力端子 2 HPF 3 LPF 4,5,8,9,13 BPF 6,7,12 アンプ回路 10 ミキサ回路 11 局部発振回路 14 出力端子 15 共振回路 21 入力端子 22,63 VL端子 23,62 VH端子 24,61 端子 25 出力端子
───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.7,DB名) H04B 1/26 H03J 3/20 H03J 5/24 H04B 1/18

Claims (11)

    (57)【特許請求の範囲】
  1. 【請求項1】 映像信号受信機のチューナ内に設けられ
    る局部発振回路において、直列に接続されるとともに選択可能な複数のインダクタ
    ンスコイル と可変容量素子とによって構成され、選択さ
    れたインダクタンスコイルのインダクタンスによって共
    振周波数の周波数帯を切り換える共振回路を有し、前記共振回路内に、 可変容量素子とインダクタンスコイ
    ルの接続点に一端が接続されるとともに他端が基準電位
    点に接続され、前記共振回路の特定の周波数帯における
    発振レベルを抑制して、該特定の周波数帯における発振
    レベルと他の周波数帯における発振レベルとの偏差を低
    減する周波数特性を持った発振レベル補償回路が設けら
    れたことを特徴とする局部発振回路。
  2. 【請求項2】 映像信号受信機のチューナ内に設けられ
    る局部発振回路において、第1インダクタンスコイルと、当該第1インダクタンス
    コイルと接続されるとともに所定の周波数よりも低い周
    波数帯の信号がチューナに入力されたときのみ動作を行
    う第2インダクタンスコイルと、前記第1インダクタン
    スコイルの一端に一端が接続されるとともに他端に第1
    直流電圧が印加された可変容量素子と、 によって構成さ
    れる共振回路を有し、前記共振回路内に、 前記第1インダクタンスコイルと前
    記第2インダクタンスコイルとの接続点に一端が接続さ
    れるとともに他端に第2直流電圧が印加され前記共振
    回路の特定の周波数帯における発振レベルを抑制して、
    該特定の周波数帯における発振レベルと他の周波数帯に
    おける発振レベルとの偏差を低減する周波数特性を持っ
    た発振レベル補償回路が設けられたことを特徴とする局
    部発振回路。
  3. 【請求項3】 映像信号受信機のチューナ内に設けられ
    る局部発振回路において、 第1インダクタンスコイルと、当該第1インダクタンス
    コイルと接続されるとともに所定の周波数よりも低い周
    波数帯の信号がチューナに入力されたときのみ動作を行
    う第2インダクタンスコイルと、前記第1インダクタン
    スコイルの一端に一端が接続されるとともに他端に第1
    直流電圧が印加された可変容量素子と、によって構成さ
    れる共振回路を有し、 前記共振回路内に、前記可変容量素子と前記第1インダ
    クタンスコイルとの接続点に一端が接続されるとともに
    他端に第2直流電圧が印加され、前記共振回路の特定の
    周波数帯における発振レベルを抑制して、該特定の周波
    数帯における発振レベルと他の周波数帯における発振レ
    ベルとの偏差を低減する周波数特性を持った発振レベル
    補償回路が設けられたことを特徴とする局部発振回路。
  4. 【請求項4】 前記発振レベル補償回路が抵抗とコンデ
    ンサで構成されることを特徴とする請求項1〜請求項3
    のいずれかに記載の局部発振回路。
  5. 【請求項5】 前記発振レベル補償回路が抵抗とコンデ
    ンサとコイルで構成されることを特徴とする請求項1〜
    請求項3のいずれかに記載の局部発振回路。
  6. 【請求項6】 請求項1〜請求項5のいずれかに記載の
    局部発振回路を有することを特徴とするチューナ回路。
  7. 【請求項7】 使用者が選択するチャンネルの周波数帯
    に同調するためのコイル及びコンデンサによって構成さ
    れたフィルタと前記コイルと並列に接続されるとともに
    周波数特性を持ったダンピング回路とを有する可変同調
    回路を更に備えることを特徴とする請求項6に記載のチ
    ューナ回路。
  8. 【請求項8】 映像信号が入力される入力端子に接続さ
    れる第3、第4インダクタンスコイルと、第3インダク
    タンスコイルと一端が接続されるとともに他端が出力端
    子と接続される第5インダクタンスコイルと、第4イン
    ダクタンスコイルと一端が接続されるとともに他端に第
    3直流電圧が印加される第6インダクタンスコイルと、
    前記出力端子と一端が接続されるとともに他端に第4直
    流電圧が印加される可変容量素子と、一端が前記第3イ
    ンダクタンスコイルと前記第5インダクタンスコイルの
    接続点に接続され他端が前記第4インダクタンスコイル
    と前記第6インダクタンスコイルの接続点に接続される
    とともに周波数特性を持ったダンピング回路と、を有す
    る可変同調回路を、更に備えることを特徴 とする請求項
    6に記載のチューナ回路。
  9. 【請求項9】 前記ダンピング回路が抵抗とコンデンサ
    から構成されていることを特徴とする請求項7又は請求
    項8に記載のチューナ回路。
  10. 【請求項10】 前記ダンピング回路が抵抗とコンデン
    サとコイルから構成されていることを特徴とする請求項
    7又は請求項8に記載のチューナ回路。
  11. 【請求項11】 請求項6〜請求項10のいずれかに記
    載のチューナ回路を有することを特徴とする電子機器。
JP33547098A 1998-11-26 1998-11-26 チューナ回路 Expired - Fee Related JP3513408B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP33547098A JP3513408B2 (ja) 1998-11-26 1998-11-26 チューナ回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP33547098A JP3513408B2 (ja) 1998-11-26 1998-11-26 チューナ回路

Publications (2)

Publication Number Publication Date
JP2000165174A JP2000165174A (ja) 2000-06-16
JP3513408B2 true JP3513408B2 (ja) 2004-03-31

Family

ID=18288929

Family Applications (1)

Application Number Title Priority Date Filing Date
JP33547098A Expired - Fee Related JP3513408B2 (ja) 1998-11-26 1998-11-26 チューナ回路

Country Status (1)

Country Link
JP (1) JP3513408B2 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100335743B1 (ko) * 2000-06-17 2002-05-08 송재인 수신기의 주파수 분할회로
JP2011019168A (ja) * 2009-07-10 2011-01-27 Alps Electric Co Ltd 受信チューナ
JP2011023891A (ja) * 2009-07-14 2011-02-03 Alps Electric Co Ltd テレビジョン放送信号受信チューナ

Also Published As

Publication number Publication date
JP2000165174A (ja) 2000-06-16

Similar Documents

Publication Publication Date Title
US4048598A (en) Uhf tuning circuit utilizing a varactor diode
JPH09298477A (ja) 短波受信機およびローパスフィルタ
US20060258321A1 (en) Receiver system
US4984296A (en) Tuned radio apparatus
US20020003585A1 (en) Television tuner capable of receiving FM broadcast
US4989264A (en) Bandwidth limiting circuit with variable bandwidth
US3942120A (en) SWD FM receiver circuit
US4569085A (en) Oscillator control circuit in an F.M. receiver
US6683507B2 (en) High-frequency oscillation circuit
JP3513408B2 (ja) チューナ回路
GB1584738A (en) Television tuner
KR100407492B1 (ko) 텔레비젼튜너
US20020176027A1 (en) FM-broadcast-receivable television tuner for preventing adjacent-channel interference
US4646360A (en) Constant bandwidth RF filter with improved low frequency attenuation
US6545554B1 (en) Differential oscillator
JPH0730456A (ja) テレビジョンチューナ
JP2920943B2 (ja) 衛星放送受信用周波数変換装置
JP3524351B2 (ja) テレビジョンチューナ
JP3102261B2 (ja) 電子チューナ
JPH0724826Y2 (ja) チューナ装置
JP2584612Y2 (ja) テレビジョンチューナ
JP3107503B2 (ja) ダブルスーパーヘテロダインamラジオ受信機
JP3430846B2 (ja) 衛星放送受信機
US6172578B1 (en) Oscillation circuit suitable for upper heterodyne receiver
JP3177437B2 (ja) 中間周波同調回路

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20040106

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20040109

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080116

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090116

Year of fee payment: 5

LAPS Cancellation because of no payment of annual fees