JP3455839B2 - フレームフォーマット変換方式及び変換装置 - Google Patents

フレームフォーマット変換方式及び変換装置

Info

Publication number
JP3455839B2
JP3455839B2 JP13481798A JP13481798A JP3455839B2 JP 3455839 B2 JP3455839 B2 JP 3455839B2 JP 13481798 A JP13481798 A JP 13481798A JP 13481798 A JP13481798 A JP 13481798A JP 3455839 B2 JP3455839 B2 JP 3455839B2
Authority
JP
Japan
Prior art keywords
frame
main information
frame format
data
section
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP13481798A
Other languages
English (en)
Other versions
JPH11331114A (ja
Inventor
博士 橋本
Original Assignee
日本電気エンジニアリング株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日本電気エンジニアリング株式会社 filed Critical 日本電気エンジニアリング株式会社
Priority to JP13481798A priority Critical patent/JP3455839B2/ja
Publication of JPH11331114A publication Critical patent/JPH11331114A/ja
Application granted granted Critical
Publication of JP3455839B2 publication Critical patent/JP3455839B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)
  • Communication Control (AREA)

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、ITU−Tで勧告
されているNNIフレームを装置内のデータフォーマッ
トに変換するフレームフォーマット変換方法及び変換装
置に関する。
【0002】
【従来の技術】この種の従来例の一例として特開平4−
829号に示されているものについて簡単に説明する。
この装置においては、複数種類のフレーム構成とポイン
タが混在するネットワークを使用する装置において、フ
レーム変換を行うフレームを一旦メモリに記憶し、変換
を行った後に出力する。
【0003】複数種類のフレーム構成が混在している装
置にて、あらかじめ装置内で使用する特定のフレーム構
成を設定しておく。そして、受信したフレームが装置内
で使用するフレームであればそのまま使用し、異なる場
合には、そのフレームをバッファメモリに書き込み、ポ
インタの付け替えを行って装置内のフレームに変換す
る。受信するフレームと装置内のフレームは、ITU−
Tにて勧告されたNNIフォーマットである。
【0004】
【発明が解決しようとする課題】上記の装置を実現する
にあたり、従来の技術では、以下のような問題点があっ
た。
【0005】1.ITU−T勧告で規定されているフレ
ームフォーマット間の変換であるため専用線用の装置内
フレームフォーマットではない。
【0006】2.フレームの変換部にバッファメモリを
用いているため、時間的位置の入れ替えができない。
【0007】3.フレームの変換部にバッファメモリを
用いているため、フォーマットの本数が異なる変換はで
きない。
【0008】4.装置内フレームの出力位相は位相変換
部にて行われ、装置内の2kフレームの位相にあわせて
出力している。
【0009】5.そのため、変換には500(μs)の
時間が必要である。
【0010】そこで、本発明の主たる課題は、フレーム
フォーマット変換で生じる遅延を最小にすることにあ
る。
【0011】本発明の他の課題は、データの本数の異な
るフレームフォーマットの変換を可能にすることにあ
る。
【0012】
【課題を解決するための手段】 本発明は、ITU−T
で勧告されているNNIフレームフォーマットを装置内
フレームフォーマットに変換する方式において、NNI
フレームフォーマットによって送信されてきたデータを
保持するためのシフトレジスタを備え、前記装置内フレ
ームフォーマットの主情報を複数のブロックに細分化し
たものとし、前記シフトレジスタに保持したデータを前
記ブロック毎に対応させながら主情報(HG)と主情報
(ST)とに分けて読み出す手段と、読み出した前記主
情報(HG)と前記主情報(ST)とを前記装置内フレ
ームフォーマットとして前記ブロック毎に多重化する手
段とを備えたことを特徴とする。
【0013】 また、本発明は、ITU−Tで勧告され
ているNNIフレームフォーマットを装置内フレームフ
ォーマットに変換する装置において、前記NNIフレー
ムフォーマットのデータを保持するためのシフトレジス
タ部と、前記シフトレジスタ部にて保持されているデー
タから主情報(HG)のみを読み出すためのデータセレ
クタ部と、前記シフトレジスタ部にて保持されているデ
ータから主情報(ST)のみを前記主情報(HG)のビ
ット数に応じて遅延させながら読み出すためのSTセレ
クタ部と、前記STセレクタ部にて選択された前記主情
報(ST)を前記主情報(HG)にあわせるための多重
化を行うST部と、前記データセレクタ部、前記STセ
レクタ部、前記ST部の制御を行うための制御部とを含
むことを特徴とする。
【0014】
【発明の実施の形態】本発明は、低速専用線ノードモジ
ュールに適用されるものであり、以下のような要求に基
づいている。
【0015】現在の高速ディジタル通信網は、ITU−
T勧告によりそれに準拠した新同期網になっている。し
かし、既存する各種の専用線は新同期網に直接接続する
ことができない。そこで、これらの各種専用線を新同期
網に接続するための装置の開発が必要になっている。
【0016】本発明は、装置の基本架および増設架のイ
ンタフェース部分に適用される。基本架と増設架を接続
するインタフェースには、ITU−Tで勧告されている
NNIフレームフォーマットを用いている。しかし、装
置内では専用線用の装置内フレームフォーマットを用い
ているため、装置インタフェース部分にてフレームフォ
ーマット変換を行っている。また、NNIフレームから
装置内のフレームフォーマットへの変換は、データの本
数(NNI8本、装置内9本)も異なる変換である。
【0017】装置構成上、T−T構成およびT−S−T
構成(時分割交換)を行うため、フレームフォーマット
変換に使用できる時間は、1/2フレーム(62.5μ
s)以内と制限される。
【0018】本発明による変換装置のフレームフォーマ
ット変換の条件を以下に示す。
【0019】a.フレームフォーマット変換で生じる遅
延量を最小にするために、変換は、62.5μs以内で
行う。
【0020】b.データ本数の異なるフレームフォーマ
ット変換を行う。すなわち、8bitから9bitの変
換を行う。
【0021】c.上記の条件を満たすNNI/装置内フ
レームフォーマットを作成する。
【0022】本発明では、上記の条件を満足させるため
に以下の方法を用いた。
【0023】A.NNIから装置内フレームフォーマッ
ト変換で生じる遅延量を最小とするために、主情報をで
きるだけ細かくブロック化した。これは、ブロックが細
かいほど変換にかかる遅延量が少なく済むためである。
【0024】B.フレームフォーマット変換にシフトレ
ジスタを用いることにより、データの本数が異なる変換
を可能にした。
【0025】C.装置内フレームフォーマットを12の
ブロックに細分化し、1ブロック単位にてフォーマット
変換を完結させた。
【0026】以下に、具体例をあげてフレームフォーマ
ット変換の機能動作を説明する。
【0027】1.図1に示すように、NNIフレームフ
ォーマットは、主情報と伝送路管理等の情報で構成され
ている。
【0028】図2に示すように、装置内フレームフォー
マットは、主情報と空きbitで構成されている。
【0029】NNIから装置内フレームフォーマットへ
の変換で生じる遅延量を最小とするために、主情報をで
きるだけ細かくブロック化する。
【0030】上記により、装置内フレームフォーマット
を12のブロックに細分化し1ブロック単位にて変換を
完結させる。
【0031】図3に、装置内フレームフォーマットbi
t位置詳細を示す。
【0032】図4に、NNIフレームフォーマットbi
t位置詳細を示す。
【0033】図5に、NNIフレームフォーマットST
部bit位置詳細を示す。
【0034】図6に、NNIから装置内フレームフォー
マットへの変換図を示す。
【0035】図6のNNIから装置内フレームフォーマ
ットへの変換図で、フレームフォーマット変換で生じる
1ブロックの変換遅延量は168bit(21bit×
8HG)である。
【0036】しかし、装置内フレームフォーマットには
空きbit(414bit)があるため、総変換遅延量
は、168bit+414bit=582bitであ
る。
【0037】よって、総変換遅延時間は(582bit
/19.44MHz)=29.94μsであり、1/2
フレーム(62.5μs)以内のフレームフォーマット
変換が可能となる。
【0038】2.フレームフォーマット変換にシフトレ
ジスタを用いることにより、データの本数が異なるフレ
ームフォーマットの変換(8bitから9bit)が可
能となる。
【0039】3.図7に、NNIから装置内フレームフ
ォーマット変換に必要な構成の一例をブロック図にて示
す。図7において、シフトレジスタ部(SHIFT部)
11は、装置内フレームフォーマット変換のために生じ
る遅延分のデータ(NNIフレームフォーマット)を保
持するためのものである。
【0040】データセレクタ部(DATA SEL部)
12は、シフトレジスタ部11にて保持されているデー
タから主情報のみを抜き出すためのものである。このた
めに、データセレクタ部12においては、1フレーム中
にデータの選択切替を33回行う。
【0041】データセレクタ部12の詳細を図8に示
す。
【0042】STセレクタ部(ST SEL部)13
は、シフトレジスタ部11にて保持されているデータか
ら主情報(ST)のみを抜き出すためのものである。こ
のために、STセレクタ部13においては、1フレーム
中にSTの選択切替を12回行う。
【0043】STセレクタ部13の詳細を図9に示す。
【0044】ST部14は、STセレクタ部13にて選
択されたSTを主情報にあわせるために多重化を行うも
のであり、STセレクタ部13により抜き出された各S
Tにn×21bitの遅延を持たせる。ここで、nは自
然数で、STセレクタ部13により抜き出された順序に
対応する。
【0045】ST部14の詳細を図10に示す。
【0046】制御部(SEL CONT部)15は、デ
ータセレクタ部12、STセレクタ部13、ST部14
の制御を行うためのものである。
【0047】制御部14の詳細を図11に示す。
【0048】
【発明の効果】本発明によれば、上記の変換方法及び変
換装置を用いることにより、 1.1/2フレーム(62.5μs)以内でフレームフ
ォーマット変換を行うことができる。
【0049】2.データの本数が異なるフレームフォー
マットの変換(8bitから9bit)を行うことがで
きる。
【0050】3.上記の目的を満たすNNI/装置内フ
レームフォーマットの作成を実現できる。
【図面の簡単な説明】
【図1】NNIフレームフォーマットを示した図であ
る。
【図2】装置内フレームフォーマットを示した図であ
る。
【図3】装置内フレームフォーマットbit位置詳細図
である。
【図4】NNIフレームフォーマットbit位置詳細図
である。
【図5】NNIフレームフォーマットST部bit位置
詳細図である。
【図6】NNIから装置内フレームフォーマットへの変
換図である。
【図7】NNIから装置内フレームフォーマットへの変
換装置の構成を示すブロック図である。
【図8】図7におけるデータセレクタ部の詳細を説明す
るための図である。
【図9】図7におけるSTセレクタ部の詳細を説明する
ための図である。
【図10】図7におけるST部の詳細を説明するための
図である。
【図11】図7における制御部の詳細を説明するための
図である。
【符号の説明】
11 シフトレジスタ部 12 データセレクタ部 13 STセレクタ部 14 ST部 15 制御部

Claims (9)

    (57)【特許請求の範囲】
  1. 【請求項1】 ITU−Tで勧告されているNNIフレ
    ームフォーマットを装置内フレームフォーマットに変換
    する方式において、 NNIフレームフォーマットによって送信されてきたデ
    ータを保持するためのシフトレジスタを備え、 前記装置内フレームフォーマットの主情報を複数のブロ
    ックに細分化したものとし、前記シフトレジスタに保持
    したデータを前記ブロック毎に対応させながら主情報
    (HG)と主情報(ST)とに分けて読み出す手段と、 読み出した前記主情報(HG)と前記主情報(ST)と
    を前記装置内フレームフォーマットとして前記ブロック
    毎に多重化する手段とを備えたことを特徴とするフレー
    ムフォーマット変換方式。
  2. 【請求項2】 前記シフトレジスタに保持されたデータ
    から前記主情報(HG)と前記主情報(ST)とを読み
    出す手段において、 前記主情報(ST)を前記主情報(HG)のビット数に
    応じて遅延させながら読み出す手段を具備することを特
    徴とする請求項1記載のフレームフォーマット変換方
    式。
  3. 【請求項3】 前記NNIフレームフォーマットは8本
    のデータ本数、前記装置内フレームフォーマットは9本
    のデータ本数とし、 前記装置内フレームフォーマットは、9本目のデータを
    前記主情報(ST)とすることを特徴とする請求項1乃
    至2記載のフレームフォーマット変換方式。
  4. 【請求項4】 前記ブロックの数を1フレーム中に12
    個とすることを特徴とする請求項1乃至3記載のフレー
    ムフォーマット変換方式。
  5. 【請求項5】 前記ブロックは、1ブロック内に8個の
    HGを有する主情報(HG)と1個の主情報(ST)を
    含むことを特徴とする請求項1乃至4記載のフレームフ
    ォーマット変換方式。
  6. 【請求項6】 ITU−Tで勧告されているNNIフレ
    ームフォーマットを装置内フレームフォーマットに変換
    する装置において、 前記NNIフレームフォーマットのデータを保持するた
    めのシフトレジスタ部と、 前記シフトレジスタ部にて保持されているデータから主
    情報(HG)のみを読み出すためのデータセレクタ部
    と、 前記シフトレジスタ部にて保持されているデータから主
    情報(ST)のみを前記主情報(HG)のビット数に応
    じて遅延させながら読み出すためのSTセレクタ部と、 前記STセレクタ部にて選択された前記主情報(ST)
    を前記主情報(HG)にあわせるための多重化を行うS
    T部と、 前記データセレクタ部、前記STセレクタ部、前記ST
    部の制御を行うための制御部とを含むことを特徴とする
    フレームフォーマット変換装置。
  7. 【請求項7】 前記データセレクタ部は、前記シフトレ
    ジスタ部から前記主情報(HG)を読み出す際、HGの
    選択切替を1フレーム中に33回行うことを特徴とする
    請求項6記載のフレームフォーマット変換装置。
  8. 【請求項8】 前記STセレクタ部は、前記シフトレジ
    スタ部から前記主情報(ST)を読み出す際、主情報
    (ST)の選択切替を1フレーム中に12回行うことを
    特徴とする請求項6記載のフレームフォーマット変換装
    置。
  9. 【請求項9】 請求項6記載のフレームフォーマット変
    換装置において、 前記ST部は、多重化に際し、前記STセレクタ部によ
    り抜き出された各STにn×21bit(但し、nは自
    然数で、抜き出された順序を示す)の遅延を持たせるこ
    とを特徴とするフレームフォーマット変換装置。
JP13481798A 1998-05-18 1998-05-18 フレームフォーマット変換方式及び変換装置 Expired - Fee Related JP3455839B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP13481798A JP3455839B2 (ja) 1998-05-18 1998-05-18 フレームフォーマット変換方式及び変換装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP13481798A JP3455839B2 (ja) 1998-05-18 1998-05-18 フレームフォーマット変換方式及び変換装置

Publications (2)

Publication Number Publication Date
JPH11331114A JPH11331114A (ja) 1999-11-30
JP3455839B2 true JP3455839B2 (ja) 2003-10-14

Family

ID=15137187

Family Applications (1)

Application Number Title Priority Date Filing Date
JP13481798A Expired - Fee Related JP3455839B2 (ja) 1998-05-18 1998-05-18 フレームフォーマット変換方式及び変換装置

Country Status (1)

Country Link
JP (1) JP3455839B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9329336B2 (en) * 2012-07-06 2016-05-03 Micron Technology, Inc. Method of forming a hermetically sealed fiber to chip connection

Also Published As

Publication number Publication date
JPH11331114A (ja) 1999-11-30

Similar Documents

Publication Publication Date Title
US5570356A (en) High bandwidth communications system having multiple serial links
JP2964457B2 (ja) 通信処理装置
JPH0632522B2 (ja) ディジタル信号伝送方法
JP3455839B2 (ja) フレームフォーマット変換方式及び変換装置
JP3131863B2 (ja) データ速度変換装置
US4720828A (en) I/o handler
JPS62500555A (ja) デジタル装置を時間多重リンクに接続するためのインタフエ−ス回路
WO2004088890A1 (fr) Procede et appareil d'alignement de trames
JPH11261601A (ja) 交換システムのatmセル変換装置及びその方法
WO2001026266A1 (fr) Procede de multiplexage et dispositif approprie pour la transmission de donnees depuis plusieurs lignes de communication
JP2822815B2 (ja) 基地局間信号伝送方式
KR950005943B1 (ko) 정보 채널 데이터 송수신기와 터미널간의 인터페이스 회로
JP3282707B2 (ja) クロスコネクト回路およびこれを用いた端局装置
KR100282406B1 (ko) 에이티엠 셀 변환 시스템에서 톤과 디티엠에프스위칭 장치 및방법
JP3477605B2 (ja) フレームフォーマット変換回路及びその変換方法
JP2912166B2 (ja) データ選択装置
KR100296044B1 (ko) 비동기 전송모드 교환기와 회선교환기의 통합장치
KR0138596B1 (ko) 소용량 전전자 교환기의 중계선 정합장치
JP2626487B2 (ja) 伝送装置
JP2671778B2 (ja) 同期多重化装置
JP2951606B2 (ja) 通信処理装置、パケッ卜交換機およびパケット処理方法
JP2917297B2 (ja) マルチフレーム同期回路
JPH06268709A (ja) 高速hdlcフレーミング処理送信/受信回路
JPH0758753A (ja) インタフェース回路
JPS6326136A (ja) デ−タ信号変換方式

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20030617

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20070801

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080801

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080801

Year of fee payment: 5

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080801

Year of fee payment: 5

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080801

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090801

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090801

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100801

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110801

Year of fee payment: 8

LAPS Cancellation because of no payment of annual fees