JP3451216B2 - 画像表示装置及びサンプリング周波数調整方法 - Google Patents

画像表示装置及びサンプリング周波数調整方法

Info

Publication number
JP3451216B2
JP3451216B2 JP11044399A JP11044399A JP3451216B2 JP 3451216 B2 JP3451216 B2 JP 3451216B2 JP 11044399 A JP11044399 A JP 11044399A JP 11044399 A JP11044399 A JP 11044399A JP 3451216 B2 JP3451216 B2 JP 3451216B2
Authority
JP
Japan
Prior art keywords
image
signal
frequency
sampling
period
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP11044399A
Other languages
English (en)
Other versions
JPH11355604A (ja
Inventor
幹夫 白石
寛之 木村
芳明 持丸
康功 小堀
謙太郎 半間
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Hitachi Advanced Digital Inc
Original Assignee
Hitachi Ltd
Hitachi Advanced Digital Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd, Hitachi Advanced Digital Inc filed Critical Hitachi Ltd
Priority to JP11044399A priority Critical patent/JP3451216B2/ja
Publication of JPH11355604A publication Critical patent/JPH11355604A/ja
Application granted granted Critical
Publication of JP3451216B2 publication Critical patent/JP3451216B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、ビデオ信号を入力して
その信号パラメータを求めると共に、該信号パラメータ
を利用して前記ビデオ信号を自動的にデジタル画像デー
タと座標情報とに変換し、これを表示装置に出力する画
像表示装置、及びその装置におけるサンプリング周波数
調整方法に関する。
【0002】
【従来の技術】近年、電子計算機や通信機器、あるいは
テレビジョンなどのビデオ機器からディスプレイ装置用
に出力される画像情報(ビデオ信号)を入力して、画像
や図形などを印刷記録するビデオプリンタ装置が開発さ
れている。
【0003】これらのビデオ信号は、高精細化および多
階調化されつつあり、ビデオプリンタ装置にも高精細化
および多階調化への対応が要求されつつある。
【0004】従来、この種のビデオ信号を印刷記録する
ビデオプリンタ装置としては、例えば特開昭60−46
733号公報に静止画記録装置として開示されているよ
うに、一般のテレビジョン放送等のビデオ信号を一旦デ
ジタルデータに変換し、その画像データを使用して画像
の印刷記録を行うものが知られている。
【0005】ビデオ信号をデジタルデータに変換する際
には、ビデオ信号を構成する映像信号を、これに付随し
た同期信号を基準にしたタイミングでサンプリングす
る。そして、個々のデジタル化された画像データは画像
全体における座標位置情報と共に管理され、印刷記録時
には前記座標位置情報に基づいて再生される。
【0006】また、映像信号内における実際の画像期間
(映像信号のうち、実際の画面を構成する画像信号が出
力される期間)の水平方向および垂直方向に関する管理
は以下のようにして行われる。
【0007】図18は、前記ビデオ信号の構成を示した
タイミングチャートであり、垂直同期信号(V同期信
号)と水平同期信号(H同期信号)と映像信号との関
係、および拡大したH同期信号と映像信号との関係を示
している。
【0008】同図において、水平方向には、画像信号4
53の出力期間である画像期間450およびH同期信号
の立ち下がりから画像期間450が始まるまでのブラン
キング期間451を予め設定しておき、H同期信号が立
ち下がった後、前記ブランキング期間451だけ遅れた
時点から画像期間450だけ映像信号をサンプリングす
ることによって、水平方向1ライン分の映像信号の内、
画像信号だけを選択的にサンプリングするようにしてい
る。
【0009】この結果、画像期間450を示す画像信号
453のみがデジタル化され、画像データとして出力さ
れる。
【0010】また、垂直方向には、V同期信号の立ち下
がりから画像信号を含む映像信号が入力されるまでの所
定の時間(バックポーチ期間)454を予め設定してお
き、V同期信号が立ち下がった後、前記バックポーチ期
間451だけ遅れた時点から始まるH同期信号に応じた
映像信号をサンプリングすることによって、垂直方向の
画像期間を管理するようにしている。
【0011】上記従来例は,ビデオプリンタ装置に関す
るものであるが,全く同様に表示装置の場合として特開
昭55−650号公報記載の液晶表示装置がある。この
様な従来例では,ビデオ信号(テレビジョン信号)を入
力して,該ビデオ信号の映像信号部分をデジタル化して
1画面分の画像データを保持可能な画像メモリに貯えた
後,該画像データを所定の順序で読み出し液晶表示部で
画像表示を行なうものである。
【0012】
【発明が解決しようとする課題】上記した構成のビデオ
プリンタや液晶表示装置は、ある特定の種類のビデオ信
号に対しては正確に動作するが、扱えるビデオ信号の種
類はテレビジョン信号等の所定の1種類に確定されてお
り、前記ブランキング期間、バックポーチ期間等の信号
パラメータの値が少しでも異なるビデオ信号には対応で
きないという問題があった。
【0013】また、信号パラメータの値が互いに異なる
ビデオ信号を扱える装置としては、特開昭59−226
581号公報に記載されている。
【0014】この従来装置では、同期信号が出力されて
から、映像信号に対してサンプリング処理を開始するま
での時間設定を、書き換え可能な記憶素子(シフトレジ
スタ)を利用して行い、このシフトレジスタを適宜に書
き換えることによって信号パラメータの値が異なるビデ
オ信号にも対応できるようになっている。
【0015】しかしながら、この従来技術では、サンプ
リング処理を行うタイミング信号(サンプリングクロッ
ク)の周波数が固定となっているため、同期信号の種類
が異なる場合、すなわち、水平1ライン当たりの時間が
異なる場合には、サンプリングした画像データの縦横比
(アスペクト比)が変化し、元の画像と印刷画像とのア
スペクト比が変化するので忠実な印刷を行うことができ
なかった。
【0016】また、既存のNTSC方式やPAL方式の
ビデオ信号は、その規格が既知であるため予め各方式に
合わせてパラメータの値を各種用意しておくことが可能
であり、パラメータの求め方に関しては、例えば別冊ト
ランジスタ技術SPECIAL、No.5(198
7)、第106頁から第136頁において、『パソコン
による画像処理技術』および『パソコン用画像入力ボー
ドの設計・製作』と題して論じられているような手法が
広く知られている。
【0017】しかし、ビデオ信号を扱う最近の電子計算
機や情報端末装置においては、表示の高解像度化が進
み、たとえば、水平方向に1280画素、垂直方向に1
024画素といった、従来のテレビジョン放送に用いら
れてきた信号形式に比較して、約4倍の情報量を表示す
るものなどが開発されつつある。
【0018】ところが、この種の高精細高解像度ビデオ
信号には一般化された規格がなく、いわば信号源である
電子計算機の製造業者毎に異なる信号形式を用いている
のが現状である。
【0019】したがって、これらの高精細高解像度ビデ
オ信号に基づいて印刷記録を行うビデオプリンタ装置や
画像表示を行なう液晶表示装置では、その仕様をビデオ
信号の規格に対応させざるを得ないが、前記シフトレジ
スタを利用する従来技術では、新たに開発された信号形
式のビデオ信号には対応しきれない。
【0020】さらに、従来技術においては、ビデオプリ
ンタ装置側のサンプリング信号の周波数を信号源側の量
子化周波数に比較して十分速くすれば、信号源での量子
化周波数を考慮することなくビデオ信号の忠実なサンプ
リングが可能となるが、高精細高解像度ビデオ信号では
その周波数帯域が非常に高いために、サンプリング周波
数を信号源での量子化周波数より十分速くするといった
ことができず、サンプリング周波数を信号源での量子化
周波数に合わせなければならない。
【0021】さらに、信号源とビデオプリンタ装置,あ
るいは表示装置との間を接続するケーブル等の接続条件
によるビデオ信号の鈍り等も無視できない。すなわち、
画像信号が線画の場合など、信号のピーク値とサンプリ
ング位置とが一致しないと、印刷画像において線画が正
確に表現されなくなってしまう,あるいは表示画像が正
確に表示されなくなってしまうという問題が発生する。
【0022】したがって、このような問題を解決するた
めには、状況に応じて信号源における量子化時のタイミ
ングとビデオプリンタ,あるいは表示装置側でのサンプ
リングタイミングとを一致させなければならないが、こ
のようなことは、予め設定したデータを利用して行うこ
とはできない。
【0023】このように、従来技術のビデオプリンタ,
あるいは表示装置は、入力されるビデオ信号の形式が既
知である場合には対応できるが、未知の形式のビデオ信
号は扱えないという問題があった。
【0024】本発明の目的は、入力されたビデオ信号が
未知のものであっても、適切なサンプリングクロックが
得られるようにした画像表示装置、及びサンプリング周
波数調整方法を提供することにある。
【0025】
【課題を解決するための手段】上記した問題点を解決す
るために、本発明は以下のような手段を講じた。
【0026】すなわち、本発明は、映像信号とともに入
力される水平同期信号の周波数、周期に関する情報を検
出し、この検出情報から水平同期信号の1サイクルにお
ける画像期間とサンプリング周波数に関するパラメータ
を求め、この画像期間とサンプリング周波数に関するパ
ラメータに基づいてサンプリング周波数を調整するよう
にしたことを特徴とするものである
【0027】更に具体的には、まず上記水平同期信号の
周波数、周期に関する検出情報から水平同期信号の1サ
イクルにおける画像期間とサンプリング周波数の初期値
に関するパラメータを求め、この求められた画像期間と
画像メモリから読み出した1水平サイクルにおける画像
期間とが一致するように、上記サンプリング周波数の初
期値のパラメータを修正し、この修正パラメータによっ
てサンプリングクロックを発生するようにしたものであ
る。
【0028】
【作用】水平方向の画素数(水平1サイクルにおける画
像期間)は、水平同期信号の周波数(周期)と所定の対
応関係を有しているので、水平同期信号の周波数が判明
すれば、大まかな水平方向の画素数が求められる。水平
方向の画素数が判明すれば、その画素をサンプリングす
るのに必要なサンプリング周波数(すなわち水平1サイ
クルにおけるクロックの個数)を大まか求めることがで
きる。
【0029】よって、本発明のように、水平同期信号の
周波数もしくは周期に関する情報を検出し、この検出結
果に基づいて水平1サイクルにおける画像期間、及びサ
ンプリングクロックの周波数に関するパラメータを求め
るような構成にすれば、入力映像信号が未知のものであ
っても、適切なサンプリングクロック(の周波数)を得
ることが可能となる。
【0030】
【0031】
【0032】また、本発明は、画像メモリから読み出さ
れた1水平サイクルにおける画像期間と求められた画像
期間とが一致するように、サンプリング周波数のパラメ
ータの初期設定値を修正するようにしているので、更に
高精度なサンプリング周波数の調整を行うことが出来
る。
【0033】
【0034】
【実施例】以下、本発明の実施例を図面を用いて説明す
る。図1は本発明の一実施例である画像信号入力装置1
の全体構成を示すブロック図である。
【0035】同図において、外部に接続された電子計算
機等のビデオ信号出力装置2からは、映像信号302、
水平(H)同期信号303、および垂直(V)同期信号
304から成るビデオ信号806が、モニタ202およ
び画像信号入力装置1に入力される。
【0036】図3は、前記ビデオ信号806の構成を示
したタイミングチャートであり、同図(a)は、V同期
信号304と、H同期信号303と、映像信号302と
の関係を示した図であり、同図(b)はH同期信号30
3の1周期Th当たりの、H同期信号303と、映像信
号302と、ビデオ信号出力装置2から映像信号302
を送り出すときに用いられる基準クロックと同一周波数
のサンプリング信号との関係を示した図である。
【0037】画像がカラーの場合には、該映像信号30
2が、光の3原色である赤(R)、緑(G)、青(B)
の3色分の信号となるが、本実施例では、3色のいずれ
に対しても同様の処理を行うので、説明を簡単にするた
めに1色分に関してのみ説明するものとし、他の2色に
関しては説明を省略する。
【0038】V同期信号304は、1枚の画像の表示を
行う時間を設定しており、その周波数としては、一般に
は人間の目の残像現象を利用できる期間、例えば16m
s(60Hz)前後の周期を持つ周波数が用いられるこ
とが多い。
【0039】同図(a)において、実際の画像を構成す
る画像信号を有するH同期信号が出力される期間(映像
期間)705は、V同期信号304の1周期から、その
前後のブランキング期間704および706を差し引い
た期間のみであり、該ブランキング期間704、706
では黒を表示する映像信号が出力される。
【0040】一方、同図(b)において、映像信号30
2のうち、実際に画像を構成する1行分の各画像信号4
53は、H同期信号303の1周期の期間内に収まるよ
うなタイミングで出力されるが、H同期信号303の1
周期内で画像信号453が出力されるのは、H同期信号
303の1周期Thから、その前後のバックポーチ期間
710およびフロントポーチ期間712を差し引いた画
像期間711のみであり、該バックポーチ、フロントポ
ーチ期間710、712では黒を表示する映像信号が出
力される。
【0041】図1に戻り、映像信号302は、A/D変
換器301でデジタル画像データ305に変換された後
に共通バス4へ出力され、該デジタル画像データ305
は、後に詳述するように、一旦画像メモリ5に記憶され
る。
【0042】H同期信号303は、PLL回路350の
位相比較器351、水平同期アドレス発生手段27内
で、かつ水平入力先頭位置設定手段26内の第1分周器
360のリセット端子、垂直同期アドレス発生手段28
内のVアドレスカウンタ370のクロック端子、水平入
力先頭位置設定手段29内の第2分周器371のクロッ
ク端子、第3分周器380のクロック端子、およびイン
タレース検出手段30の一方の入力端子に入力され、該
第3分周器380の出力信号はコントローラ381に入
力される。
【0043】V同期信号304は、インタレース検出手
段30の他方の入力端子、および前記第2分周器371
のリセット端子に入力される。インタレース検出手段3
0は、H同期信号303とV同期信号304とを入力
し、両者の位相を比較することによって飛び越し走査か
否かを判定し、判定結果をコントローラ381に出力す
る。
【0044】水平同期アドレス発生手段27内のHアド
レスカウンタ361は、前記デジタル画像データ305
を前記画像メモリ5に記憶する際の、水平方向に関する
アドレスを設定するためのHアドレス信号364を共通
バス4を介して画像メモリ5に出力する。
【0045】同様に、垂直同期アドレス発生手段28内
のVアドレスカウンタ370は、前記デジタル画像デー
タ305を画像メモリ5に記憶する際の、垂直方向に関
するアドレスを設定するためのVアドレス信号374を
共通バス4を介して画像メモリ5に出力する。
【0046】フリーズスイッチ385の出力信号、プリ
セットスイッチ386の出力信号、および自動調整スイ
ッチ387の出力信号はコントローラ381に入力され
る。該コントローラ381には、RAM392、ROM
393、およびバックアップ電源394が接続されてい
る。
【0047】前記PLL回路350は、位相比較回路3
51、フィルタ352、アンプ353、VCO(電圧制
御形発振器)354、および第4分周器355によって
構成され、該第4分周器355の分周比は、分周比シフ
トレジスタ356に設定されるパラメータによって決ま
り、該パラメータはコントローラ381によって設定さ
れる。
【0048】位相比較回路351に入力されたH同期信
号303は、そこでVCO354から出力されて第4分
周器355で分周された信号と位相比較され、比較後の
誤差信号はフィルタ352を介してアンプ353へ入力
される。アンプ353は、増幅した誤差信号をVCO3
54に出力し、VCO354からは、位相誤差が修正さ
れ、H同期信号303に同期したクロック信号802が
出力される。
【0049】すなわち、PLL回路350から出力され
るクロック信号802は、H同期信号303に同期し、
さらに、元のH同期信号303に対して、分周比シフト
レジスタ356に蓄えられた分周比倍されたクロック信
号となる。
【0050】該クロック信号802は、位相遅延手段2
5内の位相遅延器382、Hアドレスカウンタ361の
クロック端子、遅延器390、および第1分周器360
のクロック端子に入力される。
【0051】前記位相遅延器382は、遅延シフトレジ
スタ383に設定されるパラメータによって決まる時間
だけクロック信号802を遅延し、遅延したクロック信
号をA/D変換器301にサンプリング信号803とし
て出力する。遅延器390は、クロック信号802を、
Hアドレスカウンタ361での処理に応じた時間だけ遅
延し、Hアドレスカウンタ361から共通バス4へ出力
されるHアドレス信号364の出力タイミングと、遅延
器390を介して共通バス4へ出力されるサンプリング
信号803の出力タイミングとを一致させる。
【0052】この結果、たとえば前記分周比シフトレジ
スタ356に設定された分周比が1700であると、H
同期信号303の1周期Th当たりの映像信号が170
0分割され、1周期Th当たり1700個の画像データ
305が共通バス4を経由して画像メモリ5に出力され
ることになる。
【0053】なお、位相遅延手段25は、後に図6に関
して説明するように、ビデオ信号出力装置2側において
デジタル画像データをアナログ信号であるビデオ信号に
変換(量子化)するときの量子化周波数と、画像信号入
力装置1側におけるサンプリング周波数との位相を一致
させるために用いられるものである。遅延シフトレジス
タ383に設定されるパラメータはコントローラ381
によって設定される。
【0054】前記水平同期アドレス発生手段27は、水
平入力先頭位置設定手段26、Hアドレスカウンタ36
1、およびH入力数シフトレジスタ363によって構成
され、水平入力先頭位置設定手段26は、さらに第1分
周器360とHスタートシフトレジスタ362とによっ
て構成されている。Hスタートシフトレジスタ362お
よびH入力数シフトレジスタ363のパラメータはコン
トローラ381によって決定される。
【0055】該水平同期アドレス発生手段27におい
て、第1分周器360はH同期信号303によってリセ
ットされ、前記クロック信号802をHスタートシフト
レジスタ362に設定された分周比(パラメータ)で分
周し、分周出力をHアドレスカウンタ361に出力す
る。
【0056】Hアドレスカウンタ361は、該分周出力
が入力されると、H入力数をシフトレジスタ363に設
定されているパラメータを入力する。
【0057】一方、垂直同期アドレス発生手段28は、
垂直入力先頭位置設定手段29、Vアドレスカウンタ3
70、およびV入力数シフトレジスタ373によって構
成され、垂直入力先頭位置設定手段29は、さらに第2
分周器371とVスタートシフトレジスタ372とによ
って構成されている。Vスタートシフトレジスタ372
およびV入力数シフトレジスタ373のパラメータはコ
ントローラ381によって決定される。
【0058】該垂直同期アドレス発生手段28におい
て、第2分周器371はV同期信号304によってリセ
ットされ、前記H同期信号303をVスタートシフトレ
ジスタ372に設定された分周比(パラメータ)で分周
し、分周出力をVアドレスカウンタ370に出力する。
【0059】また、前記共通バス4は、インターフェー
ス22を介して外部装置、たとえば画像プリント手段2
0、画像記憶手段21と接続される。
【0060】また,画像メモリ5に保持される画像デー
タ305はモニタ203へも出力され,画像表示が行な
われる。
【0061】つぎに、前記水平同期アドレス発生手段2
7および垂直同期アドレス発生手段28の動作について
詳細に説明する。
【0062】なお、ここでは水平同期アドレス発生手段
27のHスタートシフトレジスタ362の分周比パラメ
ータがX1に、H入力数シフトレジスタ363のパラメ
ータがX2に設定され、同様に、垂直同期アドレス発生
手段28のVスタートシフトレジスタ372がY1に、
V入力数シフトレジスタ373がY2に設定され、さら
に、分周比シフトレジスタ356にはZ1が設定されて
いるものとして説明する。
【0063】水平同期アドレス発生手段27において、
H同期信号303が立ち下がると第1分周器360がリ
セットされ、その後、PLL回路350から出力される
クロック信号802が第1分周器360によってX1だ
け分周されると、プリセット信号804がHアドレスカ
ウンタ361に出力される。
【0064】Hアドレスカウンタ361は、プリセット
信号804が入力されるとH入力数シフトレジスタ36
3に設定されたパラメータX2を読み込み、以後、クロ
ック信号802が入力されるたびにHアドレス信号を発
生し、画像メモリ5にX2個のアドレス信号を出力す
る。
【0065】この結果、画像メモリ5には、H同期信号
303の1周期分をZ1分割した映像信号のうち、初め
から(X1+1)番目を先頭アドレスとしてX2個、換
言すれば、(X1+1)番目から(X1+X2)番目ま
での画像データX2個が画像メモリ5に入力されること
になる。
【0066】したがって、前記図3(b)に関して説明
したバックポーチ期間710に相当する期間をHスター
トシフトレジスタ362に設定し、画像期間711に相
当する期間をH入力数シフトレジスタ363に設定すれ
ば、画像期間に応じた画像データのみが画像メモリに出
力されるようになる。
【0067】一方、垂直同期アドレス発生手段28で
は、V同期信号304が立ち下がると第2分周器371
がリセットされ、その後、H同期信号303が第2分周
器371によってY1だけ分周されると、プリセット信
号805がVアドレスカウンタ370に出力される。
【0068】Vアドレスカウンタ370は、プリセット
信号805が入力されるとV入力数シフトレジスタ37
3に設定されたパラメータY2を読み込み、以後、H同
期信号303が入力されるたびにVアドレス信号を発生
し、画像メモリ5にY2個のアドレス信号を出力する。
【0069】この結果、画像メモリ5には、V同期信号
304が出力された後のH同期信号のうち、初めから
(Y1+1)番目のH同期信号に応じた映像信号を先頭
アドレスとしてY2個、換言すれば、(Y1+1)番目
から(Y1+Y2)番目までの画像データY2個が画像
メモリ5に入力されることになる。
【0070】したがって、前記図3(a)に関して説明
したブランキング期間704に相当する期間をVスター
トシフトレジスタ372に設定し、一画面に相当する画
像期間705をV入力数シフトレジスタ373に設定す
れば、垂直方向に関しては、一画面分の映像期間705
に応じた画像データのみが画像メモリ5に出力されるよ
うになる。
【0071】そして、この結果、画像メモリ5には、水
平方向にはX2個、垂直方向にはY2個、計X2×Y2
個の画像データが記憶されることになる。
【0072】図2は、前記画像信号入力装置1に斜視図
であり、その前面には前記フリーズスイッチ385、プ
リセットスイッチ386、および自動調整スイッチ38
7が取り付けられている。なお、各スイッチの用途は、
以下の実施例中において適宜説明する。
【0073】図4は、インタレース無し(順次走査方
式)の表示方法において、一般に用いられている画像の
画素数の構成例を示した図である。
【0074】同図(I)の画像例は、垂直方向に102
4画素で構成される画像であり、同図(II)の画像例は
垂直方向に768画素で構成される画像であり、同図
(III)の画像例は垂直方向に400画素で構成される
画像である。
【0075】また、各画像例におけるH同期信号の周波
数は、一般的に垂直方向の画素数と対応して設定される
ことが多い。すなわち、前記したように、V同期信号の
周波数は残像現象の見地から60Hz程度に設定される
ので、H同期信号の周波数が64kHzであると、V同
期信号1周期内のH同期信号の数は以下のようにして算
出される。
【0076】(64kHz/60Hz)=1067そし
て、垂直方向のH同期信号の数が求まると、該H同期信
号数に応じた垂直方向の画素数が1024画素であると
判定される。
【0077】同様に、H同期信号の周波数が49kHz
付近であると、垂直方向の画素数が768画素と判定さ
れ、H同期信号の周波数が24kHz付近であると、垂
直方向の画素数が400画素と判定される。
【0078】同様に、一般的には、垂直方向が1024
画素の場合は水平方向が1280画素の場合が多く、垂
直方向が768画素の場合は水平方向が1024画素で
構成される場合が多く、垂直方向が400画素の場合は
水平方向が640画素の場合が多いことが知られてい
る。
【0079】以下に詳述する本発明の各実施例の動作
は、上記したような推定結果を一部に利用して未知の信
号形式のビデオ信号のパラメータを求め、忠実な画像を
再現するようにしている。
【0080】以下に、図1に示した第1実施例の動作原
理を図5のフローチャートを参照しながら説明する。
【0081】本実施例では、入力される未知の信号形式
のビデオ信号の各パラメータを、以下のような3段階の
自動調整によって求めるようにしている。
【0082】第1段階:映像信号内の画像期間の画素数
(水平方向および垂直方向)の判定。
【0083】第2段階:画像期間(水平方向および垂直
方向の、ブランキング期間および映像期間)およびサン
プリング周波数の判定。
【0084】第3段階:サンプリング信号の位相合わ
せ。
【0085】ビデオ信号出力装置2から出力された未知
の信号形式のビデオ信号が画像信号入力装置1に入力さ
れ、自動調整スイッチ387が操作されると、前記判定
操作の第1段階が開始する。
【0086】ステップS1では、第3分周器380で分
周されたH同期信号がコントローラ381に入力され、
コントローラ381は入力信号に基づいて、H同期信号
の概略周波数を以下のようにして求める。
【0087】すなわち、H同期信号を分周する第3分周
器380の分周比が100であり、分周後のH同期信号
の周期が1.5msであるとすると、100/(1.5
×10−3)=66.67kHzの演算結果から、コン
トローラ381は、前記したような推測に基づいてRO
M393に予め登録されたデータを参照し、H同期信号
の概略周波数を64kHz付近であると判定する。
【0088】H同期信号の概略周波数が求まると、ステ
ップS2では、H同期信号の概略周波数が64kHzで
あるという判定結果に基づいて、コントローラ381が
ROM393に登録されたデータテーブルを参照し、画
像期間のH方向画素数を例えば1280、V方向画素数
を例えば1024と判定し、ステップS3では、該画素
数に関する値を、それぞれH入力数シフトレジスタ36
3およびV入力数シフトレジスタ373へセットする。
【0089】ステップS4では、H同期信号303の1
周期当たりのサンプリングクロック数SCを、コントロ
ーラ381がROM393に登録されたデータテーブル
を参照して求め、これを分周比シフトレジスタ356に
セットする。
【0090】なお、ここでいうサンプリングクロック数
SCは、図7に示したように、H同期信号303の1周
期分の映像信号をSC個のデジタル画像データに分割し
たときに、該SC個に分割されたデジタル画像データの
先頭から前記H方向画素数(1280)内に、少なくと
もブランキング期間710と画像期間711との境界部
分周辺A、および画像期間711とブランキング期間7
12との境界部分周辺Bのデジタル画像データが含まれ
るようにすることができる数である。
【0091】以下の説明では、該サンプリングクロック
数SCが1800と判定されたものとして説明する。ま
た、このとき、Hスタートレジスタ362およびVスタ
ートレジスタ372には、初期設定値として、例えば0
をセットする。
【0092】このようにして、各パラメータの暫定的な
セットが終了すると、ステップS5aでは、コントロー
ラ381が書き込み許可信号を共通バスを経由して画像
メモリ5へ出力する。PLL回路350からは、分周比
シフトレジスタ356にセットされた値(1800)に
H同期信号303の周波数(64kHz)を掛けた周波
数115MHzのクロック信号がサンプリングクロック
802として出力され、このサンプリング信号802は
位相遅延手段25の位相遅延器382を経由してA/D
変換器301に入力される。なお、該遅延器382の機
能に関しては、後に図6に関して詳細に説明する。
【0093】A/D変換器301は、該サンプリング信
号803で映像信号302をA/D変換してH同期信号
303の1周期分の映像信号を1800分割し、これを
デジタル画像データ305として画像メモリ5へ出力す
る。
【0094】このとき、水平同期アドレス発生手段27
のHアドレスカウンタ361では、サンプリングクロッ
ク信号802に基づいて、H(水平)方向のアドレス信
号の発生動作を以下のようにして開始する。
【0095】すなわち、第1分周器360は、H同期信
号303でリセットされた後に、Hスタートシフトレジ
スタ362にセットされている分周比(現時点では0)
でクロック信号802を分周し、その分周出力をHアド
レスカウンタ361にプリセット信号804として送り
出し、H入力数シフトレジスタ363にセットされてい
るプリセット値(1280)をHアドレスカウンタ36
1にセットする。
【0096】Hアドレスカウンタ361は、H同期信号
303から1280個のサンプリングクロックを計数し
て、画像のH方向の1ライン分のアドレスとして128
0のH方向アドレスを発生し、該アドレスを画像メモリ
5へ出力する。
【0097】この結果、画像メモリ5には、A/D変換
器301で映像信号を115MHzの周波数でサンプリ
ングして得られたデジタル画像データ305が、前記ア
ドレスによって指定される領域に記憶される。
【0098】なお、このときに画像メモリ5へ入力され
る画像データは、図7に関して説明したように、H同期
信号1周期分の映像信号を1800分割したデジタル画
像データのうちの、先頭部分から1280番目までであ
り、該1280個のデジタル画像データ内には、ブラン
キング710と映像期間711との境界部分周辺A、お
よび映像期間711とブランキング712との境界部分
周辺Bのデジタル画像データが含まれることになる。
【0099】一方、第2分周器371も、Vスタートシ
フトレジスタ372にセットされている分周比(現時点
では0)でH同期信号303を分周し、その分周出力を
プリセット信号805としてVアドレスカウンタ370
に送り出し、V入力数シフトレジスタにセットされてい
るプリセット値(1024)をVアドレスカウンタ37
0にセットする。
【0100】したがって、Vアドレスカウンタ370
は、V同期信号304が出力された後からのH同期信号
の計数を開始し、画像の垂直方向に関して1024画素
分のV方向アドレスを発生し、これを画像メモリ5へ出
力する。
【0101】この結果、画像メモリ5には、各H同期信
号に応じた1280個の画像データが、垂直方向には前
記Vアドレスによって指定される領域に記憶される。
【0102】以上のようにして、自動調整操作の第1段
階である映像信号内の画像期間の画素数の判定、および
該パラメータを利用して得られた画像データの画像メモ
リ5への登録が終了すると、前記判定操作の第2段階が
開始する。
【0103】なお、該第1段階において画像メモリ5へ
登録する画像データは、後述する第2段階での各操作を
考慮して、画像が白となるようなものを選ぶことが望ま
しい。
【0104】ステップS6aでは、コントローラ381
が前記画像メモリ5に記憶された画像データの内容を共
通バス4を介して読み出す。
【0105】ステップS7aでは、初めに、Vアドレス
に応じた画像データを参照して、V同期信号の立ち下が
りから映像期間が開始するまでのブランキング期間を以
下のようにしてアドレス値として求める。
【0106】すなわち、前記第1段階において、画像が
白となる映像信号を画像メモリ5に記憶させておくと、
画像領域以外の前記バックポーチ部分では、映像信号3
02が黒(輝度0)を示す。したがって、映像期間が開
始するまで画像データが黒の期間がバックポーチであ
り、画像データが白の期間が映像期間であると判定する
ことができる。
【0107】本実施例では、バックポーチの期間が10
アドレスと判定されたものとする。
【0108】なお、画像全体が黒の場合などでは、ブラ
ンキング期間(バックポーチ)と映像期間との区別が難
しいので、このような自動調整を行う場合には、画像メ
モリ5に予め登録しておく画像データは、少なくとも映
像期間の初めと終わりが黒以外の映像信号に応じたもの
である必要がある。
【0109】このようにして垂直方向に関しての映像期
間の判定が終了すると、水平方向に関しての映像期間の
判定を開始する。
【0110】ところで、水平方向に関しての映像期間の
判定は、単にH同期信号303に応じた画像期間および
ブランキング期間を求めれば良いといったものではな
く、ビデオ信号出力装置2における映像信号のサンプリ
ング周波数も同時に求める必要がある。
【0111】すなわち、ビデオ信号出力装置2のほとん
どは、電子計算機等のデジタル情報をアナログ信号に変
換することによってビデオ信号を作成しているため、ビ
デオ信号出力装置2におけるD/A変換のサンプリング
周波数と、映像信号入力装置1側でのA/D変換のサン
プリング周波数とが一致していないと、量子化誤差によ
って画像にモアレ縞が発生する場合がある。
【0112】そこで、水平方向に関しての映像期間の判
定にあたっては、ブランキング期間と映像期間とサンプ
リング周波数とを以下のようにして求める。
【0113】コントローラ381は、水平方向に関して
得られた画像データを前記画像メモリ5から読出し、H
同期信号の立ち下がりから映像期間が開始するまでのブ
ランキング期間およびその後の映像期間を、前記垂直方
向の場合と同様にしてアドレス値として求める。
【0114】本実施例では、ブランキング期間が50ア
ドレス、映像期間が1220アドレスであると判定され
るものとする。
【0115】このようにしてV方向のブランキング期
間、およびH方向ブランキング期間、映像期間が求めら
れると、ビデオ信号出力装置2におけるD/A変換時の
サンプリング周波数は以下のようにして求められる。
【0116】すなわち、水平方向の画像期間の画素数が
1280であり、前記求められた映像期間が1220ア
ドレスであることから、サンプリング周波数を一致させ
る、すなわち前記画像期間が1280分割されるように
するためには、サンプリング周波数を1280/122
0=1.05倍すれば良いことが分かる。そして、サン
プリング周波数が1.05倍となれば、H方向のブラン
キング期間(バックポーチ)も50アドレス×1.05
=53に修正する必要がある。
【0117】同様に、サンプリング周波数を1.05倍
するためにはPLL回路350の分周比、すなわち分周
比シフトレジスタ356の設定値を1890とする必要
があることが分かる。
【0118】このようにして各パラメータが求められる
と、ステップS8では、各パラメータの値が所定の範囲
内のものであるか否かが判定される。
【0119】すなわち、本実施例の機能を有効に活用す
るには、前記第1段階において白画面を表示する映像信
号を出力することが望ましいが、このような映像信号が
入力されなかった場合には、前記各パラメータの値が所
定の範囲から外れてしまう。そして、この状態で以後の
処理を実行すると、正確なパラメータが設定されない。
【0120】そこで、ステップS8では、各パラメータ
の値が所定の範囲内のものであるか否かを判定し、所定
の範囲外の値であると、ステップS9において、ROM
393内に設定された概略設定用パラメータを読出し、
ステップS10において該パラメータを対象となる各パ
ラメータに設定し、さらに、ステップS11において該
各パラメータをRAM392に記憶して当該処理を終了
する。
【0121】一方、ステップS8において、各パラメー
タの値が所定の範囲内のものであると判定されると、ス
テップS12において各パラメータが所定のレジスタに
設定、あるいは再設定される。
【0122】ただし、このような操作を1回行っただけ
では、たとえば前記ブランキング期間あるいは映像期間
の判定時に、その境界部分が明確でない(境界部分の画
像データが中間値を示す)場合には、パラメータが誤差
を含むものとなってしまう。
【0123】そこで、本実施例では、以上のようにして
映像期間の概略判定が終了すると、ステップS13にお
いて、該判定結果、すなわちパラメータが正確であるか
否かが判断される。この判定は、ブランキング期間に相
当するアドレスの画像データが略すべて0(黒)であ
り、映像期間に相当するアドレスの画像データが略すべ
て255(白)であるか否かを判定することによって行
われる。正確でない場合には、その精度をさらに向上さ
せるために、当該処理はステップS5に戻り、該パラメ
ータを用いて映像信号を画像メモリ5へ再度記憶する。
【0124】以下、ステップS5に戻った後の再処理に
ついて簡単に説明する。
【0125】なお、以上の説明から明らかなように、こ
の時点では、分周比シフトレジスタ356には1890
が、Hスタートシフトレジスタ362には53が、Vス
タートシフトレジスタ372には10が、H入力数シフ
トレジスタ363には1280が、V入力数シフトレジ
スタ373には1024が、それぞれセットされている
ものとする。
【0126】ステップS5では、パラメータが以上のよ
うに設定された状態でコントローラ381が書き込み許
可信号を共通バスを経由して画像メモリ5へ出力する。
PLL回路350からは、分周比シフトレジスタ356
にセットされた値(1890)にH同期信号303の周
波数(64kHz)を掛けた周波数121MHzのクロ
ック信号802がサンプリングクロックとして出力さ
れ、このサンプリングクロックは位相遅延手段25の位
相遅器382を経由してA/D変換器301に入力され
る。
【0127】A/D変換器301は、該サンプリングク
ロック803で映像信号をA/D変換し、H同期信号3
03の1周期分の映像信号を1890分割し、これをデ
ジタル画像データとして画像メモリ5へ出力する。
【0128】さらに、第1分周器360は、H同期信号
でリセットされた後に、Hスタートシフトレジスタ36
2にセットされている分周率(この場合53)でクロッ
ク信号802を分周し、その分周出力をHアドレスカウ
ンタ361にセット信号804として送り出し、H入力
数シフトレジスタにセットされているプリセット値(1
280)をHアドレスカウンタ361にセットする。
【0129】したがって、Hアドレスカウンタ361
は、H同期信号303が出力されてから54番目のクロ
ック信号802を開始タイミングとして、以後、128
0個のアドレス信号を画像メモリ5へ出力する。
【0130】この結果、画像メモリ5には、A/D変換
器301において映像信号を121MHzの周波数でサ
ンプリングして得られたデジタル画像データの54番目
の画像データを先頭アドレスとして、以後、1280個
の画像データが記憶されることになる。
【0131】一方、第2分周器371も、V同期信号3
04でリセットされた後に、Vスタートシフトレジスタ
372にセットされている分周率(この場合10)でH
同期信号303を分周し、その分周出力をVアドレスカ
ウンタ370にセット信号805として送り出し、V入
力数シフトレジスタにセットされているプリセット値
(1024)をVアドレスカウンタ370にセットす
る。
【0132】したがって、Vアドレスカウンタ370
は、V同期信号304が出力された後からH同期信号の
10周期後からアドレス発生を開始し、画像の垂直方向
に関して1024画素分のVアドレス信号を発生し、こ
れを画像メモリ5へ出力する。
【0133】この結果、画像メモリ5には、V同期信号
が出力されてから11番目のH同期信号を先頭として、
以後、1024個のアドレス信号が設定されることにな
る。
【0134】ステップS6では、コントローラ381が
前記画像メモリ5に記憶された画像データの内容を共通
バス4を介して読み出し、さらに、ステップS7では、
Vアドレスに応じた画像データを参照して、V同期信号
の立ち下がりから映像期間が開始するまでのブランキン
グ期間を前記と同様にアドレス値として求める。
【0135】本実施例では、バックポーチ期間が10ア
ドレスから11アドレスに修正されたものとする。
【0136】このようにして垂直方向に関しての映像期
間の判定が終了すると、水平方向に関しての映像期間の
判定を開始する。
【0137】コントローラ381は、水平方向に関して
得られた画像データを参照して、H同期信号の立ち下が
りから映像期間が開始するまでのブランキング期間およ
びその後の映像期間を、前記と同様にしてアドレス値と
して求める。
【0138】ここでは、ブランキング期間が56アドレ
ス、映像期間が1260アドレスに修正されたものとす
る。
【0139】このようにしてブランキング期間および映
像期間が求められると、サンプリング周波数も前記と同
様にして、求められる。
【0140】サンプリング周波数=1280/1260
×121=123 ブランキング期間=1280/1260×56=57 同様に、サンプリング周波数を1280/1260=
1.02倍するためにはPLL回路350の分周比を1
890×1.02=1927とすれば良いことが分か
る。
【0141】このようにして映像期間の概略判定が終了
すると、本実施例では、以後、ステップS8,S12に
おいて前記と同様の処理がなされ、ステップS13にお
いて、求められたパラメータの値が正確であると判断さ
れると第2段階の調整が終了する。
【0142】このようにして映像期間の判定が完了する
と、次に、サンプリングクロックの位相合わせを行う。
【0143】この位相合わせは、後述するように、映像
信号入力装置1に入力される映像信号302に、途中の
ケーブル容量等の影響によって鈍りが生じ、その結果発
生する該映像信号302とサンプリング信号803との
位相のずれを補償するために行われる。
【0144】該位相合わせを行うにあたっては、それま
でに求めた映像期間に関するパラメータを各レジスタに
セットした後に、図8(a)に示したように、水平方向
に縞状のパターンが繰り返す映像信号を入力する。
【0145】なお、縞状のパターンが繰り返す映像信号
が入力されたか否かはステップS14で判定され、映像
信号がこのようなパターンでないと、ステップS11に
おいて各パラメータをRAM392に記憶して当該処理
を終了する。
【0146】ステップS15では、映像信号302の位
相とサンプリング信号803の位相とが一致しているか
否かが判定され、一致している場合には、ステップS1
1において各パラメータをRAM392に記憶して当該
処理を終了する。
【0147】なお、このようにしてRAM392に記憶
されたパラメータは、プリセットSW386を操作する
ことによって適宜に読み出すことが可能であり、読み出
されたパラメータは所定のレジスタに設定される。した
がって、一旦信号形式が明らかになったビデオ信号に関
しては、以後、上記したような各種の判定処理を実行す
ることなく、簡単に処理できるようになる。
【0148】また、一致していない場合には、縞の端部
において、画像データが白(画像データが255)から
黒(画像データが0)に変化せず、その境界部分に同図
(b)に示したように、画像データが0〜255の間の
中間値を示す領域750が表れる。
【0149】このような場合には、ステップS16で以
下のようにして位相合わせを行う。すなわち、コントロ
ーラ381は遅延シフトレジスタ383の値を変化させ
ることによって位相遅延器382の遅延量を少しずつ変
化させ、該端部の画像データが中間値を示さないように
遅延シフトレジスタ383の設定値をセットする。
【0150】図6は、サンプリングクロック803の位
相と映像信号302の位相との関係を示した図である。
【0151】同図において、水平方向に縞状のパターン
が繰り返す映像信号を出力するビデオ信号出力装置2の
出力部では、同図(a)および(b)に示したように、
サンプリングクロック730とパルス状の映像信号73
1とは同期しているが、該映像信号731は、画像信号
入力装置1に入力されたときには、途中のケーブルの容
量等の影響によって同図(c)に示したように鈍った波
形732となってしまい、画像信号入力装置1のサンプ
リングクロック733(803)でサンプリングする
と、その画像データは同図(e)に示したように、中間
値を示す画像データ734となる。
【0152】そこで、この様な場合には、同図(f)に
示したように、ビデオ信号出力装置2のサンプリングク
ロック733に対して、例えば1/3位相だけずれたサ
ンプリングクロック736で映像信号732をサンプリ
ングすると、その画像データは同図(g)に示したよう
に、元の映像信号731に応じた画像データ737とな
る。
【0153】そこで、本実施例では、コントローラ38
1が、遅延シフトレジスタ383にセットする値を変化
させることによって位相遅延器382の遅延量を少しず
つ変化させ、該境界部分での画像データが中間値を示さ
ないように遅延シフトレジスタ383の設定値をセット
するようにし、最終的に最適な遅延時間をセットする。
【0154】なお、このときに入力する映像信号は、中
間値を持たず、かつ1水平期間内に何回か白黒の値が変
化するような信号であれば、どの様な信号であっても良
い。
【0155】このようにして位相合わせが行われ、ステ
ップS15で位相が一致していると判定されると、前記
したように、ステップS11において各パラメータをR
AM392に記憶して当該処理を終了する。
【0156】図9は、画素数設定手段33によって映像
信号内の画像期間の画素数(水平方向および垂直方向)
を割り出す実施例の主要部分の構成を示したブロック図
であり、図1と同一の符号は同一または同等部分を表し
ている。
【0157】前記図1に関して説明した実施例では、画
像期間の画素数は、コントローラ381が第3分周器3
80の出力信号に基づいてROM393を参照すること
によって割り出されたが、本実施例では、コントローラ
381で演算処理等を行うことなく、該画素数の判定、
登録ができるようにした。
【0158】同図において、H同期信号はfh検出手段
31およびインタレース検出手段30の一方の入力端子
に入力され、V同期信号はインタレース検出手段30の
他方の入力端子に入力され、該fh検出手段31および
インタレース検出手段30の出力信号はROM32のア
ドレスバスに入力される。
【0159】該ROM32のデータバスには、サンプリ
ング周波数設定手段24、水平同期アドレス設定手段2
7、および垂直同期アドレス設定手段28が入力されて
いる。
【0160】このような構成の装置において、fh検出
手段31は、H同期信号の周波数を適宜の手段で計測
し、該周波数に応じたデジタル信号(例えば3ビット)
をROM32のアドレスバスの下位3ビットに出力す
る。
【0161】一方、インタレース検出手段30は、イン
タレースの有無を検出して、該検出信号をROM32の
アドレスバスの上位1ビットに出力する。
【0162】ROM32は、アドレスバスに入力される
データに応じたアドレスに記憶されたデジタルデータを
サンプリング周波数設定手段24、水平同期アドレス設
定手段27、および垂直同期アドレス設定手段28に出
力する。
【0163】本実施例によれば、コントローラ381に
よる演算等を行うことなく、H同期信号の周波数に基づ
いて、画素数に関するデータがROM32から水平同期
アドレス設定手段および垂直同期アドレス設定手段28
に直接出力されるので、コントローラ381の負担が低
減され、処理速度が向上する。
【0164】図10は、前記図6に関して説明したよう
な、映像信号の出力側と入力側とのサンプリング信号の
位相のずれを調整する装置の主要部の構成を示したブロ
ック図であり、図1と同一の符号は同一または同等部分
を表している。
【0165】同図において、映像信号はA/D変換器3
01に入力され、該A/D変換器301には、その最大
値を記憶するラッチ33および最小値を記憶するラッチ
34が接続されている。該ラッチ33およびラッチ34
の出力信号は、それぞれ演算回路35に入力される。該
演算回路35での演算(減算)結果はコントローラ38
1に入力される。
【0166】このような構成の装置において、映像信号
は、A/D変換器301において位相遅延手段25から
出力されるサンプリング信号によってサンプリングさ
れ、所定の期間内の最大値および最小値が、それぞれラ
ッチ33およびラッチ34に記憶される。演算回路35
では、前記所定の期間毎にラッチ33とラッチ34に記
憶された画像データの差分を求め、該差分をコントロー
ラ381に入力する。
【0167】コントローラ381は、該差分から前記サ
ンプリング信号の位相のずれを検出し、該ずれが無くな
るように位相遅延手段25を制御する。
【0168】図11は、コントローラ381で演算処理
等を行うことなく前記画像期間を割り出す装置の主要部
の構成を示したブロック図であり、図1と同一の符号は
同一または同等部分を表している。
【0169】同図において、A/D変換器301の出力
信号はエッジ検出手段36に入力される。エッジ検出手
段36の検出信号は表示期間検出手段39の計数手段3
7のトリガ入力端子に入力され、該計数手段37のリセ
ット端子にはH同期信号が、また、クロック端子にはV
CO354からのクロック信号が入力される。
【0170】計数手段37の計数結果はラッチ38に入
力され、該ラッチ38の出力信号はコントローラ381
に入力される。
【0171】このような構成の装置において、計数手段
37はH同期信号によってリセットされ、ブランキング
期間が終了して映像信号が出力されると、該映像信号は
A/D変換器301でデジタル画像データに変換されて
エッジ検出手段36に入力される。
【0172】エッジ検出手段36は、該デジタル画像デ
ータを参照してエッジ部分を検出し、検出信号を計数手
段37のトリガ入力端子に入力する。トリガが入力され
ると、計数手段37はVCO354のクロックを計数開
始する。
【0173】その後、エッジ検出手段36が画像期間の
終了を検出すると、ラッチ38は計数手段37の計数値
を保持し、該計数値をコントローラ381に出力する。
【0174】図12は、前記図11に関して説明したエ
ッジ検出手段36に、エッジ検出のスレッショルドを変
化させる機能を付加した実施例の主要部分の構成を示し
たブロック図であり、図11と同一の符号は同一または
同等部分を表している。
【0175】同図において、A/D変換器301の出力
信号は比較手段41の一方の入力端子に入力され、他方
の入力端子にはレベル設定手段40の出力信号が入力さ
れる。レベル設定手段40にはコントローラ381が接
続されており、該レベル設定手段40の出力レベルはコ
ントローラ381によって調整される。
【0176】このような構成の装置において、入力され
る映像信号が、図17に示したようにオフセット△Vを
有すると、前記図11に関して説明したエッジ検出手段
36では、H同期信号に同期したエッジ部Cと、実際の
映像期間のエッジ部Dとを区別することができず、得ら
れる画像が不自然なものとなってしまう。
【0177】このような場合、本実施例では、コントロ
ーラ381がレベル設定手段40を適宜に制御して比較
手段41のオフセットを変化させ、前記エッジ部Dのみ
が検出されるようにする。
【0178】本実施例によれば、映像信号がオフセット
△Vを有するような場合であっても、忠実な画像を再生
できる。
【0179】図13は、本発明の第2の実施例のブロッ
ク図であり、図1と同一の符号は同一または同等部分を
表している。また、図14は本実施例の動作を説明する
ためのフローチャートである。
【0180】図1との比較から明らかなように、本実施
例では、画像メモリ5の代わりに、画像の一次元方向の
1ライン分のみを記憶するラインメモリ55を接続した
点に特徴がある。
【0181】図14において、ステップS1からステッ
プS4までは、前記図5に関して説明した動作とほぼ同
じであるので、その説明は省略する。
【0182】その後、ステップS5bは、ビデオ信号出
力装置2から出力される映像信号302の1ライン分が
ラインメモリ55に記憶され、さらに、該記憶された1
ライン分の映像信号がコントローラ381に読み出され
る。
【0183】ステップS6bでは、読み出した1ライン
分の映像信号内に画像信号が含まれているか否かをその
都度判定し、画像信号が含まれていないと当該処理はス
テップS5bへ戻り、1ライン分の映像信号の記憶、コ
ントローラ381への読み出し、画像信号の有無判定を
繰り返す。
【0184】ステップS6bで画像信号が有りと判定さ
れると、ステップS7bでは、このときのH同期信号の
順番を垂直方向に関するブランキング期間とする。
【0185】また、水平方向に関するブランキング期
間、画像期間、およびサンプリング周波数の判定も、該
画像信号を有する映像信号を利用して、前記図1に関し
て説明した実施例の場合と同様にして行う。
【0186】なお、ステップS8以後は、前記図5に関
して説明した動作とほぼ同じであるので、その説明は省
略する。
【0187】本実施例によれば、メモリの容量を小さく
できるので、装置の小型化が可能になる。
【0188】図15は、本発明の第3の実施例のブロッ
ク図であり、図1と同一の符号は同一または同等部分を
表している。
【0189】図1または図13との比較から明らかなよ
うに、本実施例では、画像データを記憶する外部メモリ
を特に設けず、該画像データを直接コントローラ381
に記憶し、該コントローラ381内において、前記各実
施例と同様の判定処理を行うようにしている。
【0190】なお、本実施例では、その処理方法如何に
よって、コントローラ381の一部を、図1に示した画
像メモリ5、あるいは図13に示したラインメモリ55
として利用することができる。
【0191】図15は、本発明の第4の実施例のブロッ
ク図であり、図1と同一の符号は同一または同等部分を
表している。
【0192】本実施例は標本化定理を利用するもので、
サンプリング周波数をビデオ信号出力装置2の2倍以上
として前記各実施例の場合の2倍以上の画像データを生
成し、プリント時には、該画像データに補間処理を施こ
して出力することによって、位相合わせのプロセスを廃
止した点に特徴がある。
【0193】以下、本実施例の動作を、前記図1に関し
て説明した実施例と同様のビデオ信号が入力されたと想
定し、図5のフローチャートを用いて説明する。
【0194】すなわち、H同期信号の周波数から、ステ
ップS1においてH同期信号の概略周波数が647kH
z付近であると判定され、さらに、ステップS2、3に
おいて、画像期間のH方向画素数が1280、V方向画
素数が1024と割り出されると、コントローラ381
は、ステップS4において、H同期信号303の1周期
当たりのサンプリングクロック数SCを前記と同様に、
ROM393に登録されたデータテーブルを参照して3
600(第1実施例の場合の倍)と判定し、これを分周
比シフトレジスタ356にセットし、更に、Hスタート
レジスタ362およびVスタートレジスタ372には、
初期設定値として、例えば0をセットする。
【0195】PLL回路350からは、分周比シフトレ
ジスタ356にセットされた値(3600)にH同期信
号303の周波数(64kHz)を掛けた周波数230
MHzのクロック信号がサンプリングクロック802と
して出力され、このサンプリングクロック802は位相
遅延手段25の位相遅器382を経由してA/D変換器
301に入力される。
【0196】A/D変換器301は、該サンプリングク
ロック803で映像信号をA/D変換し、H同期信号3
03の1周期分の映像信号を3600分割し、これをデ
ジタル画像データ305として画像メモリ5へ出力す
る。
【0197】以下、前記図1に関して説明した場合と同
様にして、自動調整操作の第1段階である映像信号内の
画像期間の画素数の判定、および該パラメータを利用し
て得られた画像データの画像メモリ5への登録が終了す
ると、コントローラ381は前記画像メモリ5に記憶さ
れた画像データの内容を読み出す。
【0198】ステップS7aでは、初めに、コントロー
ラ381が該画像データを参照して、V同期信号のブラ
ンキング期間を求める。
【0199】本実施例では、図1の実施例の場合と同様
に、バックポーチの期間が10アドレスと割り出され
る。
【0200】垂直方向に関しての映像期間の判定が終了
すると、水平方向に関しての映像期間の判定が開始さ
れ、ここでは、図1の実施例の場合に比べてサンプリン
グ周波数が2倍になっているので、ブランキング期間が
100アドレス、映像期間が2440アドレスとなる。
【0201】このようにしてブランキング期間および映
像期間が割り出されると、サンプリング周波数は前記と
同様にして割り出され、さらに、該パラメータの再設定
等が行われる。
【0202】このようにして各パラメータが決定され、
実際のプリント操作が開始されると、A/D変換器30
1から出力されるデジタル画像データは、ビデオ信号出
力装置1における元のデジタル画像データの2倍とな
る。
【0203】A/D変換器301から出力されるデジタ
ル画像データ305は、補間装置650において補間処
理がなされ、その後、インターフェースを介して画像プ
リント手段、あるいは画像記憶手段に記憶される。
【0204】本実施例によれば、サンプリング周波数が
元の信号の周波数の2倍以上であるために、サンプリン
グ信号の位相合わせを行わなくても、元の映像信号を忠
実に再現することができるようになる。
【0205】なお、上記した実施例では、信号形式判定
における第1段階での画素数の判定、および第2段階で
の画像期間、サンプリング周波数の判定と共に、第3段
階での映像信号とサンプリング信号との位相合わせも自
動的に行われるものとして説明したが、本発明はこれの
みに限定されるものではなく、第1段階および第2段階
での判定のみ自動的に行うようにし、第3段階の位相合
わせは行わない、あるいは手動で行うようにしても良
い。
【0206】
【発明の効果】以上の通り、本発明によれば、入力映像
信号が未知のものであっても、適切なサンプリングクロ
ックを得ることが出来る
【0207】
【0208】
【0209】
【0210】
【0211】
【0212】
【0213】
【図面の簡単な説明】
【図1】本発明の一実施例である画像信号入力装置のブ
ロック図である。
【図2】画像信号入力装置の斜視図である。
【図3】ビデオ信号のタイミングチャートである。
【図4】同期信号周波数に対応した画像寸法の説明図で
ある。
【図5】図1の動作を説明するフローチャートである。
【図6】サンプリング信号とビデオ信号との関係を示し
た図である。
【図7】分周比シフトレジスタに設定するサンプリング
クロック数の求め方を説明するための図である。
【図8】サンプリング信号の位相のずれを説明するため
の図である。
【図9】水平同期信号の周波数を求める装置のブロック
図である。
【図10】サンプリング信号の位相のずれを補正する装
置のブロック図である。
【図11】画像期間を検出する装置のブロック図であ
る。
【図12】オフセットを有する映像信号の画像期間を検
出する装置のブロック図である。
【図13】本発明の第2の実施例のブロック図である。
【図14】図13の動作を説明するフローチャートであ
る。
【図15】本発明の第3の実施例のブロック図である。
【図16】本発明の第4の実施例のブロック図である。
【図17】図12の動作を説明するための図である。
【図18】ビデオ信号の構成を表したタイミングチャー
トである。
【符号の説明】
1…画像信号入力装置、2…ビデオ信号出力装置、4…
共通バス、5…画像メモリ、20…画像プリント手段、
21…画像記憶手段、22,23…インターフェース、
25…位相遅延手段、26…水平入力先頭位置設定手
段、27…水平同期アドレス発生手段、28…垂直同期
アドレス発生手段、29…水平入力先頭位置設定手段、
30…インタレース検出手段、55…ラインメモリ、3
01…A/D変換器、381…コントローラ。
───────────────────────────────────────────────────── フロントページの続き (72)発明者 持丸 芳明 神奈川県横浜市戸塚区吉田町292番地 株式会社日立画像情報システム内 (72)発明者 小堀 康功 神奈川県横浜市戸塚区吉田町292番地 株式会社日立製作所 家電研究所内 (72)発明者 半間 謙太郎 茨城県勝田市大字稲田1410番地 株式会 社日立製作所 東海工場内 (56)参考文献 特開 昭62−91992(JP,A) 特開 昭64−44184(JP,A) 特開 昭63−141464(JP,A) 特開 昭63−292886(JP,A) 実開 昭63−191779(JP,U) (58)調査した分野(Int.Cl.7,DB名) H04N 5/14 - 5/217 G09G 5/00 H04N 5/76

Claims (5)

    (57)【特許請求の範囲】
  1. 【請求項1】少なくとも水平周波数が異なる複数の映像
    信号が入力可能であって、該入力映像信号をサンプリン
    グしてデジタル信号に変換するA/D変換器と、該A/
    D変換器にサンプリングクロックを供給するサンプリン
    グクロック発生回路と、該サンプリングクロック発生回
    路からのサンプリングクロックの周波数を調整する調整
    回路と、前記A/D変換器からのデジタル信号を画像デ
    ータとして記憶する画像メモリとを有し、前記画像メモ
    から読み出された画像データに基づき映像の表示を行
    う画像表示装置において、 調整スイッチを更に有し、 前記調整回路は、前記調整スイッチに対する操作に応答
    して動作するものであって、前記映像信号とともに入力
    される水平同期信号の周波数もしくは周期に関する情報
    を検出する検出手段と、水平同期信号の水平1サイクル
    における画像期間及びサンプリング周波数に関するパラ
    メータのテーブルを記憶する記憶手段と、前記検出手段
    により検出された前記情報を用いて前記テーブルを参照
    することにより、当該入力映像信号に対応する前記画像
    期間及びサンプリング周波数に関するパラメータを求め
    る演算手段とを備え、前記画像メモリから読み出された
    前記水平同期信号の水平1サイクルにおける画像期間と
    前記演算手段によって求められた前記画像期間のパラメ
    ータとの相違に基づいて前記サンプリング周波数に関す
    るパラメータを変更することにより、前記サンプリング
    クロック発生回路からのサンプリングクロックの周波数
    を調整することを特徴とする画像表示装置。
  2. 【請求項2】請求項1に記載の画像表示装置において、
    前記サンプリングクロック発生回路はPLL回路であ
    り、前記修正されたパラメータを該PLL回路の分周比
    として設定することにより、前記サンプリング周波数を
    調整するようにしたことを特徴とする画像表示装置。
  3. 【請求項3】少なくとも水平周波数が異なる複数の映像
    信号が入力可能であって、該入力映像信号をサンプリン
    グしてデジタル信号に変換するA/D変換器と、該A/
    D変換器にサンプリングクロックを供給するサンプリン
    グクロック発生回路と、該サンプリングクロック発生回
    路からのサンプリングクロックの周波数を調整する調整
    回路と、該A/D変換器からのデジタル信号を画像デー
    タとして記憶する画像メモリとを有し、前記画像メモリ
    から読み出された画像データに基づき映像の表示を行う
    画像表示装置において、 調整スイッチを更に有し、 前記調整回路は、前記調整スイッチに対する操作に応答
    して動作するものであって、前記映像信号とともに入力
    される水平同期信号の周波数もしくは周期に関する情報
    を検出する検出手段と、水平同期信号の水平1サイクル
    における画像期間とサンプリング周波数に関するパラメ
    ータのデータテーブルを記憶する記憶手段と、前記検出
    手段により検出された前記情報を用いて前記データテー
    ブルを参照することにより、当該入力映像信号に対応す
    る前記画像期間及び前記サンプリング周波数のパラメー
    タを求める演算手段と、前記画像メモリから読み出され
    た水平同期信号の水平1サイクルにおける画像期間と前
    記演算手段によって求められた画像期間のパラメータと
    が一致するように、前記サンプリング周波数のパラメー
    タを修正する修正手段とを有し、該修正手段により修正
    されたサンプリング周波数のパラメータを前記サンプリ
    ングクロック発生回路に供給してサンプリング周波数を
    調整することを特徴とする画像表示装置。
  4. 【請求項4】少なくとも水平周波数が異なる複数の映像
    信号が入力可能であって、該入力映像信号を、サンプリ
    ングクロックを用いてA/D変換器でデジタル信号に変
    換し、該デジタル信号を画像データとして画像メモリに
    記憶し、該画像メモリに記憶された画像データに基づき
    画像を出力する装置におけるサンプリングクロックの調
    整方法であって、前記装置に設けられた調整スイッチに
    応答して、以下のステップを実行することを特徴とする
    サンプリング周波数調整方法: (a)前記映像信号とともに入力される水平同期信号の
    周波数もしくは周期に関する情報を検出する検出ステッ
    プ; (b)前記検出ステップで検出された情報に基づいて、
    水平同期信号の水平1サイクルにおける画像期間及びサ
    ンプリング周波数に関するパラメータのテーブルを参照
    することにより、当該入力映像信号に対応する前記画像
    期間及びサンプリング周波数に関するパラメータを求め
    る演算ステップ; (c)前記画像メモリから読み出された前記水平同期信
    号の水平1サイクルにおける画像期間と前記演算ステッ
    プによって求められた前記画像期間のパラメータとの相
    違に基づいて、前記サンプリング周波数に関するパラメ
    ータを変更することにより、前記サンプリングクロック
    の周波数を調整する調整ステップ。
  5. 【請求項5】少なくとも水平周波数が異なる複数の映像
    信号が入力可能であって、該入力映像信号を、サンプリ
    ングクロックを用いてA/D変換器でデジタル信号に変
    換し、該デジタル信号を画像データとして画像メモリに
    記憶し、該画像メモリに記憶された画像データに基づき
    画像を出力する装置におけるサンプリングクロックの調
    整方法であって、前記装置に設けられた調整スイッチに
    応答して、以下のステップを実行することを特徴とする
    サンプリング周波数調整方法: (a)前記映像信号とともに入力される水平同期信号の
    周波数もしくは周期に関する情報を検出する検出ステッ
    プ; (b)前記検出ステップで検出された情報に基づいて、
    水平同期信号の水平1サイクルにおける画像期間とサン
    プリング周波数に関するパラメータのテーブルを参照す
    ることにより、当該入力映像信号に対応する前記画像期
    間及びサンプリングのパラメータを求める演算ステッ
    プ; (c)前記画像メモリから読み出された前記水平同期信
    号の水平1サイクルにおける画像期間と前記演算ステッ
    プによって求められた前記画像期間のパラメータとが一
    致するように、前記演算ステップで求められたサンプリ
    ング周波数のパラメータを修正する修正ステップ; (e)前記修正されたパラメータを用いて、前記サンプ
    リングクロックの周波数を調整する調整ステップ。
JP11044399A 1999-04-19 1999-04-19 画像表示装置及びサンプリング周波数調整方法 Expired - Fee Related JP3451216B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11044399A JP3451216B2 (ja) 1999-04-19 1999-04-19 画像表示装置及びサンプリング周波数調整方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11044399A JP3451216B2 (ja) 1999-04-19 1999-04-19 画像表示装置及びサンプリング周波数調整方法

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP1235209A Division JP3023116B2 (ja) 1989-09-11 1989-09-11 映像信号処理装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2002047294A Division JP3578747B2 (ja) 2002-02-25 2002-02-25 画像出力装置

Publications (2)

Publication Number Publication Date
JPH11355604A JPH11355604A (ja) 1999-12-24
JP3451216B2 true JP3451216B2 (ja) 2003-09-29

Family

ID=14535860

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11044399A Expired - Fee Related JP3451216B2 (ja) 1999-04-19 1999-04-19 画像表示装置及びサンプリング周波数調整方法

Country Status (1)

Country Link
JP (1) JP3451216B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4787395B2 (ja) * 2000-03-02 2011-10-05 Necディスプレイソリューションズ株式会社 表示装置

Also Published As

Publication number Publication date
JPH11355604A (ja) 1999-12-24

Similar Documents

Publication Publication Date Title
US6219101B1 (en) Method and apparatus for video flicker filter
EP0805430B1 (en) Video adapter and digital image display apparatus
JP3220023B2 (ja) 液晶表示装置
US5382984A (en) Digital convergence correction apparatus for color television receiver with cursor on screen
JPH11289500A (ja) アナログ画像信号の信号処理方法
US7633494B2 (en) Apparatus and method for controlling display state
JPS6231288A (ja) 逐次走査表示装置
JP3451216B2 (ja) 画像表示装置及びサンプリング周波数調整方法
EP0840275A2 (en) Luminance correction circuit and video display monitor thereof
US7327401B2 (en) Display synchronization signal generation apparatus and method in analog video signal receiver
JP3578747B2 (ja) 画像出力装置
JP3896368B2 (ja) 画像表示装置
EP1734495B1 (en) Picture signal processing device
JP3023116B2 (ja) 映像信号処理装置
JP2000125225A (ja) 輝度補正装置
JPH11219157A (ja) サンプリングクロック制御装置
JPH0397383A (ja) ビデオプリンタ装置
JPH1091132A (ja) 画像表示装置
KR100308579B1 (ko) 엘씨디(lcd)프로젝터의 키이스톤 왜곡 보정을 위한 수평주사율 변환장치
JP3402184B2 (ja) サンプリングクロック発生装置
JPH1049103A (ja) 表示制御装置
KR100232605B1 (ko) Lcd 모니터의 색신호 동기조정장치
JPH1155598A (ja) 輝度補正装置
JP3541628B2 (ja) スーパーインポーズ装置
KR100314071B1 (ko) 화면 크기 자동 조정 방법

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20070711

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080711

Year of fee payment: 5

LAPS Cancellation because of no payment of annual fees