JP3407038B2 - 記憶装置用アダプタ - Google Patents
記憶装置用アダプタInfo
- Publication number
- JP3407038B2 JP3407038B2 JP2000155574A JP2000155574A JP3407038B2 JP 3407038 B2 JP3407038 B2 JP 3407038B2 JP 2000155574 A JP2000155574 A JP 2000155574A JP 2000155574 A JP2000155574 A JP 2000155574A JP 3407038 B2 JP3407038 B2 JP 3407038B2
- Authority
- JP
- Japan
- Prior art keywords
- storage means
- value
- address
- number storage
- lba
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Landscapes
- Memory System (AREA)
Description
情報をホストコンピュータで用いるための記憶装置用ア
ダプタの技術に関するものである。
おり、それらの携帯機器には一般に他の機器とのデータ
のやりとりを可能にするために、何らかの着脱可能な外
部記憶装置が用いられている場合が大多数である。たと
えば、デジタルカメラでは、ATA規格インタフェース
に準拠しないスマートメディア(登録商標)カードなど
の小型の記憶装置が画像データを保存するためによく利
用されている。この小型の記憶装置に保存された画像デ
ータをパソコンで読み書きできるようにPCカードAT
A規格インタフェースに接続するためによく利用されて
いるPCカードアダプタが、記憶装置用アダプタの代表
例であり、以下、従来例として、図7、8、9、10を
用いて説明する。
PCカードアダプタの回路ブロック構成の一例を示す図
であり、図8は、LBAモードのアドレスとCHSモー
ドのアドレスの相関関係を示す図であり、図9は、従来
の記憶装置用アダプタであるPCカードアダプタのアド
レス制御手段の回路ブロック構成の一例を示す図であ
り、図10は、従来の記録装置用アダプタであるPCカ
ードアダプタの動作を示すフロー図である。PCカード
のインタフェースとしては、PCカードATA規格イン
タフェースが用いられる。
ように、記憶装置をPCカードアダプタに接続する接続
手段1と、ホストコンピュータのATA規格インタフェ
ースにPCカードアダプタを接続する接続手段2と、ホ
ストコンピュータのATA規格インタフェースを通し
て、ホストコンピュータへデータの受け渡しを行うAT
A規格インタフェース制御手段3と、記憶装置中のメモ
リ領域に記憶されているデータを読み書きする記憶装置
アクセス手段4と、PCカードアダプタ全体の動作を管
理するアダプタ管理部5とで構成されている。
中のメモリ領域に記憶されているデータから、メモリ領
域の容量やシリンダ数(指定できるシリンダ番号の最大
値)やヘッド数(指定できるヘッド番号の最大値)やト
ラックあたりのセクタ数(指定できるセクタ番号の最大
値)といった情報を算出するアドレスパラメータ検出手
段6と、ホストコンピュータから受けとったアドレス情
報を前記ATA規格インタフェース制御手段3から読み
出し、そのアドレス情報と前記アドレスパラメータ検出
手段6から得た記憶装置中のメモリ領域の各種パラメー
タをもとに、アドレス全般の計算を行うアドレス制御手
段7とからなる。
いては、ホストコンピュータは、記憶装置中のメモリ領
域の先頭からセクタ番号を割り当ててアクセスを行うL
BA(論理ブロックアドレス)モードと、シリンダ、ヘ
ッド、セクタの位置を指定してデータの読み書きを行う
CHS(シリンダ・ヘッド・セクタ)モードの2つで記
憶装置中のメモリ領域のデータにアクセス可能である。
のビット幅は28ビットであり、アドレスがLBAモー
ドのときは、この28ビットがそのままアドレス値とな
り、CHSモードのときは、上位4ビットがヘッド番号
を、中位16ビットがシリンダ番号を、下位8ビットが
セクタ番号をそれぞれ意味する。
は、図8に示す相関関係があり、図8において「*」は
乗算を示す記号、「/」は除算を示す記号、「mod」
は剰余算を示す記号である。
アドレスは、アダプタ内部でLBAモードのアドレスか
ら生成するので、アダプタ内部ではホストコンピュータ
が指定するアドレスをLBAモードで記憶している。し
たがって、ホストコンピュータが指定するアドレスがC
HSモードのときは、図8に示す変換式を用いて、アダ
プタの内部で一旦CHSモードのアドレスをLBAモー
ドのアドレスに変換する必要がある。
した後では、記憶装置用アダプタは、ホストコンピュー
タに対して、最後にアクセスした記憶装置中のメモリ領
域のアドレスをホストコンピュータが指定するアドレス
モードで返さなくてはならない。したがって、ホストコ
ンピュータの指定するアドレスがCHSモードのとき
は、図8に示す変換式を用いて、アダプタ内部のLBA
モードのアドレスをCHSモードのアドレスに変換する
必要がある。
ドレス制御手段7は図9に示すように、アドレス記憶手
段40と、記憶装置中のメモリ領域の容量とシリンダ数
とヘッド数とトラック当たりのセクタ数とを記憶するア
ドレスパラメータ記憶部41と、アドレス変更部42
と、アドレスモード判定手段43とで構成され、アドレ
ス変更部42内には、CHSモードのアドレスからLB
Aモードのアドレスへの変換手段61と、LBAモード
のアドレスからCHSモードのアドレスへの変換手段6
2と、アドレス更新手段63とを有する構成となってい
る。
カードアダプタの動作を説明する。まず、ATA規格イ
ンタフェース制御手段3を介して読み込んだホストコン
ピュータが指定したアドレス値をアドレス記憶手段40
に記憶させる(ステップ80)。次に、ホストコンピュ
ータが指定するアドレスのモードをアドレスモード判定
手段43で判定する(ステップ81) ホストコンピュータが指定するアドレスがCHSモード
であった場合、CHSモードのアドレスからLBAモー
ドのアドレスへの変換手段61を用いて、アドレス記憶
手段40の値をLBAモードのアドレスに変換する(ス
テップ82)。
装置にアクセスしながら、必要に応じてアドレス更新手
段63を用いてアドレス記憶手段40の値を更新する
(ステップ83)。次に、ホストコンピュータが指定す
るアドレスのモードをアドレスモード判定手段43で判
定する(ステップ84)。
CHSモードであった場合、LBAモードのアドレスか
らCHSモードのアドレスへの変換手段62を用いて、
アドレス記憶手段40の値をCHSモードのアドレスに
変換する(ステップ85)。
TA規格インタフェース制御手段3を介してホストコン
ピュータに返す(ステップ86)。
モードのアドレスからCHSモードのアドレスへの変換
手段62は、図8の変換式にあるとおり、28ビットと
いう多ビットのアドレス値についての乗算、除算、剰余
算をしなければならない。しかも、乗算回路、除算回
路、剰余算回路は大規模であり処理時間もかかるため、
これらを多用する構成の記憶装置用アダプタはコストが
高くなり処理時間がかかるという課題を有していた。
るものであり、処理回路が大規模で、処理時間がかかっ
ていたLBAモードのアドレスからCHSモードのアド
レスへの変換手段を導入しなくても、LBAモード及び
CHSモードのいずれであってもホストコンピュータか
らアクセス可能である、低コストで高速処理の記憶装置
用アダプタを提供することを目的とするものである。
に、本発明の請求項1記載の記憶装置用アダプタは、メ
モリ領域を有する記憶装置をホストコンピュータに接続
する記憶装置用アダプタにおいて、LBAモードのアド
レスを記憶するLBAアドレス記憶手段と、CHSモー
ドのアドレスのうちのシリンダ番号を記憶するシリンダ
番号記憶手段、ヘッド番号を記憶するヘッド番号記憶手
段、及びセクタ番号を記憶するセクタ番号記憶手段から
なるCHSアドレス記憶手段と、前記LBAアドレス記
憶手段の値を更新すると同時に、前記CHSアドレス記
憶手段内の前記シリンダ番号記憶手段の値、前記ヘッド
番号記憶手段の値、及び前記セクタ番号記憶手段の値を
更新するアドレス更新手段と、前記アドレス更新手段に
よる更新後、前記LBAアドレス記憶手段の値と、前記
CHSアドレス記憶手段の3つの値の組とのいずれかを
選択し、前記ホストコンピュータに出力するセレクタと
を有することを特徴とする。このことにより、LBAモ
ードのアドレスからCHSモードのアドレスへの変換手
段を導入する必要がなくなり、LBAモードでもCHS
モードでもホストコンピュータからアクセス可能であ
る、低コストで高速処理の記憶装置用アダプタを提供す
ることができる。
アダプタは、請求項1記載の記憶装置用アダプタであっ
て、記憶装置中のメモリ領域のヘッド数を記憶するヘッ
ド数記憶手段、及びトラック当たりのセクタ数を記憶す
るトラック当りのセクタ数記憶手段をさらに有し、前記
アドレス更新手段は、前記CHSアドレス記憶手段の3
つの値に対してLBAアドレス記憶手段の値を1増やす
のと等価な更新を行うアドレス加算更新手段を含むもの
であり、前記アドレス加算更新手段は、前記LBAアド
レス記憶手段の値を1増やすと同時に、前記ヘッド番号
記憶手段の値と前記ヘッド数記憶手段の値との比較と、
前記セクタ番号記憶手段の値と前記トラック当りのセク
タ数記憶手段の値との比較とを行い、それらの比較結果
に応じて、前記シリンダ番号記憶手段の値と、前記ヘッ
ド番号記憶手段の値と、前記セクタ番号記憶手段の値と
を変更するものであることを特徴とする。このことによ
り、回路が大規模で処理時間もかかっていたLBAモー
ドからCHSモードへのアドレス変換手段を持たなくて
もアドレス値の変換が可能な、低コストで高速処理の記
憶装置用アダプタを提供することができる。
アダプタは、請求項1記載の記憶装置用アダプタであっ
て、記憶装置中のメモリ領域の容量を記憶するメモリ領
域容量記憶手段、及びシリンダ数を記憶するシリンダ数
記憶手段をさらに有し、前記アドレス更新手段は、前記
LBAアドレス記憶手段の値と、前記CHSアドレス記
憶手段の3つの値とを規定の値に更新するアドレス代入
更新手段を含むものであり、前記アドレス代入更新手段
は、前記LBAアドレス記憶手段の値を前記メモリ領域
容量記憶手段の値に変更すると同時に、前記シリンダ番
号記憶手段の値を前記シリンダ数記憶手段の値に変更
し、前記ヘッド番号記憶手段の値を0とし、前記セクタ
番号記憶手段の値を1とするものであることを特徴とす
る。このことにより、ホストコンピュータからのアクセ
スがLBAモード及びCHSモードのいずれであっても
記憶装置中のメモリ領域の容量を知ることができる低コ
ストで高速処理の記憶装置用アダプタを提供することが
できる。
アダプタは、請求項1記載の記憶装置用アダプタであっ
て、記憶装置中のメモリ領域のヘッド数を記憶するヘッ
ド数記憶手段、トラック当たりのセクタ数を記憶するト
ラック当りのセクタ数記憶手段、容量を記憶するメモリ
領域容量記憶手段、及びシリンダ数を記憶するシリンダ
数記憶手段をさらに有し、前記アドレス更新手段は、前
記CHSアドレス記憶手段の3つの値に対してLBAア
ドレス記憶手段の値を1増やすのと等価な更新を行うア
ドレス加算更新手段と、前記LBAアドレス記憶手段の
値と、前記CHSアドレス記憶手段の3つの値とを規定
の値に更新するアドレス代入更新手段とを含むものであ
り、前記アドレス加算更新手段は、前記LBAアドレス
記憶手段の値を1増やすと同時に、前記ヘッド番号記憶
手段の値と前記ヘッド数記憶手段の値との比較と、前記
セクタ番号記憶手段の値と前記トラック当りのセクタ数
記憶手段の値との比較とを行い、それらの比較結果に応
じて、前記シリンダ番号記憶手段の値と、前記ヘッド番
号記憶手段の値と、前記セクタ番号記憶手段の値とを変
更するものであり、前記アドレス代入更新手段は、前記
LBAアドレス記憶手段の値を前記メモリ領域容量記憶
手段の値に変更すると同時に、前記シリンダ番号記憶手
段の値を前記シリンダ数記憶手段の値に変更し、前記ヘ
ッド番号記憶手段の値を0とし、前記セクタ番号記憶手
段の値を1とするものであることを特徴とする。このこ
とにより、ホストコンピュータからのアクセスがLBA
モード及びCHSモードのいずれであっても、回路が大
規模で処理時間もかかっていたLBAモードからCHS
モードへのアドレス変換手段を持たなくてもアドレス値
の変換が可能な、さらにホストコンピュータからのアク
セスがLBAモード及びCHSモードのいずれであって
も、記憶装置中のメモリ領域の容量を知ることができる
低コストで高速処理の記憶装置用アダプタを提供するこ
とができる。
においては、記憶装置用アダプタとして、PCカードA
TA規格インタフェースに接続・着脱可能で、ノートパ
ソコン等のホストコンピュータと情報のやりとりをする
PCカードアダプタを例に用いて、図1から図7を参照
しながら説明する。
におけるPCカードアダプタの構成を説明する。図1
は、本発明の実施の形態1における、PCカードアダプ
タ内のアドレス制御手段7の回路ブロックの一構成例を
示す図である。PCカードアダプタは、従来例と同じく
図7の構成をとり、その中のアドレス制御手段7につい
てのみ、本発明を適用するものである。
ドレス制御手段7は、LBAモードのアドレスを記憶す
るLBAアドレス記憶手段111と、CHSモードのア
ドレスを記憶するCHSアドレス記憶手段110と、ア
ドレスパラメータ記憶部115と、アドレス変更部11
6と、アドレスモード判定手段117と、前記アドレス
モード判定手段117の判定結果に応じて出力が変化す
るセレクタ118とで構成される。
モードのアドレスのシリンダ番号を記憶するシリンダ番
号記憶手段112と、ヘッド番号を記憶するヘッド番号
記憶手段113と、セクタ番号を記憶するセクタ番号記
憶手段114とからなり、アドレスパラメータ記憶部1
15は、記憶装置中のメモリ領域の容量を記憶するメモ
リ領域容量記憶手段121と、シリンダ数を記憶するシ
リンダ数記憶手段122と、ヘッド数を記憶するヘッド
数記憶手段123と、トラック当たりのセクタ数を記憶
するトラック当たりのセクタ数記憶手段124とからな
る。
アドレスからLBAモードのアドレスへの変換手段13
1と、LBAアドレス記憶手段111の値を更新すると
同時に、CHSアドレス記憶手段110の3つの値(シ
リンダ番号記憶手段112の値,ヘッド番号記憶手段1
13の値,セクタ番号記憶手段114の値)を更新する
アドレス更新手段132とを備え、前記アドレス更新手
段132は、LBAのアドレス記憶手段111の値を1
増やすと同時に、シリンダ番号記憶手段112の値とヘ
ッド番号記憶手段113の値とセクタ番号記憶手段11
4の値も等価な更新を行うアドレス加算更新手段132
aと、LBAアドレス記憶手段111の値とシリンダ番
号記憶手段112の値とヘッド番号記憶手段113の値
とセクタ番号記憶手段114の値とを規定の値に同時に
更新を行うアドレス代入更新手段132bとからなる。
加算更新手段132aと前記アドレス代入更新手段13
2bの回路について説明する。図2は、本実施の形態1
におけるアドレス加算更新手段132aの回路ブロック
の一構成例であり、図3は、実施の形態1におけるアド
レス代入更新手段132bの回路ブロックの一構成例で
ある。
段132aは、2入力1出力の比較器151,152
と、入力を−1して出力する減算器153と、入力を+
1して出力する加算器154〜157と、2つの入力の
どちらか一方を制御信号で選択して出力するセレクタ1
58〜160と、前記比較器151,152の値によっ
て前記セレクタ158〜160の出力信号を制御する制
御信号を出力するデコード手段161とで構成される。
手段132aは、起動されるたびに以下の動作を行うこ
とにより、LBAアドレス記憶手段の値を1増やして更
新すると同時にCHSアドレス記憶手段の3つの値も、
それと等価な更新を行う。
と、比較器151にてヘッド番号記憶手段113の値と
減算器153の出力値を比較し、前記2つの記憶手段の
値が等しければ「1」を出力し、そうでなければ「0」
を出力する。同時に、比較器152によってセクタ番号
記憶手段114の値とトラック当たりのセクタ数記憶手
段124の値を比較し、前記2つの記憶手段の値が等し
ければ「1」を出力し、そうでなければ「0」を出力す
る。
器151の出力と比較器152の出力とから、セレクタ
158〜160の動作をコントロールする。具体的に
は、比較器151と152の出力がともに「1」であれ
ば、セレクタ158の入力Cの値を「1」かつセレクタ
159,160の入力Cの値を「0」とし、比較器15
1の出力が「0」で比較器152の出力が「1」であれ
ば、セレクタ159の入力Cの値を「1」かつセレクタ
158,160の入力Cの値を「0」とし、比較器15
2の出力が「0」であればセレクタ158,159の入
力Cの値を「0」かつセレクタ160の入力Cの値を
「1」とする。
「0」であれば入力Aを出力とし、入力Cの値が「1」
であれば入力Bを出力とするものである。したがって、
セレクタ158の入力Cの値が「0」であれば、シリン
ダ番号記憶手段112の値は更新せず、入力Cの値が
「1」であれば、シリンダ番号記憶手段112の値を加
算器155によって+1した値をシリンダ番号記憶手段
112の新たな値とする。同様にして、ヘッド番号記憶
手段113、セクタ番号記憶手段114についても行
う。
aは、LBAアドレス記憶手段111の値を1増やすご
とに、CHSアドレス記憶手段110内の記憶手段11
2〜114について、次の〜を行うことにより、L
ABモードのアドレスを更新すると同時にCHSモード
のアドレスを変更する。 ヘッド番号記憶手段113の値と減算器153(ヘ
ッド数記憶手段123の値−1)の値が等しく、かつセ
クタ番号記憶手段114の値とトラック当たりのセクタ
数記憶手段124の値が等しい場合、シリンダ番号記憶
手段112の値を1増やし、ヘッド番号記憶手段113
の値を0とし、セクタ番号記憶手段114の値を1とす
る。 ヘッド番号記憶手段113の値と減算器153(ヘ
ッド数記憶手段123の値−1)の値が等しくなく、か
つセクタ番号記憶手段114の値とトラック当たりのセ
クタ数記憶手段124の値が等しい場合、シリンダ番号
記憶手段112の値はそのままにし、ヘッド番号の記憶
手段113の値を1増やし、セクタ番号記憶手段114
の値を1とする。 のどちらにも該当しない場合、シリンダ番号記
憶手段112の値とヘッド番号記憶手段113の値はそ
のままにし、セクタ番号記憶手段114の値を1増や
す。
段132bについて説明する。図3において、アドレス
代入更新手段132bは、第一のスイッチ171と、第
二のスイッチ172と、第三のスイッチ173と、第四
のスイッチ174とで構成され、前記スイッチ171〜
174は通常OFF(開放)されており、アドレス代入
更新手段132bが起動されるたびにON(接続)とな
ることにより、ホストコンピュータからのアドレス値を
規定の値に更新する。つまり、LBAアドレス記憶手段
111の値をメモリ領域容量記憶手段121の値に変更
すると同時に、シリンダ番号記憶手段112の値をシリ
ンダ数記憶手段122の値に変更し、ヘッド番号記憶手
段113の値を「0」とし、セクタ番号記憶手段114
の値を「1」とする。
タの動作を、2つの具体例(A.ホストコンピュータが
指定したアドレスから3セクタのデータをリードする要
求を出した場合、B.ホストコンピュータがメモリ領域
の容量を返答値とする要求を出した場合)を挙げて説明
する。
る値は16進数表記とし、末尾に「h」をつける。ま
た、LBAアドレス記憶手段111のビット幅は28ビ
ット、シリンダ番号記憶手段112のビット幅は16ビ
ット、ヘッド番号記憶手段113のビット幅は4ビッ
ト、セクタ番号記憶手段114のビット幅は8ビットと
する。また、前記2つの具体例において、本実施の形態
1の記憶装置用アダプタが動作を行う前段階で、アドレ
スパラメータ検出手段6によりメモリ領域容量記憶手段
121に「00001EC0h」が、シリンダ数記憶手
段122に「007Bh」が、ヘッド数記憶手段123
に「02h」が、トラック当たりのセクタ数記憶手段1
24に「20h」がそれぞれ設定されているとする。ま
た、データの転送単位はセクタ単位であり、1セクタは
512バイトであるとする。
領域のアドレスから3セクタのデータをリードする要求
を出した場合図4、5を用いて、ホストコンピュータが
指定したメモリ領域のアドレスから3セクタのデータを
リードする要求を出した場合について説明する。図4は
本実施の形態1における記憶装置用アダプタの動作を示
すフロー図、図5は本実施の形態1におけるアドレス更
新の状態を示す図であり、このとき、ホストコンピュー
タが発行したアドレス値は「100011Fh」で、ア
ドレッシングモードはCHSモードであるとする。これ
は、ホストコンピュータが指定したアドレスはCHSモ
ードであり、シリンダ番号=0001h、ヘッド番号=
1h、セクタ番号=1Fhであることを意味する。
インタフェース制御手段3を介してホストコンピュータ
から読み込んだアドレスがLBAモードであろうと、C
HSモードであろうと、その値を記憶手段111〜11
4に書き込む。具体的には、アドレス値「100011
Fh」をLBAアドレス記憶手段111に書き込むと同
時に、アドレス値の上位4ビット「1h」をヘッド番号
記憶手段113に、アドレス値の中位16ビット「00
01h」をシリンダ番号記憶手段112に、アドレス値
の下位8ビット「1Fh」をセクタ番号記憶手段114
にそれぞれ書き込む(ステップ200)。
アドレッシングモードを、アドレスモード判定手段11
7で判定する(ステップ201)。今回の場合はCHS
モードであるので、CHSモードのアドレスからLBA
モードのアドレスへの変換手段131を用いてLBAア
ドレス記憶手段111に記憶されている値をLBAモー
ドのアドレスに変換する(ステップ202)。このと
き、LBAアドレス記憶手段111の値は「00000
07Eh」となる。
ホストコンピュータが要求する3セクタ分だけ、記憶装
置のメモリ領域からデータをリードしホストコンピュー
タに転送する。このとき、1セクタ転送完了毎に(最終
セクタのデータ転送完了後は除く)、アドレス加算更新
手段132aを起動して記憶手段111〜114の値を
更新する(ステップ203)。アドレス加算更新手段1
32aを起動するたびに、記憶手段111〜114の値
は図5に示すように更新される。ここでLBAモードの
アドレスとCHSモードのアドレスが同時に更新された
ことになる。図5に示すように、データ転送後のLBA
アドレス記憶手段111の値は「0000080h」、
シリンダ番号の記憶手段112の値は「0002h」、
ヘッド番号の記憶手段113の値は「0h」、セクタ番
号の記憶手段114の値は「01h」となる。
アドレッシングモードを、アドレスモード判定手段11
7で判定する(ステップ204)。今回はCHSモード
なので、シリンダ番号記憶手段112の値とヘッド番号
の記憶手段113の値とセクタ番号記憶手段114の値
からなるCHSアドレス記憶手段の値をセレクタ118
の出力として、ATA規格インタフェース制御手段3を
介してホストコンピュータに返す。(ステップ20
5)。
ップ204の段階で、アドレスモード判定手段117で
LBAモードと判定した場合、LBAアドレス記憶手段
111の値をセレクタ118の出力として、ATA規格
インタフェース制御手段3を介してホストコンピュータ
に返す(ステップ206)。
は、PCカードアダプタが出力したアドレス値を読み込
むことで、メモリ領域を最後にアクセスした場所を認知
することができる。以上のように、LBAアドレス記憶
手段の値を1増やすと同時に、ヘッド番号記憶手段の値
とヘッド数記憶手段の値との比較と、セクタ番号記憶手
段の値とトラック当たりのセクタ数記憶手段の値との比
較とを行い、それらの比較結果に応じて、シリンダ番号
記憶手段の値、ヘッド番号記憶手段の値、及びセクタ番
号記憶手段の値とを変更する手段とを備えた構成をとる
ことで、LBAモードのアドレスからCHSモードのア
ドレスへの変換手段を用いなくても、LBAモード及び
CHSモードのいずれであってもホストコンピュータか
らアクセス可能となる、低コストで高速処理の記憶装置
用アダプタを提供することができる。
リ領域の容量を返答値とする要求を出した場合図6を用
いて、ホストコンピュータが、メモリ領域の容量(メモ
リ領域容量記憶手段121の値)をアドレスの返答値と
することを要求した場合について説明する。このときの
ホストコンピュータが指定するアドレスはCHSモード
であるとする。
スがLBAモードであろうと、CHSモードであろう
と、ホストコンピュータが設定したアドレス値を記憶手
段111〜114に書き込む。具体的には、ホストコン
ピュータが設定したアドレス値をLBAモードのアドレ
ス記憶手段111に書き込むと同時に、アドレス値の上
位4ビットをヘッド番号記憶手段113に、アドレス値
の中位16ビットをシリンダ番号記憶手段112に、ア
ドレス値の下位8ビットをセクタ番号記憶手段114に
それぞれ書き込む(ステップ220)。
アドレッシングモードを、アドレスモード判定手段11
7で判定する(ステップ221)。今回の場合はCHS
モードであるので、CHSモードのアドレスからLBA
モードのアドレスへの変換手段131を用いてLBAア
ドレス記憶手段111の値をLBAモードのアドレスに
変換する(ステップ222)。
動して、LBAアドレス記憶手段111の値をメモリ領
域容量記憶手段121の値「00001EC0h」に変
更すると同時に、シリンダ番号記憶手段112の値をシ
リンダ数記憶手段122の値「007Bh」に変更し、
ヘッド番号記憶手段113の値を「0h」とし、セクタ
番号記憶手段114の値を「01h」とする操作を行う
(ステップ223)。ここでLBAモードのアドレスと
CHSモードのアドレスが同時に更新される。
アドレッシングモードを、アドレスモード判定手段11
7で判定する(ステップ224)。今回はCHSモード
なので、CHSアドレス記憶手段の3つの値(シリンダ
番号記憶手段112の値,ヘッド番号記憶手段113の
値,セクタ番号記憶手段114の値)をセレクタ118
の出力として、ATA規格インタフェース制御手段3を
介してホストコンピュータに返す(ステップ225)。
ップ224の段階で、もしアドレスモード判定手段11
7でLBAモードと判定したら、LBAアドレス記憶手
段111の値をセレクタ118の出力として、ATA規
格インタフェース制御手段3を介してホストコンピュー
タに返す。(ステップ226)。
は、PCカードアダプタが出力したアドレス値を読み込
むことで、記憶装置中のメモリ領域の容量を認知するこ
とができる。以上のように、LBAアドレス記憶手段の
値をメモリ領域容量記憶手段の値に変更すると同時に、
シリンダ番号記憶手段の値をシリンダ数記憶手段の値に
変更し、ヘッド番号記憶手段の値を0とし、セクタ番号
記憶手段の値を1とする手段とを備えた構成をとること
で、LBAモードのアドレスからCHSモードのアドレ
スへの変換手段を用いなくても、ホストコンピュータか
らのアクセスがLBAモード及びCHSモードのいずれ
であっても、記憶装置のメモリ領域容量を知ることが可
能である、低コストで高速処理の記憶装置用アダプタを
提供することができる。
コンピュータとのインタフェースとして、PCカードA
TA規格インタフェースをイメージして記載している
が、IDEインタフェース等ほかの規格をインタフェー
スとする記憶装置用アダプタに本発明を適用しても同様
の効果が得られる。よって、本発明はPCカードアダプ
タのみに限定されるものではなく、記憶装置用アダプタ
全般に及ぶものである。さらに、本実施の形態1におい
ては、アドレスのモードを1回1回読み込んで判定して
いるが、記憶装置用アダプタの内部でこの情報を格納し
てもよい。
プタは、LBAモードのアドレスを記憶するLBAアド
レス記憶手段と、CHSモードのアドレスのうちシリン
ダ番号を記憶するシリンダ番号記憶手段、ヘッド番号を
記憶するヘッド番号記憶手段、及びセクタ番号を記憶す
るセクタ番号記憶手段からなるCHSアドレス記憶手段
と、前記LBAアドレス記憶手段の値を更新すると同時
に、前記CHSアドレス記憶手段内の前記シリンダ番号
記憶手段の値、前記ヘッド番号記憶手段の値、及び前記
セクタ番号記憶手段の値を更新するアドレス更新手段
と、前記アドレス更新手段による更新後、前記LBAア
ドレス記憶手段の値と、前記CHSアドレス記憶手段の
3つの値の組とのいずれかを選択し、前記ホストコンピ
ュータに出力するセレクタとを備えた構成をとり、前記
アドレス更新手段は、前記LBAアドレス記憶手段の値
を1増やすと同時に、前記ヘッド番号記憶手段の値と前
記ヘッド数記憶手段の値との比較と、前記セクタ番号記
憶手段の値と前記トラック当りのセクタ数記憶手段の値
との比較とを行い、それらの比較結果に応じて、前記シ
リンダ番号記憶手段の値と、前記ヘッド番号記憶手段の
値と、前記セクタ番号記憶手段の値とを変更するアドレ
ス加算更新手段であることにより、LBAモードのアド
レスからCHSモードのアドレスへの変換手段を導入し
なくても、LBAモード及びCHSモードのいずれであ
ってもホストコンピュータからアクセス可能である、低
コストで高速処理の記憶装置用アダプタを提供すること
ができる。
て前記アドレス更新手段は、前記LBAアドレス記憶手
段の値を前記メモリ領域容量記憶手段の値に変更すると
同時に、前記シリンダ番号記憶手段の値を前記シリンダ
数記憶手段の値に変更し、前記ヘッド番号記憶手段の値
を0とし、前記セクタ番号記憶手段の値を1とするアド
レス代入更手段であることにより、LBAモードのアド
レスからCHSモードのアドレスへの変換手段を導入し
なくても、ホストコンピュータからのアクセスがLBA
モード及びCHSモードのいずれであっても記憶装置の
メモリ領域容量を知ることができる、低コストで高速処
理の記憶装置用アダプタを提供することができる。
回路のブロック構成の一例を示す図である。
段132aの回路のブロック構成の一例を示す図であ
る。
段132bの回路のブロック構成の一例を示す図であ
る。
段132aが起動したときの記憶装置用アダプタの動作
を示すフロー図である。
態を示す図である。
段132bが起動したときの記憶装置用アダプタの動作
を示すフロー図である。
の一例を示す図である。
の回路ブロック構成を示す図である。
すフロー図である。
Claims (4)
- 【請求項1】 メモリ領域を有する記憶装置をホストコ
ンピュータに接続する記憶装置用アダプタにおいて、 LBAモードのアドレスを記憶するLBAアドレス記憶
手段と、 CHSモードのアドレスのうちのシリンダ番号を記憶す
るシリンダ番号記憶手段、ヘッド番号を記憶するヘッド
番号記憶手段、及びセクタ番号を記憶するセクタ番号記
憶手段からなるCHSアドレス記憶手段と、 前記LBAアドレス記憶手段の値を更新すると同時に、
前記CHSアドレス記憶手段内の前記シリンダ番号記憶
手段の値、前記ヘッド番号記憶手段の値、及び前記セク
タ番号記憶手段の値を更新するアドレス更新手段と、 前記アドレス更新手段による更新後、前記LBAアドレ
ス記憶手段の値と、前記CHSアドレス記憶手段の3つ
の値の組とのいずれかを選択し、前記ホストコンピュー
タに出力するセレクタとを有する、 ことを特徴とする記憶装置用アダプタ。 - 【請求項2】 請求項1記載の記憶装置用アダプタであ
って、 記憶装置中のメモリ領域のヘッド数を記憶するヘッド数
記憶手段、及びトラック当たりのセクタ数を記憶するト
ラック当りのセクタ数記憶手段をさらに有し、 前記アドレス更新手段は、前記CHSアドレス記憶手段
の3つの値に対してLBAアドレス記憶手段の値を1増
やすのと等価な更新を行うアドレス加算更新手段を含む
ものであり、 前記アドレス加算更新手段は、前記LBAアドレス記憶
手段の値を1増やすと同時に、前記ヘッド番号記憶手段
の値と前記ヘッド数記憶手段の値との比較と、前記セク
タ番号記憶手段の値と前記トラック当りのセクタ数記憶
手段の値との比較とを行い、それらの比較結果に応じ
て、前記シリンダ番号記憶手段の値と、前記ヘッド番号
記憶手段の値と、前記セクタ番号記憶手段の値とを変更
するものである、 ことを特徴とする記憶装置用アダプタ。 - 【請求項3】 請求項1記載の記憶装置用アダプタであ
って、 記憶装置中のメモリ領域の容量を記憶するメモリ領域容
量記憶手段、及びシリンダ数を記憶するシリンダ数記憶
手段をさらに有し、 前記アドレス更新手段は、前記LBAアドレス記憶手段
の値と、前記CHSアドレス記憶手段の3つの値とを規
定の値に更新するアドレス代入更新手段を含むものであ
り、 前記アドレス代入更新手段は、前記LBAアドレス記憶
手段の値を前記メモリ領域容量記憶手段の値に変更する
と同時に、前記シリンダ番号記憶手段の値を前記シリン
ダ数記憶手段の値に変更し、前記ヘッド番号記憶手段の
値を0とし、前記セクタ番号記憶手段の値を1とするも
のである、 ことを特徴とする記憶装置用アダプタ。 - 【請求項4】 請求項1記載の記憶装置用アダプタであ
って、 記憶装置中のメモリ領域のヘッド数を記憶するヘッド数
記憶手段、トラック当たりのセクタ数を記憶するトラッ
ク当りのセクタ数記憶手段、容量を記憶するメモリ領域
容量記憶手段、及びシリンダ数を記憶するシリンダ数記
憶手段をさらに有し、 前記アドレス更新手段は、 前記CHSアドレス記憶手段の3つの値に対してLBA
アドレス記憶手段の値を1増やすのと等価な更新を行う
アドレス加算更新手段と、 前記LBAアドレス記憶手段の値と、前記CHSアドレ
ス記憶手段の3つの値とを規定の値に更新するアドレス
代入更新手段とを含むものであり、 前記アドレス加算更新手段は、前記LBAアドレス記憶
手段の値を1増やすと同時に、前記ヘッド番号記憶手段
の値と前記ヘッド数記憶手段の値との比較と、前記セク
タ番号記憶手段の値と前記トラック当りのセクタ数記憶
手段の値との比較とを行い、それらの比較結果に応じ
て、前記シリンダ番号記憶手段の値と、前記ヘッド番号
記憶手段の値と、前記セクタ番号記憶手段の値とを変更
するものであり、 前記アドレス代入更新手段は、前記LBAアドレス記憶
手段の値を前記メモリ領域容量記憶手段の値に変更する
と同時に、前記シリンダ番号記憶手段の値を前記シリン
ダ数記憶手段の値に変更し、前記ヘッド番号記憶手段の
値を0とし、前記セクタ番号記憶手段の値を1とするも
のである、 ことを特徴とする記憶装置用アダプタ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2000155574A JP3407038B2 (ja) | 2000-05-26 | 2000-05-26 | 記憶装置用アダプタ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2000155574A JP3407038B2 (ja) | 2000-05-26 | 2000-05-26 | 記憶装置用アダプタ |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2001337786A JP2001337786A (ja) | 2001-12-07 |
JP3407038B2 true JP3407038B2 (ja) | 2003-05-19 |
Family
ID=18660502
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2000155574A Expired - Lifetime JP3407038B2 (ja) | 2000-05-26 | 2000-05-26 | 記憶装置用アダプタ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3407038B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104866642A (zh) * | 2014-12-09 | 2015-08-26 | 北汽福田汽车股份有限公司 | 基于优质线束系统平台的整车线束图纸生成方法和装置 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02128250U (ja) * | 1989-03-31 | 1990-10-23 | ||
JPH06266506A (ja) * | 1993-03-11 | 1994-09-22 | Toshiba Corp | ディスク記憶システム |
JPH07129333A (ja) * | 1993-10-28 | 1995-05-19 | Oki Electric Ind Co Ltd | 半導体ディスク装置 |
JPH08137634A (ja) * | 1994-11-09 | 1996-05-31 | Mitsubishi Electric Corp | フラッシュディスクカード |
JPH09212411A (ja) * | 1996-02-06 | 1997-08-15 | Tokyo Electron Ltd | メモリシステム |
JP3589033B2 (ja) * | 1998-06-25 | 2004-11-17 | 東京エレクトロンデバイス株式会社 | フラッシュメモリシステム |
-
2000
- 2000-05-26 JP JP2000155574A patent/JP3407038B2/ja not_active Expired - Lifetime
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104866642A (zh) * | 2014-12-09 | 2015-08-26 | 北汽福田汽车股份有限公司 | 基于优质线束系统平台的整车线束图纸生成方法和装置 |
CN104866642B (zh) * | 2014-12-09 | 2018-04-27 | 北汽福田汽车股份有限公司 | 基于优质线束系统平台的整车线束图纸生成方法和装置 |
Also Published As
Publication number | Publication date |
---|---|
JP2001337786A (ja) | 2001-12-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5524230A (en) | External information storage system with a semiconductor memory | |
US7669033B2 (en) | Pretranslating input/output buffers in environments with multiple page sizes | |
US20080229046A1 (en) | Unified support for solid state storage | |
TWI719654B (zh) | 閃存實體資源集合管理裝置及方法以及電腦程式產品 | |
US20130027802A1 (en) | Method and apparatus for data sector cluster-based data recording | |
JP3421581B2 (ja) | 不揮発性半導体メモリを用いた記憶装置 | |
JP2005196769A (ja) | フラッシュメモリのデータ管理装置及び方法 | |
JP6975202B2 (ja) | 瞬断からの回復処理方法及び装置、並びにコンピュータ読み取り可能な記憶媒体 | |
CN113900974B (zh) | 一种存储装置、数据存储方法及相关设备 | |
US6680870B2 (en) | Memory device, data processing method and data processing program | |
JP3407038B2 (ja) | 記憶装置用アダプタ | |
US7437503B2 (en) | Method and apparatus for handling data transfers | |
CN111352865B (zh) | 存储控制器的写缓存 | |
CN113467697B (zh) | 存储器控制器与数据处理方法 | |
US20040168026A1 (en) | Write posting memory interface with block-based read-ahead mechanism | |
JP4609522B2 (ja) | 記憶装置 | |
TW202137013A (zh) | 記憶體控制器與資料處理方法 | |
KR100336744B1 (ko) | 플래시 메모리의 라이트장치 및 방법 | |
JP2665180B2 (ja) | ディスクキャッシュバッファの確保方式 | |
CN112988074B (zh) | 一种存储系统管理软件适配方法及装置 | |
JP3221419B2 (ja) | ディスクアレイ装置 | |
KR0176639B1 (ko) | 디스크 구동 기록장치의 버퍼검색장치 | |
CN113297099A (zh) | 在计算设备中执行的映射表管理方法及系统 | |
JP4465777B2 (ja) | 記憶装置用アダプタ | |
JP2001209577A (ja) | 情報記録再生装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080314 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090314 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100314 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110314 Year of fee payment: 8 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110314 Year of fee payment: 8 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120314 Year of fee payment: 9 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130314 Year of fee payment: 10 |