JP3261988B2 - Pll周波数シンセサイザ - Google Patents

Pll周波数シンセサイザ

Info

Publication number
JP3261988B2
JP3261988B2 JP19746096A JP19746096A JP3261988B2 JP 3261988 B2 JP3261988 B2 JP 3261988B2 JP 19746096 A JP19746096 A JP 19746096A JP 19746096 A JP19746096 A JP 19746096A JP 3261988 B2 JP3261988 B2 JP 3261988B2
Authority
JP
Japan
Prior art keywords
signal
circuit
output
power save
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP19746096A
Other languages
English (en)
Other versions
JPH1041815A (ja
Inventor
博人 中道
弘法 山崎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP19746096A priority Critical patent/JP3261988B2/ja
Publication of JPH1041815A publication Critical patent/JPH1041815A/ja
Application granted granted Critical
Publication of JP3261988B2 publication Critical patent/JP3261988B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、携帯電話等の無線
機器における周波数チャンネル切換えを行うためのPL
L(フェーズ・ロックド・ループ)周波数シンセサイザ
に関する。このようなPLL周波数シンセサイザにおい
ては、周波数が固定されるまでのロックアップ時間を短
くすることが要求される。
【0002】
【従来の技術】図7は、PLL周波数シンセサイザの基
本構成を示す回路ブロック図である。PLL周波数シン
セサイザは、図7に示すように、基準周波数frと比較
周波数fpとを入力し、これらの位相を比較する位相比
較器71と、位相差に比例した電流を流すチャージポン
プ回路72と、チャージポンプ回路72からの信号をD
Cレベルにするためのローパスフィルタ73と、電圧に
応じて出力周波数を変化させるための電圧制御発振器7
4からなることを基本構成としている。
【0003】以上のような構成において、電圧制御発振
器74からの信号を比較周波数fpとして位相比較器7
1にフィードバックさせる動作を繰り返し行うことによ
り、基準周波数frと比較周波数fpを同じ周波数、同
じ位相に合わせる、即ちロックアップさせていく。携帯
電話等においては、待機時における消費電力を抑えるた
めに、位相比較器71にパワーセーブ信号PSを入力す
ることでパワーセーブ状態にすることを可能にしてい
る。
【0004】図8は、図7における位相比較器71及び
チャージポンプ回路72の代表的な回路構成を示すもの
である。位相比較器71は、基準信号frと比較信号f
pとの位相差を比較し、その位相差に応じた出力をチャ
ージポンプ回路72に伝えるものであり、チャージポン
プ回路72は、位相比較器71より出力される2値論理
の位相差信号を3値論理に変換し、位相差に比例した電
流を流入及び流出するものである。
【0005】即ち、比較信号fpが基準信号frより遅
れている時には位相差パルスをA側に出力することで、
チャージポンプ回路72のPMOSトランジスタP1を
オン状態(“H”状態)として、電圧制御発振器74
(図7参照)の制御電圧を上昇させる。また、比較信号
fpが基準信号frより進んでいる時には位相差パルス
をB側に出力し、インバータで反転させることで、チャ
ージポンプ回路72のNMOSトランジスタN1をオン
状態(“L”状態)として、電圧制御発振器74の制御
電圧を下降させる。
【0006】そして、比較信号fpと基準信号frとが
一致してロック状態になった時にはチャージポンプ回路
72からは信号が出力されない状態(“Z”状態)とな
る。尚、位相比較器71には、一部省略してあるが、複
数のインバータからなる遅延回路76が設けられてお
り、この遅延回路76の途中のNAND回路にパワーセ
ーブ信号PSを入力する構成としている。
【0007】図9は、PLL周波数シンセサイザのロッ
ク状態時における位相比較器71に入力される基準信号
fr及び比較信号fpと、チャージポンプ回路72の出
力信号Doの関係を示すタイミングチャートである。図
9に示すように、基準信号frと比較信号fpの立ち上
がり時間が一致しているロック状態においても、リーク
電流等によって僅かに周波数がずれていく可能性がある
ことから、ロック状態を安定させるために、チャージポ
ンプ回路72から僅かな位相差パルスDoが出力され
る。
【0008】この時の位相差パルスDoは、図8に示す
遅延回路76によって制御されている。
【0009】
【発明が解決しようとする課題】上記従来のPLL周波
数シンセサイザでは、パワーセーブ信号PSが位相比較
記71に入力されると、チャージポンプ回路72の出力
は、その出力状態に関係なくパワーセーブ状態に入る。
即ち、図9に示すように、ロック状態において位相差パ
ルスDoが出力されるタイミングと、パワーセーブ信号
PSが“H”(ハイ)レベルから“L”(ロー)レベル
になるタイミングとが一致する可能性がある。
【0010】 因みにパワーセーブ信号PSは、”H”
レベルが通常モードであり、””レベルがパワーセー
ブモードに設定されている。このように、位相差パルス
0 出力中にパワーセーブ状態に入ると、ロックアップ
動作が行われなくなるため周波数が大きく変化する。従
って、大きく周波数が変化しているパワーセーブ状態に
おいては、そこから所定の周波数に合わせるまでのロッ
クアップ時間が長くなり、携帯電話等の機能低下につな
がる。
【0011】本発明は、上記課題を解決して、パワーセ
ーブ状態になる際の周波数変動を防止することにより、
ロックアップ時間の遅延を抑えることを目的としてい
る。
【0012】
【課題を解決するための手段】上記課題の解決は、基準
信号と比較信号の位相を比較する位相比較器と、該位相
比較器による位相差に比例した位相差パルスを出力する
チャージポンプ回路と、該チャージポンプ回路の出力に
応じた周波数の信号を出力する電圧制御発振器とを有
し、該電圧制御発振器の出力を比較信号として該位相比
較器にフィードバックすることにより該基準信号と該比
較信号をロックアップするとともに、外部から該位相比
較器に入力されるパワーセーブ信号によりパワーセーブ
状態に移行するPLL周波数シンセサイザにおいて、該
基準信号と該比較信号の少なくとも一方の状態に基づい
て該位相差パルスが出力されるか否かを判断する論理回
路と、該論理回路の判断結果に基づき該位相差パルスの
出力中は該パワーセーブ信号をラッチするラッチ回路を
備え、該パワーセーブ信号は該ラッチ回路を介して該位
相比較器に入力されることを特徴とするPLL周波数シ
ンセサイザ、あるいは、該論理回路は、該基準信号と該
比較信号を入力信号とするNOR回路或いはNAND回
路であることを特徴とする上記PLL周波数シンセサイ
ザ、あるいは、該論理回路は、該基準信号と該比較信号
のいずれか一方を入力信号とするインバータであること
を特徴とする上記PLL周波数シンセサイザ、あるい
は、基準信号と比較信号の位相を比較する位相比較器
と、該位相比較器による位相差に比例した位相差パルス
を出力するチャージポンプ回路と、該チャージポンプ回
路の出力に応じた周波数の信号を出力する電圧制御発振
器とを有し、該電圧制御発振器の出力を比較信号として
該位相比較器にフィードバックすることにより該基準信
号と該比較信号をロックアップするとともに、外部から
入力されるパワーセーブ信号によりパワーセーブ状態に
移行するPLL周波数シンセサイザにおいて、該基準信
号と該比較信号の少なくとも一方の状態に基づいて該位
相差パルスが出力されるか否かを判断する第1の論理回
路と、該第1の論理回路の判断結果に基づき該位相差パ
ルスの出力中は該パワーセーブ信号をラッチするラッチ
回路と、該位相比較器と該ラッチ回路の出力に基づいて
パワーセーブ状態へ移行するか否かを判断する第2の論
理回路を備え、該第2の論理回路の出力に基づいて該チ
ャージポンプ回路をパワーセーブ状態に移行させること
を特徴と するPLL周波数シンセサイザ、あるいは、該
第1の論理回路は、該基準信号と該比較信号を入力信号
とするNOR回路或いはNAND回路であり、該第2の
論理回路は、該位相比較器の出力信号と該ラッチ回路の
出力信号を入力信号とする一対のOR回路であることを
特徴とする上記PLL周波数シンセサイザ、あるいは、
該第1の論理回路は、該基準信号と該比較信号を入力信
号とするNOR回路或いはNAND回路であり、該第2
の論理回路は、該位相比較器の出力信号と該ラッチ回路
の出力信号を入力信号とする一対のNAND回路である
ことを特徴とする上記PLL周波数シンセサイザ、ある
いは、該第1の論理回路は、該基準信号と該比較信号の
いずれか一方を入力信号とするインバータであり、該第
2の論理回路は、該位相比較器の出力信号と該ラッチ回
路の出力信号を入力信号とする一対のOR回路或いは一
対のNAND回路であることを特徴とする上記PLL周
波数シンセサイザによって達成される。
【0013】 上記本発明によれば、外部から入力され
パワーセーブ信号PSはラッチ回路3を介して、PL
L周波数シンセサイザに入力されるよう構成されてお
り、チャージポンプ回路2より出力パルスD0 が発生し
ている場合には、PLL周波数シンセサイザにはパワー
セーブ信号が入力されない。従って、PLL周波数シン
セサイザ内で出力パルスD 0 とパワーセーブ信号PSが
同時に発生することがなく、周波数が大きく変化するこ
とがなくなる。
【0014】
【発明の実施の形態】以下、本発明の実施例を図面を参
照しながら詳細に説明する。図1は、本発明のPLL周
波数シンセサイザの第一実施例を示す回路ブロック図で
あり、図2は第一実施例のPLL周波数シンセサイザが
ロック状態にある時の各信号のタイミングチャートであ
る。
【0015】本実施例におけるPLL周波数シンセサイ
ザは、図1に示すように、基準信号frと比較信号fp
が入力される位相比較器1、位相差に比例した電流を流
すチャージポンプ回路2、位相比較器1と同様基準信号
frと比較信号fpとが入力されるNOR回路4、NO
R回路4の出力信号fsとパワーセーブ信号PSとを入
力信号とするラッチ回路3を備えている。
【0016】インバータ5は、チャージポンプ回路2の
NMOSトランジスタをオン状態にするために、位相比
較器1の出力信号を反転させるものである。尚、図示し
ていないが、位相比較器1及びチャージポンプ回路2の
構成は、図7と同様であり、チャージポンプ回路2の出
力信号(位相差パルス)Doは、図6と同様ローパスフ
ィルタ及び電圧制御発振器等を介して、比較信号fpと
してフィードバックされている。
【0017】図2は、ロック状態において、チャージポ
ンプ回路2の出力パルスDoとパワーセーブ信号PSが
同タイミングで発生した場合のタイミングチャートを示
すものである。従来のパワーセーブ信号を直接位相比較
器1に入力する構成では、チャージポンプ回路2の出力
パルスDoとパワーセーブ信号PSが重なることによ
り、周波数の大きな変化が発生することがあった。
【0018】これに対して本実施例では、基準信号fr
と比較信号fpとをNOR回路4に入力して、この出力
信号fsとパワーセーブ信号PSとをラッチ回路3に入
力する構成としている。NOR回路4は、基準信号fr
と比較信号fpとがいずれも“L”レベルの時に、
“H”レベルを出力するものであり、図2に示すように
位相差パルスDoの出力時にパワーセーブ信号PSがパ
ワーセーブモードである“L”レベルになったとして
も、基準信号frと比較信号fpが“H”レベルである
ため、ストローブ信号としてラッチ回路3に入力される
信号fsは、“L”レベルとなる。
【0019】従って、ラッチ回路3はパワーセーブ信号
PSが“L”レベルであるにも関わらず、それ以前の
“H”レベルを保持している。このため、位相比較器1
に入力されチャージポンプ回路2を制御するパワーセー
ブ信号PS’は、通常モードである“H”レベルとな
る。その後、基準信号frと比較信号fpがいずれも
“L”レベルになった時点で、NOR回路4の出力信号
fsが“H”レベルとなり、ラッチ回路3にストローブ
信号として入力される。
【0020】ラッチ回路3にストローブ信号として
“H”レベルが入力されると、それまでの保持状態が解
除され、現在入力されているパワーセーブ信号PSがそ
のまま出力されるため、位相比較器1への入力信号P
S’は、“L”レベルとなり、チャージポンプ回路2が
パワーセーブ状態になる。以上のように本実施例によれ
ば、ロック状態において位相比較器1に入力されるパワ
ーセーブ信号PS’は、基準信号frと比較信号fpの
立ち上がり時、即ち位相差パルスDoが出力される時に
は、ラッチ回路3に入力されるパワーセーブ信号PSが
“L”レベルになったとしても通常モードである“H”
レベルを継続する。
【0021】従って、位相差パルスDoが発生している
時には、位相比較器1に入力されるパワーセーブ信号P
S’がパワーセーブモードの“L”レベルになることは
なく、ロックされている周波数が大きく変化することは
ない。即ち、パワーセーブ時においてもロックアップ時
間を短くすることができる。図3は、本発明の第二,第
三実施例を説明するための回路ブロック図である。
【0022】図3(a)に示す第二実施例は、論理回路
としてNOR回路4を使用した第一実施例に対して、N
AND回路14を使用するもので、位相比較器11、チ
ャージポンプ回路12、ラッチ回路13は同様な構成で
ある。即ち、第一実施例では、基準信号frと比較信号
fpの少なくとも一方が“H”レベルの場合に、ラッチ
回路にストローブ信号として入力される信号fsが
“L”レベルとなる構成であったが、本実施例では、基
準信号frと比較信号fpがいずれも“H”レベルの時
にラッチ回路13に入力される信号fsが“L”レベル
になる構成となっている。
【0023】PLL周波数シンセサイザのロック状態に
おいて、位相差パルスDoが出力されるのは、基準信号
frと比較信号fpの立ち上がり時から遅延回路によっ
て設定される所定の時間のみであり、例えば比較信号f
pが“L”レベルになった時点では、位相差パルスDo
は出力されていないため、パワーセーブ信号PS’が位
相比較器11に入力され、チャージポンプ回路12がパ
ワーセーブ状態になってもロック周波数が大きく変化す
ることはない。
【0024】図3(b)に示す第三実施例は、基準信号
frのみをインバータ24を介してラッチ回路23に入
力する構成にしており、位相比較器21、チャージポン
プ回路22については前実施例と同様な構成である。本
実施例では、基準信号frが反転された信号fsがラッ
チ回路23に入力されるため、基準信号frが“H”レ
ベルの時には、ラッチ回路23には“L”レベルがスト
ローブ信号として入力される。
【0025】従って、結果的に各信号の出力は、図2で
説明した第一実施例と同様となり、簡単な構成によって
同様な効果を得ることができる。本実施例では、基準信
号frをインバータ24を介して反転させてラッチ回路
23に入力する構成にしているが、比較信号fpをイン
バータ24に入力する構成にしても良い。
【0026】この場合、各信号は図3(a)で説明した
第二実施例と同様な出力となり、位相差パルスDoの出
力と、位相比較器21に入力されるパワーセーブ信号P
S’のパワーセーブ状態が一致することがなく、ロック
周波数の大きな変化は生じない。図4は本発明の第四,
第五実施例を説明するための回路ブロックである。
【0027】第一〜第三実施例が、ラッチ回路の出力信
号であるパワーセーブ信号PS’を位相比較器に入力し
て制御したのに対して、第四実施例からはラッチ回路の
出力信号であるパワーセーブ信号PS’を論理回路を介
してチャージポンプ回路に入力するものである。第四実
施例においては、パワーセーブ信号PS’のパワーセー
ブモードは、“H”レベルとなる。
【0028】図4(a)は、本発明の周波数シンセサイ
ザの第四実施例を説明するための回路ブロック図であ
り、基準信号frと比較信号fpが入力される位相比較
器31、同様に基準信号frと比較信号fpが入力され
るNOR回路34、NOR回路34の出力信号fsをス
トローブ信号として入力すると共に、パワーセーブ信号
PSを入力するラッチ回路33、位相比較器31とラッ
チ回路33の出力信号をそれぞれ入力する一対のOR回
路36,37、更にOR回路36の出力信号AとOR回
路37の出力信号Bをインバータ35にて反転させた信
号を入力するチャージポンプ回路32を備えている。
【0029】尚、図示していないが、位相比較器31は
図8における遅延回路内のNAND回路を省いた構成で
あると共に、チャージポンプ回路32は、図8と同様な
構成としており、チャージポンプ回路32の出力信号D
oは、図7と同様ローパスフィルタ及び電圧制御発振器
等を介して、比較信号fpとしてフィードバックされて
いる。
【0030】図5は、第四実施例の周波数シンセサイザ
において、ロック状態でのチャージポンプ回路32の出
力パルスDoとパワーセーブ信号PSが同タイミングで
発生した場合のタイミングチャートを示すものである。
本実施例では、基準信号frと比較信号fpとをNOR
回路34に入力して、この出力信号fsとパワーセーブ
信号PSとをラッチ回路33に入力する構成としてい
る。
【0031】NOR回路34は、基準信号frと比較信
号fpとがいずれも“L”レベルの時に、“H”レベル
を出力するものであり、図5に示すように位相差パルス
Doの出力時にパワーセーブ信号PSがパワーセーブモ
ードである“L”レベルになったとしても、基準信号f
rと比較信号fpが“H”レベルであるため、ストロー
ブ信号としてラッチ回路33に入力される信号fsは、
“L”レベルとなる。
【0032】従って、ラッチ回路33はパワーセーブ信
号PSが“L”レベルであるにも関わらず、それ以前の
“H”レベルを保持して、パワーセーブ信号PS’とし
てはこれが反転された“L”レベルが出力されている。
一対のOR回路36,37には、上記“L”レベルのパ
ワーセーブ信号PS’と位相比較器31の出力信号PD
1,PD2がそれぞれ入力され、この論理信号が一方は
直接、他方はインバータ35を介してチャージポンプ回
路32に入力される。
【0033】従って、基準信号frと比較信号fpが一
致して位相差パルスDoが出力されている際に、パワー
セーブ信号PSが“H”レベルより“L”レベルになっ
たとしても、ラッチ回路33によって前のパワーセーブ
信号PSの状態、即ち“H”レベルを保持するため、パ
ワーセーブ状態になることはない。その後、基準信号f
rと比較信号fpがいずれも“L”レベルになった時点
で、NOR回路34の出力信号fsが“H”レベルとな
り、ラッチ回路33にストローブ信号として入力され
る。
【0034】ラッチ回路33にストローブ信号として
“H”レベルが入力されると、それまでの保持状態が解
除され、現在入力されているパワーセーブ信号PSが反
転されて出力されるため、OR回路36,37に入力さ
れる信号PS’は、“H”レベルとなり、チャージポン
プ32がパワーセーブ状態になる。以上のように本実施
例によれば、ロック状態において一対のOR回路36,
37に入力されるパワーセーブ信号PS’は、基準信号
frと比較信号fpの立ち上がり時、即ち位相差パルス
Doが出力される時には、ラッチ回路33に入力される
パワーセーブ信号PSが“L”レベルになったとしても
チャージポンプ回路32を通常状態にする“L”レベル
を継続して出力する。
【0035】従って、位相差パルスDoが発生している
時には、チャージポンプ回路32はパワーセーブ状態に
なることはなく、ロックされている周波数が大きく変化
することはない。本実施例では、ラッチ回路33より出
力されるパワーセーブ信号PS’を位相比較器31を介
すことなく、チャージポンプ回路32側に送っているこ
とから、位相比較器31内に備えられる遅延回路(図8
参照)を通ることがないため、応答速度が速くなる。
【0036】図4(b)に示す第五実施例は、第四実施
例の変形例であり、ラッチ回路43の出力PS’がパワ
ーセーブ信号PSのインバート信号であった第四実施例
に対してスルー信号であること、位相比較器41の出力
信号をインバートしていること、更に位相比較器41と
ラッチ回路43の出力信号を入力する論理回路をNAN
D回路46,47にしている点が異なっている。
【0037】本実施例は、結果的に第四実施例と同様な
信号がチャージポンプ回路42に入力される構成となっ
ており、その効果は同等なものである。また、図示して
いないが、第四実施例のNOR回路34をNAND回路
に代えてもロック時における周波数変動を抑えることが
可能である。即ち、第四実施例が基準信号frと比較信
号fpとのどちらか一方が“H”レベルの場合にラッチ
回路が保持状態になる構成であるのに対して、両信号f
r,fpの両方が“H”レベルの時にラッチ回路が保持
状態にる構成である。
【0038】PLL周波数シンセサイザのロック状態に
おいて、位相差パルスDoが出力されるのは、基準信号
frと比較信号fpの立ち上がり時から遅延回路によっ
て設定される所定の時間のみであり、例えば比較信号f
pが“L”レベルになった時点(図5参照)では、位相
差パルスDoは出力されていないため、パワーセーブ信
号PS’が“H”レベルになり、チャージポンプ回路が
パワーセーブ状態にになってもロック周波数が大きく変
化することはない。
【0039】更に、第五実施例のNOR回路44をNA
ND回路に代えても同様な効果を得ることができる。図
6は本発明の第六,第七実施例を説明するための回路ブ
ロックである。図6(a)に示す本発明の第六実施例
は、基準信号frのみをインバータ54を介してラッチ
回路53に入力する構成にしており、位相比較器51、
一対のOR回路56,57、更にチャージポンプ回路5
2については第四実施例と同様な構成である。
【0040】本実施例では、基準信号frが反転された
信号fsがラッチ回路53に入力されるため、基準信号
frが“H”レベルの時には、ラッチ回路53には
“L”レベルがストローブ信号として入力される。従っ
て、結果的に各信号の出力は、図5(a)で説明した第
四実施例と同様となり、簡単な構成によって、同様な効
果を得ることができる。
【0041】図6(b)に示す本発明の第七実施例は、
比較信号fpをインバータ64を介してラッチ回路63
に入力する構成であり、ラッチ回路63の出力信号P
S’はパワーセーブ信号PSのスルー信号を使用し、位
相比較器61とラッチ回路63の出力信号を入力する論
理回路としては一対のNAND回路66,67を備え、
NAND回路66の出力信号とNAND回路67の出力
信号をインバータ65によって反転させた信号とをチャ
ージポンプ回路62に入力する構成としている。
【0042】本実施例では、比較信号fpが反転された
信号fsがラッチ回路63に入力されるため、比較信号
fpが“H”レベルの時には、ラッチ回路63には
“L”レベルがストローブ信号として入力される。従っ
て、図4(b)で説明した第五実施例におけるNOR回
路44をNAND回路に代えた例と同様な動作となり、
ロック状態において位相差パルスDoが出力されている
時にチャージポンプ回路62がパワーセーブ状態になる
ことがないため、ロック周波数が大きく変化することは
ない。
【0043】尚、図示していないが、第六実施例におい
てインバータ54に比較信号fpを入力する構成、ま
た、第七実施例においてインバータ64に基準信号fr
を入力する構成にすることによってもロック状態におけ
る周波数変動を同様に防止することが可能である。
【0044】
【発明の効果】本発明のPLL周波数シンセサイザによ
れば、パワーセーブ信号PSは、所定の論理回路を介し
て入力信号によって制御されるラッチ回路に入力され、
2つの入力信号の立ち上がりが一致する領域では、パワ
ーセーブ信号がラッチ回路から出力されない構成になっ
ていることから、ロック状態での位相差パルス発生時に
チャージポンプ回路がパワーセーブ状態になることがな
く、ロック周波数の変動が起こることがない。
【0045】従って、パワーセーブ状態においてもロッ
クアップ時間を短くすることが可能となる。
【図面の簡単な説明】
【図1】本発明の第一実施例を説明するための回路ブロ
ック図である。
【図2】本発明の第一実施例における動作説明を行うタ
イミングチャートである。
【図3】本発明の第二,第三実施例を説明するための回
路ブロック図である。
【図4】本発明の第四,第五実施例を説明するための回
路ブロック図である。
【図5】本発明の第四実施例における動作説明を行うタ
イミングチャートである。
【図6】本発明の第六,第七実施例を説明するための回
路ブロック図である。
【図7】PLL周波数シンセサイザの基本構成図であ
る。
【図8】従来のPLL周波数シンセサイザを説明するた
めの回路図である。
【図9】従来技術における動作説明を行うタイミングチ
ャートである。
───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.7,DB名) H03L 7/18

Claims (7)

    (57)【特許請求の範囲】
  1. 【請求項1】 基準信号と比較信号の位相を比較する位
    相比較器と、該位相比較器による位相差に比例した位相
    差パルスを出力するチャージポンプ回路と、該チャージ
    ポンプ回路の出力に応じた周波数の信号を出力する電圧
    制御発振器とを有し、該電圧制御発振器の出力を比較信
    号として該位相比較器にフィードバックすることにより
    該基準信号と該比較信号をロックアップするとともに、
    外部から該位相比較器に入力されるパワーセーブ信号に
    よりパワーセーブ状態に移行するPLL周波数シンセサ
    イザにおいて、 該基準信号と該比較信号の少なくとも一方の状態に基づ
    いて該位相差パルスが出力されるか否かを判断 する論理
    回路と、 該論理回路の判断結果に基づき、該位相差パルスの出力
    中は該パワーセーブ信号をラッチするラッチ回路を備
    え、 該パワーセーブ信号は該ラッチ回路を介して該位相比較
    器に入力されることを 特徴とするPLL周波数シンセサ
    イザ。
  2. 【請求項2】 論理回路は、該基準信号と該比較信号
    入力信号するNOR回路或いはNAND回路である
    ことを特徴とする請求項1記載のPLL周波数シンセサ
    イザ。
  3. 【請求項3】 論理回路は、該基準信号と該比較信号
    のいずれか一方を入力信号とするインバータであること
    を特徴とする請求項1記載のPLL周波数シンセサイ
    ザ。
  4. 【請求項4】 基準信号と比較信号の位相を比較する位
    相比較器と、該位相比較器による位相差に比例した位相
    パルスを出力するチャージポンプ回路と、該チャージ
    ポンプ回路の出力に応じた周波数の信号を出力する電圧
    制御発振器とを有し、該電圧制御発振器の出力を比較信
    号として該位相比較器にフィードバックすることにより
    該基準信号と該比較信号をロックアップするとともに、
    外部から入力されるパワーセーブ信号によりパワーセー
    ブ状態に移行するPLL周波数シンセサイザにおいて、 該基準信号と該比較信号の少なくとも一方の状態に基づ
    いて該位相差パルスが出力されるか否かを判断する第1
    の論理回路と、 該第1の論理回路の判断結果に基づき、該位相差パルス
    の出力中は該パワーセーブ信号をラッチするラッチ回路
    と、 該位相比較器と該ラッチ回路の出力に基づいてパワーセ
    ーブ状態へ移行するか否かを判断する第2の論理回路を
    備え、 該第2の論理回路の出力に基づいて該チャージポンプ回
    路をパワーセーブ状態に移行させる ことを特徴とするP
    LL周波数シンセサイザ。
  5. 【請求項5】 該第1の論理回路は、該基準信号と該比
    信号を入力信号とするNOR回路或いはNAND回路
    であり、該第2の論理回路は、該位相比較器の出力信号と該ラッ
    チ回路の出力信号を入力信号とする 一対のOR回路であ
    ることを特徴とする請求項4記載のPLL周波数シンセ
    サイザ。
  6. 【請求項6】 該第1の論理回路は、該基準信号と該比
    較信号を入力信号とするNOR回路或いはNAND回路
    であり、該第2の論理回路は、該位相比較器の出力信号と該ラッ
    チ回路の出力信号を入信号とする一対のNAND回路
    であることを特徴とする請求項4記載のPLL周波数シ
    ンセサイザ。
  7. 【請求項7】 該第1の論理回路は、該基準信号と該比
    較信号のいずれか一方を入力信号とするインバータであ
    り、該第2の論理回路は、該 位相比較器の出力信号と該ラッ
    チ回路の出力信号を入力信号とする一対のOR回路或い
    は一対のNAND回路であることを特徴とする請求項4
    記載のPLL周波数シンセサイザ。
JP19746096A 1996-07-26 1996-07-26 Pll周波数シンセサイザ Expired - Fee Related JP3261988B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP19746096A JP3261988B2 (ja) 1996-07-26 1996-07-26 Pll周波数シンセサイザ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP19746096A JP3261988B2 (ja) 1996-07-26 1996-07-26 Pll周波数シンセサイザ

Publications (2)

Publication Number Publication Date
JPH1041815A JPH1041815A (ja) 1998-02-13
JP3261988B2 true JP3261988B2 (ja) 2002-03-04

Family

ID=16374878

Family Applications (1)

Application Number Title Priority Date Filing Date
JP19746096A Expired - Fee Related JP3261988B2 (ja) 1996-07-26 1996-07-26 Pll周波数シンセサイザ

Country Status (1)

Country Link
JP (1) JP3261988B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6636283B2 (en) 2000-03-31 2003-10-21 Mitsubishi Denki Kabushiki Kaisha Front light, reflective liquid crystal display device and personal digital assistant

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3522584B2 (ja) 1999-04-27 2004-04-26 富士通株式会社 位相比較器及びその省電力動作制御方法及び半導体集積回路
US9312755B2 (en) 2013-03-05 2016-04-12 Qualcomm Incorporated Charge pump power savings

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6636283B2 (en) 2000-03-31 2003-10-21 Mitsubishi Denki Kabushiki Kaisha Front light, reflective liquid crystal display device and personal digital assistant

Also Published As

Publication number Publication date
JPH1041815A (ja) 1998-02-13

Similar Documents

Publication Publication Date Title
KR100733471B1 (ko) 반도체 기억 소자의 지연 고정 루프 회로 및 그 제어 방법
KR940005934B1 (ko) 위상차 검출회로
US7459949B2 (en) Phase detector circuit and method therefor
KR101080547B1 (ko) 아날로그 지연에 대한 튜닝 범위를 세팅하기 위한 방법 및 장치
JP4607227B2 (ja) 適応ループ帯域を有する位相同期ループ
US5909130A (en) Digital lock detector for phase-locked loop
US20070273410A1 (en) Clock switching circuit
US20030090296A1 (en) Apparatus for ensuring correct start-up and phase locking of delay locked loop
US20060055434A1 (en) Phase frequency detector
JPH11510664A (ja) 高速及び高精度の位相ロックループ
JP2876426B2 (ja) 位相検波器
US6087857A (en) Clock signal phase comparator
JP2009302692A (ja) クロック及びデータ復元回路
KR101394869B1 (ko) Dll/pll 에서의 위상 시프트
US6566920B1 (en) Phase locked loop using lock detecting circuit
US7092313B2 (en) Semiconductor integrated circuit
KR100234729B1 (ko) 디지탈 디엘엘 회로
JP3261988B2 (ja) Pll周波数シンセサイザ
JP3851511B2 (ja) Fm送信機
JP4343246B2 (ja) 周波数シンセサイザおよびこれに用いるチャージポンプ回路
US8405435B2 (en) Delay locked loop having internal test path
US5959478A (en) Phase-locked loop having improved locking times and a method of operation therefore
US6121845A (en) Phase-locked loop system and method for modifying an output transition time
JP2003338753A (ja) Pll回路
JPWO2006129396A1 (ja) 周波数シンセサイザおよびこれに用いるチャージポンプ回路

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20011120

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20071221

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081221

Year of fee payment: 7

LAPS Cancellation because of no payment of annual fees