JP3186994B2 - Image display device - Google Patents

Image display device

Info

Publication number
JP3186994B2
JP3186994B2 JP06257197A JP6257197A JP3186994B2 JP 3186994 B2 JP3186994 B2 JP 3186994B2 JP 06257197 A JP06257197 A JP 06257197A JP 6257197 A JP6257197 A JP 6257197A JP 3186994 B2 JP3186994 B2 JP 3186994B2
Authority
JP
Japan
Prior art keywords
signal
circuit
oscillation
output
television signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP06257197A
Other languages
Japanese (ja)
Other versions
JPH09233436A (en
Inventor
俊之 栗田
宣文 中垣
隆之 森
直 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP06257197A priority Critical patent/JP3186994B2/en
Publication of JPH09233436A publication Critical patent/JPH09233436A/en
Application granted granted Critical
Publication of JP3186994B2 publication Critical patent/JP3186994B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明は、テレビジョン受像機,
モニタ、投射管等の画像表示装置に関するものである。
The present invention relates to a television receiver,
The present invention relates to an image display device such as a monitor and a projection tube.

【0002】[0002]

【従来の技術】画像表示装置として、例えば、近年のテ
レビジョン受像機においては、大画面化,高画質化によ
る迫力や臨場感などが求められている。一方、映像情報
としても迫力や臨場感を増すために、画面の上下に映像
情報がない(即ち、上下ブランクを持つ)横長の映画サ
イズのワイド画面情報が多く作られるようになってきて
いる。
2. Description of the Related Art As an image display device, for example, in recent television receivers, a large screen and high image quality are required to be powerful and realistic. On the other hand, in order to increase the power and sense of realism as video information, a lot of wide-screen movie-size wide screen information having no video information at the top and bottom of the screen (that is, having upper and lower blanks) has been created.

【0003】このような状況の中で、最近では、走査線
数を現行のNTSC方式の約2倍にし、周波数帯域を広
帯域化して、高解像度化を図ると共に、表示される画像
のアスペクト比を現行の4:3よりも横長の、例えば、
16:9にしたテレビジョン方式が提案され、この提案
を基に横長のディスプレイを有するテレビジョン受像機
が実用化されている。
Under these circumstances, recently, the number of scanning lines has been increased to about twice that of the current NTSC system, the frequency band has been widened, the resolution has been increased, and the aspect ratio of the displayed image has been reduced. For example, it is wider than the current 4: 3,
A 16: 9 television system has been proposed, and based on this proposal, a television receiver having a horizontally long display has been put to practical use.

【0004】また、このような、表示される画像のアス
ペクト比が16:9の横長のディスプレイを有するテレ
ビジョン受像機としては、アスペクト比が4:3の現行
のテレビジョン信号(以下、標準テレビジョン信号と言
う。)より得られる画像をも表示できる機能を備えたテ
レビジョン受像機も提案されている。
Further, as a television receiver having such a horizontally long display having an aspect ratio of a displayed image of 16: 9, an existing television signal having an aspect ratio of 4: 3 (hereinafter referred to as a standard television signal) is used. A television receiver having a function of displaying an image obtained from a television signal has also been proposed.

【0005】しかしながら、このような機能を備えたテ
レビジョン受像機においては、現行のテレビジョン放送
を受信し、図7(a)に示すようなアスペクト比が4:
3の標準テレビジョン信号より得られる画像を、アスペ
クト比が16:9の横長のディスプレイの画面全体に表
示すると、図7(b)に示すように、画像が歪むという
問題があった。即ち、この場合、標準テレビジョン信号
より得られる画像のアスペクト比は4:3=12:9で
あるから、この画像の縦をあわせてアスペクト比16:
9の横長のディスプレイに表示すると、表示される画像
は横方向に16/12=4/3倍に引き伸ばされる。
However, a television receiver having such a function receives a current television broadcast and has an aspect ratio of 4: 4 as shown in FIG.
When an image obtained from the standard television signal No. 3 is displayed on the entire screen of a horizontally long display having an aspect ratio of 16: 9, there is a problem that the image is distorted as shown in FIG. 7B. That is, in this case, since the aspect ratio of the image obtained from the standard television signal is 4: 3 = 12: 9, the aspect ratio of this image is 16:
When the image is displayed on a horizontally long display of No. 9, the displayed image is expanded 16/16 = 4/3 times in the horizontal direction.

【0006】そこで、従来においては、偏向電流を制御
して、ディスプレイの画面の一部分のみを電子ビームで
走査するようにし、その部分にアスペクト比4:3の画
像を表示することによって、図7(c)に示すように歪
のない画像を得るようにしていた。なお、このような従
来技術としては、例えば、特開昭61−206381号
公報などが挙げられる。
Therefore, conventionally, the deflection current is controlled so that only a part of the screen of the display is scanned with the electron beam, and an image having an aspect ratio of 4: 3 is displayed on the part, thereby obtaining the image shown in FIG. As shown in c), an image without distortion was obtained. As such a conventional technique, for example, JP-A-61-206381 is cited.

【0007】ところで、また、最近では、表示される画
像のアスペクト比が4:3の通常のディスプレイを有す
るテレビジョン受像機においても、標準テレビジョン信
号の走査線数を現行のNTSC方式の約2倍にして、高
解像度化を図ったものがある。
[0007] Recently, even in a television receiver having a normal display having a 4: 3 aspect ratio of an image to be displayed, the number of scanning lines of a standard television signal is reduced to about 2 in the current NTSC system. In some cases, the resolution is doubled to achieve higher resolution.

【0008】[0008]

【発明が解決しようとする課題】上記した様に、従来に
おいては、アスペクト比4:3の標準テレビジョン信号
より得られる画像をも表示できる機能を備えた、アスペ
クト比16:9の横長のディスプレイを有するテレビジ
ョン受像機があり、そのテレビジョン受像機にてアスペ
クト比4:3の標準テレビジョン信号より得られる画像
を表示する場合、偏向電流を制御し、ディスプレイの画
面の一部分のみを電子ビームで走査するようにして、そ
の部分に画像を表示することにより、歪のない画像を得
るようにしていた。
As described above, conventionally, a horizontally long display having an aspect ratio of 16: 9, which has a function of displaying an image obtained from a standard television signal having an aspect ratio of 4: 3. When a television receiver displays an image obtained from a standard television signal having an aspect ratio of 4: 3, the television receiver controls the deflection current and controls only a part of the screen of the display by an electron beam. , And an image is displayed on that portion, thereby obtaining an image without distortion.

【0009】また、アスペクト比4:3の通常のディス
プレイを有するテレビジョン受像機においても、標準テ
レビジョン信号の走査線数を現行NTSC方式の約2倍
にして、高解像度化を図ったものがあった。
In a television receiver having a normal display having an aspect ratio of 4: 3, the number of scanning lines of a standard television signal is approximately twice as large as that of the current NTSC system to achieve higher resolution. there were.

【0010】前者のテレビジョン受像機においては、デ
ィスプレイの画面の一部分のみを電子ビームで走査する
ようにしているため、アスペクト比4:3の標準テレビ
ジョン信号より得られる画像ばかりを表示していると、
ディスプレイの画面の蛍光体においてその走査される部
分のみが走査されない部分に比べ早く劣化してしまうと
いう問題があった。また、偏向電流を制御するための回
路の構成が複雑になっていまうという問題もあった。
In the former television receiver, since only a part of the screen of the display is scanned by the electron beam, only an image obtained from a standard television signal having an aspect ratio of 4: 3 is displayed. When,
There is a problem in that only the scanned portion of the phosphor on the screen of the display deteriorates faster than the unscanned portion. Another problem is that the configuration of a circuit for controlling the deflection current becomes complicated.

【0011】一方、後者のテレビジョン受像機において
は、現行のテレビジョン放送を受信して、画像を表示す
る場合には問題はないが、ビデオテープレコーダ等から
再生された信号のような時間軸変動(ジッタ)を含んだ
テレビジョン信号を入力して、画像を表示する場合に
は、時間軸変動除去能力が低いために、画質が劣化して
しまうという問題があった。しかも、その問題を解決す
るために、新たに時間軸補正回路を設けたりした場合に
は、回路規模が大きくなってしまうという問題があっ
た。
On the other hand, in the latter television receiver, there is no problem in the case where the current television broadcast is received and an image is displayed, but the time base such as a signal reproduced from a video tape recorder or the like is not problematic. When a television signal including fluctuation (jitter) is input and an image is displayed, there is a problem that the image quality is deteriorated because the time-axis fluctuation removing ability is low. In addition, when a new time axis correction circuit is provided to solve the problem, there is a problem that the circuit scale becomes large.

【0012】本発明は、上記した従来技術の問題点のう
ち、後者の問題点を解決するためになされたものであ
り、従って、本発明の目的は、ディスプレイを有し、入
力テレビジョン信号の走査線の数をN(Nは2以上の整
数)倍にして表示する画像表示装置として、ビデオテー
プレコーダ等から再生された信号のような時間軸変動を
含んだテレビジョン信号を入力して画像を表示する場合
でも、画質の劣化なく画像を表示することができ、しか
も、回路規模が増大することのない画像表示装置を提供
することにある。
The present invention has been made to solve the latter problem among the above-mentioned problems of the prior art. Therefore, an object of the present invention is to provide a display having a display,
As an image display device for displaying the number of scanning lines of a power television signal by multiplying the number of scanning lines by N (N is an integer of 2 or more), a television signal including a time axis variation such as a signal reproduced from a video tape recorder or the like It is an object of the present invention to provide an image display device which can display an image without deteriorating the image quality even when the image is displayed by inputting an image.

【0013】[0013]

【課題を解決するための手段】上記した目的達成のた
め、本発明では、入力テレビジョン信号を表示するディ
スプレイを有する画像表示装置において、
In order to achieve the above-mentioned object, the present invention provides a display for displaying an input television signal.
In an image display device having a spray,

【0014】発振周期の安定度の高いクロックを単位出
力として発振出力する第1の発振手段(124)と、該
第1の発振手段の発振出力を基にして前記ディスプレイ
を駆動するための水平駆動パルスを発生する水平駆動パ
ルス発生手段(109)と、入力テレビジョンの水平同
期信号に同期する形で該水平同期信号に依存して発振す
る第2の発振手段(107)と、入力テレビジョン信号
を取込み、該入力テレビジョン信号の走査線の数をN
(但しNは2または2を超える整数)倍にして出力する
N倍速手段(105)と、
A unit which outputs a clock having a high oscillation cycle stability
First oscillating means (124) for oscillating and outputting as a force;
The display according to the oscillation output of the first oscillation means.
Horizontal drive pulse that generates a horizontal drive pulse to drive the
Loose generating means (109) and the input television
Oscillates depending on the horizontal synchronization signal in synchronization with the
Second oscillating means (107) and an input television signal
And the number of scanning lines of the input television signal is set to N.
(Where N is 2 or an integer exceeding 2)
N-speed means (105);

【0015】前記N倍速手段への入力テレビジョン信号
の取込み時の書き込みに際しては、入力テレビジョン信
号の水平同期信号に同期する形で依存して発振する前記
第2の発振手段からの発振出力で入力テレビジョン信号
を書き込み、 前記N倍速手段からのN倍速されたテレビ
ジョン信号の出力時の読み出しに際しては、前記水平駆
動パルス発生手段(109)の出力に同期させて、前記
第1の発振手段からの、発振周期の安定度の高いクロッ
クで、N倍速されたテレビジョン信号を読み出し、 前記
第1の発振手段の発振出力が、発振周期の安定度の高い
クロックであり、前記第2の発振手段の発振出力が、入
力テレビジョン信号の水平同期信号に同期した形で該水
平同期信号に依存した発振出力であることから、前記N
倍速手段から出力されたテレビジョン信号において、倍
速変換前に有していた場合の時間軸変動が除去されるよ
うにした、書き込み・読み出し手段(16,123,1
25,114)と、を有し、
The television signal input to the N-times speed means
When writing at the time of capture,
Oscillates in a manner synchronized with the horizontal synchronization signal of the signal
The input television signal is an oscillation output from the second oscillation means.
And the N-times speeded television from the N-times speed means.
When reading out the version signal, the horizontal drive
Synchronized with the output of the dynamic pulse generation means (109),
A clock having a high oscillation cycle stability from the first oscillation means.
Using the clock reads the television signal N-times speed, the
The oscillation output of the first oscillation means has a high oscillation cycle stability.
Clock, and the oscillation output of the second oscillation means
The water is synchronized with the horizontal synchronizing signal of the power television signal.
Since the oscillation output depends on the flat synchronization signal,
In the television signal output from the double speed means,
Time axis fluctuations that had been had before the speed conversion were removed
The writing / reading means (16, 123, 1
25, 114), and

【0016】入力テレビジョン信号に含まれる時間軸変
動を除去したN倍速テレビジョン信号を前記ディスプレ
イに表示させるようにした
Time axis variation included in input television signal
N-speed television signal from which the
Displayed on the screen .

【0017】[0017]

【作用】前記N倍速手段は、その内部に記憶部を有して
おり、入力テレビジョン信号より得られる信号を前記第
2の発振手段からの発振出力に同期して前記記憶部に書
き込む。そして、書き込まれた該信号を前記第1の発振
手段からの発振出力に同期して前記記憶部より読み出す
ことにより、前記テレビジョン信号の走査線の数をN倍
にして出力する。
The N-times speed means has a storage unit therein, and writes a signal obtained from an input television signal into the storage unit in synchronization with an oscillation output from the second oscillation means. Then, the written signal is read out from the storage section in synchronization with the oscillation output from the first oscillating means, so that the number of scanning lines of the television signal is output N times.

【0018】こうして、前記N倍速手段における記憶部
からテレビジョン信号を読み出す際には、前記第1の発
振手段からの非常に安定な発振出力に同期して読み出し
ているので、前記N倍速手段においては、倍速変換を行
うと共に、信号の時間軸補正をも行うことができる。
Thus, when the television signal is read from the storage section in the N-times speed means, the television signal is read in synchronization with the very stable oscillation output from the first oscillation means. Can not only perform double speed conversion but also perform time axis correction of signals.

【0019】従って、ビデオテープレコーダ等から再生
された時間軸変動を含んだ信号を、前記入力テレビジョ
ン信号として入力した場合でも、その時間軸変動を充分
除去して、時間軸変動のない倍速変換されたテレビジョ
ン信号を前記ディスプレイに表示することができ、しか
も、回路規模が増大するということもない。
Therefore, a signal containing a time axis fluctuation reproduced from a video tape recorder or the like is transmitted to the input television receiver.
Even if it is input as a TV signal , the time axis fluctuation is sufficiently removed and the double-speed converted TV
Signal can be displayed on the display, and the circuit scale does not increase.

【0020】[0020]

【実施例】以下、本発明の実施例を説明するわけである
が、その前に説明の都合上、本発明の実施例の理解に役
立つ回路例を説明する。図3は本発明の実施例の理解に
役立つ画像表示装置の一例を示すブロック図である。
DESCRIPTION OF THE PREFERRED EMBODIMENTS Hereinafter, embodiments of the present invention will be described. Before that, for convenience of explanation, a circuit example which is useful for understanding the embodiments of the present invention will be described. FIG. 3 is a block diagram showing an example of an image display device useful for understanding the embodiment of the present invention.

【0021】図3において、101はアスペクト比が
4:3である標準テレビジョン信号、102はアナログ
/ディジタル(以下、A/Dと言う。)変換器、103
は動き適応型輝度信号/色信号(以下、Y/Cと言
う。)分離回路、104は動き適応型走査線補間回路、
105は倍速変換回路である。
In FIG. 3, reference numeral 101 denotes a standard television signal having an aspect ratio of 4: 3, 102 denotes an analog / digital (hereinafter, referred to as A / D) converter, 103
Is a motion-adaptive luminance signal / color signal (hereinafter, referred to as Y / C) separation circuit, 104 is a motion-adaptive scanning line interpolation circuit,
105 is a double speed conversion circuit.

【0022】この倍速変換回路105は、ラインメモリ
105a,105bと切換回路105cとにより構成さ
れ、動き適応型走査線補間回路104からの信号を入力
し、周波数を2倍にして出力する。また、106は標準
テレビジョン信号101から水平同期信号(以下、この
信号の周波数、即ち、水平周波数をfH とする。)を分
離する同期分離回路、107はクロック発生回路、であ
る。
The double speed conversion circuit 105 is composed of line memories 105a and 105b and a switching circuit 105c, receives a signal from the motion adaptive scanning line interpolation circuit 104, doubles the frequency and outputs the signal. The horizontal synchronizing signal from the standard television signal 101 is 106 (hereinafter, the frequency of this signal, that is,. The horizontal frequency and f H) sync separator for separating a 107 is a clock generation circuit.

【0023】このクロック発生回路107は、位相比較
器107a,ローパスフィルタ107b,電圧制御発振
回路107c,カウンタ107dから成る位相同期ルー
プ(以下、PLLと言う。)回路で構成され、同期分離
回路106からの水平同期信号に同期したクロックを発
生する。
The clock generation circuit 107 is composed of a phase locked loop (hereinafter, referred to as PLL) circuit including a phase comparator 107a, a low-pass filter 107b, a voltage controlled oscillation circuit 107c, and a counter 107d. Generates a clock synchronized with the horizontal synchronization signal.

【0024】また、108は水晶発振回路、109は水
晶発振回路108からの発振出力を分周し、2fH の周
波数を持つ水平駆動パルスを発生する水平駆動パルス発
生回路、110は水晶発振回路108からの発振出力と
水平駆動パルス発生回路109からの水平駆動パルスと
を入力し、発振出力から水平駆動パルスに同期した各種
信号を作成するタイミング発生回路、111はゲート回
路、112はゲート回路111を制御する制御信号、で
ある。
Further, the crystal oscillator circuit 108, 109 divides the oscillation output from the crystal oscillator circuit 108, a horizontal driving pulse generating circuit for generating a horizontal drive pulse having a frequency of 2f H, 110 is a crystal oscillator circuit 108 A timing generation circuit for inputting an oscillation output from the oscilloscope and a horizontal drive pulse from the horizontal drive pulse generation circuit 109 to generate various signals synchronized with the horizontal drive pulse from the oscillation output, 111 is a gate circuit, and 112 is a gate circuit 111 A control signal to be controlled.

【0025】113は後述する圧縮回路117における
読み出しのタイミングを与えるクロック、114は後述
する圧縮回路117における読み出しの開始位置を示す
読み出しリセット信号(RR)、115は後述するゲー
ト回路119を制御するための制御信号、116は後述
する圧縮回路117における書き込みの開始位置を示す
書き込みリセット信号(WR)を作成するデコーダ、11
7は信号を記憶するためのバッファメモリを有し、倍速
変換回路105からの信号を時間方向に圧縮する圧縮回
路、である。
Reference numeral 113 denotes a clock for giving a read timing in the compression circuit 117 described later, reference numeral 114 denotes a read reset signal (RR) indicating a reading start position in the compression circuit 117 described later, and reference numeral 115 denotes a gate circuit 119 to be described later. And a decoder 116 for generating a write reset signal (WR) indicating a write start position in the compression circuit 117 described later.
Reference numeral 7 denotes a compression circuit which has a buffer memory for storing signals and compresses the signal from the double-speed conversion circuit 105 in the time direction.

【0026】118はクロック発生回路107の出力の
一つである8fSC(fSCは色副搬送波周波数)の周波数
を持つクロック、119はゲート回路、120はディジ
タル/アナログ(以下、D/Aと言う。)変換器、12
1は表示される画像のアスペクト比が16:9の横長の
ディスプレイ、である。
Reference numeral 118 denotes a clock having a frequency of 8f SC (f SC is a color subcarrier frequency) which is one of the outputs of the clock generation circuit 107, 119 denotes a gate circuit, and 120 denotes a digital / analog (hereinafter D / A and D / A). Converter), 12
Reference numeral 1 denotes a horizontally long display having an aspect ratio of a displayed image of 16: 9.

【0027】以上が、本回路例の構成であり、次に、本
回路例の動作について説明する。図4は図3における要
部信号波形を示す波形図である。
The above is the configuration of this circuit example. Next, the operation of this circuit example will be described. FIG. 4 is a waveform chart showing the waveform of the main part signal in FIG.

【0028】入力されたアスペクト比が4:3である標
準テレビジョン信号101は、同期分離回路106によ
り図4(a)に示すような水平同期信号が分離され、そ
の水平同期信号はクロック発生回路107へ入力され
る。
The input standard television signal 101 having an aspect ratio of 4: 3 is separated by a sync separation circuit 106 into a horizontal sync signal as shown in FIG. 107 is input.

【0029】入力された水平同期信号は、位相比較器1
07aにおいて、その水平同期信号の周波数fH と同じ
周波数を持つカウンタ107dからのクロックと位相比
較される。そして、その比較結果はローパスフィルタ1
07bを介して電圧制御発振回路107cに入力され、
その発振周波数を制御し、電圧制御発振回路107cよ
り、図4(e)に示すように、水平同期信号に同期し
た、水平同期信号の周波数fH の1820倍に当たる8
SCの周波数を持つクロック118を発生させる。
The input horizontal synchronizing signal is supplied to the phase comparator 1
In 07a, the clock and the phase comparison from the counter 107d having the same frequency as the frequency f H of the horizontal synchronizing signal. The comparison result is the low-pass filter 1
07b to the voltage controlled oscillation circuit 107c,
Controlling the oscillation frequency, the voltage controlled oscillation circuit 107c, as shown in FIG. 4 (e), synchronized with the horizontal synchronizing signal corresponds to 1820 times the frequency f H of the horizontal synchronizing signal 8
A clock 118 having a frequency of f SC is generated.

【0030】この8fSCの周波数を持つクロック118
は、書き込みクロックとして圧縮回路117に入力され
ると共に、カウンタ107dに入力される。カウンタ1
07dに入力されたクロック118は、カウンタ107
dにて910分周され、2fH の周波数を持つクロック
として倍速変換回路105の切換回路105cに入力さ
れると共に、1820分周され、fH の周波数を持つク
ロックとしてデコーダ116及び前述した位相比較器1
07aに入力される。
The clock 118 having the frequency of 8f SC
Is input to the compression circuit 117 as a write clock and to the counter 107d. Counter 1
The clock 118 input to the counter 107 d
is 910 divided by d, is input to the switching circuit 105c of double speed conversion circuit 105 as a clock having a frequency of 2f H, is circumferentially 1820 minutes, the phase comparison decoder 116 and described above as a clock having a frequency f H Vessel 1
07a.

【0031】デコーダ116において、入力されたfH
の周波数を持つクロックはデコードされ、図4(d)に
示す様な垂直周期の書き込みリセット信号(WR)とし
て圧縮回路117へ送られる。
At the decoder 116, the input f H
Is decoded and sent to the compression circuit 117 as a write reset signal (WR) having a vertical period as shown in FIG.

【0032】また、標準テレビジョン信号101は、A
/D変換器102により図4(b)に示す様にディジタ
ル信号に変換され、動き適応型Y/C分離回路103を
介して動き適応型走査線補間回路104に入力される。
なお、図4(b)において、括弧内の数字はディジタル
信号内のデータの数であり、以下、同様である。
The standard television signal 101 has A
The signal is converted into a digital signal by the / D converter 102 as shown in FIG. 4B, and is input to the motion adaptive scanning line interpolation circuit 104 via the motion adaptive Y / C separation circuit 103.
In FIG. 4B, the number in parentheses is the number of data in the digital signal, and the same applies hereinafter.

【0033】動き適応型走査線補間回路104では、入
力された信号から実信号と補間信号とがそれぞれ作成さ
れる。作成された実信号と補間信号は、それぞれ、倍速
変換回路105に入力され、周波数を2倍に変換され
て、図4(c)に示すように、1/2水平周期毎に交互
に出力される。こうして、倍速変換回路105より高画
質化された信号が出力される。なお、図4(c)におい
て、Rは実信号、Iは補間信号であり、以下、同様であ
る。
The motion-adaptive scanning line interpolation circuit 104 creates an actual signal and an interpolation signal from the input signal. The created real signal and interpolation signal are input to the double speed conversion circuit 105, where the frequency is doubled, and alternately output every half horizontal cycle as shown in FIG. 4C. You. In this way, a signal of high image quality is output from the double speed conversion circuit 105. In FIG. 4C, R is a real signal, I is an interpolation signal, and so on.

【0034】倍速変換回路105より出力された図4
(f)に示す信号は、バッファメモリを有する圧縮回路
117に入力される。圧縮回路117では、先に入力さ
れたデコーダ116からの書き込みリセット信号(W
R)によってバッファメモリのリセットが行われ、その
行われた時点から、クロック発生回路107からの8f
SCの周波数を持つ書き込みクロック118に同期させ
て、入力された倍速変換回路105からの信号のバッフ
ァメモリへの書き込みが行われる。
FIG. 4 output from the double speed conversion circuit 105
The signal shown in (f) is input to the compression circuit 117 having a buffer memory. In the compression circuit 117, the write reset signal (W
R), the buffer memory is reset, and from that point, 8f
The input signal from the double-speed conversion circuit 105 is written to the buffer memory in synchronization with the write clock 118 having the SC frequency.

【0035】また、水晶発振回路108より出力される
発振出力は、図4(i)に示すように、(32/3) f
SCの周波数を持ち、水平駆動パルス発生回路109,タ
イミング発生回路110,ゲート回路111にそれぞれ
入力される。
The oscillation output from the crystal oscillation circuit 108 is (32/3) f, as shown in FIG.
It has an SC frequency and is input to the horizontal drive pulse generation circuit 109, the timing generation circuit 110, and the gate circuit 111, respectively.

【0036】水平駆動パルス発生回路109では、入力
された発振出力を分周して、図4(n)に示すような水
平駆動パルスを発生して、タイミング発生回路110と
ディスプレイ121にそれぞれ出力する。
The horizontal drive pulse generation circuit 109 divides the frequency of the input oscillation output, generates a horizontal drive pulse as shown in FIG. 4 (n), and outputs it to the timing generation circuit 110 and the display 121, respectively. .

【0037】タイミング発生回路110では、入力され
た水晶発振回路108からの発振出力と水平駆動パルス
とを基に図4(g)に示すような垂直周期の読み出しリ
セット信号(RR)114を作成し、圧縮回路117に
出力する。
The timing generation circuit 110 generates a read reset signal (RR) 114 having a vertical period as shown in FIG. 4G based on the input oscillation output from the crystal oscillation circuit 108 and the horizontal drive pulse. , To the compression circuit 117.

【0038】ここで、圧縮回路117におけるバッファ
メモリの読み出し時のリセットは、図4(g)に示す読
み出しリセット信号(RR)114によって、図4
(d)に示す書き込みリセット信号(WR)と同じ垂直
周期で行われるが、1/2水平周期分、位相をずらして
行われる。これは、バッファメモリに対する信号の書き
込みと読み出しとが互いに競合するのを防ぐためであ
る。
Here, the reset at the time of reading of the buffer memory in the compression circuit 117 is performed by the read reset signal (RR) 114 shown in FIG.
This is performed in the same vertical cycle as the write reset signal (WR) shown in (d), but the phase is shifted by 水平 horizontal cycle. This is to prevent the writing and reading of signals to and from the buffer memory from competing with each other.

【0039】また、タイミング発生回路110では、入
力された水晶発振回路108からの発振出力から、2f
H の周波数を持つ水平駆動パルスに同期した図4(h)
に示すような制御信号112を作成し、ゲート回路11
1に入力する。この制御信号112は、圧縮回路117
におけるバッファメモリの読み出し期間を指定する信号
である。
In the timing generation circuit 110, the oscillation output from the crystal oscillation circuit
FIG. 4 (h) synchronized with a horizontal drive pulse having a frequency of H
A control signal 112 as shown in FIG.
Enter 1 The control signal 112 is supplied to the compression circuit 117
Is a signal for designating a reading period of the buffer memory in FIG.

【0040】ゲート回路111では、入力された水晶発
振回路108からの発振出力と制御信号112との論理
積をとり、図4(j)に示すような読み出しクロック1
13を得て、圧縮回路117に入力する。
The gate circuit 111 calculates the logical product of the input oscillation output from the crystal oscillation circuit 108 and the control signal 112 to obtain the read clock 1 as shown in FIG.
13 is input to the compression circuit 117.

【0041】従って、圧縮回路117において、この読
み出しクロック113に従って、バッファメモリより信
号(データ)を読み出すと、図4(k)に示す様に信号
が分かれて読み出される。なお、図4(k)において、
Aは映像期間部分、Bは黒レベル期間部分であり、残り
は非読み出し期間である。
Accordingly, when signals (data) are read from the buffer memory in accordance with the read clock 113 in the compression circuit 117, the signals are read separately as shown in FIG. In addition, in FIG.
A is a video period portion, B is a black level period portion, and the rest is a non-reading period.

【0042】一方、タイミング発生回路110では、入
力された水晶発振回路108からの発振出力から、水平
駆動パルスに同期した、上記非読み出し期間と同じタイ
ミングを持つ図4(l)に示すような制御信号115を
作成し、ゲート回路119に入力する。
On the other hand, in the timing generation circuit 110, a control as shown in FIG. 4 (l) having the same timing as the above-mentioned non-reading period, synchronized with the horizontal drive pulse, is performed from the input oscillation output from the crystal oscillation circuit 108. A signal 115 is created and input to the gate circuit 119.

【0043】ゲート回路119は、圧縮回路117より
出力された信号を入力し、制御信号115に基づいて、
図4(m)に示すように、非読み出し期間のみに、枠信
号、即ち、別の所定のレベルを持つ信号(斜線部分)を
付加して、出力する。
The gate circuit 119 receives the signal output from the compression circuit 117, and, based on the control signal 115,
As shown in FIG. 4 (m), a frame signal, that is, a signal having another predetermined level (hatched portion) is added and output only during the non-reading period.

【0044】ゲート回路119より出力された信号は、
その後、D/A変換器120において、アナログ信号に
変換され、ディスプレイ121に入力される。そして、
ディスプレイ121では、D/A変換器120から入力
された信号を、先に入力された水平駆動パルスに基づい
て表示する。
The signal output from the gate circuit 119 is
After that, the signal is converted into an analog signal by the D / A converter 120 and input to the display 121. And
The display 121 displays the signal input from the D / A converter 120 based on the previously input horizontal drive pulse.

【0045】以上説明したように、本回路例において
は、圧縮回路117におけるバッファメモリへの信号の
書き込みには、8fSCの周波数を持つ書き込みクロック
118を用い、バッファメモリからの信号の読み出しに
は、(32/3)fSCの周波数を持つ読み出しクロック1
13を用いており、バッファメモリにおける読み出し周
波数(32/3)fSCは書き込み周波数8fSCの4/3
倍であるので、圧縮回路117により信号は時間方向に
3/4倍に圧縮される。
As described above, in the present circuit example, the write clock 118 having a frequency of 8 f SC is used for writing a signal to the buffer memory in the compression circuit 117, and the signal is read from the buffer memory. , (32/3) read clock 1 having a frequency of SC
13, the read frequency (32/3) f SC in the buffer memory is 4/3 of the write frequency 8f SC .
Therefore, the signal is compressed by the compression circuit 117 by a factor of 3/4 in the time direction.

【0046】従って、この圧縮された信号をディスプレ
イ121に表示する場合は、ディスプレイ121により
4/3倍に引き伸ばされるので、ディスプレイ121の
画面上では、図7(c)に示した様な歪のない画像を表
示することができる。但し、図7(c)において、従来
と異なる点は、本回路例では、画面の両端部分に、前述
した枠信号によって得られる画像、即ち、枠が表示さ
れ、この部分も電子ビームによって充分走査されている
点である。
Therefore, when the compressed signal is displayed on the display 121, the signal is enlarged by 4/3 times by the display 121, so that the distortion of the display 121 shown in FIG. No images can be displayed. However, in FIG. 7 (c), the difference from the prior art is that, in the present circuit example, an image obtained by the above-described frame signal, that is, a frame is displayed at both ends of the screen, and this portion is also sufficiently scanned by the electron beam. That is the point.

【0047】また、本回路例においては、圧縮回路11
7におけるバッファメモリからの信号の読み出しには、
水晶発振回路108からの発振出力より得られる非常に
安定な読み出しクロック113を用いているので、圧縮
回路117においては、前述した信号の圧縮と共に、信
号の時間軸補正をも行うことができる。従って、ビデオ
テープレコーダ等から再生された時間軸変動を含んだ信
号を、標準テレビジョン信号101として入力した場合
でも、その時間軸変動を充分除去して、ディスプレイ1
21に表示することができる。
In this circuit example, the compression circuit 11
To read the signal from the buffer memory in step 7,
Since the very stable read clock 113 obtained from the oscillation output from the crystal oscillation circuit 108 is used, the compression circuit 117 can perform not only the above-described signal compression but also the time axis correction of the signal. Therefore, even when a signal including time axis fluctuation reproduced from a video tape recorder or the like is input as the standard television signal 101, the time axis fluctuation is sufficiently removed and the display 1
21 can be displayed.

【0048】また、本回路例においては、圧縮回路11
7におけるバッファメモリからの信号を読み出す際、映
像期間部分と黒レベル期間部分とに信号を分けて読み出
すことにより、映像期間部分がディスプレイ121にお
ける画面の中央に表示されるように信号を読み出した場
合でも、黒レベル期間部分は水平帰線期間内に含まれる
ように読み出すことができるので、黒レベルの再生を正
しく行うことができる。
In this circuit example, the compression circuit 11
7 when reading out the signal from the buffer memory in the video period portion and the black level period portion by separately reading the signal so that the video period portion is displayed at the center of the screen of the display 121. However, since the black level period can be read out so as to be included in the horizontal retrace period, the black level can be reproduced correctly.

【0049】なお、本回路例においては、信号の読み出
しに用いられる読み出しクロック113は、水晶発振回
路108からの発振出力より得ているが、水晶発振回路
108から発振出力より得なくとも、例えば、PLL回
路によって、標準テレビジョン信号101に含まれるカ
ラーバースト信号に同期した信号を発生させ、その発生
した信号より得るようにしても良い。
In this circuit example, the read clock 113 used for reading signals is obtained from the oscillation output from the crystal oscillation circuit 108. However, even if it is not obtained from the oscillation output from the crystal oscillation circuit 108, for example, A signal synchronized with the color burst signal included in the standard television signal 101 may be generated by the PLL circuit, and the signal may be obtained from the generated signal.

【0050】また、本回路例においては、枠信号を、圧
縮回路117の後段においてディジタル処理により付加
しているが、D/A変換器120の後段においてアナロ
グ処理により、所定の直流レベルと切り換えることで付
加するようにしても良い。
Further, in the present circuit example, the frame signal is added by digital processing at the subsequent stage of the compression circuit 117. However, the frame signal is switched to a predetermined DC level by analog processing at the subsequent stage of the D / A converter 120. May be added.

【0051】次に、図5は本発明の実施例の理解に役立
つ画像表示装置の他の例を示すブロック図、図6は図5
における要部信号波形を示す波形図、である。図5にお
いて、122は分周回路、123は分周回路122より
出力される書き込みクロック、であり、その他、図3と
同一の構成要素には同一の符号を付した。
FIG. 5 is a block diagram showing another example of an image display device useful for understanding the embodiment of the present invention, and FIG.
FIG. 4 is a waveform chart showing a main part signal waveform in FIG. 5, reference numeral 122 denotes a frequency dividing circuit, 123 denotes a write clock output from the frequency dividing circuit 122, and other components that are the same as those in FIG. 3 are denoted by the same reference numerals.

【0052】本回路例においては、圧縮回路117で行
われていた信号の圧縮動作を、倍速変換回路105にお
いて倍速変換動作と併せて行うことにより、圧縮回路1
17を削除した点に特徴がある。
In this circuit example, the compression operation of the signal performed by the compression circuit 117 is performed by the double-speed conversion circuit 105 together with the double-speed conversion operation.
There is a feature in that 17 is deleted.

【0053】本回路例における動作は、基本的には図3
の回路例の動作と同じなので、主として異なる部分のみ
を説明する。分周回路122では、クロック発生回路1
07から出力された8fSCの周波数を持つクロックを2
分周し、4fSCの周波数を持つ書き込みクロック123
として倍速変換回路105に出力する。また、デコーダ
116では、クロック発生回路107から出力されたf
H の周波数を持つクロックを入力し、デコードして、垂
直周期の書き込みリセット信号(WR)として倍速変換
回路105に出力する。
The operation of this circuit example is basically similar to that of FIG.
Since the operation is the same as that of the circuit example, only the different parts will be mainly described. In the frequency dividing circuit 122, the clock generating circuit 1
The clock having the frequency of 8f SC output from the
Divide and write clock 123 with frequency of 4f SC
Is output to the double speed conversion circuit 105. Also, in the decoder 116, the frequency f
A clock having a frequency of H is input, decoded, and output to the double speed conversion circuit 105 as a write reset signal (WR) of a vertical cycle.

【0054】次に、倍速変換回路105では、動き適応
型走査線補間回路104にて作成された実信号と補間信
号を入力し、ラインメモリ105a,105bにそれぞ
れ書き込む。その時、各ラインメモリ105a,105
bは、それぞれ、デコーダ116より入力された図6
(a)に示すような垂直周期の書き込みリセット信号
(WR)でリセットされ、その時点から、分周回路12
2より入力された図6(b)に示すような4fSCの周波
数を持つ書き込みクロック123に同期して、動き適応
型走査線補間回路104からの実信号(図6(c))と
補間信号が書き込まれる。
Next, the double speed conversion circuit 105 receives the actual signal and the interpolation signal generated by the motion adaptive scanning line interpolation circuit 104 and writes them into the line memories 105a and 105b. At that time, each line memory 105a, 105
b respectively correspond to FIG. 6 input from the decoder 116.
(A) is reset by a write reset signal (WR) having a vertical cycle as shown in FIG.
6B, the real signal (FIG. 6C) from the motion adaptive scanning line interpolation circuit 104 and the interpolation signal are synchronized with the write clock 123 having a frequency of 4f SC as shown in FIG. Is written.

【0055】そして、各ラインメモリ105a,105
bは、それぞれ、タイミング発生回路110より入力さ
れる垂直周期の読み出しリセット信号(RR)114で
リセットされ、その時点から、ゲート回路112より入
力される図6(d)に示すような読み出しクロック11
3に同期して読み出される。
Then, each of the line memories 105a, 105
b is reset by a read reset signal (RR) 114 of a vertical cycle inputted from the timing generation circuit 110, and from that point on, the read clock 11 shown in FIG.
3 and are read out in synchronization with 3.

【0056】このように、各ラインメモリ105a,1
05bより信号を読み出しクロック113に従って読み
出すと、図3の回路例にて説明した如く、映像期間部分
と黒レベル期間部分とに信号が分かれて読み出され、し
かも、黒レベル期間部分は水平帰線期間内に含まれるよ
うに読み出されて、図6(e)に示すような信号として
出力される。
As described above, each line memory 105a, 1
When the signal is read from the signal line 05b in accordance with the read clock 113, the signal is read separately in the video period portion and the black level period portion as described in the circuit example of FIG. The signal is read so as to be included in the period, and is output as a signal as shown in FIG.

【0057】以上のようにして、倍速変換回路105に
おいては、倍速変換動作と共に信号の圧縮動作が行われ
る。本回路例によれば、倍速変換回路105における前
述した信号の圧縮動作によって、図3の回路例と同様
に、信号は時間方向に3/4倍に圧縮される。そして、
この圧縮された信号をディスプレイ121に表示する
と、ディスプレイ121により4/3倍に引き伸ばされ
るので、ディスプレイ121の画面上では、歪のない画
像を表示することができる。
As described above, in the double speed conversion circuit 105, the signal compression operation is performed together with the double speed conversion operation. According to this circuit example, the signal is compressed by a factor of 3/4 in the time direction by the above-described signal compression operation in the double speed conversion circuit 105, as in the circuit example of FIG. And
When the compressed signal is displayed on the display 121, the signal is enlarged to 4/3 times by the display 121, so that an image without distortion can be displayed on the screen of the display 121.

【0058】また、本回路例においても、倍速変換回路
105における各ラインメモリ105a,105bから
の信号の読み出しには、水晶発振回路108からの発振
出力より得られる非常に安定な読み出しクロック113
を用いているので、倍速変換回路105においては、倍
速変換,信号の圧縮を行うと共に、信号の時間軸補正を
も行うことができる。また、本回路例においては、圧縮
回路が削除されるので、図3の回路例に比べ回路構成が
簡単になる。
Also in this circuit example, when reading the signals from the line memories 105a and 105b in the double speed conversion circuit 105, a very stable read clock 113 obtained from the oscillation output from the crystal oscillation circuit 108 is used.
Therefore, the double-speed conversion circuit 105 can perform double-speed conversion and signal compression, and can also perform time-base correction of the signal. Further, in the present circuit example, since the compression circuit is deleted, the circuit configuration is simplified as compared with the circuit example of FIG.

【0059】さて、以上の各回路例においては、表示さ
れる画像のアスペクト比が16:9の横長のディスプレ
イを有するテレビジョン受像機を対象としてきたが、次
はアスペクト比が4:3の通常のディスプレイを有する
テレビジョン受像機を対象とするもので、いよいよ本発
明の実施例を説明する。
In each of the above circuit examples, a television receiver having a horizontally long display having an aspect ratio of a displayed image of 16: 9 has been described. An embodiment of the present invention will be described at last with respect to a television receiver having the above display.

【0060】図1は本発明の一実施例を示すブロック図
である。図1において、124は水晶発振回路、125
は水晶発振回路124の発振出力、126は表示される
画像のアスペクト比が4:3の通常のディスプレイ、で
あり、その他、図5と同一の構成要素には同一の符号を
付した。
FIG. 1 is a block diagram showing one embodiment of the present invention. In FIG. 1, reference numeral 124 denotes a crystal oscillation circuit;
Is an oscillation output of the crystal oscillation circuit 124, 126 is a normal display having an aspect ratio of a displayed image of 4: 3, and the same components as those in FIG. 5 are denoted by the same reference numerals.

【0061】本実施例における動作は、基本的には図5
の回路例の動作と同じなので、主として異なる部分のみ
を説明する。分周回路122では、クロック発生回路1
07から出力された8fSCの周波数を持つクロックを2
分周し、4fSCの周波数を持つ書き込みクロック123
として倍速変換回路105に入力する。また、デコーダ
126では、クロック発生回路107から出力されたf
H の周波数を持つクロックを入力し、デコードして、垂
直周期の書き込みリセット信号(WR)として倍速変換
回路105に入力する。
The operation in this embodiment is basically the same as that of FIG.
Since the operation is the same as that of the circuit example, only the different parts will be mainly described. In the frequency dividing circuit 122, the clock generating circuit 1
The clock having the frequency of 8f SC output from the
Divide and write clock 123 with frequency of 4f SC
Is input to the double speed conversion circuit 105. Further, in the decoder 126, the frequency f
A clock having a frequency of H is input, decoded, and input to the double speed conversion circuit 105 as a write reset signal (WR) of a vertical cycle.

【0062】一方、水晶発振回路124より出力される
発振出力125は、8fSCの周波数を持ち、水平駆動パ
ルス発生回路109,タイミング発生回路110にそれ
ぞれ入力されると共に、読み出しクロックとして倍速変
換回路105にも入力される。
On the other hand, an oscillation output 125 output from the crystal oscillation circuit 124 has a frequency of 8 f SC , and is input to the horizontal drive pulse generation circuit 109 and the timing generation circuit 110, respectively. Is also entered.

【0063】水平駆動パルス発生回路109では、入力
された発振出力125を分周して、2fH の周波数を持
つ水平駆動パルスを発生して、タイミング発生回路11
0とディスプレイ126にそれぞれ出力する。
The horizontal drive pulse generation circuit 109 divides the frequency of the input oscillation output 125 to generate a horizontal drive pulse having a frequency of 2 f H , and
0 and the display 126 respectively.

【0064】また、タイミング発生回路110では、発
振出力105と水平駆動パルスとを基に垂直周期の読み
出しリセット信号(RR)114を作成し、倍速変換回
路105に出力する。
The timing generation circuit 110 generates a read reset signal (RR) 114 having a vertical cycle based on the oscillation output 105 and the horizontal drive pulse, and outputs the signal to the double speed conversion circuit 105.

【0065】次に、倍速変換回路105では、動き適応
型走査線補間回路104にて作成された実信号と補間信
号を入力し、ラインメモリ105a,105bにそれぞ
れ書き込む。その時、各ラインメモリ105a,105
bは、それぞれ、デコーダ116より入力された垂直周
期の書き込みリセット信号(WR)でリセットされ、そ
の時点から、分周回路122より入力された4fSCの周
波数を持つ書き込みクロック123に同期して、動き適
応型走査線補間回路104からの実信号と補間信号が書
き込まれる。
Next, the double speed conversion circuit 105 inputs the real signal and the interpolation signal generated by the motion adaptive scanning line interpolation circuit 104 and writes them into the line memories 105a and 105b. At that time, each line memory 105a, 105
b are respectively reset by a write reset signal (WR) of a vertical cycle inputted from the decoder 116, and from that time, in synchronization with a write clock 123 having a frequency of 4f SC inputted from the frequency divider 122, The real signal and the interpolation signal from the motion adaptive scanning line interpolation circuit 104 are written.

【0066】そして、各ラインメモリ105a,105
bは、それぞれ、タイミング発生回路110より入力さ
れる垂直周期の読み出しリセット信号(RR)114で
リセットされ、その時点から、水晶発振回路124の発
振出力125である読み出しクロックに同期して読み出
される。
Then, each line memory 105a, 105
b is reset by a read reset signal (RR) 114 having a vertical period input from the timing generation circuit 110, and is read out from that point in synchronization with a read clock which is an oscillation output 125 of the crystal oscillation circuit 124.

【0067】このように、本実施例によれば、倍速変換
回路105における各ラインメモリ105a,105b
からの信号の読み出しには、水晶発振回路124の発振
出力125である非常に安定な読み出しクロックを用い
ているので、倍速変換回路105においては、倍速変換
を行うと共に、信号の時間軸補正をも行うことができ
る。
As described above, according to the present embodiment, each line memory 105a, 105b in the double speed conversion circuit 105
A very stable read clock, which is the oscillation output 125 of the crystal oscillation circuit 124, is used to read the signal from the multiplexing circuit. Therefore, the double-speed conversion circuit 105 performs the double-speed conversion and also corrects the time axis of the signal. It can be carried out.

【0068】従って、ビデオテープレコーダ等から再生
された時間軸変動を含んだ信号を、標準テレビジョン信
号101として入力した場合でも、その時間軸変動を充
分除去して、倍速変換された信号をディスプレイ126
に表示することができ、しかも、回路規模が増大すると
いうこともない。
Therefore, even when a signal containing a time axis fluctuation reproduced from a video tape recorder or the like is input as the standard television signal 101, the time axis fluctuation is sufficiently removed and the double-speed converted signal is displayed. 126
And the circuit scale does not increase.

【0069】次に、図2は本発明の別の実施例を示すブ
ロック図である。図2において、127はバンドパスフ
ィルタ、128はクロック発生回路である。このクロッ
ク発生回路128は、位相比較器128a,ローパスフ
ィルタ128b,電圧制御発振回路128c,分周回路
128dから成るPLL回路で構成される。その他、図
1と同一の構成要素には同一の符号を付した。
Next, FIG. 2 is a block diagram showing another embodiment of the present invention. In FIG. 2, 127 is a bandpass filter, and 128 is a clock generation circuit. The clock generation circuit 128 is constituted by a PLL circuit including a phase comparator 128a, a low-pass filter 128b, a voltage controlled oscillation circuit 128c, and a frequency dividing circuit 128d. In addition, the same components as those in FIG. 1 are denoted by the same reference numerals.

【0070】本実施例においては、水晶発振回路124
の代わりに、標準テレビジョン信号101に含まれるカ
ラーバースト信号に同期したクロックを発生するクロッ
ク発生回路128を用いた点に特徴がある。
In this embodiment, the crystal oscillation circuit 124
Is characterized in that a clock generation circuit 128 for generating a clock synchronized with the color burst signal included in the standard television signal 101 is used instead of the above.

【0071】本実施例における動作は、基本的には図1
の実施例の動作と同じなので、主として異なる部分のみ
を説明する。入力された標準テレビジョン信号101
は、バンドパスフィルタ127により色信号帯域のみが
抽出され、その出力であるカラーバースト信号はクロッ
ク発生回路128へ入力される。
The operation of this embodiment is basically the same as that of FIG.
Since the operation is the same as that of the embodiment, only different parts will be mainly described. Standard television signal 101 input
, Only the color signal band is extracted by the band-pass filter 127, and the output color burst signal is input to the clock generation circuit 128.

【0072】入力されたカラーバースト信号は、位相比
較器128aにおいて、そのカラーバースト信号の周波
数fSCと同じ周波数を持つ分周回路128dからのクロ
ックと位相比較される。そして、その比較結果はローパ
スフィルタ128bを介して電圧制御発振回路128c
に入力され、その発振周波数を制御し、電圧制御発振回
路128cより、カラーバースト信号に同期した、8f
SCの周波数を持つクロックを発生させる。そして、この
クロックは分周回路128dに入力され、8分周され
て、カラーバースト信号の周波数fSCと同じ周波数を持
つクロックとして前述の如く位相比較器128aに入力
される。
The input color burst signal is compared in phase with the clock from the frequency dividing circuit 128d having the same frequency as the frequency f SC of the color burst signal in the phase comparator 128a. The comparison result is output to the voltage controlled oscillation circuit 128c via the low-pass filter 128b.
, The oscillation frequency of which is controlled by the voltage-controlled oscillation circuit 128c and synchronized with the color burst signal.
Generate a clock with SC frequency. This clock is input to the frequency dividing circuit 128d, frequency-divided by 8, and input to the phase comparator 128a as a clock having the same frequency as the frequency f SC of the color burst signal as described above.

【0073】一般に、ビデオテープレコーダ等から再生
された信号を含め、標準テレビジョン信号に含まれるカ
ラーバースト信号は、時間軸変動が少なく安定であるの
で、このように、標準テレビジョン信号101に含まれ
るたカラーバースト信号を基に、PLL回路で構成され
るクロック発生回路128を用いてクロックを発生させ
ることにより、非常に安定なクロックを得ることができ
る。
Generally, a color burst signal included in a standard television signal, including a signal reproduced from a video tape recorder or the like, has a small time axis fluctuation and is stable, and thus is included in the standard television signal 101 as described above. A very stable clock can be obtained by generating a clock using the clock generation circuit 128 including a PLL circuit based on the obtained color burst signal.

【0074】そして、このクロックを、倍速変換回路1
05における各ラインメモリ105a,105bから信
号を読み出す際の読み出しクロックとして用いることに
より、前述の図1の実施例と同様、倍速変換回路105
においては、倍速変換を行うと共に、信号の時間軸補正
をも行うことができる。
Then, this clock is supplied to the double speed conversion circuit 1
1 is used as a read clock for reading signals from the line memories 105a and 105b in the same manner as in the embodiment of FIG.
In this case, the double-speed conversion can be performed, and the time axis of the signal can be corrected.

【0075】従って、ビデオテープレコーダ等から再生
された時間軸変動を含んだ信号を、標準テレビジョン信
号101として入力した場合でも、その時間軸変動を充
分除去して、倍速変換された信号をディスプレイ126
に表示することができ、しかも、回路規模が増大すると
いうこともない。
Therefore, even if a signal containing a time axis fluctuation reproduced from a video tape recorder or the like is input as the standard television signal 101, the time axis fluctuation is sufficiently removed and the double-speed converted signal is displayed. 126
And the circuit scale does not increase.

【0076】なお、以上の各実施例においては、本発明
を画像表示装置のうちの一つであるテレビジョン受像機
に適用した場合を例に挙げ説明したが、本発明は、その
他の画像表示装置として、例えば、モニタや投射管など
にも適用することができる。
In each of the above embodiments, the case where the present invention is applied to a television receiver, which is one of the image display devices, has been described as an example. For example, the present invention can be applied to a monitor, a projection tube, and the like.

【0077】[0077]

【発明の効果】以上説明したように、本発明によれば、
ディスプレイを有し、入力テレビジョン信号の走査線の
数をN(Nは2以上の整数)倍にして表示する画像表示
装置において、N倍速手段における記憶部からテレビジ
ョン信号を読み出す際に、水晶発振回路などからの非常
発振周期の安定な発振出力に同期して読み出している
ので(一方、書き込みに際しては、入力テレビジョン信
号の水平同期信号に同期する形で該水平同期信号に依存
して発振する発振手段からの発振出力で書き込んでいる
ことから)、N倍速手段においては、倍速変換を行うと
共に、信号の時間軸補正をも行うことができる。
As described above, according to the present invention,
In an image display apparatus having a display and displaying the input television signal by multiplying the number of scanning lines by N (N is an integer of 2 or more), when a television signal is read from a storage unit in the N × speed means, Since reading is performed in synchronization with an oscillation output with a very stable oscillation cycle from an oscillation circuit or the like (while writing,
Depends on the horizontal sync signal in synchronization with the horizontal sync signal
Writing with the oscillation output from the oscillation means that oscillates
Therefore , the N-times speed means can perform the double-speed conversion and also perform the time axis correction of the signal.

【0078】従って、ビデオテープレコーダ等から再生
された時間軸変動を含んだ信号を、入力テレビジョン信
として入力した場合でも、その時間軸変動を充分除去
して、時間軸変動のない倍速変換された信号を前記ディ
スプレイに表示することができ、しかも、回路規模が増
大するということもない。
Accordingly, a signal containing time axis fluctuation reproduced from a video tape recorder or the like is input to an input television signal.
Even when entered as No., the time base fluctuations and sufficiently removed, the double-speed converted signal without time base fluctuation can be displayed on the display, moreover, there is no fact that the circuit scale increases.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の一実施例を示すブロック図である。FIG. 1 is a block diagram showing one embodiment of the present invention.

【図2】本発明の別の実施例を示すブロック図である。FIG. 2 is a block diagram showing another embodiment of the present invention.

【図3】本発明の実施例の理解に役立つ画像表示装置の
一例を示すブロック図である。
FIG. 3 is a block diagram showing an example of an image display device useful for understanding an embodiment of the present invention.

【図4】図3における要部信号波形を示す波形図であ
る。
FIG. 4 is a waveform chart showing a main part signal waveform in FIG. 3;

【図5】本発明の実施例の理解に役立つ画像表示装置の
他の例を示すブロック図である。
FIG. 5 is a block diagram showing another example of an image display device useful for understanding the embodiment of the present invention.

【図6】図5における要部信号波形を示す波形図であ
る。
FIG. 6 is a waveform chart showing a main part signal waveform in FIG. 5;

【図7】従来例と本発明とにおいて、アスペクト比が
4:3の標準テレビジョン信号による画像をアスペクト
比が16:9の横長のディスプレイに表示した場合の表
示結果を説明するための説明図である。
FIG. 7 is an explanatory diagram for explaining a display result when an image based on a standard television signal having an aspect ratio of 4: 3 is displayed on a horizontally long display having an aspect ratio of 16: 9 in the conventional example and the present invention. It is.

【符号の説明】[Explanation of symbols]

101…標準テレビジョン信号、102…A/D変換
器、103…動き適応型Y/C分離回路、104…動き
適応型走査線補間回路、105…倍速変換回路、106
…同期分離回路、107…クロック発生回路、108…
水晶発振回路、109…水平駆動パルス発生回路、11
0…タイミング発生回路、111,119…ゲート回
路、116…デコーダ、117…圧縮回路、120…D
/A変換器、124…水晶発振回路、126…ディスプ
レイ。
101: standard television signal, 102: A / D converter, 103: motion adaptive Y / C separation circuit, 104: motion adaptive scanning line interpolation circuit, 105: double speed conversion circuit, 106
... Synchronization separation circuit, 107 ... Clock generation circuit, 108 ...
Crystal oscillation circuit, 109 horizontal drive pulse generation circuit, 11
0 ... timing generation circuit, 111, 119 ... gate circuit, 116 ... decoder, 117 ... compression circuit, 120 ... D
/ A converter, 124: crystal oscillation circuit, 126: display.

───────────────────────────────────────────────────── フロントページの続き (72)発明者 森 隆之 神奈川県横浜市戸塚区吉田町292番地 株式会社日立製作所家電研究所内 (72)発明者 鈴木 直 神奈川県横浜市戸塚区吉田町292番地 日立ビデオエンジニアリング株式会社内 (56)参考文献 特開 昭62−266988(JP,A) 特開 昭63−117582(JP,A) (58)調査した分野(Int.Cl.7,DB名) H04N 7/01 ──────────────────────────────────────────────────続 き Continuing on the front page (72) Inventor Takayuki Mori 292 Yoshida-cho, Totsuka-ku, Yokohama-shi, Kanagawa Prefecture Inside the Home Appliances Research Laboratory, Hitachi, Ltd. (72) Inventor Nao Suzuki 292 Yoshida-cho, Totsuka-ku, Yokohama-shi, Hitachi, Hitachi Video Engineering Co., Ltd. (56) References JP-A-62-266988 (JP, A) JP-A-63-117582 (JP, A) (58) Fields investigated (Int. Cl. 7 , DB name) H04N 7 / 01

Claims (2)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 入力テレビジョン信号を表示するディス
プレイを有する画像表示装置において、 発振周期の安定度の高いクロックを単位出力として発振
出力する第1の発振手段と、該第1の発振手段の発振出
力を基にして前記ディスプレイを駆動するための水平駆
動パルスを発生する水平駆動パルス発生手段と、入力テ
レビジョンの水平同期信号に同期する形で該水平同期信
号に依存して発振する第2の発振手段と、入力テレビジ
ョン信号を取込み、該入力テレビジョン信号の走査線の
数をN(但しNは2または2を超える整数)倍にして出
力するN倍速手段と、 前記N倍速手段への入力テレビジョン信号の取込み時の
書き込みに際しては、入力テレビジョン信号の水平同期
信号に同期する形で依存して発振する前記第2の発振手
段からの発振出力で入力テレビジョン信号を書き込み、 前記N倍速手段からのN倍速されたテレビジョン信号の
出力時の読み出しに際しては、前記水平駆動パルス発生
手段の出力に同期させて、前記第1の発振手段からの、
発振周期の安定度の高いクロックで、N倍速されたテレ
ビジョン信号を読み出し、 前記第1の発振手段の発振出力が、発振周期の安定度の
高いクロックであり、前記第2の発振手段の発振出力
が、入力テレビジョン信号の水平同期信号に同期した形
で該水平同期信号に依存した発振出力であることから、
前記N倍速手段から出力されたテレビジョン信号におい
て、倍速変換前に有していた場合の時間軸変動が除去さ
れるようにした、書き込み・読み出し手段と、を有し、 入力テレビジョン信号に含まれる時間軸変動を除去した
N倍速テレビジョン信号を前記ディスプレイに表示する
ようにしたことを特徴とする画像表示装置。
A display for displaying an input television signal.
In an image display device with play, oscillate using a clock with high oscillation cycle stability as a unit output
First oscillating means for outputting, and oscillating output of the first oscillating means.
A horizontal drive for driving the display based on force
Horizontal drive pulse generating means for generating a driving pulse;
The horizontal sync signal is synchronized with the horizontal sync signal of the revision.
Second oscillating means that oscillates depending on the
Signal and scan lines of the input television signal.
Multiply the number by N (where N is 2 or an integer greater than 2)
And N-speed means for force, upon incorporation of an input television signal to the N times speed means
When writing, horizontal synchronization of the input television signal
The second oscillating means which oscillates dependently in synchronization with a signal
The input television signal is written with the oscillation output from the stage, and the N-fold speed television signal from the N-times speed means is output.
When reading at the time of output, the horizontal drive pulse is generated.
In synchronism with the output of the means,
A clock with high stability of the oscillation period
The vision signal is read out, and the oscillation output of the first oscillation means indicates the stability of the oscillation cycle.
A high clock, and an oscillation output of the second oscillation means.
Is synchronized with the horizontal synchronization signal of the input television signal.
Since the oscillation output depends on the horizontal synchronization signal,
In the television signal output from the N-times speed means,
In this case, the time axis fluctuation that had occurred before the double-speed conversion
Writing / reading means for removing time-axis fluctuations contained in the input television signal.
Displaying an N-speed television signal on the display;
An image display device characterized in that:
【請求項2】 請求項1に記載の画像表示装置におい
て、前記第1の発振手段が、入力テレビジョン信号から
取り出されたカラーバースト信号に同期して発振する手
段から成ることを特徴とする画像表示装置。
2. The image display device according to claim 1, wherein said first oscillating means comprises means for oscillating in synchronization with a color burst signal extracted from an input television signal. Display device.
JP06257197A 1997-03-17 1997-03-17 Image display device Expired - Lifetime JP3186994B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP06257197A JP3186994B2 (en) 1997-03-17 1997-03-17 Image display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP06257197A JP3186994B2 (en) 1997-03-17 1997-03-17 Image display device

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP1084748A Division JPH02264583A (en) 1989-04-05 1989-04-05 Picture display device

Publications (2)

Publication Number Publication Date
JPH09233436A JPH09233436A (en) 1997-09-05
JP3186994B2 true JP3186994B2 (en) 2001-07-11

Family

ID=13204130

Family Applications (1)

Application Number Title Priority Date Filing Date
JP06257197A Expired - Lifetime JP3186994B2 (en) 1997-03-17 1997-03-17 Image display device

Country Status (1)

Country Link
JP (1) JP3186994B2 (en)

Also Published As

Publication number Publication date
JPH09233436A (en) 1997-09-05

Similar Documents

Publication Publication Date Title
JP2533393B2 (en) NTSC-HD converter
US4364090A (en) Method for a compatible increase in resolution in television systems
JP2907988B2 (en) Wide television receiver
JP2520116B2 (en) Video display system
US4816915A (en) Two-picture television receiver
KR950014577B1 (en) Pip signal control method & apparatus of hdtv
JPH1028256A (en) Video-signal converter and television-signal processor
US6040868A (en) Device and method of converting scanning pattern of display device
US5608463A (en) Oscillator circuit suitable for picture-in-picture system
JP3186994B2 (en) Image display device
JPH0292077A (en) Video signal display device
JP3245918B2 (en) Image display device
JP2822469B2 (en) TV receiver
JPH02264583A (en) Picture display device
JPH09233403A (en) Image display device
JP2911133B2 (en) Time compression device for HDTV receiver
JP2545631B2 (en) Television receiver
JP3217820B2 (en) Video synthesizing method and external synchronous display device
JP2615749B2 (en) Television receiver
JP2644045B2 (en) Time compression device for HDTV receiver
JP2539919B2 (en) HDTV receiver time axis compression device
JP2699305B2 (en) n-speed scanning television receiver
JPH0720809A (en) Digital convergence correction device and image display device using it
JP3019310B2 (en) Automatic frequency control circuit
JPH07245742A (en) Ntsc-hd converter

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080511

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090511

Year of fee payment: 8

EXPY Cancellation because of completion of term