JPH09233403A - Image display device - Google Patents

Image display device

Info

Publication number
JPH09233403A
JPH09233403A JP9062570A JP6257097A JPH09233403A JP H09233403 A JPH09233403 A JP H09233403A JP 9062570 A JP9062570 A JP 9062570A JP 6257097 A JP6257097 A JP 6257097A JP H09233403 A JPH09233403 A JP H09233403A
Authority
JP
Japan
Prior art keywords
signal
circuit
aspect ratio
standard television
television signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP9062570A
Other languages
Japanese (ja)
Inventor
Toshiyuki Kurita
俊之 栗田
Nobufumi Nakagaki
宣文 中垣
Takayuki Mori
隆之 森
Sunao Suzuki
直 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Hitachi Advanced Digital Inc
Original Assignee
Hitachi Ltd
Hitachi Video and Information System Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd, Hitachi Video and Information System Inc filed Critical Hitachi Ltd
Priority to JP9062570A priority Critical patent/JPH09233403A/en
Publication of JPH09233403A publication Critical patent/JPH09233403A/en
Pending legal-status Critical Current

Links

Landscapes

  • Television Systems (AREA)

Abstract

PROBLEM TO BE SOLVED: To display an image without distortion and to prevent uneven deterioration in the fluorescent material of a screen in the image display device whose aspect ratio differs from that of a standard television signal by using a compression means so as to compress the standard television signal in a time base direction and displaying the resulting signal onto the display device. SOLUTION: Time base revision means 117, 110, 111, 116 store a received standard television signal to revise the time base of the standard television signal so that the standard television signal is compressed in a time base direction in a rate of the aspect ratio of the display device screen to the aspect ratio of the standard television signal. A frame signal insert means 119 inserts a frame signal with a prescribed signal level to a non-signal part located at both ends of the display screen caused due to the rate of the aspect ratio of the display device screen to the aspect ratio of the standard television signal.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、テレビジョン受像機,
モニタ、投射管等の画像表示装置に関するものである。
BACKGROUND OF THE INVENTION The present invention relates to a television receiver,
The present invention relates to an image display device such as a monitor and a projection tube.

【0002】[0002]

【従来の技術】画像表示装置として、例えば、近年のテ
レビジョン受像機においては、大画面化,高画質化によ
る迫力や臨場感などが求められている。一方、映像情報
としても迫力や臨場感を増すために、画面の上下に映像
情報がない(即ち、上下ブランクを持つ)横長の映画サ
イズのワイド画面情報が多く作られるようになってきて
いる。
2. Description of the Related Art As an image display device, for example, in recent television receivers, there is a demand for power and a sense of presence due to a large screen and high image quality. On the other hand, in order to increase the power and the sense of presence as image information, a lot of wide-screen information of a horizontally long movie size, which has no image information at the top and bottom of the screen (that is, has upper and lower blanks), is being made.

【0003】このような状況の中で、最近では、走査線
数を現行のNTSC方式の約2倍にし、周波数帯域を広
帯域化して、高解像度化を図ると共に、表示される画像
のアスペクト比を現行の4:3よりも横長の、例えば、
16:9にしたテレビジョン方式が提案され、この提案
を基に横長のディスプレイを有するテレビジョン受像機
が実用化されている。また、このような、表示される画
像のアスペクト比が16:9の横長のディスプレイを有
するテレビジョン受像機としては、アスペクト比が4:
3の現行のテレビジョン信号(以下、標準テレビジョン
信号と言う。)より得られる画像をも表示できる機能を
備えたテレビジョン受像機も提案されている。
Under such circumstances, recently, the number of scanning lines has been doubled from the current NTSC system to broaden the frequency band to achieve high resolution and the aspect ratio of the displayed image. Horizontal than the current 4: 3, for example,
A 16: 9 television system has been proposed, and a television receiver having a horizontally long display has been put into practical use based on this proposal. Further, such a television receiver having a horizontally long display in which the aspect ratio of the displayed image is 16: 9 has an aspect ratio of 4 :.
A television receiver having a function of displaying an image obtained from the current television signal of No. 3 (hereinafter, referred to as a standard television signal) has also been proposed.

【0004】しかしながら、このような機能を備えたテ
レビジョン受像機においては、現行のテレビジョン放送
を受信し、図5(a)に示すようなアスペクト比が4:
3の標準テレビジョン信号より得られる画像を、アスペ
クト比が16:9の横長のディスプレイの画面全体に表
示すると、図5(b)に示すように、画像が歪むという
問題があった。
However, a television receiver having such a function receives the current television broadcast and has an aspect ratio of 4: as shown in FIG.
When an image obtained from the standard television signal of No. 3 is displayed on the entire screen of a horizontally long display having an aspect ratio of 16: 9, there is a problem that the image is distorted as shown in FIG.

【0005】即ち、この場合、標準テレビジョン信号よ
り得られる画像のアスペクト比は4:3=12:9であ
るから、この画像の縦をあわせてアスペクト比16:9
の横長のディスプレイに表示すると、表示される画像は
横方向に16/12=4/3倍に引き伸ばされる。
That is, in this case, since the aspect ratio of the image obtained from the standard television signal is 4: 3 = 12: 9, the aspect ratio of the image is 16: 9 when the images are vertically aligned.
When it is displayed on the horizontally long display, the displayed image is stretched by 16/12 = 4/3 times in the horizontal direction.

【0006】そこで、従来においては、偏向電流を制御
して、ディスプレイの画面の一部分のみを電子ビームで
走査するようにし、その部分にアスペクト比4:3の画
像を表示することによって、図5(c)に示すように歪
のない画像を得るようにしていた。なお、このような従
来技術としては、例えば、特開昭61−206381号
公報などが挙げられる。
Therefore, in the prior art, the deflection current is controlled so that only a part of the screen of the display is scanned with the electron beam, and an image having an aspect ratio of 4: 3 is displayed on that part, so that the image shown in FIG. As shown in c), an image without distortion was obtained. Note that, as such a conventional technique, for example, JP-A-61-206381 can be cited.

【0007】ところで、また、最近では、表示される画
像のアスペクト比が4:3の通常のディスプレイを有す
るテレビジョン受像機においても、標準テレビジョン信
号の走査線数を現行のNTSC方式の約2倍にして、高
解像度化を図ったものがある。
By the way, recently, even in a television receiver having a normal display in which an aspect ratio of an image to be displayed is 4: 3, the number of scanning lines of a standard television signal is about 2 in the current NTSC system. Some have doubled the resolution to achieve higher resolution.

【0008】[0008]

【発明が解決しようとする課題】上記した様に、従来に
おいては、アスペクト比4:3の標準テレビジョン信号
より得られる画像をも表示できる機能を備えた、アスペ
クト比16:9の横長のディスプレイを有するテレビジ
ョン受像機があり、そのテレビジョン受像機にてアスペ
クト比4:3の標準テレビジョン信号より得られる画像
を表示する場合、偏向電流を制御し、ディスプレイの画
面の一部分のみを電子ビームで走査するようにして、そ
の部分に画像を表示することにより、歪のない画像を得
るようにしていた。
As described above, in the related art, a horizontally long display having an aspect ratio of 16: 9, which has a function of displaying an image obtained from a standard television signal having an aspect ratio of 4: 3, is also available. In the case of displaying a picture obtained from a standard television signal with an aspect ratio of 4: 3, there is a television receiver having an electron beam, and the deflection current is controlled so that only a part of the screen of the display is controlled by the electron beam. Then, the image is displayed on that portion by scanning with, so that an image without distortion is obtained.

【0009】また、アスペクト比4:3の通常のディス
プレイを有するテレビジョン受像機においても、標準テ
レビジョン信号の走査線数を現行NTSC方式の約2倍
にして、高解像度化を図ったものがあった。
Further, even in a television receiver having a normal display with an aspect ratio of 4: 3, one having a high resolution by doubling the number of scanning lines of a standard television signal as compared with the current NTSC system is known. there were.

【0010】前者のテレビジョン受像機においては、デ
ィスプレイの画面の一部分のみを電子ビームで走査する
ようにしているため、アスペクト比4:3の標準テレビ
ジョン信号より得られる画像ばかりを表示していると、
ディスプレイの画面の蛍光体においてその走査される部
分のみが走査されない部分に比べ早く劣化してしまうと
いう問題があった。また、偏向電流を制御するための回
路の構成が複雑になっていまうという問題もあった。
In the former television receiver, since only a part of the screen of the display is scanned with the electron beam, only the image obtained from the standard television signal with the aspect ratio of 4: 3 is displayed. When,
There is a problem that only the scanned portion of the phosphor on the screen of the display deteriorates faster than the unscanned portion. There is also a problem that the circuit configuration for controlling the deflection current becomes complicated.

【0011】一方、後者のテレビジョン受像機において
は、現行のテレビジョン放送を受信して、画像を表示す
る場合には問題はないが、ビデオテープレコーダ等から
再生された信号のような時間軸変動(ジッタ)を含んだ
テレビジョン信号を入力して、画像を表示する場合に
は、時間軸変動除去能力が低いために、画質が劣化して
しまうという問題があった。しかも、その問題を解決す
るために、新たに時間軸補正回路を設けたりした場合に
は、回路規模が大きくなってしまうという問題があっ
た。
On the other hand, in the latter television receiver, there is no problem in receiving an existing television broadcast and displaying an image, but a time axis like a signal reproduced from a video tape recorder or the like. When a television signal including fluctuations (jitter) is input to display an image, there is a problem that the image quality is deteriorated because the temporal axis fluctuation eliminating capability is low. In addition, when a time axis correction circuit is newly provided to solve the problem, there is a problem that the circuit scale becomes large.

【0012】本発明は、上記した従来技術の問題点のう
ち、前者の問題点を解決するためにされたものであり、
従って、本発明の目的は、表示される画像のアスペクト
比が標準テレビジョン信号のアスペクト比とは異なるデ
ィスプレイ(例えば、アスペクト比16:9の横長のデ
ィスプレイ)を有する画像表示装置として、標準テレビ
ジョン信号より得られる画像を表示する場合、画像を歪
なく表示することができ、しかも、標準テレビジョン信
号より得られる画像ばかりを表示した場合でも、ディス
プレイの画面の蛍光体の劣化に関して、画面におけるム
ラ(走査される部分と走査されない部分があることから
くる劣化具合のムラ)が生じることなく、また、簡単な
回路にて構成することができる画像表示装置を提供する
ことにある。
The present invention has been made to solve the former problem among the above problems of the prior art,
Therefore, an object of the present invention is to provide a standard television as an image display device having a display in which the aspect ratio of the displayed image is different from the aspect ratio of the standard television signal (for example, a horizontally long display having an aspect ratio of 16: 9). When an image obtained from a signal is displayed, the image can be displayed without distortion, and even when only an image obtained from a standard television signal is displayed, unevenness in the screen due to deterioration of the phosphor on the screen of the display is displayed. An object of the present invention is to provide an image display device that does not cause (unevenness of deterioration caused by the presence of a scanned portion and a non-scanned portion) and that can be configured with a simple circuit.

【0013】[0013]

【課題を解決するための手段】上記目的達成のため、本
発明では、表示される画像のアスペクト比が標準テレビ
ジョン信号のアスペクト比と異なるディスプレイを有す
る画像表示装置において、入力した標準テレビジョン信
号を記憶し、前記表示画像のアスペクト比と標準テレビ
ジョン信号のアスペクト比との比率に相当する割合で該
標準テレビジョン信号を時間軸方向に圧縮すべく、該標
準テレビジョン信号の時間軸を変更して出力するする時
間軸変更手段と、前記時間軸変更手段からの出力である
テレビジョン信号の、前記表示画像のアスペクト比と標
準テレビジョン信号のアスペクト比との比率に起因して
発生する表示画像両端部に位置する無信号部分に、特定
の信号レベルを持つ枠信号を挿入してやる枠信号挿入手
段と、を有するようにした。
In order to achieve the above object, according to the present invention, in an image display device having a display in which the aspect ratio of a displayed image is different from the aspect ratio of a standard television signal, an input standard television signal is used. The time axis of the standard television signal is changed so as to compress the standard television signal in the time axis direction at a ratio corresponding to the ratio of the aspect ratio of the display image and the aspect ratio of the standard television signal. A time axis changing means for outputting and a television signal output from the time axis changing means, the display occurring due to the ratio between the aspect ratio of the display image and the aspect ratio of the standard television signal. It has a frame signal inserting means for inserting a frame signal having a specific signal level into the non-signal portions located at both ends of the image. It was.

【0014】[0014]

【作用】本発明においては、標準テレビジョン信号を、
標準テレビジョン信号のアスペクト比と異なるアスペク
ト比のディスプレイに表示するのにもかかわらず、歪み
なく表示すると共に、画面全体が走査されるようにし
て、蛍光体の劣化のムラを防止することができる。
In the present invention, the standard television signal is
Even though it is displayed on a display having an aspect ratio different from that of a standard television signal, it can be displayed without distortion and the entire screen can be scanned to prevent uneven deterioration of the phosphor. .

【0015】[0015]

【実施例】以下、本発明の実施例を図面を用いて説明す
る。図1は本発明の一実施例を示すブロック図である。
なお、本実施例は、本発明を画像表示装置のうちの一つ
であるテレビジョン受像機に適用したものである。
Embodiments of the present invention will be described below with reference to the drawings. FIG. 1 is a block diagram showing one embodiment of the present invention.
In this embodiment, the present invention is applied to a television receiver which is one of image display devices.

【0016】図1において、101はアスペクト比が
4:3である標準テレビジョン信号、102はアナログ
/ディジタル(以下、A/Dと言う。)変換器、103
は動き適応型輝度信号/色信号(以下、Y/Cと言
う。)分離回路、104は動き適応型走査線補間回路、
105は倍速変換回路である。
In FIG. 1, 101 is a standard television signal having an aspect ratio of 4: 3, 102 is an analog / digital (hereinafter referred to as A / D) converter, and 103.
Is a motion adaptive luminance signal / color signal (hereinafter referred to as Y / C) separation circuit, 104 is a motion adaptive scanning line interpolation circuit,
Reference numeral 105 is a double speed conversion circuit.

【0017】この倍速変換回路105は、ラインメモリ
105a,105bと切換回路105cとにより構成さ
れ、動き適応型走査線補間回路104からの信号を入力
し、周波数を2倍にして出力する。また、106は標準
テレビジョン信号101から水平同期信号(以下、この
信号の周波数、即ち、水平周波数をfH とする。)を分
離する同期分離回路、107はクロック発生回路、であ
る。
The double speed conversion circuit 105 is composed of line memories 105a and 105b and a switching circuit 105c, receives a signal from the motion adaptive scanning line interpolation circuit 104, doubles the frequency and outputs the signal. Further, 106 is a sync separation circuit for separating a horizontal sync signal (hereinafter, the frequency of this signal, that is, the horizontal frequency is f H ) from the standard television signal 101, and 107 is a clock generation circuit.

【0018】このクロック発生回路107は、位相比較
器107a,ローパスフィルタ107b,電圧制御発振
回路107c,カウンタ107dから成る位相同期ルー
プ(以下、PLLと言う。)回路で構成され、同期分離
回路106からの水平同期信号に同期したクロックを発
生する。
The clock generation circuit 107 is composed of a phase locked loop (hereinafter referred to as PLL) circuit composed of a phase comparator 107a, a low pass filter 107b, a voltage controlled oscillator circuit 107c, and a counter 107d, and a sync separation circuit 106. Generates a clock synchronized with the horizontal sync signal of.

【0019】また、108は水晶発振回路、109は水
晶発振回路108からの発振出力を分周し、2fH の周
波数を持つ水平駆動パルスを発生する水平駆動パルス発
生回路、110は水晶発振回路108からの発振出力と
水平駆動パルス発生回路109からの水平駆動パルスと
を入力し、発振出力から水平駆動パルスに同期した各種
信号を作成するタイミング発生回路、111はゲート回
路、112はゲート回路111を制御する制御信号であ
る。
Reference numeral 108 is a crystal oscillation circuit, reference numeral 109 is a horizontal drive pulse generation circuit for dividing the oscillation output from the crystal oscillation circuit 108 to generate a horizontal drive pulse having a frequency of 2f H , and reference numeral 110 is the crystal oscillation circuit 108. From the horizontal drive pulse generation circuit 109 and the oscillation output from the horizontal drive pulse generation circuit 109 to generate various signals synchronized with the horizontal drive pulse from the oscillation output, 111 is a gate circuit, 112 is a gate circuit 111. This is a control signal for controlling.

【0020】113は後述する圧縮回路117における
読み出しのタイミングを与えるクロック、114は後述
する圧縮回路117における読み出しの開始位置を示す
読み出しリセット信号(RR)、115は後述するゲー
ト回路119を制御するための制御信号、116は後述
する圧縮回路117における書き込みの開始位置を示す
書き込みリセット信号(WR)を作成するデコーダであ
る。
Reference numeral 113 is a clock for giving a read timing in a compression circuit 117 described later, 114 is a read reset signal (RR) indicating a read start position in the compression circuit 117 described later, and 115 is for controlling a gate circuit 119 described later. Is a control signal, and a decoder 116 creates a write reset signal (WR) indicating a write start position in the compression circuit 117 described later.

【0021】117は信号を記憶するためのバッファメ
モリを有し、倍速変換回路105からの信号を時間方向
に圧縮する圧縮回路、118はクロック発生回路107
の出力の一つである8fSC(fSCは色副搬送波周波数)
の周波数を持つクロック、119はゲート回路、120
はディジタル/アナログ(以下、D/Aと言う。)変換
器、121は表示される画像のアスペクト比が16:9
の横長のディスプレイ、である。以上が、本実施例の構
成であり、次に、本実施例の動作について説明する。
Reference numeral 117 denotes a compression circuit which has a buffer memory for storing a signal, and compresses the signal from the double speed conversion circuit 105 in the time direction, and 118 denotes a clock generation circuit 107.
8f SC, which is one of the outputs of f (f SC is the color subcarrier frequency)
A clock having a frequency of 119, a gate circuit 119,
Is a digital / analog (hereinafter referred to as D / A) converter, and 121 has an aspect ratio of a displayed image of 16: 9.
Is a landscape display. The above is the configuration of the present embodiment, and next, the operation of the present embodiment will be described.

【0022】図2は図1における要部信号波形を示す波
形図である。入力されたアスペクト比が4:3である標
準テレビジョン信号101は、同期分離回路106によ
り図2(a)に示すような水平同期信号が分離され、そ
の水平同期信号はクロック発生回路107へ入力され
る。
FIG. 2 is a waveform diagram showing a main part signal waveform in FIG. The input standard television signal 101 having an aspect ratio of 4: 3 is separated into horizontal sync signals as shown in FIG. 2A by the sync separation circuit 106, and the horizontal sync signals are input to the clock generation circuit 107. To be done.

【0023】入力された水平同期信号は、位相比較器1
07aにおいて、その水平同期信号の周波数fH と同じ
周波数を持つカウンタ107dからのクロックと位相比
較される。そして、その比較結果はローパスフィルタ1
07bを介して電圧制御発振回路107cに入力され、
その発振周波数を制御し、電圧制御発振回路107cよ
り、図2(e)に示すように、水平同期信号に同期し
た、水平同期信号の周波数fH の1820倍に当たる8
SCの周波数を持つクロック118を発生させる。
The input horizontal synchronizing signal is supplied to the phase comparator 1
At 07a, the phase is compared with the clock from the counter 107d having the same frequency as the frequency f H of the horizontal synchronizing signal. Then, the comparison result is the low-pass filter 1.
Is input to the voltage controlled oscillator circuit 107c via 07b,
The oscillation frequency is controlled to be 1820 times the frequency f H of the horizontal synchronizing signal synchronized with the horizontal synchronizing signal by the voltage controlled oscillator 107c, as shown in FIG.
Generate a clock 118 with a frequency of f SC .

【0024】この8fSCの周波数を持つクロック118
は、書き込みクロックとして圧縮回路117に入力され
ると共に、カウンタ107dに入力される。カウンタ1
07dに入力されたクロック118は、カウンタ107
dにて910分周され、2fH の周波数を持つクロック
として倍速変換回路105の切換回路105cに入力さ
れると共に、1820分周され、fH の周波数を持つク
ロックとしてデコーダ116及び前述した位相比較器1
07aに入力される。
This clock 118 having a frequency of 8f SC
Is input to the compression circuit 117 as a write clock and also to the counter 107d. Counter 1
The clock 118 input to 07d is the counter 107.
It is divided by 910 at d and inputted to the switching circuit 105c of the double speed conversion circuit 105 as a clock having a frequency of 2f H , and at the same time divided by 1820 as a clock having a frequency of f H , the decoder 116 and the phase comparison described above. Bowl 1
It is input to 07a.

【0025】デコーダ116において、入力されたfH
の周波数を持つクロックはデコードされ、図2(d)に
示す様な垂直周期の書き込みリセット信号(WR)とし
て圧縮回路117へ送られる。
At the decoder 116, the input f H
A clock having a frequency of is decoded and sent to the compression circuit 117 as a write reset signal (WR) having a vertical cycle as shown in FIG.

【0026】また、標準テレビジョン信号101は、A
/D変換器102により図2(b)に示す様にディジタ
ル信号に変換され、動き適応型Y/C分離回路103を
介して動き適応型走査線補間回路104に入力される。
なお、図2(b)において、括弧内の数字はディジタル
信号内のデータの数であり、以下、同様である。
The standard television signal 101 is A
As shown in FIG. 2B, the signal is converted into a digital signal by the / D converter 102 and input to the motion adaptive scanning line interpolation circuit 104 via the motion adaptive Y / C separation circuit 103.
In FIG. 2B, the numbers in parentheses are the numbers of data in the digital signal, and the same applies hereinafter.

【0027】動き適応型走査線補間回路104では、入
力された信号から実信号と補間信号とがそれぞれ作成さ
れる。作成された実信号と補間信号は、それぞれ、倍速
変換回路105に入力され、周波数を2倍に変換され
て、図2(c)に示すように、1/2水平周期毎に交互
に出力される。こうして、倍速変換回路105より高画
質化された信号が出力される。なお、図2(c)におい
て、Rは実信号、Iは補間信号であり、以下、同様であ
る。
The motion-adaptive scanning line interpolation circuit 104 creates an actual signal and an interpolation signal from the input signal. The created real signal and the interpolated signal are respectively input to the double speed conversion circuit 105, the frequency is doubled, and alternately output every ½ horizontal cycle as shown in FIG. 2C. It In this way, the double speed conversion circuit 105 outputs a signal with high image quality. In FIG. 2C, R is an actual signal, I is an interpolation signal, and so on.

【0028】倍速変換回路105より出力された図2
(f)に示す信号は、バッファメモリを有する圧縮回路
117に入力される。圧縮回路117では、先に入力さ
れたデコーダ116からの書き込みリセット信号(W
R)によってバッファメモリのリセットが行われ、その
行われた時点から、クロック発生回路107からの8f
SCの周波数を持つ書き込みクロック118に同期させ
て、入力された倍速変換回路105からの信号のバッフ
ァメモリへの書き込みが行われる。
FIG. 2 output from the double speed conversion circuit 105.
The signal shown in (f) is input to the compression circuit 117 having a buffer memory. In the compression circuit 117, the write reset signal (W
R) resets the buffer memory, and 8f from the clock generation circuit 107 starts from the time when it is reset.
The input signal from the double speed conversion circuit 105 is written in the buffer memory in synchronization with the write clock 118 having the frequency of SC .

【0029】また、水晶発振回路108より出力される
発振出力は、図2(i)に示すように、(32/3) f
SCの周波数を持ち、水平駆動パルス発生回路109,タ
イミング発生回路110,ゲート回路111にそれぞれ
入力される。水平駆動パルス発生回路109では、入力
された発振出力を分周して、図2(n)に示すような水
平駆動パルスを発生して、タイミング発生回路110と
ディスプレイ121にそれぞれ出力する。
The oscillation output from the crystal oscillator circuit 108 is (32/3) f as shown in FIG. 2 (i).
It has a frequency of SC and is input to the horizontal drive pulse generation circuit 109, the timing generation circuit 110, and the gate circuit 111, respectively. The horizontal drive pulse generation circuit 109 divides the input oscillation output to generate a horizontal drive pulse as shown in FIG. 2 (n) and outputs it to the timing generation circuit 110 and the display 121, respectively.

【0030】タイミング発生回路110では、入力され
た水晶発振回路108からの発振出力と水平駆動パルス
とを基に図2(g)に示すような垂直周期の読み出しリ
セット信号(RR)114を作成し、圧縮回路117に
出力する。
In the timing generation circuit 110, a read reset signal (RR) 114 having a vertical cycle as shown in FIG. 2G is created based on the input oscillation output from the crystal oscillation circuit 108 and the horizontal drive pulse. , To the compression circuit 117.

【0031】ここで、圧縮回路117におけるバッファ
メモリの読み出し時のリセットは、図2(g)に示す読
み出しリセット信号(RR)114によって、図2
(d)に示す書き込みリセット信号(WR)と同じ垂直
周期で行われるが、1/2水平周期分、位相をずらして
行われる。これは、バッファメモリに対する信号の書き
込みと読み出しとが互いに競合するのを防ぐためであ
る。
Here, the reset at the time of reading the buffer memory in the compression circuit 117 is performed by the read reset signal (RR) 114 shown in FIG.
It is performed in the same vertical cycle as the write reset signal (WR) shown in (d), but with a phase shift of 1/2 horizontal cycle. This is to prevent the signal writing and the signal reading from the buffer memory from competing with each other.

【0032】また、タイミング発生回路110では、入
力された水晶発振回路108からの発振出力から、2f
H の周波数を持つ水平駆動パルスに同期した図2(h)
に示すような制御信号112を作成し、ゲート回路11
1に入力する。この制御信号112は、圧縮回路117
におけるバッファメモリの読み出し期間を指定する信号
である。
Further, in the timing generation circuit 110, 2f is output from the oscillation output from the crystal oscillation circuit 108 which is input.
Fig. 2 (h) synchronized with a horizontal drive pulse having a frequency of H
The control circuit 112 shown in FIG.
Enter 1 The control signal 112 is transmitted to the compression circuit 117.
Is a signal that specifies the read period of the buffer memory in.

【0033】ゲート回路111では、入力された水晶発
振回路108からの発振出力と制御信号112との論理
積をとり、図2(j)に示すような読み出しクロック1
13を得て、圧縮回路117に入力する。
The gate circuit 111 calculates the logical product of the oscillation output from the crystal oscillation circuit 108 and the control signal 112, and outputs the read clock 1 as shown in FIG. 2 (j).
13 is obtained and input to the compression circuit 117.

【0034】従って、圧縮回路117において、この読
み出しクロック113に従って、バッファメモリより信
号(データ)を読み出すと、図2(k)に示す様に信号
が分かれて読み出される。なお、図2(k)において、
Aは映像期間部分、Bは黒レベル期間部分であり、残り
は非読み出し期間である。一方、タイミング発生回路1
10では、入力された水晶発振回路108からの発振出
力から、水平駆動パルスに同期した、上記非読み出し期
間と同じタイミングを持つ図2(l)に示すような制御
信号115を作成し、ゲート回路119に入力する。
Therefore, when the signal (data) is read from the buffer memory in accordance with the read clock 113 in the compression circuit 117, the signal is read separately as shown in FIG. 2 (k). In addition, in FIG.
A is a video period portion, B is a black level period portion, and the rest is a non-reading period. On the other hand, the timing generation circuit 1
In FIG. 10, the control signal 115 as shown in FIG. 2L having the same timing as the non-reading period, which is synchronized with the horizontal drive pulse, is generated from the input oscillation output from the crystal oscillation circuit 108, and the gate circuit is generated. Input to 119.

【0035】ゲート回路119は、圧縮回路117より
出力された信号を入力し、制御信号115に基づいて、
図2(m)に示すように、非読み出し期間のみに、枠信
号、即ち、別の所定のレベルを持つ信号(斜線部分)を
付加して、出力する。ゲート回路119より出力された
信号は、その後、D/A変換器120において、アナロ
グ信号に変換され、ディスプレイ121に入力される。
そして、ディスプレイ121では、D/A変換器120
から入力された信号を、先に入力された水平駆動パルス
に基づいて表示する。
The gate circuit 119 inputs the signal output from the compression circuit 117, and based on the control signal 115,
As shown in FIG. 2M, a frame signal, that is, a signal having another predetermined level (hatched portion) is added and output only in the non-reading period. The signal output from the gate circuit 119 is then converted into an analog signal in the D / A converter 120 and input to the display 121.
Then, in the display 121, the D / A converter 120
The signal input from is displayed based on the horizontal drive pulse previously input.

【0036】以上説明したように、本実施例において
は、圧縮回路117におけるバッファメモリへの信号の
書き込みには、8fSCの周波数を持つ書き込みクロック
118を用い、バッファメモリからの信号の読み出しに
は、(32/3)fSCの周波数を持つ読み出しクロック1
13を用いており、バッファメモリにおける読み出し周
波数(32/3)fSCは書き込み周波数8fSCの4/3
倍であるので、圧縮回路117により信号は時間方向に
3/4倍に圧縮される。
As described above, in the present embodiment, the write clock 118 having a frequency of 8f SC is used for writing the signal to the buffer memory in the compression circuit 117, and the signal is read from the buffer memory for the writing. , Read clock 1 with a frequency of (32/3) f SC
13 is used, and the read frequency (32/3) f SC in the buffer memory is 4/3 of the write frequency 8f SC .
Therefore, the compression circuit 117 compresses the signal 3/4 times in the time direction.

【0037】従って、この圧縮された信号をディスプレ
イ121に表示する場合は、ディスプレイ121により
4/3倍に引き伸ばされるので、ディスプレイ121の
画面上では、図5(c)に示した様な歪のない画像を表
示することができる。但し、図5(c)において、従来
と異なる点は、本実施例では、画面の両端部分に、前述
した枠信号によって得られる画像、即ち、枠が表示さ
れ、この部分も電子ビームによって充分走査されている
点である。
Therefore, when this compressed signal is displayed on the display 121, the display 121 expands it by a factor of 4/3, so that the distortion of the display 121 as shown in FIG. No image can be displayed. However, in FIG. 5C, the difference from the conventional one is that in this embodiment, the image obtained by the frame signal, that is, the frame is displayed at both end portions of the screen, and this portion is also sufficiently scanned by the electron beam. That is the point.

【0038】また、本実施例においては、圧縮回路11
7におけるバッファメモリからの信号の読み出しには、
水晶発振回路108からの発振出力より得られる非常に
安定な読み出しクロック113を用いているので、圧縮
回路117においては、前述した信号の圧縮と共に、信
号の時間軸補正をも行うことができる。従って、ビデオ
テープレコーダ等から再生された時間軸変動を含んだ信
号を、標準テレビジョン信号101として入力した場合
でも、その時間軸変動を充分除去して、ディスプレイ1
21に表示することができる。
Further, in the present embodiment, the compression circuit 11
To read the signal from the buffer memory in 7,
Since the very stable read clock 113 obtained from the oscillation output from the crystal oscillating circuit 108 is used, the compression circuit 117 can perform the above-mentioned signal compression as well as the time-axis correction of the signal. Therefore, even when a signal reproduced from a video tape recorder or the like containing a time base fluctuation is input as the standard television signal 101, the time base fluctuation is sufficiently removed and the display 1
21 can be displayed.

【0039】また、本実施例においては、圧縮回路11
7におけるバッファメモリからの信号を読み出す際、映
像期間部分と黒レベル期間部分とに信号を分けて読み出
すことにより、映像期間部分がディスプレイ121にお
ける画面の中央に表示されるように信号を読み出した場
合でも、黒レベル期間部分は水平帰線期間内に含まれる
ように読み出すことができるので、黒レベルの再生を正
しく行うことができる。
Further, in the present embodiment, the compression circuit 11
7. When the signal is read out from the buffer memory in No. 7, the signal is read so as to be displayed in the center of the screen on the display 121 by reading out the signal by dividing the signal into the video period portion and the black level period portion. However, since the black level period portion can be read so as to be included in the horizontal blanking period, it is possible to correctly reproduce the black level.

【0040】なお、本実施例においては、信号の読み出
しに用いられる読み出しクロック113は、水晶発振回
路108からの発振出力より得ているが、水晶発振回路
108から発振出力より得なくとも、例えば、PLL回
路によって、標準テレビジョン信号101に含まれるカ
ラーバースト信号に同期した信号を発生させ、その発生
した信号より得るようにしても良い。
In this embodiment, the read clock 113 used for reading a signal is obtained from the oscillation output from the crystal oscillation circuit 108, but even if it is not obtained from the oscillation output from the crystal oscillation circuit 108, for example, A signal synchronized with the color burst signal included in the standard television signal 101 may be generated by the PLL circuit and obtained from the generated signal.

【0041】また、本実施例においては、枠信号を、圧
縮回路117の後段においてディジタル処理により付加
しているが、D/A変換器120の後段においてアナロ
グ処理により、所定の直流レベルと切り換えることで付
加するようにしても良い。次に、図3は本発明の他の実
施例を示すブロック図、図4は図3における要部信号波
形を示す波形図、である。
Further, in this embodiment, the frame signal is added by digital processing in the latter stage of the compression circuit 117, but it is switched to a predetermined DC level by analog processing in the latter stage of the D / A converter 120. It may be added in. Next, FIG. 3 is a block diagram showing another embodiment of the present invention, and FIG. 4 is a waveform diagram showing a main part signal waveform in FIG.

【0042】図3において、122は分周回路、123
は分周回路122より出力される書き込みクロック、で
あり、その他、図1と同一の構成要素には同一の符号を
付した。
In FIG. 3, 122 is a frequency dividing circuit and 123
Is a write clock output from the frequency dividing circuit 122, and other same components as those in FIG. 1 are denoted by the same reference numerals.

【0043】本実施例においては、圧縮回路117で行
われていた信号の圧縮動作を、倍速変換回路105にお
いて倍速変換動作と併せて行うことにより、圧縮回路1
17を削除した点に特徴がある。
In the present embodiment, the compression circuit 1 performs the signal compression operation performed in the compression circuit 117 together with the double speed conversion operation in the double speed conversion circuit 105.
The feature is that 17 is deleted.

【0044】本実施例における動作は、基本的には図1
の実施例の動作と同じなので、主として異なる部分のみ
を説明する。分周回路122では、クロック発生回路1
07から出力された8fSCの周波数を持つクロックを2
分周し、4fSCの周波数を持つ書き込みクロック123
として倍速変換回路105に出力する。また、デコーダ
116では、クロック発生回路107から出力されたf
H の周波数を持つクロックを入力し、デコードして、垂
直周期の書き込みリセット信号(WR)として倍速変換
回路105に出力する。
The operation of this embodiment is basically as shown in FIG.
Since the operation is the same as that of the embodiment described above, only different parts will be mainly described. In the frequency dividing circuit 122, the clock generating circuit 1
2 clocks with a frequency of 8f SC output from 07
Write clock 123 divided by frequency of 4f SC
Is output to the double speed conversion circuit 105. Further, in the decoder 116, f output from the clock generation circuit 107
A clock having an H frequency is input, decoded, and output as a vertical cycle write reset signal (WR) to the double speed conversion circuit 105.

【0045】次に、倍速変換回路105では、動き適応
型走査線補間回路104にて作成された実信号と補間信
号を入力し、ラインメモリ105a,105bにそれぞ
れ書き込む。その時、各ラインメモリ105a,105
bは、それぞれ、デコーダ116より入力された図4
(a)に示すような垂直周期の書き込みリセット信号
(WR)でリセットされ、その時点から、分周回路12
2より入力された図4(b)に示すような4fSCの周波
数を持つ書き込みクロック123に同期して、動き適応
型走査線補間回路104からの実信号(図4(c))と
補間信号が書き込まれる。
Next, in the double speed conversion circuit 105, the actual signal and the interpolation signal created by the motion adaptive scanning line interpolation circuit 104 are input and written into the line memories 105a and 105b, respectively. At that time, each line memory 105a, 105
4 b input from the decoder 116.
It is reset by a write reset signal (WR) having a vertical cycle as shown in FIG.
2 is input from the motion adaptive scanning line interpolation circuit 104 in synchronization with the write clock 123 having a frequency of 4f SC as shown in FIG. 4B and the interpolation signal. Is written.

【0046】そして、各ラインメモリ105a,105
bは、それぞれ、タイミング発生回路110より入力さ
れる垂直周期の読み出しリセット信号(RR)114で
リセットされ、その時点から、ゲート回路112より入
力される図4(d)に示すような読み出しクロック11
3に同期して読み出される。
Then, each line memory 105a, 105
b is reset by a read reset signal (RR) 114 having a vertical cycle input from the timing generation circuit 110, and from that point, the read clock 11 as shown in FIG. 4D input from the gate circuit 112.
It is read in synchronism with 3.

【0047】このように、各ラインメモリ105a,1
05bより信号を読み出しクロック113に従って読み
出すと、図1の実施例にて説明した如く、映像期間部分
と黒レベル期間部分とに信号が分かれて読み出され、し
かも、黒レベル期間部分は水平帰線期間内に含まれるよ
うに読み出されて、図4(e)に示すような信号として
出力される。以上のようにして、倍速変換回路105に
おいては、倍速変換動作と共に信号の圧縮動作が行われ
る。
In this way, each line memory 105a, 1a
When the signal is read from the reference numeral 05b in accordance with the read clock 113, the signal is read separately in the video period portion and the black level period portion as described in the embodiment of FIG. The signal is read so as to be included in the period and output as a signal as shown in FIG. As described above, in the double speed conversion circuit 105, the signal compression operation is performed together with the double speed conversion operation.

【0048】本実施例によれば、倍速変換回路105に
おける前述した信号の圧縮動作によって、図1の実施例
と同様に、信号は時間方向に3/4倍に圧縮される。そ
して、この圧縮された信号をディスプレイ121に表示
すると、ディスプレイ121により4/3倍に引き伸ば
されるので、ディスプレイ121の画面上では、歪のな
い画像を表示することができる。
According to the present embodiment, the signal compression operation in the double speed conversion circuit 105 described above compresses the signal 3/4 times in the time direction as in the embodiment of FIG. Then, when this compressed signal is displayed on the display 121, the display 121 expands it by a factor of 4/3, so that an image without distortion can be displayed on the screen of the display 121.

【0049】また、本実施例においても、倍速変換回路
105における各ラインメモリ105a,105bから
の信号の読み出しには、水晶発振回路108からの発振
出力より得られる非常に安定な読み出しクロック113
を用いているので、倍速変換回路105においては、倍
速変換,信号の圧縮を行うと共に、信号の時間軸補正を
も行うことができる。
Also in the present embodiment, in reading signals from the line memories 105a and 105b in the double speed conversion circuit 105, a very stable read clock 113 obtained from an oscillation output from the crystal oscillation circuit 108.
Therefore, the double speed conversion circuit 105 can perform double speed conversion and signal compression as well as time axis correction of the signal.

【0050】また、本実施例においては、圧縮回路が削
除されるので、図1の実施例に比べ回路構成が簡単にな
る。なお以上の各実施例においては、本発明を画像表示
装置のうちの一つであるテレビジョン受像機に適用した
場合を例に挙げ説明したが、本発明は、その他の画像表
示装置として、例えば、モニタや投射管などにも適用す
ることができる。
Further, in this embodiment, since the compression circuit is omitted, the circuit configuration becomes simpler than that of the embodiment of FIG. In each of the above embodiments, the case where the present invention is applied to a television receiver, which is one of the image display devices, has been described as an example, but the present invention may be applied to other image display devices, for example. It can also be applied to monitors, projection tubes, etc.

【0051】[0051]

【発明の効果】以上説明したように、本発明によれば、
表示される画像のアスペクト比が標準テレビジョン信号
のアスペクト比とは異なるディスプレイを有する画像表
示装置において、標準テレビジョン信号を圧縮手段にて
時間方向に圧縮した後、ディスプレイに表示させること
により、画像を歪なく表示することができる。
As described above, according to the present invention,
In an image display device having a display in which the aspect ratio of the displayed image is different from the aspect ratio of the standard television signal, after compressing the standard television signal in the time direction by the compression means, the image is displayed on the display. Can be displayed without distortion.

【0052】しかも、標準テレビジョン信号による画像
を表示する場合においても、ディスプレイにおける電子
ビームの走査は画面全体に及ぶので、例え、標準テレビ
ジョン信号による画像ばかりを表示したとしても、前記
ディスプレイの画面の蛍光体の劣化にムラが生じること
なく、また、回路構成自体も簡単で済む。
Further, even when displaying an image based on the standard television signal, the electron beam scanning on the display covers the entire screen. Therefore, even if only the image based on the standard television signal is displayed, the screen of the display is displayed. There is no unevenness in the deterioration of the phosphor, and the circuit configuration itself is simple.

【0053】また、圧縮手段における記憶部から前記標
準テレビジョン信号を読み出す際には、水晶発振回路な
どからの非常に安定な発振出力に同期して読み出してい
るので、圧縮手段においては、信号の圧縮を行うと共
に、信号の時間軸補正をも行うことができる。また、映
像期間部分と黒レベル期間部分とに信号を分けて読み出
すことにより、映像期間部分がディスプレイにおける画
面の中央に表示されるように信号を読み出した場合で
も、黒レベル期間部分は水平帰線期間内に含まれるよう
に読み出すことができるので、黒レベルの再生を正しく
行うことができる。
Further, when the standard television signal is read from the storage section of the compression means, the standard television signal is read in synchronization with a very stable oscillation output from a crystal oscillation circuit or the like. It is possible to perform not only compression but also time-axis correction of the signal. In addition, even if the signal is read so that the video period portion is displayed in the center of the screen of the display by reading the signal separately for the video period portion and the black level period portion, the black level period portion is horizontally retraced. Since the data can be read so as to be included within the period, it is possible to correctly reproduce the black level.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の一実施例を示すブロック図である。FIG. 1 is a block diagram showing one embodiment of the present invention.

【図2】図1における要部信号波形を示す波形図であ
る。
FIG. 2 is a waveform diagram showing a main part signal waveform in FIG.

【図3】本発明の他の実施例を示すブロック図である。FIG. 3 is a block diagram showing another embodiment of the present invention.

【図4】図3における要部信号波形を示す波形図であ
る。
FIG. 4 is a waveform diagram showing a main part signal waveform in FIG.

【図5】従来例と本発明とにおいて、アスペクト比が
4:3の標準テレビジョン信号による画像をアスペクト
比が16:9の横長のディスプレイに表示した場合の表
示結果を説明するための説明図である。
FIG. 5 is an explanatory view for explaining a display result when an image by a standard television signal having an aspect ratio of 4: 3 is displayed on a horizontally long display having an aspect ratio of 16: 9 in the conventional example and the present invention. Is.

【符号の説明】[Explanation of symbols]

101…標準テレビジョン信号、102…A/D変換
器、103…動き適応型Y/C分離回路、104…動き
適応型走査線補間回路、105…倍速変換回路、106
…同期分離回路、107…クロック発生回路、108…
水晶発振回路、109…水平駆動パルス発生回路、11
0…タイミング発生回路、111,119…ゲート回
路、116…デコーダ、117…圧縮回路、120…D
/A変換器、121…ディスプレイ。
101 ... Standard television signal, 102 ... A / D converter, 103 ... Motion adaptive Y / C separation circuit, 104 ... Motion adaptive scanning line interpolation circuit, 105 ... Double speed conversion circuit, 106
... Synchronous separation circuit, 107 ... Clock generation circuit, 108 ...
Crystal oscillator circuit, 109 ... Horizontal drive pulse generation circuit, 11
0 ... Timing generation circuit, 111, 119 ... Gate circuit, 116 ... Decoder, 117 ... Compression circuit, 120 ... D
/ A converter, 121 ... Display.

───────────────────────────────────────────────────── フロントページの続き (72)発明者 森 隆之 神奈川県横浜市戸塚区吉田町292番地 株 式会社日立製作所家電研究所内 (72)発明者 鈴木 直 神奈川県横浜市戸塚区吉田町292番地 日 立ビデオエンジニアリング株式会社内 ─────────────────────────────────────────────────── ─── Continuation of front page (72) Takayuki Mori Inventor Takayuki Mori 292 Yoshida-cho, Totsuka-ku, Yokohama-shi, Kanagawa Inside the Home Appliance Research Laboratory, Hitachi, Ltd. (72) Inventor Nao Suzuki 292 Yoshida-cho, Totsuka-ku, Yokohama, Kanagawa Tachi Video Engineering Co., Ltd.

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】 表示される画像のアスペクト比が標準テ
レビジョン信号のアスペクト比と異なるディスプレイを
有する画像表示装置において、 入力した標準テレビジョン信号を記憶し、前記表示画像
のアスペクト比と標準テレビジョン信号のアスペクト比
との比率に相当する割合で該標準テレビジョン信号を時
間軸方向に圧縮すべく、該標準テレビジョン信号の時間
軸を変更して出力するする時間軸変更手段(117,1
10,111,116)と、 前記時間軸変更手段からの出力であるテレビジョン信号
の、前記表示画像のアスペクト比と標準テレビジョン信
号のアスペクト比との比率に起因して発生する表示画像
両端部に位置する無信号部分に、特定の信号レベルを持
つ枠信号を挿入してやる枠信号挿入手段(119)と、
を有し、 標準テレビジョン信号を、標準テレビジョン信号のアス
ペクト比と異なるアスペクト比のディスプレイに表示す
るのにもかかわらず、歪みなく表示すると共に、画面全
体が走査されるようにしたことを特徴とする画像表示装
置。
1. An image display device having a display in which an aspect ratio of a displayed image is different from an aspect ratio of a standard television signal, the inputted standard television signal is stored, and the aspect ratio of the display image and the standard television signal are stored. Time axis changing means (117, 1) for changing and outputting the time axis of the standard television signal so as to compress the standard television signal in the time axis direction at a rate corresponding to the aspect ratio of the signal.
10, 111, 116), and both ends of the display image generated due to the ratio between the aspect ratio of the display image and the aspect ratio of the standard television signal of the television signal output from the time axis changing means. Frame signal inserting means (119) for inserting a frame signal having a specific signal level into the no-signal portion located at
The standard TV signal is displayed on a display having an aspect ratio different from that of the standard TV signal, but is displayed without distortion and the entire screen is scanned. Image display device.
JP9062570A 1997-03-17 1997-03-17 Image display device Pending JPH09233403A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9062570A JPH09233403A (en) 1997-03-17 1997-03-17 Image display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9062570A JPH09233403A (en) 1997-03-17 1997-03-17 Image display device

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP1084748A Division JPH02264583A (en) 1989-04-05 1989-04-05 Picture display device

Publications (1)

Publication Number Publication Date
JPH09233403A true JPH09233403A (en) 1997-09-05

Family

ID=13204099

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9062570A Pending JPH09233403A (en) 1997-03-17 1997-03-17 Image display device

Country Status (1)

Country Link
JP (1) JPH09233403A (en)

Similar Documents

Publication Publication Date Title
JP2533393B2 (en) NTSC-HD converter
US4364090A (en) Method for a compatible increase in resolution in television systems
KR100195589B1 (en) Synchronizing side by side pictures
JP2907988B2 (en) Wide television receiver
US7158186B2 (en) Method and system for changing the frame rate to be optimal for the material being displayed while maintaining a stable image throughout
JP2779212B2 (en) Wide screen / standard screen television signal receiver
KR950014577B1 (en) Pip signal control method & apparatus of hdtv
JP3257788B2 (en) Image display device
JPH05183833A (en) Display device
JPH1028256A (en) Video-signal converter and television-signal processor
JPS59185485A (en) Television system
US5896177A (en) Device for controlling an aspect ratio in tv-monitor integrated wide screen receiver
US5608463A (en) Oscillator circuit suitable for picture-in-picture system
JPH09233403A (en) Image display device
JP3186994B2 (en) Image display device
KR100233900B1 (en) Display device
JP2615750B2 (en) Television receiver
JPH0292077A (en) Video signal display device
JP2699305B2 (en) n-speed scanning television receiver
JP2911133B2 (en) Time compression device for HDTV receiver
JP2615749B2 (en) Television receiver
JP2545631B2 (en) Television receiver
JPH02264583A (en) Picture display device
JP2548017B2 (en) Double speed converter
JP2539919B2 (en) HDTV receiver time axis compression device