JP2994837B2 - 半導体基板の平坦化方法、半導体基板の作製方法、及び半導体基板 - Google Patents

半導体基板の平坦化方法、半導体基板の作製方法、及び半導体基板

Info

Publication number
JP2994837B2
JP2994837B2 JP1652392A JP1652392A JP2994837B2 JP 2994837 B2 JP2994837 B2 JP 2994837B2 JP 1652392 A JP1652392 A JP 1652392A JP 1652392 A JP1652392 A JP 1652392A JP 2994837 B2 JP2994837 B2 JP 2994837B2
Authority
JP
Japan
Prior art keywords
substrate
porous
layer
semiconductor substrate
manufacturing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP1652392A
Other languages
English (en)
Other versions
JPH05217821A (ja
Inventor
信彦 佐藤
隆夫 米原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=11918636&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=JP2994837(B2) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP1652392A priority Critical patent/JP2994837B2/ja
Priority to DE69334324T priority patent/DE69334324D1/de
Priority to EP02009679A priority patent/EP1251556B1/en
Priority to DE69333152T priority patent/DE69333152T2/de
Priority to DE69333619T priority patent/DE69333619T2/de
Priority to EP93101413A priority patent/EP0553852B1/en
Priority to EP00113703A priority patent/EP1043768B1/en
Publication of JPH05217821A publication Critical patent/JPH05217821A/ja
Priority to US08/402,975 priority patent/US5869387A/en
Priority to US09/118,872 priority patent/US6121117A/en
Publication of JP2994837B2 publication Critical patent/JP2994837B2/ja
Application granted granted Critical
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、半導体基板及びその作
製方法に関し、更に詳しくは、誘電体分離あるいは、絶
縁物上の単結晶半導体層に作成され電子デバイス、集積
回路に適する半導体基板及びその作製方法に関するもの
である。
【0002】
【従来の技術】絶縁物上の単結晶Si半導体層の形成
は、シリコン オン インシュレーター(SOI)技術
として広く知られ、通常のSi集積回路を作製するバル
クSi基板では到達しえない数々の優位点をSOI技術
を利用したデバイスが有することから多くの研究が成さ
れてきた。すなわち、SOI技術を利用することで、 1.誘電体分離が容易で高集積化が可能、 2.対放射線耐性に優れている、 3.浮遊容量が低減され高速化が可能、 4.ウエル工程が省略できる、 5.ラッチアップを防止できる、 6.薄膜化による完全空乏型電界効果トランジスタが可
能、等の優位点が得られる。
【0003】上記したようなのデバイス特性上の多くの
利点を実現するために、ここ数十年に渡り、SOI構造
の形成方法について研究されてきている。この内容は、
例えば以下の文献にまとめられている。Special
Issue: ”Single−crystal s
ilicon on non−single−crys
tal insulators”; edited b
y G.W.Cullen, Journal of
Crystal Growth, volume 6
3, no 3, pp 429〜590 (198
3)。
【0004】また、古くは、単結晶サファイア基板上
に、SiをCVD(化学気相法)で、ヘテロエピタキシ
−させて形成するSOS(シリコン オン サファイ
ア)が知られており、最も成熟したSOI技術として一
応の成功を収めはしたが、Si層と下地サファイア基板
界面の格子不整合により大量の結晶欠陥、サファイア基
板からのアルミニュ−ムのSi層への混入、そして何よ
りも基板の高価格と大面積化への遅れにより、その応用
の拡がりが妨げられている。比較的近年には、サファイ
ア基板を使用せずにSOI構造を実現しようという試み
が行なわれている。この試みは、次の二つに大別され
る。
【0005】1.Si単結晶基板を表面酸化後に、窓を
開けてSi基板を部分的に表出させ、その部分をシ−ド
として横方向へエピタキシャル成長させ、SiO2上へ
Si単結晶層を形成する(この場合には、SiO2上に
Si層の堆積をともなう。)。
【0006】2.Si単結晶基板そのものを活性層とし
て使用し、その下部ににSiO2を形成する(この方法
は、Si層の堆積をともなわない。)。
【0007】
【発明が解決しようとしている課題】上記1を実現する
手段として、CVDにより、直接、単結晶層Siを横方
向エピタキシャル成長させる方法、非晶質Siを堆積し
て、熱処理により固相横方向エピタキシャル成長させる
方法、非晶質あるいは、多結晶Si層に電子線、レ−ザ
−光等のエネルギ−ビ−ムを収束して照射し、溶融再結
晶により単結晶層をSiO2上に成長させる方法、そし
て、棒状ヒ−タ−により帯状に溶融領域を走査する方法
(Zone melting recrystalli
zation)が知られている。これらの方法にはそれ
ぞれ一長一短があるが、その制御性、生産性、均一性、
品質に多大の問題を残しており、いまだに、工業的に実
用化したものはない。たとえば、CVD法は平坦薄膜化
するには、犠牲酸化が必要となり、固相成長法ではその
結晶性が悪い。また、ビ−ムアニ−ル法では、収束ビ−
ム走査による処理時間と、ビ−ムの重なり具合、焦点調
整などの制御性に問題がある。このうち、Zone M
elting Recrystallization法
がもっとも成熟しており、比較的大規模な集積回路も試
作されてはいるが、依然として、亜粒界等の結晶欠陥
は、多数残留しており、少数キャリヤデバイスを作成す
るにいたってない。
【0008】上記2の方法であるSi基板をエピタキシ
ャル成長の種子として用いない方法に於ては、次の3種
類の方法が挙げられる。
【0009】1.V型の溝が表面に異方性エッチングさ
れたSi単結晶基板に酸化膜を形成し、該酸化膜上に多
結晶Si層をSi基板と同じ程厚く堆積した後、Si基
板の裏面から研磨によって、厚い多結晶Si層上にV溝
に囲まれて誘電分離されたSi単結晶領域を形成する。
この手法に於ては、結晶性は、良好であるが、多結晶S
iを数百ミクロンも厚く堆積する工程、単結晶Si基板
を裏面より研磨して分離したSi活性層のみを残す工程
に、制御性、と生産性の点から問題がある。
【0010】2.サイモックス(SIMOX:Sepe
ration by ion implanted o
xygen)と称されるSi単結晶基板中に酸素のイオ
ン注入によりSiO2層を形成する方法であり、Siプ
ロセスと整合性が良いため現在もっとも成熟した手法で
ある。しかしながら、SiO2層形成をするためには、
酸素イオンを1018ions/cm2以上も注入する必
要があるが、その注入時間は長大であり、生産性は高い
とはいえず、また、ウエハ−コストは高い。更に、結晶
欠陥は多く残存し、工業的に見て、少数キャリヤ−デバ
イスを作製できる充分な品質に至っていない。
【0011】3.多孔質Siの酸化による誘電体分離に
よりSOI構造を形成する方法。この方法は、P型Si
単結晶基板表面にN型Si層をプロトンイオン注入、
(イマイ他, J.CrystalGrowth,vo
l 63, 547(1983))、もしくは、エピタ
キシャル成長とパタ−ニングによって島状に形成し、表
面よりSi島を囲むようにHF溶液中の陽極化成法によ
りP型Si基板のみを多孔質化したのち、増速酸化によ
りN型Si島を誘電体分離する方法である。本方法で
は、分離されるSi領域は、デバイス工程のまえに決定
されており、デバイス設計の自由度を制限する場合があ
るという問題点がある。
【0012】また、ガラスに代表される光透過性基板上
には一般には、その結晶構造の無秩序性を反映して、非
晶質が良くて、多結晶層にしかならず、高性能なデバイ
スは作成できない。それは、基板の結晶構造が非晶質で
あることによっており、単に、Si層を堆積しても、良
質な単結晶層は得られない。光透過性基板は、光受光素
子であるコンタクトセンサ−、投影型液晶画像表示装置
を構成するうえにおいて重要である。そして、センサ−
や表示装置の画素(絵素)をより一層、高密度化、高解
像度化、高精細化するには、極めて高性能は駆動素子が
必要となる。その結果、光透過性基板上に設けられる素
子としても優れた結晶性を有する単結晶層をもちいて作
成されることが必要となる。
【0013】したがって、非晶質Siや、多結晶Siで
はその欠陥の多い結晶構造故に要求される、あるいは今
後要求されるに十分な性能を持った駆動素子を作成する
ことが困難である。
【0014】しかし、Si単結晶基板を用いる上記のい
ずれの方法を用いても光透過性基板上に良質な単結晶層
を得るという目的には不適当である。
【0015】本発明は、上記したような問題点及び上記
したような要求に応える半導体基板を作成する半導体基
板の作成方法を提案することを目的とする。
【0016】更に本発明は、従来のSOI構造の利点を
実現し、応用可能な半導体基板の作成方法を提案するこ
とも目的とする。
【0017】また、本発明は、SOI構造の大規模集積
回路を作製する際にも、高価なSOSや、SIMOXの
代替足り得る半導体基板の作製方法を提案することを目
的とする。
【0018】また、本発明は、絶縁層上に結晶性が単結
晶ウエハ−並に優れたSiを得るうえで、生産性、均一
性、制御性、コストの面において卓越した半導体基板の
作製方法を提案することを目的とする。
【0019】さらに本発明は、透明基板(光透過性基
板)上に結晶性が単結晶ウエハ−並に優れたSiを得る
うえで、生産性、均一性、制御性、コストの面において
卓越した半導体基板の作成方法を提案することを目的と
する。
【0020】
【課題を解決するための手段】本発明の第1の発明の半
導体基板の平坦化方法は、絶縁層又は光透過性の基体上
に単結晶シリコン層を備え、前記単結晶シリコン層の表
面に数nmから数十nmの高さ、及び数nmから数百nmの周期
の凹凸を有する基板を、水素を含む還元性雰囲気中で、
且つ前記単結晶シリコン層の融点以下の温度で熱処理す
ることによって、前記単結晶シリコン層の表面の凹凸を
高低差2nm以下に平坦化することを特徴とする。本発明
の第2の発明の半導体基板の作製方法は、多孔質シリコ
ン層と非多孔質単結晶半導体層とを有する第1の基板を
用意する工程、前記第1の基板と第2の基板とを絶縁層
を介して、且つ前記非多孔質単結晶半導体層が内側に位
置する多層構造体が得られるように貼り合わせる工程、
前記多層構造体から前記多孔質シリコン層を除去する工
程、及び前記多孔質シリコン層が除去された多層構造体
を、水素を含む還元性雰囲気中で、且つ前記非多孔質単
結晶半導体層の融点以下の温度で熱処理する工程、とを
有することを特徴とする。本発明の第3の発明の半導体
基板の作製方法は、多孔質シリコン層と非多孔質単結晶
半導体層とを有する第1の基板を用意する工程、前記第
1の基板と光透過性の第2の基板とを、前記非多孔質単
結晶半導体層が内側に位置する多層構造体が得られるよ
うに貼り合わせる工程、前記多層構造体から前記多孔質
シリコン層を除去する工程、及び前記多孔質シリコン層
が除去された多層構造体を、水素を含む還元性雰囲気中
で、且つ前記非多孔質単結晶半導体層の融点以下の温度
で熱処理する工程、とを有することを特徴とする。
【0021】本発明は、経済性に優れて、大面積に渡り
均一平坦な、極めて優れた結晶性を有するSi単結晶基
板を用いて、表面にSi活性層を残して、その片面から
該活性層までを除去して、還元性雰囲気中で熱処理する
ことにより、表面に絶縁層を有する基体上、乃至は、光
透過性基板上に欠陥が著しく少なく、ウエハ並みに表面
の平坦なSi単結晶層を得ることにある。
【0022】特に本発明は、還元性雰囲気中で熱処理を
施すことにより、エッチングにより多孔質シリコン層を
除去した後の表面性をウエハ並みに平坦にできる。
【0023】[実施態様例1]Si基板を多孔質化した
後に単結晶層をエピタキシャル成長させる方法について
説明する。
【0024】図1(a)に示すように、先ず、Si単結
晶基板11を用意して、その全部、ないしは、図4
(a)のように一部を多孔質化する。
【0025】Si基板は、HF溶液を用いた陽極化成法
によって、多孔質化させる。この多孔質Si層は、単結
晶Siの密度2.33g/cm3に比べて、その密度を
HF溶液濃度を50〜20%に変化させることで密度
1.1〜0.6g/cm3の範囲に変化させることがで
きる。この多孔質層は、下記の理由により、P型Si基
板に形成されやすい。この多孔質Si層は、透過電子顕
微鏡による観察によれば、平均約50〜600オングス
トローム程度の径の孔が形成される。
【0026】多孔質Siは、Uhlir等によって19
56年に半導体の電解研磨の研究過程に於て発見された
(A.Uhlir, Bell Syst.Tech.
J., vol 35,p.333(1956))。ま
た、ウナガミ等は、陽極化成におけるSiの溶解反応を
研究し、HF溶液中のSiの陽極反応には正孔が必要で
あり、その反応は、次のようであると報告している
(T.ウナガミ: J.Electroc−hem.S
oc., vol. 127, p.476 (198
0))。
【0027】Si+2HF+(2−n)e+ → Si
2+2H++ne− SiF2 + 2HF → SiF4+H2 SiF4 + 2HF → H2SiF6 又は、 Si+4HF+(4−λ)e+ → SiF4+4H+
+ λe− SiF4+2HF → H2SiF6 ここでe+及び、e−はそれぞれ、正孔と電子を表して
いる。また、n及びλは夫々シリコン1原子が溶解する
ために必要な正孔の数であり、n>2又は、λ>4なる
条件が満たされた場合に多孔質シリコンが形成されると
している。
【0028】以上のことから、正孔の存在するP型シリ
コンは、多孔質化されやすい。この多孔質化に於ける、
選択性は長野ら及び、イマイによって実証されている
(長野、中島、安野、大中、梶原; 電子通信学会技術
研究報告、vol 79,SSD 79−9549(1
979)、K.イマイ;Solid−State El
ectronics vol 24,159 (198
1))。このように正孔の存在するP型シリコンは多孔
質化されやすく、選択的にP型シリコンを多孔質するこ
とができる。
【0029】一方、高濃度N型シリコンも多孔質化する
という報告(R.P.Holmstorm, I.J.
Y.Chi Appl.Phys.Lett. Vo
l.42, 386(1983))もあり、P、Nにこ
だわらず、多孔質化を実現できる基板を選ぶことが重要
である。
【0030】続いて、種々の成長法により、多孔質化し
た基板表面にエピタキシャル成長を行ない、薄膜単結晶
層12を形成する。
【0031】多孔質Si層には、透過電子顕微鏡による
観察によれば、平均約600オングストロ−ム程度の径
の孔が形成されており、その密度は単結晶Siに比べる
と、半分以下になるにもかかわらず、単結晶性は維持さ
れており、多孔質層の上部へ単結晶Si層をエピタキシ
ャル成長させることも可能である。ただし、1000℃
以上のエピタキシャル成長では、内部の孔の再配列が起
こり、増速エッチングの特性が損なわれる。このため、
Si層のエピタキシャル成長には、分子線エピタキシャ
ル成長、プラズマCVD、熱CVD法、光CVD、バイ
アス・スパッタ−法、液相成長法等の低温成長が好適と
される。
【0032】また、上記した多孔質Si上のエピタキシ
ャル成長において、多孔質Siはその構造的性質のた
め、ヘテロエピタキシャル成長の際に発生する歪みを緩
和して、欠陥の発生を抑制することが可能である。
【0033】また、多孔質層はその内部に大量の空隙が
形成されている為に、密度が半分以下に減少する。その
結果、体積に比べて表面積が飛躍的に増大するため、そ
の化学エッチング速度は、通常の単結晶層のエッチング
速度に比べて、著しく増速される。
【0034】多孔質Siをエッチングする方法としては 1.NaOH水溶液で多孔質Siをエッチングする
(G.Bonchil,R.Herino,K.Bar
la,and J.C.Pfister, J.Ele
ctrochem.Soc., vol.130, n
o.7, 1611(1983))。
【0035】2.単結晶Siをエッチングすることが可
能なエッチング液で多孔質Siをエッチングする。が知
られている。
【0036】上記2の方法は、通常、フッ硝酸系のエッ
チング液が用いられるが、このときのSiのエッチング
過程は、 Si+2O → SiO2 (10) SiO2+4HF → SiF4+H2O (11) に示される様に、Siが硝酸で酸化され、SiO2に変
質し、そのSiO2をフッ酸でエッチングすることによ
りSiのエッチングが進む。
【0037】同様に結晶Siをエッチングする方法とし
ては、上記フッ硝酸系エッチング液の他に、 エチレンジアミン系 KOH系 ヒドラジン系 などがある。
【0038】本発明で特に有効な重要な多孔質Siの選
択エッチング方法は、結晶Siに対してはエッチング作
用を持たない弗酸、あるいはバッファード弗酸を用いる
ものである。このエッチングにおいては、さらに酸化剤
として作用する過酸化水素を添加しても良い。過酸化水
素は、酸化剤として作用し、過酸化水素の比率を変える
ことにより反応速度を制御することが可能である。ま
た、表面活性剤として作用するアルコ−ルを添加しても
よい。アルコールは、表面活性剤として作用し、エッチ
ングによる反応生成気体の気泡を瞬時にエッチング表面
から除去し、均一に、かつ効率良く多孔質Siの選択エ
ッチングが可能となる。
【0039】図1(b) 、図4(b)に示すように、
基体として、たとえばシリコン基板などの下地材料の表
面に絶縁層を配した基体、あるいは、ガラスに代表され
る光透過性絶縁物基体13を用意して、多孔質Si基板
上の単結晶Si層表面を基体表面に貼りつける。
【0040】貼り合わせに先だって、多孔質Si上の単
結晶Si層表面に酸化層を形成することにより、単結晶
シリコン層と絶縁層の界面をあらかじめ形成しておいて
も良い。該酸化層は、デバイスを作成する際に重要な役
割をはたす。すなわち、Si活性層の下地界面により発
生する界面準位は貼り合わせ界面、とくにガラス界面に
くらべて、単結晶シリコン層を酸化することにより形成
した下地界面の準位のほうがひくくでき、貼り合わせ界
面を活性層から離すことにより、貼り合わせ界面に生じ
ることのある準位を遠ざけることができるので、電子デ
バイスの特性は著しく向上される。また、多孔質Si上
の単結晶Si層表面に酸化層を形成し、Si基板や金属
基板等の任意の基体に貼り合わせてもよい。
【0041】この後に、多孔質Si基板15を全部化学
エッチングにより除去して、図1(c)に示すように、
表面に絶縁層を有する基体上、ないしは、光透過性基体
上に薄膜化した単結晶シリコン層を残存させ形成する。
エッチングに先立ち、必要に応じてエッチング防止膜を
形成する。たとえばSi34層を堆積して、貼り合せた
2枚の基板全体を被覆して、多孔質シリコン基板の表面
上のSi34層を除去する。他のエッチング防止膜とし
てSi34層の代わりに、アピエゾンワックスを用いて
も良い。
【0042】図4(a)、(b)の工程の様に、多孔質
Siを基板の一部にのみ形成した場合は、多孔質層が露
出するまで、Siウエハ作製工程で通常用いる研削、研
磨、あるいは、弗酸、硝酸、酢酸の混合溶液等によるエ
ッチングにより多孔質層を形成した基体の裏面側を非多
孔質Siをあらかじめ除去したのち、上記した化学エッ
チングにより、多孔質シリコンを除去して、図4(c)
に示すように、表面に絶縁層を有する基体上、ないし
は、光透過性基体上に薄膜化した単結晶シリコン層を残
存させ形成する。
【0043】この後、多孔質シリコンを除去して得られ
た絶縁層上に非多孔質単結晶シリコン層を有する基体を
還元性雰囲気中で熱処理して、図1(d)、ないしは、
図4(d)に示すように平坦な表面を有する単結晶シリ
コン層を表面に絶縁層を有する基体、ないしは、光透過
性基体上に形成する。
【0044】本発明者らは、エッチングして現われた非
多孔質シリコン単結晶表面の微小な荒れの除去につい
て、熱処理を用いる方法を検討した結果、水素を含む還
元性雰囲気中の熱処理では、デバイスプロセスと同程度
以下の温度の熱処理で非多孔質シリコン単結晶表面の荒
れを除去できることを見いだした。ここでいう水素を含
む還元性雰囲気とは、例えば水素雰囲気が挙げられる。
しかし、これに限定されるものではない。雰囲気をかえ
て熱処理による表面荒れの変化を詳細に高分解能走査型
電子顕微鏡や原子間力顕微鏡等を用いて観察したとこ
ろ、図5に示すような熱処理前の表面の凹凸が、還元性
雰囲気中での熱処理により減少し、平坦な表面を有する
単結晶薄層が得られることを知見するに至った。しか
も、研摩等で表面の荒れを除去する場合には、面内で単
結晶層の膜厚に分布を生じせしめる場合があるが、本発
明の水素を含む還元性雰囲気での熱処理の場合は、微小
な凹凸が除去されるのみで、膜厚分布は変化しない。
【0045】エッチングにより得られた非多孔質シリコ
ン単結晶層の表面の微細な構造を観察すると、数nmか
ら数十nmの高さ、数nmから数百nmの周期の凹凸が
観察されること(図5(a))があるが、還元性雰囲気
中で熱処理することにより、少なくとも高低差が数nm
以下、条件を整えれば、2nm以下の平坦な表面(図5
(b))が得られる。この現象は、エッチングというよ
りは、むしろ表面の再構成であると考えられる。即ち、
荒れた表面ては、表面エネルギーの高い陵状の部分が無
数に存在すること、結晶層の面方位に比して高次の面方
位の面が多く表面に露出しているが、これらの領域の表
面エネルギーは、第1の基板の表面の面方位における表
面エネルギーにくらべて高い。還元性雰囲気の熱処理で
は、例えば水素の還元作用により表面の自然酸化膜が水
素雰囲気の熱処理により除去され、熱処理中は常に除去
され再付着しないために、表面Si原子の移動のエネル
ギー障壁は下がる結果、熱エネルギーにより励起された
Si原子が移動し、表面エネルギーの低い、平坦な表面
を構成していくのだと考えられる。
【0046】その結果、窒素雰囲気や、希ガス雰囲気で
は、表面が平坦化しないような1200℃以下の温度で
も、十分に平坦化がなされる。本発明による平坦化の温
度は、ガスの組成、圧力等によるが、概ね300℃以上
融点以下の熱処理、より好ましくは、500℃以上、特
に、1200℃以下で有効に作用する。また、圧力は還
元性が強いほど高い圧力でも平坦化が促進されるが、概
ね大気圧以下、より好ましくは200Torr以下であ
る。
【0047】また、本現象は表面が清浄な状態で熱処理
することでその進行が開始するのであって、表面に厚く
自然酸化膜が形成されているような場合には、熱処理に
先立って、これを希弗酸などによるエッチングなどで除
去しておくことにより、表面の平坦化の開始が早まる。
【0048】図1(c)、図4(c)には本発明で得ら
れる半導体基板が示される。すなわち、表面に絶縁層を
有する基板、ないしは、光透過性基板13上に結晶性が
シリコンウエハ−と同等な単結晶Si層12が平坦に、
しかも均一に薄層化されて、ウエハ−全域に、大面積に
形成される。
【0049】こうして得られた半導体基板は、絶縁分離
された電子素子作製という点から見ても好適に使用する
ことができる。
【0050】[実施態様例2]以下、本発明の半導体基
板の作製方法を図面を参照しながら詳述する。
【0051】図3(a)〜(c)は本発明の半導体基板
の作製方法を説明するための工程図で、夫々各工程に於
ける模式的切断面図として示されている。
【0052】先ず、図3(a)に示される様に種々の薄
膜成長法によるエピタキシャル成長により低不純物濃度
層32を形成する。或は、P型Si単結晶基板31の表
面をプロトンをイオン注入してN型単結晶層32を形成
する。
【0053】次に、図3(b)に示される様にP型Si
単結晶基板31を裏面よりHF溶液を用いた陽極化成法
によって、多孔質Si33に変質させる。この多孔質S
i層は、単結晶Siの密度2.33g/cm3に比べ
て、その密度をHF溶液濃度を50〜20%に変化させ
ることで密度1.1〜0.6g/cm3の範囲に変化さ
せることができる。この多孔質層は、上述したように、
P型基板に形成される。
【0054】図3(c) に示すように、表面に絶縁層
を有する基板34を用意して、多孔質Si基板上の単結
晶Si層表面、ないしは、該単結晶Si層を酸化した表
面に該第2の基板34に貼りつける。また、多孔質Si
上の単結晶Si層表面に酸化層を形成し、Si基板等の
任意の基体に貼り合わせてもよい。
【0055】図3(c)に示すように、多孔質化したS
i基板33の多孔質を全部エッチング除去して、表面に
絶縁層を有する基板上に薄膜化した単結晶シリコン層を
残存させ形成する。
【0056】この後、第1の実施態様例と同様の方法に
より、多孔質シリコンを除去して得られた絶縁層上に非
多孔質単結晶シリコン層を有する基体を還元性雰囲気中
で熱処理して、表面のラフネスを改善し、図3(e)に
示すような本発明で得られる半導体基板が示される。す
なわち、表面に絶縁層を有する基体、ないしは光透過性
基板34上に結晶性がシリコンウエハーと同等な単結晶
Si層32が平坦に、しかも均一に薄層化されて、ウエ
ハー全域に、大面積に形成される。
【0057】こうして得られた半導体基板は、絶縁分離
された電子素子作製という点から見ても好適に使用する
ことができる。
【0058】以上は、多孔質化を行う前にN型層を形成
し、その後、陽極化成により選択的にP型基板のみを多
孔質化する方法である。
【0059】
【実施例】以下、具体的な実施例によって本発明を説明
する。
【0060】(実施例1)600ミクロンの厚みを持っ
たP型(100)単結晶Si基板を50%のHF溶液中
において20分間、陽極化成を行った。この時の電流密
度は、5mA/cm2であった。この時の多孔質化速度
は、1μm/min.であり600ミクロンの厚みを持
ったP型(100)Si基板20μm程多孔質化され
た。
【0061】該P型(100)多孔質Si基板上にCV
D法により、Siエピタキシャル層を2nm成長させ
た。堆積条件は、以下の通りである。
【0062】 温度:950℃ 圧力:80Torr ガス:SiH2Cl2/H2;0.5/180(l/mi
n) 成長速度:0.33nm/sec 次に、このエピタキシャル層の表面を50nm熱酸化し
た。該熱酸化膜上に単結晶シリコン基板を重ねあわせ、
窒素雰囲気中で1000℃、2時間加熱することによ
り、両者の基板は、強固に接合された。
【0063】その後、多孔質化した基板側を裏面より研
削して、多孔質化されていないシリコン基板領域を除去
し、多孔質層を露出させた。
【0064】その後、該張り合わせた基板を弗酸とアル
コールと過酸化水素水との混合液(10:6:50)で
撹はんすることなく選択エッチングする。20分後に
は、単結晶Si層だけがエッチングされずに残り、単結
晶Siをエッチ・ストップの材料として、多孔質Si基
板は選択エッチングされ、完全に除去された。
【0065】非多孔質Si単結晶の該エッチング液にた
いするエッチング速度は、極めて低く20分後でも40
オングストローム弱程度であり、多孔質層のエッチング
速度との選択比は十の五乗以上にも達し、非多孔質層に
おけるエッチング量(数十オングストローム)は実用上
無視できる膜厚減少である。すなわち、200ミクロン
の厚みをもった多孔質化されたSi基板は、除去され、
Si34層を除去した後には、酸化シリコン層を表面に
有するシリコン基板上に0.5μmの厚みを持った単結
晶Si層が形成できた。
【0066】この後、水素雰囲気中、950℃、80T
orrで熱処理を施した。この試料を原子間顕微鏡等に
より表面の平坦性を評価したところ、表面のラフネスは
水素処理前の荒れ20nmが1.5nmと良好になっ
た。
【0067】また、透過型電子顕微鏡による断面観察の
結果、Si層には新たな結晶欠陥は導入されておらず、
良好な結晶性が維持されていることが確認された。
【0068】(実施例2)200ミクロンの厚みを持っ
たP型(100)単結晶Si基板を50%のHF溶液中
において陽極化成を行った。この時の電流密度は、10
0mA/cm2であった。この時の多孔質化速度は、
8.4μm/min.であり200ミクロンの厚みを持
ったP型(100)Si基板全体は、24分で多孔質化
された。
【0069】該多孔質化した基板を酸素雰囲気中で、3
00℃1時間熱処理を施した。
【0070】該P型(100)多孔質Si基板上にMB
E(分子線エピタキシー:Molecular Bea
m Epelaxy)法により、Siエピタキシャル層
を0.5ミクロン低温成長させた。堆積条件は、以下の
とおりである。
【0071】 温度:700℃ 圧力:1×10-9Torr 成長速度:0.1nm/sec 次に、このエピタキシャル層の表面を100nm熱酸化
した。該熱酸化膜上に熱酸化法により、単結晶シリコン
基板を重ねあわせ、酸素雰囲気中で900℃、2時間加
熱することにより、両者の基板は、強固に接合された。
【0072】プラズマCVD法によってSi34を0.
1μm堆積して、貼りあわせた2枚の基板を被覆して、
多孔質基板上の窒化膜のみを反応性イオンエッチングよ
って除去する。
【0073】その後、該張り合わせた基板をバッファー
ド弗酸とアルコールと過酸化水素水との混合液(10:
6:50)で撹はんすることなく選択エッチングする。
204分後には、単結晶Si層だけがエッチングされず
に残り、単結晶Siをエッチ・ストップの材料として、
多孔質Si基板は選択エッチングされ、完全に除去され
た。
【0074】非多孔質Si単結晶の該エッチング液にた
いするエッチング速度は、極めて低く204分後でも4
0オングストローム弱程度であり、多孔質層のエッチン
グ速度との選択比は十の五乗以上にも達し、非多孔質層
におけるエッチング量(数十オングストローム)は実用
上無視できる膜厚減少である。すなわち、200ミクロ
ンの厚みをもった多孔質化されたSi基板は、除去さ
れ、Si34層を除去した後には、酸化シリコン層を表
面に有するシリコン基板上に0.5μmの厚みを持った
単結晶Si層が形成できた。
【0075】この後、水素雰囲気中、950℃、80T
orrで熱処理を施した。この試料を原子間力顕微鏡等
により表面の平坦性を評価したところ、表面のラフネス
は水素処理前の荒れ20nmが1.5nmと良好になっ
た。
【0076】また、透過型電子顕微鏡による断面観察の
結果、Si層には新たな結晶欠陥は導入されておらず、
良好な結晶性が維持されていることが確認された。
【0077】(実施例3)200ミクロンの厚みを持っ
たP型(100)単結晶Si基板を50%のHF溶液中
において陽極化成を行った。この時の電流密度は、10
0mA/cm2であった。この時の多孔質化速度は、
8.4μm/min.であり200ミクロンの厚みを持
ったP型(100)Si基板全体は、24分で多孔質化
された。
【0078】該P型(100)多孔質Si基板上にプラ
ズマCVD法により、Siエピタキシャル層を5μm低
温成長させた。堆積条件は、以下のとおりである。
【0079】 ガス:SiH4 高周波電力:100W 温度:800℃ 圧力:1×10-1Torr 成長速度:2.5nm/sec 次に、このエピタキシャル層の表面を50nm熱酸化し
た。該熱酸化膜上に光学研磨を施した溶融石英(Fus
ed Silica)基板を重ねあわせ、酸素雰囲気中
で400℃、20時間加熱することにより、両者の基板
は、強固に接合された。
【0080】その後、該張り合わせた基板を弗酸と過酸
化水素水との混合液(1:5)で撹拌しながら選択エッ
チングする。62分後には、単結晶Si層だけがエッチ
ングされずに残り、単結晶Siをエッチ・ストップの材
料として、多孔質Si基板は選択エッチングされ、完全
に除去された。
【0081】非多孔質Si単結晶の該エッチング液にた
いするエッチング速度は、極めて低く62分後でも20
オングストローム弱程度であり、多孔質層のエッチング
速度との選択比は十の五乗以上にも達し、非多孔質層に
おけるエッチング量(数十オングストローム)は実用上
無視できる膜厚減少である。すなわち、200ミクロン
の厚みをもった多孔質化されたSi基板は、除去され、
溶融石英基板上に5μmの厚みを持った単結晶Si層が
形成できた。
【0082】この後、水素雰囲気中、1000℃、76
0Torrで熱処理を施した。この試料を原子間力顕微
鏡等により表面の平坦性を評価したところ、表面のラフ
ネスは水素処理前の荒れ20nmが1.6nmと良好に
なった。
【0083】また、透過型電子顕微鏡による断面観察の
結果、Si層には新たな結晶欠陥は導入されておらず、
良好な結晶性が維持されていることが確認された。
【0084】(実施例4)200ミクロンの厚みを持っ
たP型(100)単結晶Si基板を50%のHF溶液中
において陽極化成を行った。この時の電流密度は、10
0mA/cm2であった。この時の多孔質化速度は、
8.4μm/min.であり200ミクロンの厚みを持
ったP型(100)Si基板全体は、24分で多孔質化
された。
【0085】該P型(100)多孔質Si基板上にCV
D法により、Siエピタキシャル層を1ミクロン低温成
長させた。堆積条件は、以下のとおりである。
【0086】ガス:SiH4(0.6l/min),H2
(100l/min) 温度:850℃ 圧力:40Torr 成長速度:0.3um/min 次に、このエピタキシャル層の表面を50nm熱酸化し
た。該熱酸化膜上に光学研摩を施した500℃近辺に軟
化点のあるガラス基板を重ねあわせ、酸素雰囲気中で4
50℃、0.5時間加熱することにより、両者の基板
は、強固に接合された。
【0087】その後、該張り合わせた基板をバッファー
ド弗酸とアルコールと過酸化水素水との混合液(10:
6:50)で撹はんすることなく選択エッチングする。
204分後には、単結晶Si層だけがエッチングされず
に残り、単結晶Siをエッチ・ストップの材料として、
多孔質Si基板は選択エッチングされ、完全に除去され
た。
【0088】非多孔質Si単結晶の該エッチング液にた
いするエッチング速度は、極めて低く204分後でも4
0オングストローム弱程度であり、多孔質層のエッチン
グ速度との選択比は十の五乗以上にも達し、非多孔質層
におけるエッチング量(数十オングストローム)は実用
上無視できる膜厚減少である。すなわち、200ミクロ
ンの厚みをもった多孔質化されたSi基板は除去され、
低軟化点ガラス基板上に1μm厚みを持った単結晶Si
層が形成できた。
【0089】この後、水素雰囲気中、900deg℃、
10Torrで熱処理を施した。この試料を原子間力顕
微鏡等により表面の平坦性を評価したところ、表面のラ
フネスは水素処理前の荒れ20nmが1.7nmと良好
になった。
【0090】また、透過型電子顕微鏡による断面観察の
結果、Si層には新たな結晶欠陥は導入されておらず、
良好な結晶性が維持されていることが確認された。
【0091】(実施例5)525ミクロンの厚みを持っ
たP型(100)単結晶Si基板を50%のHF溶液中
において陽極化成を行った。この時の電流密度は、5m
A/cm2であった。この時の多孔質化速度は、1μm
/min.であり525ミクロンの厚みを持ったP型
(100)Si基板の表面は、20μmの多孔質化され
た。
【0092】該多孔質化した基板を酸素雰囲気中で、3
00℃、1時間熱処理を施した。
【0093】該P型(100)多孔質Si基板上にバイ
アス スパッター法により、Siエピタキシャル層を
1.0ミクロン低温成長させた。成長条件は、以下のと
おりである。
【0094】 RF周波数:100MHz 高周波電力:600W 温度:300℃ Arガス圧力:8×10-3Torr 成長時間:120分 ターゲット直流バイアス:−200V 基板直流バイアス:+5V 次に、このエピタキシャル層の表面に熱酸化法により5
00nmの酸化シリコン層を形成した。該熱酸化膜上に
Si基板を重ねあわせ、窒素雰囲気中で1000℃、2
時間加熱することにより、両者の基板は、強固に接合さ
れた。
【0095】その後、多孔質化した基板側を裏面より研
削することにより多孔質化されていないシリコン基板領
域を除去し、多孔質層を露出させたるその後、該貼りあ
わせた基板をバッファード弗酸とアルコールと過酸化水
素水との混合液(10:6:50)で撹はんすることな
く選択エッチングする。20分後には、単結晶Si層だ
けがエッチングされずに残り、単結晶Siをエッチ・ス
トップの材料として、多孔質Si基板は選択エッチング
され、完全に除去された。
【0096】非多孔質Si単結晶の該エッチング液にた
いするエッチング速度は、極めて低く204分後でも4
0オングストローム弱程度であり、多孔質層のエッチン
グ速度との選択比は十の五乗以上にも達し、非多孔質層
におけるエッチング量(数十オングストローム)は実用
上無視できる膜厚減少である。すなわち、200ミクロ
ンの厚みをもった多孔質化されたSi基板は除去され、
Si基板上に500nmの酸化層を介して、0.75μ
mの厚みを持った単結晶Si層が形成できた。
【0097】この後、水素雰囲気中、900deg℃、
10Torrで熱処理を施した。この試料を原子間力顕
微鏡等により表面の平坦性を評価したところ、表面のラ
フネスは水素処理前の荒れ20nmが1.7nmと良好
になった。
【0098】また、透過型電子顕微鏡による断面観察の
結果、Si層には新たな結晶欠陥は導入されておらず、
良好な結晶性が維持されていることが確認された。
【0099】(実施例6)600ミクロンの厚みを持っ
たP型(100)単結晶Si基板を50%のHF溶液中
において陽極化成を行った。この時電流密度は、5mA
/cm2であった。この時の多孔質化速度は、1μm/
min.であり600ミクロンの厚みを持ったP型(1
00)Si基板は、20μmの多孔質化された。
【0100】該P型(100)多孔質Si基板上に液相
成長法により、Siエピタキシャル層を10ミクロン低
温成長させた。堆積条件は、以下のとおりである。
【0101】 溶媒:Sn 成長温度:900℃ 成長雰囲気:H2 成長時間:20分 該Siエピタキシャル層上に表面に1μmの酸化シリコ
ン層を形成した単結晶シリコン基板を重ねあわせ、酸素
雰囲気中で700℃、5時間加熱することにより、両者
の基板は、強固に接合された。
【0102】その後、多孔質化した基板側を裏面より研
削することにより、多孔質化されていないシリコン基板
領域を除去し、多孔質層を露出させた。
【0103】その後、該張り合わせた基板をバッファー
ド弗酸とアルコールと過酸化水素水との混合液(10:
6:50)で撹はんすることなく選択エッチングする。
20分後には、単結晶Si層だけがエッチングされずに
残り、単結晶Siをエッチ・ストップの材料として、多
孔質Si基板は選択エッチングされ、完全に除去され
た。
【0104】非多孔質Si単結晶の該エッチング液にた
いするエッチング速度は、極めて低く20分後でも10
オングストローム弱程度であり、多孔質層のエッチング
速度との選択比は十の五乗以上にも達し、非多孔質層に
おけるエッチング量(数十オングストローム)は実用上
無視できる膜厚減少である。すなわち、多孔質化された
Si基板は除去され、表面に酸化層を有するシリコン基
板上に10μm の厚みを持った単結晶Si層が形成で
きた。
【0105】この後、水素雰囲気中、950℃、80T
orrで熱処理を施した。この試料を原子間力顕微鏡等
により表面の平坦性を評価したところ、表面のラフネス
は水素処理前の荒れ20nmが1.7nmと良好になっ
た。
【0106】また、透過型電子顕微鏡による断面観察の
結果、Si層には新たな結晶欠陥は導入されておらず、
良好な結晶性が維持されていることが確認された。
【0107】(実施例7)200ミクロンの厚みを持っ
たP型(100)Si基板上にCVD法により、Siエ
ピタキシャル層を0.5ミクロン成長させた。堆積条件
は、以下の通りである。
【0108】 反応ガス流量:SiH2Cl2 1000SCCM :H2 230/min 温度:1080℃ 圧力:80Torr 時間:1min この基板を50%のHF溶液中において陽極化成を行っ
た。この時の電流密度は、100mA/cm2であっ
た。この時の多孔質化速度は、8.4μm/minであ
り200ミクロンの厚みを持ったP型(100)Si基
板全体は、24分で多孔質化された。前述したようにこ
の陽極化成では、P型(100)Si基板のみが多孔質
化されSiエピタキシャル層には変化がなかった。
【0109】次に、このエピタキシャル層の表面を50
nm熱酸化した。該熱酸化膜上に光学研摩を施した溶液
石英ガラス(Fused Silical)基板を重ね
あわせ、酸素雰囲気中で800℃、3時間加熱すること
により、両者の基板は、強固に接合された。
【0110】その後、該張り合わせた基板をバッファー
ド弗酸とアルコールと過酸化水素水との混合液(10:
6:50)で撹はんすることなく選択エッチングする。
204分後には、単結晶Si層だけがエッチングされず
に残り、単結晶Siをエッチ・ストップの材料として、
多孔質Si基板は選択エッチングされ、完全に除去され
た。
【0111】非多孔質Si単結晶の該エッチング液にた
いするエッチング速度は、極めて低く204分後でも4
0オングストローム弱程度であり、多孔質層のエッチン
グ速度との選択比は十の五乗以上にも達し、非多孔質層
におけるエッチング量(数十オングストローム)は実用
上無視できる膜厚減少である。すなわち、200ミクロ
ンの厚みをもった多孔質化されたSi基板は除去され、
Si34層を除去した後には、溶融石英ガラス基板上に
0.5μmの厚みを持った単結晶Si層が形成できた。
【0112】この後、水素雰囲気中、950deg℃、
80Torrで熱処理を施した。この試料を原子間力顕
微鏡等により表面の平坦性を評価したところ、表面のラ
フネスは水素処理前の荒れ20nmが1.7nmと良好
になった。
【0113】透過型電子顕微鏡による断面観察の結果、
Si層には新たな結晶欠陥は導入されておらず、良好な
結晶性が維持されていることが確認された。
【0114】(実施例8)200ミクロンの厚みを持っ
たP型(100)Si基板表面にプロトンのイオン注入
によって、N型Si層を1ミクロン形成した。H+ 注
入量は、5×1015(ions/cm2)であった。こ
の基板を50%のHF溶液中において陽極化成を行っ
た。この時の電流密度は、100mA/cm2であっ
た。この時の多孔質化速度は、8.4μm/min.で
あり、200ミクロンの厚みを持ったP型(100)S
i基板全体は、24分で多孔質化された。前述したよう
にこの陽極化成では、P型(100)Si基板のみが多
孔質化されN型Si層には変化がなかった。
【0115】次に、このN型単結晶層の表面を50nm
熱酸化した。該熱酸化膜上に光学研磨を施した溶融石英
ガラス基板を重ねあわせ、酸素雰囲気中で800℃、
0.5時間加熱することにより、両者の基板は、強固に
接合された。
【0116】減圧CVD法によってSi34を0.1μ
m堆積して、貼りあわせた2枚の基板を被覆して、多孔
質基板上の窒化膜のみを反応性イオンエッチングよって
除去する。
【0117】その後、該張り合わせた基板をバッファー
ド弗酸とアルコールと過酸化水素水との混合液(10:
6:50)で撹はんすることなく選択エッチングする。
204分後には、単結晶Si層だけがエッチングされず
に残り、単結晶Siをエッチ・ストップの材料として、
多孔質Si基板は選択エッチングされ、完全に除去され
た。
【0118】非多孔質Si単結晶の該エッチング液にた
いするエッチング速度は、極めて低く204分後でも4
0オングストローム弱程度であり、多孔質層のエッチン
グ速度との選択比は十の五乗以上にも達し、非多孔質層
におけるエッチング量(数十オングストローム)は実用
上無視できる膜厚減少である。すなわち、200ミクロ
ンの厚みをもった多孔質化されたSi基板は除去され、
Si34層を除去した後には、ガラス基板上に1.0μ
mの厚みを持った単結晶Si層が形成できた。
【0119】また、Si34層の代わりに、アピエゾン
ワックス、或いは、エレクトロンワックスを被覆した場
合にも同様の効果があり、多孔質化されたSi基板のみ
を完全に除去しえる。
【0120】この後、水素雰囲気中、950deg℃、
80Torrで熱処理を施した。この試料を原子間力顕
微鏡等により表面の平坦性を評価したところ、表面のラ
フネスは水素処理前の荒れ20nmが1.7nmと良好
になった。
【0121】透過電子顕微鏡による断面観察の結果、S
i層には新たな結晶欠陥は導入されておらず、良好な結
晶性が維持されていることが確認された。
【0122】
【発明の効果】以上詳述したように、本発明によれば、
上記したような問題点及び上記したような要求に答え得
る半導体基板の作製方法を提案することができる。
【0123】また、本発明によれば、表面に絶縁層を有
する基体、ないしは、ガラスに代表される光透過性絶縁
物基板上に結晶性、及び、表面平坦性が単結晶ウエハ−
並に優れたSi結晶層を得るうえで、生産性、均一性、
制御性、経済性の面において卓越した方法を提供するこ
とができる。
【0124】特に、本発明によれば、単結晶シリコン薄
層表面を研磨や、エッチングなどの該単結晶シリコン薄
層を除去したりせずに、該表面を平坦化できるので、基
板面内における単結晶シリコン薄層の膜厚のばら付きを
低減できる。
【0125】更に本発明によれば、従来のSOIデバイ
スの利点を実現し、応用可能な半導体基板の作製方法を
提案することができる。
【0126】また、本発明によれば、SOI構造の大規
模集積回路を作製する際にも、高価なSOSや、SIM
OXの代替足り得る半導体基板の作製方法を提案するこ
とができる。
【0127】本発明によれば、元々良質な単結晶Si基
板を出発材料として、単結晶層を表面にのみに残して下
部のSi基板を化学的に除去して光透過性絶縁物基板上
に移設させるものであり、実施例にも詳細に記述したよ
うに、多数処理を短時間に行うことが可能となり、その
生産性と経済性に多大の進歩がある。
【図面の簡単な説明】
【図1】本発明の工程を説明するための模式図である。
【図2】多孔質と非多孔質Siのエッチング特性を示す
グラフ図である。
【図3】本発明の工程を説明するための模式図である。
【図4】本発明の工程を説明するための模式図である。
【図5】非多孔質シリコン単結晶の表面の結晶の構造を
示す図である。
フロントページの続き (51)Int.Cl.6 識別記号 FI H01L 21/76 H01L 21/76 P (58)調査した分野(Int.Cl.6,DB名) H01L 21/02 H01L 21/306 H01L 21/324 H01L 27/12 H01L 21/304 321 H01L 21/76

Claims (38)

    (57)【特許請求の範囲】
  1. 【請求項1】 絶縁層又は光透過性の基体上に単結晶シ
    リコン層を備え、前記単結晶シリコン層の表面に数nmか
    ら数十nmの高さ、及び数nmから数百nmの周期の凹凸を有
    する基板を、水素を含む還元性雰囲気中で、且つ前記単
    結晶シリコン層の融点以下の温度で熱処理することによ
    って、前記単結晶シリコン層の表面の凹凸を高低差2nm
    以下に平坦化することを特徴とする半導体基板の平坦化
    方法。
  2. 【請求項2】 前記絶縁層は、酸化シリコン層である請
    求項1に記載の半導体基板の平坦化方法。
  3. 【請求項3】 前記熱処理が、大気圧以下の圧力の下で
    行われる請求項1〜2のいずれかに記載の半導体基板の
    平坦化方法。
  4. 【請求項4】 前記熱処理が、200Torr以下の圧
    力の下で行われる請求項3に記載の半導体基板の平坦化
    方法。
  5. 【請求項5】 前記熱処理が、300℃以上前記単結晶
    シリコン層の融点以下の温度で行われる請求項1〜4の
    いずれかに記載の半導体基板の平坦化方法。
  6. 【請求項6】 前記熱処理が、500℃以上前記単結晶
    シリコン層の融点以下の温度で行われる請求項5に記載
    の半導体基板の平坦化方法。
  7. 【請求項7】 前記熱処理が、1200℃以下の温度で
    行われる請求項1〜6のいずれかに記載の半導体基板の
    平坦化方法。
  8. 【請求項8】 前記単結晶シリコン層は、エピタキシャ
    ル成長によって形成された請求項1〜7のいずれかに記
    載の半導体基板の平坦化方法。
  9. 【請求項9】 多孔質シリコン層と非多孔質単結晶半導
    体層とを有する第1の基板を用意する工程、前記第1の
    基板と第2の基板とを絶縁層を介して、且つ前記非多孔
    質単結晶半導体層が内側に位置する多層構造体が得られ
    るように貼り合わせる工程、前記多層構造体から前記多
    孔質シリコン層を除去する工程、及び前記多孔質シリコ
    ン層が除去された多層構造体を、水素を含む還元性雰囲
    気中で、且つ前記非多孔質単結晶半導体層の融点以下の
    温度で熱処理する工程、とを有することを特徴とする半
    導体基板の作製方法。
  10. 【請求項10】 前記第2の基板は、シリコン基板から
    成る請求項9に記載の半導体基板の作製方法。
  11. 【請求項11】 前記第2の基板及び絶縁層は、シリコ
    ン基板の表面を酸化することによって形成される請求項
    9に記載の半導体基板の作製方法。
  12. 【請求項12】 前記第1の基板及び絶縁層は、多孔質
    シリコン層と非多孔質単結晶半導体層とを有する基板
    の、非多孔質単結晶半導体層の表面を酸化することによ
    って形成される請求項9に記載の半導体基板の作製方
    法。
  13. 【請求項13】 前記絶縁層は、第1の絶縁層及び第2
    の絶縁層から成り、前記第1の基板及び第1の絶縁層
    は、多孔質シリコン層と非多孔質単結晶半導体層とを有
    する基板の、非多孔質単結晶半導体層の表面を酸化する
    ことによって形成され、前記第2の基板及び第2の絶縁
    層は、シリコン基板の表面を酸化することによって形成
    される請求項9に記載の半導体基板の作製方法。
  14. 【請求項14】 多孔質シリコン層と非多孔質単結晶半
    導体層とを有する第1の基板を用意する工程、前記第1
    の基板と光透過性の第2の基板とを、前記非多孔質単結
    晶半導体層が内側に位置する多層構造体が得られるよう
    に貼り合わせる工程、前記多層構造体から前記多孔質シ
    リコン層を除去する工程、及び前記多孔質シリコン層が
    除去された多層構造体を、水素を含む還元性雰囲気中
    で、且つ前記非多孔質単結晶半導体層の融点以下の温度
    で熱処理する工程、とを有することを特徴とする半導体
    基板の作製方法。
  15. 【請求項15】 前記第2の基板は、石英基板から成る
    請求項14に記載の半導体基板の作製方法。
  16. 【請求項16】 前記第2の基板は、ガラス基板から成
    る請求項14に記載の半導体基板の作製方法。
  17. 【請求項17】 前記熱処理を行う前の前記非多孔質単
    結晶半導体層の表面は、数nmから数十nmの高さおよ
    び数nmから数百nmの周期を有する凹凸を有し、前記
    熱処理によって前記表面の高低差を2nm以下とする請
    求項9〜16のいずれかに記載の半導体基板の作製方
    法。
  18. 【請求項18】 前記非多孔質単結晶半導体層は、エピ
    タキシャル成長層である請求項9〜17のいずれかに記
    載の半導体基板の作製方法。
  19. 【請求項19】 前記熱処理が、大気圧以下の圧力の下
    で行われる請求項9〜18のいずれかに記載の半導体基
    板の作製方法。
  20. 【請求項20】 前記熱処理が、200Torr以下の
    圧力の下で行われる請求項19に記載の半導体基板の作
    製方法。
  21. 【請求項21】 前記熱処理が、300℃以上前記非多
    孔質単結晶半導体層の融点以下の温度で行われる請求項
    9〜20のいずれかに記載の半導体基板の作製方法。
  22. 【請求項22】 前記熱処理が、500℃以上前記非多
    孔質単結晶半導体層の融点以下の温度で行われる請求項
    21に記載の半導体基板の作製方法。
  23. 【請求項23】 前記熱処理が、1200℃以下の温度
    で行われる請求項9〜22のいずれかに記載の半導体基
    板の作製方法。
  24. 【請求項24】 前記非多孔質単結晶半導体層は、シリ
    コンから成る請求項9〜23のいずれかに記載の半導体
    基板の作製方法。
  25. 【請求項25】 前記非多孔質単結晶半導体層の厚さが
    50ミクロン以下である請求項9〜24のいずれかに記
    載の半導体基板の作製方法。
  26. 【請求項26】 前記貼り合わせの工程が、酸素雰囲気
    又は窒素雰囲気中で加熱する処理を含む請求項9〜25
    のいずれかに記載の半導体基板の作製方法。
  27. 【請求項27】 前記非多孔質単結晶半導体層は、前記
    多孔質シリコン層上にエピタキシャル成長法によって形
    成される請求項9〜26のいずれかに記載の半導体基板
    の作製方法。
  28. 【請求項28】 前記非多孔質単結晶半導体層は、分子
    線エピタキシャル成長法、プラズマCVD法、熱CVD
    法、光CVD法、バイアス・スパッター法、及び液相成
    長法から選択される方法によって形成される請求項27
    に記載の半導体基板の作製方法。
  29. 【請求項29】 前記第1の基板の多孔質シリコン層
    は、非多孔質単結晶シリコンから成る基板の少なくとも
    一部を多孔質化することによって形成される請求項9〜
    28のいずれかに記載の半導体基板の作製方法。
  30. 【請求項30】 前記第1の基板の多孔質シリコン層
    は、非多孔質単結晶シリコンから成る基板を部分的に多
    孔質化することによって形成され、前記貼り合わせ工程
    の後、多孔質シリコン層を除去する前に、前記第1の基
    板の多孔質化されずに残っている領域を除去する工程を
    有する請求項29に記載の半導体基板の作製方法。
  31. 【請求項31】 前記第1の基板の多孔質化されずに残
    っている領域は、研磨又は研削によって除去される請求
    項30に記載の半導体基板の作製方法。
  32. 【請求項32】 前記第1の基板は、一方の面側をn
    型、他方の面側をp型としたシリコン基板のp型に形成
    された領域を多孔質化することによって形成される請求
    項29に記載の半導体基板の作製方法。
  33. 【請求項33】 前記多孔質化は、陽極化成によって行
    われる請求項29〜32のいずれかに記載の半導体基板
    の作製方法。
  34. 【請求項34】 前記熱処理に先立って、前記非多孔質
    単結晶半導体層の表面を弗酸によって洗浄する請求項9
    〜33のいずれかに記載の半導体基板の作製方法。
  35. 【請求項35】 前記多孔質シリコン層の除去は、エッ
    チングを用いてなされる請求項9〜34のいずれかに記
    載の半導体基板の作製方法。
  36. 【請求項36】 前記エッチングには、エッチャントと
    して弗酸を含有する水溶液が用いられる請求項35に記
    載の半導体基板の作製方法。
  37. 【請求項37】 前記請求項1〜8のいずれかに記載の
    半導体基板の平坦化方法により作製された半導体基板。
  38. 【請求項38】 前記請求項9〜36のいずれかに記載
    の半導体基板の作製方法により作製された半導体基板。
JP1652392A 1992-01-30 1992-01-31 半導体基板の平坦化方法、半導体基板の作製方法、及び半導体基板 Expired - Lifetime JP2994837B2 (ja)

Priority Applications (9)

Application Number Priority Date Filing Date Title
JP1652392A JP2994837B2 (ja) 1992-01-31 1992-01-31 半導体基板の平坦化方法、半導体基板の作製方法、及び半導体基板
EP00113703A EP1043768B1 (en) 1992-01-30 1993-01-29 Process for producing semiconductor substrates
EP02009679A EP1251556B1 (en) 1992-01-30 1993-01-29 Process for producing semiconductor substrate
DE69333152T DE69333152T2 (de) 1992-01-30 1993-01-29 Verfahren zur Herstellung eines Halbleitersubstrates
DE69333619T DE69333619T2 (de) 1992-01-30 1993-01-29 Herstellungsverfahren für Halbleitersubstrate
EP93101413A EP0553852B1 (en) 1992-01-30 1993-01-29 Process for producing semiconductor substrate
DE69334324T DE69334324D1 (de) 1992-01-30 1993-01-29 Herstellungsverfahren für Halbleitersubstrat
US08/402,975 US5869387A (en) 1992-01-30 1995-03-13 Process for producing semiconductor substrate by heating to flatten an unpolished surface
US09/118,872 US6121117A (en) 1992-01-30 1998-07-20 Process for producing semiconductor substrate by heat treating

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1652392A JP2994837B2 (ja) 1992-01-31 1992-01-31 半導体基板の平坦化方法、半導体基板の作製方法、及び半導体基板

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP21722299A Division JP3342442B2 (ja) 1999-07-30 1999-07-30 半導体基板の作製方法及び半導体基板

Publications (2)

Publication Number Publication Date
JPH05217821A JPH05217821A (ja) 1993-08-27
JP2994837B2 true JP2994837B2 (ja) 1999-12-27

Family

ID=11918636

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1652392A Expired - Lifetime JP2994837B2 (ja) 1992-01-30 1992-01-31 半導体基板の平坦化方法、半導体基板の作製方法、及び半導体基板

Country Status (1)

Country Link
JP (1) JP2994837B2 (ja)

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3985065B2 (ja) 1997-05-14 2007-10-03 忠弘 大見 多孔質シリコン基板の形成方法及び多孔質シリコン基板の形成装置
AU8036898A (en) 1997-06-19 1999-01-04 Asahi Kasei Kogyo Kabushiki Kaisha Soi substrate and process for preparing the same, and semiconductor device and process for preparing the same
DE59814320D1 (de) * 1997-06-30 2009-01-02 Max Planck Gesellschaft Verfahren zur Herstellung von schichtartigen Gebilden auf einem Halbleitersubstrat, Halbleitersubstrat sowie mittels des Verfahrens hergestellte Halbleiterbauelemente
US6255731B1 (en) 1997-07-30 2001-07-03 Canon Kabushiki Kaisha SOI bonding structure
JP3451908B2 (ja) 1997-11-05 2003-09-29 信越半導体株式会社 Soiウエーハの熱処理方法およびsoiウエーハ
US6407367B1 (en) 1997-12-26 2002-06-18 Canon Kabushiki Kaisha Heat treatment apparatus, heat treatment process employing the same, and process for producing semiconductor article
US6171982B1 (en) 1997-12-26 2001-01-09 Canon Kabushiki Kaisha Method and apparatus for heat-treating an SOI substrate and method of preparing an SOI substrate by using the same
US6413874B1 (en) 1997-12-26 2002-07-02 Canon Kabushiki Kaisha Method and apparatus for etching a semiconductor article and method of preparing a semiconductor article by using the same
US7294535B1 (en) * 1998-07-15 2007-11-13 Semiconductor Energy Laboratory Co., Ltd. Crystalline semiconductor thin film, method of fabricating the same, semiconductor device, and method of fabricating the same
US6271101B1 (en) * 1998-07-29 2001-08-07 Semiconductor Energy Laboratory Co., Ltd. Process for production of SOI substrate and process for production of semiconductor device
JP3911901B2 (ja) 1999-04-09 2007-05-09 信越半導体株式会社 Soiウエーハおよびsoiウエーハの製造方法
FR2797713B1 (fr) 1999-08-20 2002-08-02 Soitec Silicon On Insulator Procede de traitement de substrats pour la microelectronique et substrats obtenus par ce procede
JP2002110949A (ja) 2000-09-28 2002-04-12 Canon Inc Soiの熱処理方法及び製造方法
JP2002110688A (ja) 2000-09-29 2002-04-12 Canon Inc Soiの熱処理方法及び製造方法
US6660606B2 (en) 2000-09-29 2003-12-09 Canon Kabushiki Kaisha Semiconductor-on-insulator annealing method
US7256104B2 (en) 2003-05-21 2007-08-14 Canon Kabushiki Kaisha Substrate manufacturing method and substrate processing apparatus
JP5409033B2 (ja) * 2008-02-18 2014-02-05 株式会社半導体エネルギー研究所 半導体装置の作製方法
US8048754B2 (en) 2008-09-29 2011-11-01 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing SOI substrate and method for manufacturing single crystal semiconductor layer
JP5611571B2 (ja) 2008-11-27 2014-10-22 株式会社半導体エネルギー研究所 半導体基板の作製方法及び半導体装置の作製方法
JP5755931B2 (ja) 2010-04-28 2015-07-29 株式会社半導体エネルギー研究所 半導体膜の作製方法、電極の作製方法、2次電池の作製方法、および太陽電池の作製方法
FR3024587B1 (fr) 2014-08-01 2018-01-26 Soitec Procede de fabrication d'une structure hautement resistive

Also Published As

Publication number Publication date
JPH05217821A (ja) 1993-08-27

Similar Documents

Publication Publication Date Title
JP3214631B2 (ja) 半導体基体及びその作製方法
JP3112121B2 (ja) 半導体基材の作製方法および半導体部材
JP2994837B2 (ja) 半導体基板の平坦化方法、半導体基板の作製方法、及び半導体基板
JP3250673B2 (ja) 半導体素子基体とその作製方法
JP2608351B2 (ja) 半導体部材及び半導体部材の製造方法
US5374581A (en) Method for preparing semiconductor member
JPH05275663A (ja) 半導体素子基体及びその作製方法
JP2910001B2 (ja) 半導体基材及びその作製方法
JP2901031B2 (ja) 半導体基材及びその作製方法
JP3176072B2 (ja) 半導体基板の形成方法
JP3119384B2 (ja) 半導体基板及びその作製方法
JP3293767B2 (ja) 半導体部材の製造方法
JP3342442B2 (ja) 半導体基板の作製方法及び半導体基板
JP3347354B2 (ja) エッチング方法および半導体基材の作製方法
JPH04346418A (ja) 半導体基材の作製方法
JP3128077B2 (ja) バイポーラトランジスタの製造方法及びそれを用いた半導体装置の製造方法
JP3112100B2 (ja) 半導体基材の作製方法
JP3112101B2 (ja) 半導体基材の作製方法
JP3112102B2 (ja) 半導体装置
JP3098810B2 (ja) 絶縁ゲート型電界効果トランジスタ及びそれを用いた半導体装置
JPH04349621A (ja) 半導体基材の作製方法
JP3237889B2 (ja) 半導体基体及びその作製方法
JP3098811B2 (ja) 絶縁ゲート型電界効果トランジスタ及びそれを用いた半導体装置
JP3128076B2 (ja) バイポーラトランジスタの製造方法及びそれを用いた半導体装置の製造方法
JP3237890B2 (ja) 半導体基体及びその作製方法

Legal Events

Date Code Title Description
FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20071022

Year of fee payment: 8

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081022

Year of fee payment: 9

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 10

Free format text: PAYMENT UNTIL: 20091022

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091022

Year of fee payment: 10

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101022

Year of fee payment: 11

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 11

Free format text: PAYMENT UNTIL: 20101022

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111022

Year of fee payment: 12

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111022

Year of fee payment: 12

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 13

Free format text: PAYMENT UNTIL: 20121022

EXPY Cancellation because of completion of term
FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121022

Year of fee payment: 13