JP2938049B1 - コンピュータ本体への拡張入出力装置の活線挿抜制御装置 - Google Patents

コンピュータ本体への拡張入出力装置の活線挿抜制御装置

Info

Publication number
JP2938049B1
JP2938049B1 JP10187095A JP18709598A JP2938049B1 JP 2938049 B1 JP2938049 B1 JP 2938049B1 JP 10187095 A JP10187095 A JP 10187095A JP 18709598 A JP18709598 A JP 18709598A JP 2938049 B1 JP2938049 B1 JP 2938049B1
Authority
JP
Japan
Prior art keywords
controller
output device
input
computer main
main body
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP10187095A
Other languages
English (en)
Other versions
JP2000020188A (ja
Inventor
剛 池田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Niigata Fuji Xerox Manufacturing Co Ltd
Original Assignee
Niigata Fuji Xerox Manufacturing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Niigata Fuji Xerox Manufacturing Co Ltd filed Critical Niigata Fuji Xerox Manufacturing Co Ltd
Priority to JP10187095A priority Critical patent/JP2938049B1/ja
Priority to US09/345,493 priority patent/US6813671B1/en
Application granted granted Critical
Publication of JP2938049B1 publication Critical patent/JP2938049B1/ja
Publication of JP2000020188A publication Critical patent/JP2000020188A/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/387Information transfer, e.g. on bus using universal interface adapter for adaptation of different data processing systems to different peripheral devices, e.g. protocol converters for incompatible systems, open system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4081Live connection to bus, e.g. hot-plugging

Abstract

【要約】 【課題】 拡張入出力装置との接続時の信号数を低減
し、ソフトウエアによらないで活線挿抜を可能にするコ
ンピュータ本体への拡張入出力装置の活線挿抜制御装置
を提供する。 【解決手段】 コンピュータ本体1に第1のI/Oコ
ントローラ13を設け、拡張入出力装置2に第1のI/
Oコントローラ13のレジスタ情報をシステムバス15
を介して対応するアドレスにコピーされる第2のI/O
コントローラ22を設けるようにした。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明はコンピュータ本体へ
の拡張入出力装置の活線挿抜制御装置に関し、特に、ソ
フトウエアを必要とせずにコンピュータ本体動作時の拡
張入出力装置との接続(活線挿抜)を可能にするコンピ
ュータ本体への拡張入出力装置の活線挿抜制御装置に関
する。
【0002】
【従来の技術】従来、小型の携帯型コンピュータ装置に
おいて、本体側に実装するスペースの制約や使用頻度が
少ない等の理由から、シリアルポート、パラレルポート
等の入出力ポートや、フロッピィディスクドライブユニ
ット等を接続するためのポートバー又はドッキングステ
ーションと呼ばれる拡張入出力装置を使用するコンピュ
ータシステムがある。
【0003】従来のコンピュータ本体への拡張入出力装
置の活線挿抜制御装置として、例えば、特開平9−97
126号公報に開示されるものがある。このコンピュー
タシステムは、コンピュータ本体に着脱自在に装着され
るドッキングステーション又はカードドック等の拡張入
出力装置を有し、ドッキングコネクタを介してコンピュ
ータ本体と拡張入出力装置とが接続されると、コンピュ
ータ本体に内蔵されたI/Oコントローラがドッキング
を検出して拡張入出力装置を制御する。
【0004】図5は、上記した従来のコンピュータ本体
への拡張入出力装置の活線挿抜制御装置の概略図を示
し、コンピュータ本体4に設けられて各種入出力ユニッ
トおよびポートを制御するI/Oコントローラ40と、
I/Oコントローラ40に複数のデータ線41を介して
接続されるコネクタ42と、システムバス43を介して
I/Oコントローラ40と接続されるシステムコントロ
ーラ44と、システムコントローラ44にCPUバス4
5を介して接続されてソフトウエアの処理を実行するC
PU46と、拡張入出力装置5に設けられるコネクタ5
7と、コネクタ57に接続されるハードディスクドライ
ブユニット50、フロッピィディスクドライブユニット
51、および出力ポート53A,53B,53Cと、ハ
ードディスクドライブユニット50を拡張コネクタ57
に接続するデータ線54と、フロッピィディスクドライ
ブユニット51を拡張コネクタ57に接続するデータ線
55と、入出力ポート53A,53B,53Cを拡張コ
ネクタ57に接続するデータ線56A,56B,56C
を有する。
【0005】このコンピュータ本体への拡張入出力装置
の活線挿抜制御装置では、コンピュータ本体4のコネク
タ42と拡張入出力装置5のコネクタ57の接続が確認
されると、I/Oコントローラ40から拡張入出力装置
5に接続信号が出力される。この接続信号の入力に基づ
いてハードディスクドライブユニット50,フロッピィ
ディスクドライブユニット51,及び入出力ポート53
A,53B,53Cが制御されることによってコンピュ
ータ本体4の拡張デバイスとして使用することができ
る。
【0006】図6は、従来の他のコンピュータ本体への
拡張入出力装置の活線挿抜制御装置を示し、拡張入出力
装置5に設けられるI/Oコントローラ52と、コンピ
ュータ本体4のシステムバス43とI/Oコントローラ
52を接続するコネクタ42A,57Aを有し、その他
の構成については図5のコンピュータシステムと同じで
ある。このコンピュータシステムでは、コンピュータ本
体4のコネクタ42Aと拡張入出力装置5のコネクタ5
7Aを接続することによって、拡張入出力装置5に設け
られたI/Oコントローラ52がコンピュータ本体のシ
ステムバス43と接続される。
【0007】
【発明が解決しようとする課題】しかし、従来のコンピ
ュータ本体への拡張入出力装置の活線挿抜制御装置によ
ると、コンピュータ本体にI/Oコントローラを設ける
と、拡張入出力装置との接続に多くの信号数を必要とす
るため、コネクタの多ピン化、サイズ拡大を招き、ひい
てはコンピュータ本体のサイズを大型化させるという問
題がある。また、拡張入出力装置にI/Oコントローラ
を設けると、活線挿抜を可能とするためにI/Oコント
ローラの初期化データを持った特殊なソフトウエア必要
とするため、拡張入出力装置を使用できるソフトウエア
が限定されるという問題がある。従って、本発明の目的
は拡張入出力装置との接続時の信号数を低減し、ソフト
ウエアによらないで活線挿抜を可能にするコンピュータ
本体への拡張入出力装置の活線挿抜制御装置を提供する
ことにある。
【0008】
【課題を解決するための手段】本発明は上記目的を達成
するため、コンピュータ本体と、このコンピュータ本体
と活線挿抜される拡張入出力装置を備えたコンピュータ
本体への拡張入出力装置の活線挿抜制御装置において、
前記コンピュータ本体に設けられ、所定のデータを設定
されたレジスタを所定のアドレスに有する第1のI/O
コントローラと、前記拡張入出力装置に設けられ、前記
レジスタに対応したアドレスを有する第2のI/Oコン
トローラと、前記拡張入出力装置の前記コンピュータ本
体への挿抜を検出し、その検出結果に基づいて電源投入
時の前記第1のI/Oコントローラの初期化を制御する
制御手段を有し、前記制御手段は、前記電源投入後に前
記拡張入出力装置が前記コンピュータ本体に接続された
とき、前記第1のI/Oコントローラの前記レジスタの
初期化されたデータを前記第2のI/Oコントローラの
前記レジスタにコピーするコンピュータ本体への拡張入
出力装置の活線挿抜制御装置を提供する。
【0009】上記するコンピュータ本体への拡張入出力
装置の活線挿抜制御装置において、制御手段は、電源投
入時に拡張入出力装置がコンピュータ本体に接続されて
いるとき、第1のI/Oコントローラのレジスタに代え
て第2のI/Oコントローラのレジスタのデータを初期
化することが好ましく、第2のI/Oコントローラは、
第1のI/Oコントローラのレジスタの所定のアドレス
と同一のアドレスにレジスタを有することが好ましい。
また、制御手段は、コンピュータ本体に拡張入出力装置
を接続するコネクタから挿抜信号を入力する構成であっ
ても良い。また、制御手段は、拡張入出力装置がコンピ
ュータ本体に接続されたとき、システムコントローラに
代わって第1及び第2のI/Oコントローラを制御する
ことが好ましい。
【0010】
【発明の実施の形態】以下、本発明のコンピュータ本体
への拡張入出力装置の活線挿抜制御装置を図面を参照し
て詳細に説明する。
【0011】図1は、本発明の第1の実施の形態におけ
るコンピュータ本体への拡張入出力装置の活線挿抜制御
装置を示し、コンピュータ本体1に設けられるコネクタ
16と、拡張入出力装置2に設けられてコネクタ16と
接続されるコネクタ24を有する。
【0012】コンピュータ本体1は、ソフトウエア(以
下、S/Wとする)の処理を実行するCPU10と、C
PU10にCPUバス11を介して接続されるシステム
コントローラ12と、データ連想速度設定レジスタ、通
信タイプ設定レジスタ等のレジスタを有し、各種入出力
ユニット及びポートを制御するI/Oコントローラ13
と、コンピュータ本体1及び拡張入出力装置2に設けら
れるI/Oコントローラの切り替えを行う切替コントロ
ーラ14と、システムコントローラ12によって制御さ
れるシステムバス15と、拡張入出力装置2と接続され
るコネクタ16を有する。
【0013】CPU10はCPUバス11を介してシス
テムコントローラ12にコマンドを出力する。システム
コントローラ12はCPU10を制御し、CPU10か
ら出力されたコマンドをシステムバス15に変換して出
力する。I/Oコントローラ13はシステムバス15に
転送された該当するアドレスに応答してアクセスされ
る。切替コントローラ14はコネクタ16からデータ線
17を介して拡張入出力装置2との接続を示す接続検出
信号が入力し、本体側のI/Oコントローラ13にデー
タ線18Aを介してアクセス許可信号を出力し、拡張側
のI/Oコントローラ22にデータ線18Bを介してア
クセス許可信号を出力する。また、切替コントローラ1
4はシステムコントローラ12、I/Oコントローラ1
3と同様にシステムバス15に接続されている。コネク
タ16には、接続検出信号用のデータ線17、拡張側I
/Oコントローラのアクセス許可信号用のデータ線18
B、及びシステムバス信号用のデータ線19が接続され
ている。
【0014】拡張入出力装置2は、ハードディスクドラ
イブユニット20と、フロッピィディスクドライブユニ
ット21と、I/Oコントローラ13と同一のアドレス
に同一のレジスタを有し、各種入出力ユニット及びポー
トを制御するI/Oコントローラ22と、拡張入出力装
置2に他のデバイスを接続するための入出力ポート23
A,23B,23Cと、コンピュータ本体1と接続され
るコネクタ24とを有する。
【0015】ハードディスクドライブユニット20はデ
ータ線25を介してI/Oコントローラ22に接続され
ており、フロッピィディスクドライブユニット21はデ
ータ線26を介してI/Oコントローラ22に接続され
ている。入出力ポート23A,23B,及び23Cはデ
ータ線27,28,及び29を介してI/Oコントロー
ラ22に接続されている。I/Oコントローラ22はコ
ネクタ24を介してコンピュータ本体1からアクセス許
可信号用及びシステムバス信号を入力する。
【0016】以下に、第1の実施の形態におけるコンピ
ュータ本体への拡張入出力装置の活線挿抜制御装置の動
作を説明する。
【0017】まず、コンピュータ本体1と拡張入出力装
置2が接続されていない状態でコンピュータ本体1が起
動した後、拡張入出力装置2と接続される場合について
説明する。コンピュータ本体1に電源が投入されると、
CPU10はシステムコントローラ12、I/Oコント
ローラ13、及び切替コントローラ14を初期化するよ
うにプログラムされたS/Wに基づいて初期化データを
CPUバス11に出力する。システムコントローラ4は
CPUバス11を介して初期化データを受け取ることに
よって初期化される。また、I/Oコントローラ13及
び切替コントローラ14はシステムコントローラ12に
よって制御されるシステムバス15から初期化データを
受け取ることによって初期化される。
【0018】この初期化時に、CPU10はS/Wの処
理に基づいて切替コントローラ14を介して接続検出信
号のステータスを読み取るが、この場合、拡張入出力装
置2が接続されていないことから当該ステータスは非ア
クティブとなる。この情報に基づいてCPU10は切替
コントローラ29を制御してI/Oコントローラ13へ
のアクセス許可信号をアクティブ、I/Oコントローラ
22へのアクセス許可信号を非アクティブとし、I/O
コントローラ13を初期化する。以上の初期化によって
コンピュータ本体1は動作可能となる。
【0019】次に、コンピュータ本体1のコネクタ16
と拡張入出力装置2のコネクタ24を接続すると切替コ
ントローラ14にはデータ線17を介してアクティブの
接続検出信号が入力する。このことによって切替コント
ローラ14はコンピュータ本体1と拡張入出力装置2と
の接続を検出する。そして、切替コントローラ14はシ
ステムコントローラ12からシステムバス15の制御権
を一時的に得てI/Oコントローラ13の全てのレジス
タ情報を拡張入出力装置2側のI/Oコントローラ22
ヘコピーする。
【0020】図2は、本実施の形態におけるタイミング
チャートを示し、アドレス信号、リードコマンド、ライ
トコマンド、及びデータ信号はシステムバス15を構成
するシステムバス信号の一部である。このタイミングチ
ャートにおいて、アクセス許可信号AはI/Oコントロ
ーラ13へのアクセス許可信号を示し、アクセス許可信
号BはI/Oコントローラ22へのアクセス許可信号を
示す。また信号名に付加される(L)記号はその信号が
アクティブLow、つまり、Lowレベルがアクティブ
であることを示す。
【0021】タイミングAでは、アクセス許可信号Aを
アクティブにし、アクセス許可信号Bを非アクティブと
してI/Oコントローラ13へのアクセスを許可してい
る。アドレス信号にI/Oコントローラに割り当てられ
ている所望のアドレスを出力し、リードコマンドをアク
ティブにするとI/Oコントローラ13は当該アドレス
に格納されているレジスタ情報をデータ信号に出力す
る。
【0022】タイミングBでは、アクセス許可信号Bを
アクティブにしてI/Oコントローラ22へのアクセス
を許可し、アクセス許可信号Aを非アクティブとしてい
る。アドレス信号にタイミングAと同じアドレスを出力
し、ライトコマンドをアクティブにするとI/Oコント
ローラ22はI/Oコントローラ13から出力されたデ
ータ信号の書き込みを行う。この時、I/Oコントロー
ラ22にはタイミングAと同じレジスタ情報が書き込ま
れる。
【0023】タイミングCでは、タイミングAと同様に
アクセス許可信号Aをアクティブにし、アクセス許可信
号Bを非アクティブとしてI/Oコントローラ13への
アクセスを許可しており、アドレス信号に次のアドレス
を出力する以外はタイミングAと同じである。
【0024】このように、アドレス信号をI/Oコント
ローラに割り当てられた範囲内で変化させながら、タイ
ミングA及びBに示す動作を繰り返すことによって、I
/Oコントローラ13の全てのレジスタ情報がI/Oコ
ントローラ22ヘコピーされる。最終的にはアクセス許
可信号Aを非アクティブにし、アクセス許可信号Bをア
クティブにした状態で一連の処理を終了する。
【0025】上記した一連の処理が完了する前に、シス
テムバス15にI/Oコントローラヘのアクセスが発生
した場合、切替コントローラ14はアクセス許可信号A
をアクティブ、アクセス許可信号Bを非アクティブとす
ることによってI/Oコントローラ13が当該アクセス
に対して応答するように制御する。
【0026】一連の処理が完了すると、CPU10から
システムコントローラ12を介してシステムバス15へ
送られたI/Oコントローラヘのアクセスに対し、本体
側のI/Oコントローラ13ではなく拡張側のI/Oコ
ントローラ22が応答するようになる。そしてS/Wか
らはハードディスクドライブユニット20、フロッピィ
ディスクドライブユニット21、及び入出力ポート23
A,23B,及び23Cがコンピュータ本体1に接続さ
れたものとして認識され、これらの入出力ポートおよび
各ドライブユニットが使用可能となる。
【0027】次に、コンピュータ本体1と拡張入出力装
置2が接続された状態でコンピュータ本体1の電源が投
入される場合について説明する。この場合、拡張入出力
装置2が接続されていない場合と同様にシステムコント
ローラ12、I/Oコントローラ13、及び切替コント
ローラ14の初期化を行う。
【0028】この初期化時に、CPU10はS/Wの処
理に基づいて切替コントローラ14を介して接続検出信
号のステータスを読み取るが、この場合、拡張入出力装
置2が接続されているので当該ステータスはアクティブ
となる。この情報に基づいてCPU10は切替コントロ
ーラ14を制御してI/Oコントローラ13へのアクセ
ス許可信号を非アクティブ、I/Oコントローラ22へ
のアクセス許可信号をアクティブとすることにより、シ
ステムバス15上に送られたI/Oコントローラヘのア
クセスに対してI/Oコントローラ22が応答するよう
になる。そしてS/WのI/Oコントローラ初期化処理
によりI/Oコントローラ22が初期化される。以上の
処理によりコンピュータ本体1は拡張入出力装置2に接
続されたハードディスクドライブユニット20,フロッ
ピィディスクドライブユニット21及び入出力ポート2
3A,23B,及び23Cを含めて動作可能となる。
【0029】上記した構成によると、拡張入出力装置2
との接続時にコンピュータ本体1に設けられるI/Oコ
ントローラ13から拡張入出力装置2に設けられるI/
Oコントローラ22にレジスタ情報をコピーすることに
よって、S/Wを必要とせずに拡張入出力装置2との接
続が可能になる。また、コネクタによって接続される信
号線はアクセス許可信号用のデータ線18B、及びシス
テムバス信号用のデータ線19のみであるので信号数が
小になり、このことによってコネクタ16、24の小型
化、接続性の向上を図ることができる。
【0030】図3は、本発明の第2の実施の形態におけ
るコンピュータ本体への拡張入出力装置の活線挿抜制御
装置を示し、コンピュータ本体1にはI/Oコントロー
ラレジスタ31、切替コントローラ部32、及びシステ
ムバス15を含むシステムコントローラ30が設けられ
ており、切替コントローラ部32とI/Oコントローラ
レジスタ31とをデータ線33、34及び35によって
接続している。また、切替コントローラ部32は拡張側
のI/Oコントローラのアクセス許可信号用のデータ線
36、接続検出信号用のデータ線37、及びシステムバ
ス15を介してコネクタ16と接続されている。拡張入
出力装置2については第1の実施で説明した構成と同一
であるので重複する説明を省略する。
【0031】I/Oコントローラレジスタ31は、第1
の実施の形態で説明したI/Oコントローラからレジス
タ部を取り出したものであり、I/Oコントローラが持
つ複数のレジスタから任意のレジスタを選択するレジス
タ選択信号をデータ線33を介して入力し、レジスタ選
択信号により選択されたレジスタの内容をシステムバス
15のデータ信号に出力するか、しないかを制御するレ
ジスタ出力許可信号をデータ線34を介して入力し、本
体側のアクセス許可信号をデータ線35を介して入力す
る機能を付加したものである。
【0032】切替コントローラ部32は、第1の実施の
形態で説明した切替コントローラにレジスタ選択信号及
びレジスタ出力許可信号を出力する機能を付加したもの
である。切替コントローラ部32はデータ線33を介し
てI/Oコントローラレジスタ31にレジスタ選択信号
を出力し、データ線34を介してレジスタ出力許可信号
を出力する。システムコントローラ30の外部に出る信
号はシステムバス15、拡張側のアクセス許可信号、及
び接続検出信号のみである。
【0033】以下に、本発明の第2の実施の形態におけ
るコンピュータ本体への拡張入出力装置の活線挿抜制御
装置の動作を説明する。
【0034】まず、コンピュータ本体1と拡張入出力装
置2が接続されていない状態でコンピュータ本体1が起
動した後、拡張入出力装置2と接続される場合について
説明する。システムコントローラ30はCPU10から
CPUバス11を介して初期化データを入力することに
よってI/Oコントローラレジスタ31及び切替コント
ローラ部32が初期化される。
【0035】この初期化時に、CPU10はS/Wの処
理に基づいて切替コントローラ部32を介して接続検出
信号のステータスを読み取るが、この場合、拡張入出力
装置2が接続されていないことから当該ステータスは非
アクティブとなる。この情報に基づいてCPU10は切
替コントローラ部32を制御してI/Oコントローラレ
ジスタ31へのアクセス許可信号を非アクティブとして
I/Oコントローラレジスタ31がレジスタデータをシ
ステムバス15に出力することを防ぐ。よってレジスタ
選択信号の状態は特に規定されない。
【0036】次に、コンピュータ本体1のコネクタ16
と拡張入出力装置2のコネクタ24を接続すると切替コ
ントローラ部32にはデータ線37を介してアクティブ
の接続検出信号が入力する。このことによって切替コン
トローラ部32はコンピュータ本体1と拡張入出力装置
2との接続を検出する。そして、システムコントローラ
30内部での調停により、切替コントローラ部32がシ
ステムバス15の制御権を一時的に得る。切替コントロ
ーラ部32はレジスタ選択信号40、レジスタ出力許可
信号41及びシステムバス15を制御してI/Oコント
ローラレジスタ31内の全てのレジスタ情報を拡張側の
I/Oコントローラ23ヘコピーする。
【0037】図4は、本実施の形態におけるタイミング
チャートを示し、アドレス信号、ライトコマンド、及び
データ信号はシステムバス15を構成する信号の一部で
ある。このタイミングチャートにおいて、アクセス許可
信号AはI/Oコントローラ31へのアクセス許可信号
を示し、アクセス許可信号BはI/Oコントローラ22
へのアクセス許可信号を示す。また信号名に付加される
(L)記号はその信号がアクティブLow、つまり、L
owレベルがアクティブであることを示す。
【0038】タイミングAでは、アクセス許可信号Aを
非アクティブにし、アクセス許可信号Bをアクティブと
しているのでシステムバス15上のアクセスにはI/O
コントローラ22が応答する。切替コントローラ部32
は所望のレジスタ情報を選択するようにレジスタ選択信
号40を出力し、レジスタ出力許可信号41をアクティ
ブするとI/Oコントローラレジスタ31は当該アドレ
スに格納されているレジスタ情報をデータ信号に出力す
る。
【0039】タイミングBでは、ライトコマンドをアク
ティブにしているが、この時すでにアドレス信号にはレ
ジスタ情報が格納されるべきI/Oコントローラレジス
タのアドレス情報を出力しているので、I/Oコントロ
ーラレジスタ31から出力されたレジスタ情報はI/O
コントローラ22の対応するアドレスに書き込まれる。
【0040】タイミングCでは、レジスタ選択信号、ア
ドレス信号、及びデータ信号が切り替わっている以外タ
イミングBと同じである。レジスタ選択信号とアドレス
信号は切替コントローラ部32により次のレジスタ情報
に合わせて制御される。一方データ信号の変化はレジス
タ選択信号が切り替わったために発生する従属的変化で
ある。
【0041】このようにアドレス信号をI/Oコントロ
ーラに割り当てられた範囲内で変化させながら、同時に
当該アドレスに格納されるべきレジスタ情報を選択する
ようにレジスタ選択信号を切り替えてタイミングBまた
はCを繰り返すことによりI/Oコントローラレジスタ
31の全てのレジスタ情報がI/Oコントローラ22ヘ
コピーされる。この段階で、CPU10から発行されシ
ステムコントローラ30を経由しシステムバス15へ送
られたI/Oコントローラヘのアクセスに対し、本体側
のI/Oコントローラレジスタ31ではなく拡張側のI
/Oコントローラ22が応答するようになる。そしてS
/Wからはハードディスクドライブユニット20,フロ
ッピィディスクドライブユニット21、及び入出力ポー
ト23A,23B,及び23Cがコンピュータ本体1に
接続されたものとして認識され、これらの入出力ポート
および各ドライブユニットが使用可能となる。
【0042】次に、コンピュータ本体1と拡張入出力装
置2が接続された状態でコンピュータ本体1の電源が投
入される場合について説明する。この場合、拡張入出力
装置2が接続されていない場合と同様にシステムコント
ローラ30、I/Oコントローラレジスタ31、及び切
替コントローラ部32の初期化を行う。
【0043】この初期化時に、CPU10はS/Wの処
理に基づいて切替コントローラ部32を介して接続検出
信号のステータスを読み取るが、この場合、拡張入出力
装置2が接続されているので当該ステータスはアクティ
ブとなる。この情報に基づいてCPU10は切替コント
ローラ部32を制御してI/Oコントローラレジスタ3
1へのアクセス許可信号Aを非アクティブ、I/Oコン
トローラ22へのアクセス許可信号Bをアクティブと
し、更に、レジスタ出力許可信号を常に非アクティブと
することにより、システムバス15上に送られたI/O
コントローラヘのアクセスに対してI/Oコントローラ
22が応答するようになる。そしてS/WのI/Oコン
トローラ初期化処理によりI/Oコントローラ22が初
期化される。以上の処理によりコンピュータ本体1は拡
張入出力装置2に接続されたハードディスクドライブユ
ニット20,フロッピィディスクドライブユニット21
及び入出力ポート23A,23B,及び23Cを含めて
動作可能となる。
【0044】上記した構成によると、切替コントローラ
32から出力されるレジスタ選択信号に対応したレジス
タからレジスタ出力許可信号に基づいてレジスタ情報が
システムバス信号用のデータ線19に出力されるので、
第1の実施の形態で得られる効果に加えてI/Oコント
ローラ13からレジスタ情報を読み込む動作が不要にな
り、その結果、コンピュータ本体1と拡張入出力装置2
の接続に要する時間を短縮することができる。
【0045】
【発明の効果】以上説明した通り、本発明のコンピュー
タ本体への拡張入出力装置の活線挿抜制御装置による
と、コンピュータ本体に設けられ、所定のデータを設定
されたレジスタを所定のアドレスに有する第1のI/O
コントローラと、拡張入出力装置に設けられ、レジスタ
に対応したアドレスを有する第2のI/Oコントローラ
と、拡張入出力装置のコンピュータ本体への挿抜を検出
し、その検出結果に基づいて電源投入時の第1のI/O
コントローラの初期化を制御する制御手段を有し、制御
手段は、電源投入後に拡張入出力装置がコンピュータ本
体に接続されたとき、第1のI/Oコントローラのレジ
スタの初期化されたデータを第2のI/Oコントローラ
のレジスタにコピーするようにしたため、拡張入出力装
置との接続時の信号数を低減し、ソフトウエアによらな
いで活線挿抜を可能にすることができる。
【図面の簡単な説明】
【図1】本発明の第1の実施の形態におけるコンピュー
タ本体への拡張入出力装置の活線挿抜制御装置を示す説
明図。
【図2】第1の実施の形態の動作を示すタイミングチャ
ートである。
【図3】本発明の第2の実施の形態におけるコンピュー
タ本体への拡張入出力装置の活線挿抜制御装置を示す説
明図。
【図4】第2の実施の形態の動作を示すタイミングチャ
ートである。
【図5】従来のコンピュータ本体への拡張入出力装置の
活線挿抜制御装置を示す説明図。
【図6】従来の他のコンピュータ本体への拡張入出力装
置の活線挿抜制御装置を示す説明図。
【符号の説明】
1,コンピュータ本体 2,拡張入出力装置 4,コンピュータ本体 5,拡張入出力装置 10,CPU 11,CPUバス 12,システムコントローラ 13,I/Oコントローラ 14,切替コントローラ 15,システムバス 16,コネクタ 17,データ線 18A,データ線 18B,データ線 19,データ線 20,ハードディスクドライブユニット 21,フロッピィディスクドライブユニット 22,I/Oコントローラ 23A,入出力ポート 23B,入出力ポート 23C,入出力ポート 24,コネクタ 25,データ線 26,データ線 27,データ線 28,データ線 29,データ線 30,システムコントローラ 31,I/Oコントローラレジスタ 32,切替コントローラ部 33,データ線 34,データ線 35,データ線 36,データ線 37,データ線 40,I/Oコントローラ 41,データ線 42,コネクタ 42A,コネクタ 43,システムバス 44,システムコントローラ 45,CPUバス 46,CPU 50,ハードディスクドライブユニット 51,フロッピィディスクドライブユニット 52,I/Oコントローラ 53A,入出力ポート 53B,入出力ポート 53C,入出力ポート 54,データ線 55,データ線 56A,データ線 56B,データ線 56C,データ線 57,コネクタ 57A,コネクタ A,タイミング B,タイミング C,タイミング

Claims (5)

    (57)【特許請求の範囲】
  1. 【請求項1】 コンピュータ本体と、このコンピュータ
    本体と活線挿抜される拡張入出力装置を備えたコンピュ
    ータ本体への拡張入出力装置の活線挿抜制御装置におい
    て、 前記コンピュータ本体に設けられ、所定のデータを設定
    されたレジスタを所定のアドレスに有する第1のI/O
    コントローラと、 前記拡張入出力装置に設けられ、前記レジスタに対応し
    たアドレスを有する第2のI/Oコントローラと、 前記拡張入出力装置の前記コンピュータ本体への挿抜を
    検出し、その検出結果に基づいて電源投入時の前記第1
    のI/Oコントローラの初期化を制御する制御手段を有
    し、 前記制御手段は、前記電源投入後に前記拡張入出力装置
    が前記コンピュータ本体に接続されたとき、前記第1の
    I/Oコントローラの前記レジスタの初期化されたデー
    タを前記第2のI/Oコントローラの前記レジスタにコ
    ピーすることを特徴とするコンピュータ本体への拡張入
    出力装置の活線挿抜制御装置。
  2. 【請求項2】 前記制御手段は、前記電源投入時に前記
    拡張入出力装置が前記コンピュータ本体に接続されてい
    るとき、前記第1のI/Oコントローラの前記レジスタ
    に代えて前記第2のI/Oコントローラの前記レジスタ
    のデータを初期化する構成の請求項第1項記載のコンピ
    ュータ本体への拡張入出力装置の活線挿抜制御装置。
  3. 【請求項3】 前記第2のI/Oコントローラは、前記
    第1のI/Oコントローラの前記レジスタの前記所定の
    アドレスと同一のアドレスに前記レジスタを有する構成
    の請求項第1項記載のコンピュータ本体への拡張入出力
    装置の活線挿抜制御装置。
  4. 【請求項4】 前記制御手段は、前記コンピュータ本体
    に前記拡張入出力装置を接続するコネクタから挿抜信号
    を入力する構成の請求項第1項記載のコンピュータ本体
    への拡張入出力装置の活線挿抜制御装置。
  5. 【請求項5】 前記制御手段は、前記拡張入出力装置が
    前記コンピュータ本体に接続されたとき、システムコン
    トローラに代わって前記第1及び第2のI/Oコントロ
    ーラを制御する構成の請求項第1項記載のコンピュータ
    本体への拡張入出力装置の活線挿抜制御装置。
JP10187095A 1998-07-02 1998-07-02 コンピュータ本体への拡張入出力装置の活線挿抜制御装置 Expired - Fee Related JP2938049B1 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP10187095A JP2938049B1 (ja) 1998-07-02 1998-07-02 コンピュータ本体への拡張入出力装置の活線挿抜制御装置
US09/345,493 US6813671B1 (en) 1998-07-02 1999-07-01 Controller for hot swapping of extended I/O device to computer body

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10187095A JP2938049B1 (ja) 1998-07-02 1998-07-02 コンピュータ本体への拡張入出力装置の活線挿抜制御装置

Publications (2)

Publication Number Publication Date
JP2938049B1 true JP2938049B1 (ja) 1999-08-23
JP2000020188A JP2000020188A (ja) 2000-01-21

Family

ID=16200025

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10187095A Expired - Fee Related JP2938049B1 (ja) 1998-07-02 1998-07-02 コンピュータ本体への拡張入出力装置の活線挿抜制御装置

Country Status (2)

Country Link
US (1) US6813671B1 (ja)
JP (1) JP2938049B1 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7099966B2 (en) * 2002-06-28 2006-08-29 Hewlett-Packard Development Company, L.P. Point-to-point electrical loading for a multi-drop bus
BR112013019308A2 (pt) 2011-02-01 2020-10-27 3M Innovative Propereties Company interface passiva para um dispositivo eletrônico de memória
DE102015121292A1 (de) 2015-12-07 2017-06-08 Eaton Electrical Ip Gmbh & Co. Kg Busanordnung mit einer ersten Teilnehmeranordnung und Verfahren zum Betreiben einer Busanordnung

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3383489B2 (ja) 1995-09-29 2003-03-04 株式会社東芝 拡張ユニットおよびこの拡張ユニットに接続可能なコンピュータ
JPH0997127A (ja) * 1995-09-29 1997-04-08 Toshiba Corp コンピュータシステム
JP3386640B2 (ja) * 1995-09-29 2003-03-17 株式会社東芝 コンピュータシステムおよびこのシステムで使用される拡張ユニット
US5774680A (en) * 1995-12-11 1998-06-30 Compaq Computer Corporation Interfacing direct memory access devices to a non-ISA bus
JP3403284B2 (ja) * 1995-12-14 2003-05-06 インターナショナル・ビジネス・マシーンズ・コーポレーション 情報処理システム及びその制御方法
JP3469699B2 (ja) * 1996-02-20 2003-11-25 インターナショナル・ビジネス・マシーンズ・コーポレーション 携帯型コンピュータ用ドッキング装置
US5941965A (en) * 1996-05-16 1999-08-24 Electronics Accessory Specialists International, Inc. Universal docking station
US5822547A (en) * 1996-05-31 1998-10-13 Texas Instruments Incorporated Method and apparatus for providing a portable computer with hot pluggable modular bays
KR100310100B1 (ko) * 1996-07-10 2001-12-17 윤종용 휴대용 컴퓨터시스템의 전원공급장치 그리고 이에 적합한 dc입력선택회로
US5999997A (en) * 1996-07-26 1999-12-07 Compaq Computer Corporation Two computers cooperating via interconnected busses
KR100286374B1 (ko) * 1996-10-29 2001-04-16 윤종용 오디오제어기능을 갖는 컴퓨터 시스템 및 그 제어방법
US6141711A (en) * 1996-12-19 2000-10-31 National Semiconductor Corporation Method and apparatus to enable insertion/ejection of a device in a computer system while maintaining operation of the computer system and application software
US6092135A (en) * 1997-05-07 2000-07-18 Samsung Electronics Co., Ltd. System for reducing boot time by selectively executing a plug and play routine only after computer cases have been disassembled
US6247079B1 (en) * 1997-05-13 2001-06-12 Micron Electronics, Inc Apparatus for computer implemented hot-swap and hot-add
US6269417B1 (en) * 1997-05-13 2001-07-31 Micron Technology, Inc. Method for determining and displaying the physical slot number of an expansion bus device
US6304929B1 (en) * 1997-05-13 2001-10-16 Micron Electronics, Inc. Method for hot swapping a programmable adapter by using a programmable processor to selectively disabling and enabling power thereto upon receiving respective control signals
JPH11212895A (ja) * 1998-01-30 1999-08-06 Nec Corp 消費電流制御方法及び装置
US6038624A (en) * 1998-02-24 2000-03-14 Compaq Computer Corp Real-time hardware master/slave re-initialization
US6094700A (en) * 1998-03-13 2000-07-25 Compaq Computer Corporation Serial bus system for sending multiple frames of unique data
US6178469B1 (en) * 1998-06-30 2001-01-23 Compaq Computer Corporation Enabling access to a selected one of two detected same type peripheral devices connected to separate peripheral slots in a computer

Also Published As

Publication number Publication date
JP2000020188A (ja) 2000-01-21
US6813671B1 (en) 2004-11-02

Similar Documents

Publication Publication Date Title
KR100262677B1 (ko) Pci 버스 컴퓨터용 인에이블/디스에이블 확장 rom을구비한 증설 보드
JP2573566B2 (ja) バスコンバータ
JP3403284B2 (ja) 情報処理システム及びその制御方法
JP3327559B2 (ja) フィーチャ・カードのコンピュータへの非破壊的活状態挿入およびコンピュータからの非破壊的活状態取外しを可能にする方法およびシステム
US6338107B1 (en) Method and system for providing hot plug of adapter cards in an expanded slot environment
US6067589A (en) USB legacy support system
US5761460A (en) Reconfigurable dual master IDE interface
JPH09244987A (ja) コンピュータシステム、pcカードコントローラ、及び複数のpcカードコントローラを有するコンピュータシステム内のデータ入出力転送をコントロールする方法
US6925510B2 (en) Peripheral or memory device having a combined ISA bus and LPC bus
KR100764921B1 (ko) 장치 이뉴머레이션을 위한 가상 rom
GB2351820A (en) Fault resilient booting in a multiprocessor environment
US6237057B1 (en) Method and system for PCI slot expansion via electrical isolation
JP2963426B2 (ja) バスブリッジ装置及びトランザクションフォワード方法
US6195723B1 (en) Method and system for providing peer-to-peer control in an expanded slot environment using a bridge as an agent for controlling peripheral device
JPH04358252A (ja) ワークステーションおよびその構成方法
JP2938049B1 (ja) コンピュータ本体への拡張入出力装置の活線挿抜制御装置
TWI245222B (en) Accessing configuration registers by automatically changing an index
JP3477306B2 (ja) 拡張入出力インターフェイス
JPH11167548A (ja) データ伝送システム
JPH10198524A (ja) ハードディスク制御装置
JPH04359350A (ja) ワークステーション統合手段用のレジスタ制御装置
JP3236275B2 (ja) キーボードおよびマウスのホットプラグ装置
JP4174272B2 (ja) デバイス制御装置
JP2001125867A (ja) 周辺装置およびコンピュータシステム
JPH1021182A (ja) 割り込み処理方式および制御装置

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees