JP2900847B2 - Integrated circuit test equipment - Google Patents

Integrated circuit test equipment

Info

Publication number
JP2900847B2
JP2900847B2 JP7203336A JP20333695A JP2900847B2 JP 2900847 B2 JP2900847 B2 JP 2900847B2 JP 7203336 A JP7203336 A JP 7203336A JP 20333695 A JP20333695 A JP 20333695A JP 2900847 B2 JP2900847 B2 JP 2900847B2
Authority
JP
Japan
Prior art keywords
wafer
integrated circuit
chip
circuit
tester
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP7203336A
Other languages
Japanese (ja)
Other versions
JPH0951024A (en
Inventor
一雄 中泉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP7203336A priority Critical patent/JP2900847B2/en
Publication of JPH0951024A publication Critical patent/JPH0951024A/en
Application granted granted Critical
Publication of JP2900847B2 publication Critical patent/JP2900847B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • For Increasing The Reliability Of Semiconductor Memories (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明は集積回路試験装置に関
し、特に、チップまたはウェハの状態で集積回路の動作
を評価するための集積回路試験装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an integrated circuit test apparatus, and more particularly to an integrated circuit test apparatus for evaluating the operation of an integrated circuit in a state of a chip or a wafer.

【0002】[0002]

【従来の技術】半導体チップやウェハ上の集積回路を評
価するため、従来の集積回路試験装置は、必要とされる
チップ数および入出力数分の電源、クロック信号、アド
レス信号および入力データを被測定チップまたはウェハ
に供給し、そのチップまたはウェハの出力を判定回路に
より判定するLSIテスタが知られている。
2. Description of the Related Art In order to evaluate an integrated circuit on a semiconductor chip or wafer, a conventional integrated circuit test apparatus receives power supplies, clock signals, address signals and input data for the required number of chips and the number of inputs and outputs. 2. Description of the Related Art There is known an LSI tester which supplies a chip or a wafer and determines the output of the chip or the wafer by a determination circuit.

【0003】このLSIテスタに関する公知技術は、例
えば、特開昭62−243335号公報、特開平2−5
6947号公報および特開平2−239641号公報の
それぞれに開示されている。また、このような測定のた
めに、被測定チップまたはウェハに試験用の回路を設け
たものも公知である。
[0003] Known techniques relating to this LSI tester are disclosed, for example, in JP-A-62-243335 and JP-A-2-5.
No. 6947 and JP-A-2-239641. Further, for such a measurement, a device in which a test circuit is provided on a chip or a wafer to be measured is also known.

【0004】以下に、このLSIテスタの一例として記
憶素子を測定するメモリ・テスタを例に説明する。
Hereinafter, a memory tester for measuring a storage element will be described as an example of the LSI tester.

【0005】図8は従来のメモリ・テスタによる被測定
ウェハの測定例を示す。従来のメモリ・テスタは100
MHzで動作するメモリ・テスタ本体51とメモリ・テ
スタ測定ステーション52とを備え、メモリ・テスタ測
定ステーション52にはドライバ・コンパレータ62と
信号ケーブル57が設けられる。被測定ウェハ55はウ
ェハプローバ53上の真空チャク台56に載せられプロ
ーブ・カード54を介して測定される。
FIG. 8 shows an example of measurement of a wafer to be measured by a conventional memory tester. Conventional memory tester is 100
A memory tester main body 51 operating at MHz and a memory tester measurement station 52 are provided. The memory tester measurement station 52 is provided with a driver comparator 62 and a signal cable 57. The wafer to be measured 55 is placed on a vacuum chuck table 56 on a wafer prober 53 and measured via a probe card 54.

【0006】メモリ・テスタによる51被測定ウェハ5
5の測定の際、測定に先達ち、ウェハープローバー53
上の真空チャク台に載せた被測定ウェハ55と、ウェハ
ープローバー53の上面に取り付けられたプローブカー
ド54との接触をとるためその相対位置合せが行われ
る。
The wafer to be measured 5 by the memory tester 5
In the measurement of 5, the wafer prober 53
The relative positioning of the wafer 55 to be measured placed on the upper vacuum chuck table and the probe card 54 attached to the upper surface of the wafer prober 53 is performed to make contact.

【0007】この相対位置合せ方法を模式的に表わした
図7を参照すると、まず被測定ウェハ102を可動支持
治具101上に載せ、ウェハー上の任意のチップの位置
合せマーク106を例えば、レーザー発光可能な位置合
せ装置105を用いてその検出位置座標(X1,Y1)
を検出する。次に、上述の位置合せ装置105を用い
て、基準となるウェハー位置検出パターン104上の位
置合せマーク106′を基準座標(X0,Y0)を検出
する。
Referring to FIG. 7, which schematically shows this relative alignment method, first, a wafer to be measured 102 is placed on a movable support jig 101, and an alignment mark 106 of an arbitrary chip on the wafer is set with, for example, a laser. Using the alignment device 105 capable of emitting light, the detected position coordinates (X1, Y1)
Is detected. Next, the reference coordinates (X0, Y0) of the alignment mark 106 'on the reference wafer position detection pattern 104 are detected by using the alignment device 105 described above.

【0008】この上記検出位置座標(X1,Y1)と基
準座標(X0,Y0)のX方向の差ΔX=X1−X0お
よびY方向の差ΔY=Y1−Y0を検出しこの差103
が実質的になくなるように可動支持治具を移動して被測
定ウェハ106とウェハ位置検出パターン104の相対
位置合せを行う。
A difference ΔX = X1−X0 in the X direction and a difference ΔY = Y1−Y0 in the X direction between the detected position coordinates (X1, Y1) and the reference coordinates (X0, Y0) are detected.
The movable support jig is moved so as to eliminate substantially, and the relative position between the wafer to be measured 106 and the wafer position detection pattern 104 is adjusted.

【0009】ブローブーカード(図示してない)も同様
にウェハ位置検出パターン104とその相対位置合せを
行い、図8に示すプローバー53に取り付けたプローブ
カード54と被測定ウェハ55の相対位置合せが行わ
れ、その後電源、信号が印加され導通試験がされて被測
定ウェハーの電気的測定が行われる。
A blow card (not shown) also performs relative positioning of the wafer position detection pattern 104 and the relative position of the probe card 54 attached to the prober 53 shown in FIG. After that, a power supply and a signal are applied, a continuity test is performed, and electrical measurement of the wafer to be measured is performed.

【0010】図9はメモリ・テスタの測定系のブロック
構成を示す。メモリ・テスタ本体51は内には中央処理
装置61を備え、メモリ・テスタ測定ステーション52
内にはドライバ・コンパレータ62を備える。被測定メ
モリ63は信号線64、65および66を介してドライ
バ・コンパレータ62に接続される。ドライバ・コンパ
レータ62は、反転RAS信号および反転CAS信号と
して高精度かつ高速のクロックを信号線64、65を介
して被測定メモリ63に供給し、信号線66を介して試
験データを供給する。ドライバ・コンパレータ62はま
た、被測定メモリ63から信号線66に出力されたデー
タを高精度に判定する。
FIG. 9 shows a block configuration of a measurement system of the memory tester. The memory tester main body 51 includes a central processing unit 61 therein, and a memory tester measuring station 52.
A driver / comparator 62 is provided therein. The memory under test 63 is connected to the driver / comparator 62 via signal lines 64, 65 and 66. The driver comparator 62 supplies a high-precision and high-speed clock as the RAS signal and the CAS signal to the memory 63 via the signal lines 64 and 65, and supplies test data via the signal line 66. The driver comparator 62 also determines the data output from the memory under measurement 63 to the signal line 66 with high accuracy.

【0011】[0011]

【発明が解決しようとする課題】しかし、従来のLSI
テスタでは、被測定集積回路のチップ数および入出力数
に応じてクロック信号、アドレス信号、データその他を
高精度かつ高速に供給および測定する必要があるため、
装置が複雑になり、その制御が困難になるという課題が
あった。例えば、入出力が8ビットの16M−DRAM
を100MHzで16個並列測定することのできるメモ
リ・テスタの制御は技術的に高度になってしまう問題が
あった。
However, the conventional LSI
The tester needs to supply and measure clock signals, address signals, data, etc. with high accuracy and high speed according to the number of chips and the number of inputs and outputs of the integrated circuit under test.
There is a problem that the device becomes complicated and its control becomes difficult. For example, 16M-DRAM with input / output of 8 bits
There is a problem that the control of a memory tester capable of measuring 16 pieces of data at 100 MHz in parallel becomes technically sophisticated.

【0012】しかも、被測定ウェハとプローブカードと
の相対位置合せにはそれぞれの位置合せ用のマークを各
々検出し、さらにレーザー発光装置を用いてその位置合
せ作業を行わねばならず、例えば、被測定ウェハーの取
り替え時の作業効率が悪く、さらにレーザー光の光軸を
安定に保つ保守作業の効率も悪い欠点があった。
In addition, in order to perform relative positioning between the wafer to be measured and the probe card, it is necessary to detect respective alignment marks, and further perform the positioning operation using a laser light emitting device. The work efficiency at the time of replacing the measurement wafer is poor, and the maintenance work for keeping the optical axis of the laser beam stable is also poor .

【0013】本発明は、このような課題を解決し、チッ
プまたはウェハ上の集積回路を少ないハードウェア構成
で高精度に測定することのできる集積回路試験装置を提
供することを目的とする。
An object of the present invention is to provide an integrated circuit test apparatus capable of solving such a problem and measuring an integrated circuit on a chip or a wafer with high accuracy with a small hardware configuration.

【0014】[0014]

【課題を解決するための手段】本発明の集積回路試験装
置は、基板上に形成された被測定集積回路にその回路が
動作するために必要な電源および信号を入力してその出
力を測定する試験手段を備えた集積回路試験装置におい
て、前記被測定集積回路に接触材を介して電気的に接触
可能で前記試験手段の少なくとも一部が形成された半導
体チップまたはウェハを備え、前記半導体チップまたは
ウェハ上に、前記接触材と前記半導体チップまたはウェ
ハとを接触する4個の位置合わせパッドを具備し、前記
4個の位置合わせパッドが正方形状に配置され、前記4
個の位置合わせパッドの前記半導体チップまたはウェハ
上の相対位置座標値に対応した入力レベルを受ける4入
力NAND回路と、前記4入力NAND回路の出力を受
けるインバータと、そのゲートを前記インバータに接続
しそのドレインを第1の電源に接続しそのソースを出力
OUTに接続した第1のNチャネル型MOSFETと、
そのゲートを前記インバータに接続しそのドレインを前
記出力OUTに接続しそのソースを第2の電源に接続し
た第2のNチャネル型MOSFETとを備えた位置合わ
せ検出回路を有する構成である。
SUMMARY OF THE INVENTION An integrated circuit test apparatus according to the present invention inputs a power supply and a signal necessary for the operation of an integrated circuit under test formed on a substrate and measures the output. in integrated circuit testing apparatus having a test unit, comprising a semiconductor chip or wafer in which at least part of which is formed of electrically contactable at the testing means via the contact member to the measured integrated circuit, the semiconductor chip or
On the wafer, comprises four positioning pad for contacting the said contact material semiconductor chip or wafer, the four alignment pads are arranged in a square shape, the four
Semiconductor chips or wafers with alignment pads
4 input to receive the input level corresponding to the relative position coordinate value above
And the output of the four-input NAND circuit.
Inverter and its gate connected to the inverter
Connect its drain to the first power supply and output its source
A first N-channel MOSFET connected to OUT;
Connect its gate to the inverter and its drain
Connected to the output OUT and its source connected to the second power supply.
Alignment with a second N-channel MOSFET
This is a configuration having a bias detection circuit .

【0015】また、本発明の集積回路試験装置は、前記
接触材のパッドが、前記4個の位置合わせパッドのいず
れとも接触しない状態、あるいは、すべてに接触する状
態により前記被測定集積回路と前記半導体チップまたは
ウェハとの相対位置合わせの判断を行うこともできる。
In the integrated circuit testing apparatus of the present invention, the integrated circuit to be measured may be connected to the integrated circuit under test in a state in which the contact material pad does not contact any of the four alignment pads or in a state in which all of the four alignment pads contact each other. The determination of the relative alignment with the semiconductor chip or the wafer can also be made.

【0016】以下の説明では、半導体としてシリコンを
用いた技術を想定し、試験手段の少なくとも一部が形成
された半導体チップまたはウェハを「シリコン・テス
タ」という。
In the following description, a technology using silicon as a semiconductor is assumed, and a semiconductor chip or a wafer on which at least a part of the test means is formed is referred to as a “silicon tester”.

【0017】このシリコン・テスタには、被測定集積回
路の1個のチップに対する1ビット分のデータからmチ
ップ(mは正の整数)のそれぞれに対してnビット(n
は正の整数)のデータを生成する手段、1枚のウェハに
形成された被測定集積回路をa個のブロック(aは正の
整数)に分割し、そのひとつのブロックを選択して測定
する手段、被測定集積回路のひとつのチップを選択して
測定する手段などを設けることができる。
This silicon tester uses n bits (n) for each of m chips (m is a positive integer) from one bit of data for one chip of the integrated circuit under test.
Means for generating data of a positive integer) The integrated circuit under test formed on one wafer is divided into a blocks (a is a positive integer), and one of the blocks is selected for measurement. Means, means for selecting and measuring one chip of the integrated circuit to be measured, and the like.

【0018】[0018]

【作用】LSIテスタの機能の一部または全部を半導体
チップまたはウェハ上に設けてシリコン・テスタとし、
これを接触材を介して被測定集積回路に電気的に接触さ
せる。これにより、試験のために必要な信号をすべてL
SIテスタから信号線を介して引き出す必要がなくな
る。特に、多チップ並列で多入出力用の高精度かつ高速
のドライバとコンパレータの機能をシリコン・テスタに
内蔵することで、LSIテスタのハードウェアを簡略化
できる。また、シリコン・テスタ内に接触材または被測
定集積回路の所定の基準パッドと電気的に導通するか否
かを判定する位置合せパッドを有するので、これにより
シリコン・テスタと被測定集積回路との相対位置を電気
的に合わせる。
A part or all of the function of the LSI tester is provided on a semiconductor chip or a wafer to form a silicon tester.
This is electrically contacted with the integrated circuit to be measured via the contact material. As a result, all signals necessary for the test are set to L.
There is no need to pull out from the SI tester via a signal line. In particular, the hardware of the LSI tester can be simplified by incorporating the functions of a high-precision and high-speed driver and comparator for multiple inputs and outputs in parallel with multiple chips in a silicon tester. In addition, since the silicon tester has an alignment pad for determining whether or not it is electrically connected to a contact material or a predetermined reference pad of the integrated circuit to be measured, this allows the silicon tester and the integrated circuit to be measured to have an alignment pad. Adjust the relative position electrically.

【0019】[0019]

【実施例】図1は本発明の第一の実施例の集積回路試験
装置のシリコン・テスタの構成を示す図であり、ウェハ
・レベルでの実施例を示す。
FIG. 1 is a view showing a configuration of a silicon tester of an integrated circuit test apparatus according to a first embodiment of the present invention, and shows an embodiment at a wafer level.

【0020】図1および図3のそれぞれを参照すると、
この実施例のシリコン・テスタ11は、多チップ/ビッ
ト化制御回路31、ブロックン選択デコーダ32、チッ
プ選択デコーダ33、p倍速制御回路34、P倍速アル
ゴリズム回路35、自己過電流保護回路36、チップ内
テスト回路38、フェイルメモリ回路39、電流制御回
路40、コンパレータ回路41およびオンチップコンデ
ンサ42のそれぞれからなる測定回路12ならびにパッ
ド43ならびに位置合わせ用回路13ならびに位置合わ
せパッド22,23,24,25を備える。
Referring to each of FIGS. 1 and 3,
The silicon tester 11 of this embodiment includes a multi-chip / bit control circuit 31, a block select decoder 32, a chip select decoder 33, a p-speed control circuit 34, a P-speed algorithm circuit 35, a self-overcurrent protection circuit 36, a chip Internal test circuit 38, fail memory circuit 39, current control circuit 40, comparator circuit 41 and on-chip capacitor 42, measuring circuit 12 and pad 43, positioning circuit 13 and positioning pads 22, 23, 24 and 25. Is provided.

【0021】さらに、位置合わせ用回路13は位置合わ
せ検出回路2,3,4,5を有している。また、図2を
参照すると、位置合わせ検出回路(2〜5)は、位置合
わせパッド(22〜25)の相対位置に対応する座標値
(X0,X1,Y0,Y1)を入力とするNAND14
と、NAND14の出力を受けるMOSトランジスタ1
7と、NAND14の出力の反転を受けるMOSトラン
ジスタ16とを有している。
Further, the alignment circuit 13 has alignment detection circuits 2, 3, 4, and 5. Referring to FIG. 2, the alignment detection circuits (2 to 5) receive the NAND 14 which receives as input coordinate values (X0, X1, Y0, Y1) corresponding to the relative positions of the alignment pads (22 to 25).
And MOS transistor 1 receiving the output of NAND 14
7 and a MOS transistor 16 which receives the inverted output of the NAND 14.

【0022】再び図3を参照すると、多チップ/ビット
化制御回路31は、メモリ・テスタから供給される1チ
ップの1ビット(または1入出力)分のデータから、デ
コーダ回路および入出力とアドレス用の排他的論理和回
路を用いて、mチップ(mは正の整数)、nビット(n
は正の整数)のデータを生成する。ブロック選択デコー
ダ32は、そのシリコン・テスタがウェハ・レベルで測
定するとき、その被測定ウェハをa個のブロック(aは
正の整数)に分割し、測定対象としてそのひとつのブロ
ックを選択する。チップ選択デコーダ33は、ウェハ・
レベルで測定するとき、被測定ウェハの任意のチップを
選択する。p倍速制御回路34は、メモリ・テスタから
供給されるクロック周波数を位相同期ループを用いてp
倍(pは2以上の整数)にする。p倍速アルゴリズム回
路35は、p倍速制御回路34が動作するとき、アップ
/ダウン・カウンタとラッチ回路とにより、メモリ・テ
スタからは供給されないp倍速動作の第2サイクル以降
のテスト・パターンを発生する。自己過電流保護回路3
6は、定格を超える過電流が流れるチップに対し、リセ
ット機能を有するフリップフロップを用いて、電流供給
を停止する。位置合わせ用回路37は、シリコン・テス
タのパッドと被測定チップのパッドとの位置合わせを行
うことができるように、被測定チップの任意のパッドに
対して配置されたb個(bは正の整数)パッドに、信号
切替回路を介してメモリ・テスタからの直流信号を供給
する。チップ内テスト回路38は、被測定チップの一部
の機能に相当するダミー・チップ回路を内蔵し、そのダ
ミー・チップ回路を測定することで、そのメモリ・テス
タの動作を自己診断する。フェイルメモリ回路39は、
被測定チップの測定結果が不良の場合に、その不良内容
をフリップ・フロップ回路により保持する。電流制御回
路40は、ウェハ・レベルで被測定ウェハを多チップ並
列測定する場合に、メモリ・テスタからのクロック周波
数を分周回路により1/c(cは2以上の整数)に分周
して低速化するか、またはその被測定ウェハを任意のブ
ロックに分割して順次そのブロックを選択することによ
り、電流を制御する。コンパレータ回路41は、被測定
チップの測定結果を判定する。オンチップコンデンサ4
2は被測定チップとの間のバイパスコンデンサとして動
作する。
Referring again to FIG. 3, the multi-chip / bit control circuit 31 converts the data of one bit (or one input / output) of one chip supplied from the memory tester into a decoder circuit, an input / output and an address. Chips (m is a positive integer) and n bits (n
Is a positive integer). When the silicon tester measures at the wafer level, the block selection decoder 32 divides the measured wafer into a blocks (a is a positive integer) and selects one of the blocks as a measurement target. The chip selection decoder 33
When measuring at the level, an arbitrary chip on the wafer to be measured is selected. The p-times speed control circuit 34 uses the phase locked loop to adjust the clock frequency supplied from the memory tester.
(P is an integer of 2 or more). When the p-times control circuit 34 operates, the p-times speed algorithm circuit 35 uses the up / down counter and the latch circuit to generate a test pattern after the second cycle of the p-times speed operation that is not supplied from the memory tester. . Self overcurrent protection circuit 3
6 stops current supply to a chip in which an overcurrent exceeding the rating flows, using a flip-flop having a reset function. The positioning circuit 37 has b (where b is a positive number) arranged for an arbitrary pad of the chip to be measured so that the pad of the silicon tester and the pad of the chip to be measured can be aligned. DC signal from the memory tester is supplied to the (integer) pad via the signal switching circuit. The in-chip test circuit 38 has a built-in dummy chip circuit corresponding to a part of the function of the chip under test, and performs self-diagnosis of the operation of the memory tester by measuring the dummy chip circuit. The fail memory circuit 39
When the measurement result of the chip to be measured is defective, the content of the defect is held by the flip-flop circuit. The current control circuit 40 divides the clock frequency from the memory tester to 1 / c (c is an integer of 2 or more) by a frequency dividing circuit when performing multi-chip parallel measurement of the wafer to be measured at the wafer level. The current is controlled by reducing the speed or by dividing the wafer to be measured into arbitrary blocks and sequentially selecting the blocks. The comparator circuit 41 determines the measurement result of the chip to be measured. On-chip capacitor 4
2 operates as a bypass capacitor with the chip to be measured.

【0023】以上の各回路はすべてシリコン・テスタ上
に備えられる必要はなく、例えばチップ単位で測定する
場合にはそのいくつかの回路は省略可能である。
All of the above circuits need not be provided on a silicon tester. For example, when measurement is performed on a chip basis, some of the circuits can be omitted.

【0024】図4は図3に示したシリコン・テスタの動
作を説明するタイミング図である。メモリ・テスタから
の40ns(時刻t1〜t5)の測定周期のうち時刻t
1〜t2の10nsの間に各信号がセットされると、p
倍速制御回路34およびp倍速アルゴリズム回路35
は、位相同期ループ、アップ/ダウン・カウンタおよび
ラッチ回路により、時刻t1〜t2の各波形をコピー
し、時刻t2〜t3、時刻t3〜t4、時刻t4〜t5
でコピー波形を生成して出力する。時刻t1〜t2はマ
ーキングのインクリメントのリード「H」の部分であ
り、時刻t2〜t3のライト「L」、時刻t3〜t4の
アドレス〔A+1〕番地のリード「H」、および時刻t
4〜t5のライト「L」の各信号の「L」レベルと
「H」レベルとの間の変更およびアドレスの変更はp倍
速アルゴリズム回路35により行われ、各信号の「H」
レベルから「L」レベルまたは「L」レベルから「H」
レベルへの遷移点の時刻の設定はp倍速制御回路34に
より行われる。
FIG. 4 is a timing chart for explaining the operation of the silicon tester shown in FIG. Time t in the measurement cycle of 40 ns (time t1 to t5) from the memory tester
When each signal is set for 10 ns from 1 to t2, p
Double speed control circuit 34 and p double speed algorithm circuit 35
Copies the waveforms at times t1 to t2 by a phase locked loop, an up / down counter and a latch circuit, and copies the waveforms at times t2 to t3, times t3 to t4, and times t4 to t5.
Generates and outputs a copy waveform. The times t1 to t2 are the read “H” portion of the marking increment, the write “L” at the times t2 to t3, the read “H” at the address [A + 1] at the times t3 to t4, and the time t.
The change between the "L" level and the "H" level of each signal of the write "L" from 4 to t5 and the address change are performed by the p-times speed algorithm circuit 35, and the "H" level of each signal is changed.
Level to "L" level or "L" level to "H"
The setting of the time of the transition point to the level is performed by the p-times speed control circuit 34.

【0025】図5は本発明の一実施例のシリコン・テス
タを応用した集積回路試験装置を示す図であり、ウェハ
・レベルでの実施例を示す。この場合には、被測定ウェ
ハ74にその回路が動作するために必要な電源および信
号を入力してその出力を測定するため、25MHzで動
作するメモリ・テスタ51と、1I/Oのみのドライバ
ー62と、信号線ケーブル57と、シリコン・テスタ・
ウェハ72とを備える。さらに、シリコン・テスタ・ウ
ェハ72および被測定ウェハ74はそれぞれ別々の測定
治具71に取り付けられ、接触材としての圧電性導電ゴ
ム73を介して互いに電気的に接続される。シリコン・
テスタ・ウェハ72には試験のための一部または全部の
機能が設けられる。
FIG. 5 is a view showing an integrated circuit test apparatus to which the silicon tester of one embodiment of the present invention is applied, and shows an embodiment at a wafer level. In this case, a memory tester 51 operating at 25 MHz and a driver 62 having only one I / O are provided for inputting a power supply and a signal necessary for operating the circuit to the measured wafer 74 and measuring the output. , Signal cable 57, silicon tester
And a wafer 72. Further, the silicon tester wafer 72 and the wafer to be measured 74 are mounted on separate measuring jigs 71, respectively, and are electrically connected to each other via a piezoelectric conductive rubber 73 as a contact material. silicon·
The tester wafer 72 is provided with some or all functions for testing.

【0026】次に、この一実施例の動作について説明す
る。この場合には、測定するチップ数が1個ではなく、
被測定ウェハ74の全チップのうちの一部、例えば96
チップ中の16チップとなる。
Next, the operation of this embodiment will be described. In this case, the number of chips to be measured is not one,
A part of all the chips of the wafer 74 to be measured, for example, 96
This is 16 chips out of the chips.

【0027】この場合、メモリ・テスタ51からシリコ
ン・テスタ・ウェハ72には、1チップの1入力分の信
号が供給される。シリコン・テスタ・ウェハ72では、
多チップ/ビット化制御回路のラッチ回路の排他的論理
和回路とにより16チップ分の8入力データを生成し、
ブロック選択デコーダにより96チップを6ブロックに
分割してその1ブロックの16チップを選択して各信号
を供給する。
In this case, a signal for one input of one chip is supplied from the memory tester 51 to the silicon tester wafer 72. In the silicon tester wafer 72,
Eight input data for 16 chips is generated by an exclusive OR circuit of a latch circuit of a multi-chip / bit conversion control circuit,
A block selection decoder divides 96 chips into 6 blocks, selects 16 chips in one block, and supplies each signal.

【0028】まず被測定ウェハ74が良品の16M−D
RAMチップの場合を例に説明する。この場合、シリコ
ン・テスタ・チップ72から試験のための信号が圧電性
導電ゴム73を介して被測定ウェハ74に供給される。
被測定チップの出力は圧電性導電ゴム73を介してシリ
コン・テスタ・チップ72に伝達され、コンパレータ回
路により良品判定され、信号線ケーブル57を介してメ
モリ・テスタ51に伝達される。
First, the wafer to be measured 74 is a non-defective 16M-D
The case of a RAM chip will be described as an example. In this case, a signal for the test is supplied from the silicon tester chip 72 to the wafer 74 to be measured via the piezoelectric conductive rubber 73.
The output of the chip under test is transmitted to the silicon tester chip 72 via the piezoelectric conductive rubber 73, the comparator circuit judges the non-defective product, and is transmitted to the memory tester 51 via the signal line cable 57.

【0029】被測定ウェハ74がマーキング不良の16
M−DRAMチップである場合にも同様に、シリコン・
テスタ・チップ72から試験のための信号が圧電性導電
ゴム73を介して被測定ウェハ74に供給され、被測定
チップの出力が圧電性導電ゴム73を介してシリコン・
テスタ・チップ72に伝達される。このとき、シリコン
・テスタ・チップ72内のコンパレータ回路では、例え
ば期待値が「H」レベルであるところに「L」レベルの
出力が到来するので、その被測定チップが不良品である
と判定し、不良信号が信号線57を介してメモリ・テス
タ51に伝達される。また、その不良結果がフェイル・
メモリ回路にも保持される。
The measured wafer 74 has a marking defect 16
Similarly, in the case of an M-DRAM chip,
A test signal is supplied from the tester chip 72 to the wafer under test 74 via the piezoelectric conductive rubber 73, and the output of the chip under test is supplied to the silicon wafer via the piezoelectric conductive rubber 73.
It is transmitted to the tester chip 72. At this time, in the comparator circuit in the silicon tester chip 72, for example, since the output of the "L" level arrives at the place where the expected value is the "H" level, it is determined that the chip to be measured is defective. , The defective signal is transmitted to the memory tester 51 via the signal line 57. Also, the failure result is
It is also held in the memory circuit.

【0030】被測定ウェハ74にスタンバイ時に過電流
が流れる不良がある場合には、そのチップをセットして
電源を印加した時点で、自己過電流保護回路が動作す
る。これにより被測定チップへの電流供給が停止し、ス
タンバイ電流不良品であることがメモリ・テスタに伝達
される。
If there is a fault in the measured wafer 74 in which an overcurrent flows during standby, the self-overcurrent protection circuit operates when the chip is set and power is applied. As a result, the current supply to the chip to be measured is stopped, and a defective standby current is transmitted to the memory tester.

【0031】次に、再び図1を参照してシリコン・テス
タ・チップ11と被測定ウェハとの相対位置合せについ
て説明する。この場合シリコン・テスタ・チップ11の
位置合わせパッド(22〜25)の相対位置に図5に示
めす圧電性導電ゴム73の突起78を合せ込で、シリコ
ン・テスタ・チップ11と被測定ウェハとの相対位置合
せを行う。位置合わせパッド(22〜25)の信号は配
線(26〜29)により、位置合せ検出回路(2〜5)
に伝達される。
Next, the relative alignment between the silicon tester chip 11 and the wafer to be measured will be described with reference to FIG. In this case, the silicon tester chip 11
The projection 78 of the piezoelectric conductive rubber 73 shown in FIG. 5 is fitted to the relative positions of the positioning pads (22 to 25) to perform relative positioning between the silicon tester chip 11 and the wafer to be measured. The signals of the alignment pads (22 to 25) are supplied to the alignment detection circuits (2 to 5) by wirings (26 to 29).
Is transmitted to

【0032】まず、位置合せ検出回路2は、圧電性導電
ゴム73の突起78と位置合わせパッド22とが接触す
ると圧電性導電ゴム73の突起78に与えられる電位
(例えば、2ボルト)をMOSトランジスタ16を介し
てその出力OUTに出力する。また、圧電性導電ゴム7
3の突起78と位置合わせパッド22とが非接触の場合
は、MOSトランジスタ16がオフし、圧電性導電ゴム
73の突起78に与えられる電位(例えば、2ボルト)
の替りにMOSトランジスタ17を介してその出力OU
Tに0ボルト電位を出力する。
First, when the projection 78 of the piezoelectric conductive rubber 73 and the positioning pad 22 come into contact with each other, the alignment detection circuit 2 applies a potential (for example, 2 volts) applied to the projection 78 of the piezoelectric conductive rubber 73 to a MOS transistor. 16 to output OUT. Also, the piezoelectric conductive rubber 7
When the third projection 78 and the positioning pad 22 are not in contact with each other, the MOS transistor 16 is turned off, and the potential applied to the projection 78 of the piezoelectric conductive rubber 73 (for example, 2 volts)
Output OU via MOS transistor 17
Output 0 volt potential to T.

【0033】同様に、位置合せ検出回路3は、圧電性導
電ゴム73の突起78と位置合わせパッド23とが接触
すると圧電性導電ゴム73の突起78に与えられる電位
(例えば、2ボルト)を出力する。また、圧電性導電ゴ
ム73の突起78と位置合わせパッド23とが非接触の
場合は、圧電性導電ゴム73の突起78に与えられる電
位(例えば、2ボルト)の替りに0ボルト電位を出力す
る。位置合せ検出回路4は、圧電性導電ゴム73の突起
78と位置合わせパッド24とが接触すると圧電性導電
ゴム73の突起78に与えられる電位(例えば、2ボル
ト)を出力する。また、圧電性導電ゴム73の突起78
位置合わせパッド24とが非接触の場合は、圧電性導
電ゴム73の突起78に与えられる電位(例えば、2ボ
ルト)の替りに0ボルト電位を出力する。位置合せ検出
回路5は、圧電性導電ゴム73の突起78と位置合わせ
パッド25とが接触すると圧電性導電ゴム73の突起7
8に与えられる電位(例えば、2ボルト)を出力する。
また、圧電性導電ゴム73の突起78と位置合わせパッ
25とが非接触の場合は、圧電性導電ゴム73の突起
78に与えられる電位(例えば、2ボルト)の替りに0
ボルト電位を出力する。
Similarly, the alignment detection circuit 3 outputs a potential (for example, 2 volts) applied to the projection 78 of the piezoelectric conductive rubber 73 when the projection 78 of the piezoelectric conductive rubber 73 contacts the alignment pad 23. I do. When the projection 78 of the piezoelectric conductive rubber 73 is not in contact with the positioning pad 23, a 0 volt potential is output instead of the potential (for example, 2 volts) applied to the projection 78 of the piezoelectric conductive rubber 73. . The alignment detection circuit 4 outputs a potential (for example, 2 volts) applied to the projection 78 of the piezoelectric conductive rubber 73 when the projection 78 of the piezoelectric conductive rubber 73 comes into contact with the alignment pad 24. Also, the projection 78 of the piezoelectric conductive rubber 73
When the positioning pad 24 is not in contact with the positioning pad 24, a potential of 0 volt is output instead of the potential (for example, 2 volt) applied to the projection 78 of the piezoelectric conductive rubber 73. The alignment detection circuit 5 aligns with the protrusion 78 of the piezoelectric conductive rubber 73.
When the pad 25 comes into contact with the pad 25, the protrusion 7
8 is output (for example, 2 volts).
In addition, the positioning pad is aligned with the protrusion 78 of the piezoelectric conductive rubber 73.
When the contact 25 is not in contact, the potential (for example, 2 volts) applied to the protrusion 78 of the piezoelectric conductive rubber 73 is set to 0 instead of 0.
Outputs volt potential.

【0034】またさらに、これら位置合せ検出回路(2
〜5)の出力の選択は、シリコン・テスタ・チップ11
位置合わせパッド(22〜25)の相対位置に対応す
る座標(X0,Y0)および(X1,Y1)に対応した
入力レベルがNAND回路14に入力されてデコードす
ることにって行われる。
Further, these alignment detecting circuits (2
The selection of the outputs of (5) to (5) is based on the silicon tester chip 11
The input levels corresponding to the coordinates (X0, Y0) and (X1, Y1) corresponding to the relative positions of the positioning pads (22 to 25) are input to the NAND circuit 14 and decoded.

【0035】シリコン・テスタ・チップ11と被測定ウ
ェハとの相対位置合せの判定は、圧電性導電ゴム73の
突起78が位置合わせパッド(22〜25)のいずれと
も接触しない状態6、すなわち、位置合せ検出回路(2
〜5)のすべてが、その出力に0ボルトを検出したと
き、シリコン・テスタ・チップ11と被測定ウェハとの
相対位置合せが完全であると判定する(図6(a))。
The determination of the relative alignment between the silicon tester chip 11 and the wafer to be measured is made in the state 6 in which the projection 78 of the piezoelectric conductive rubber 73 does not contact any of the alignment pads (22 to 25), that is, Alignment detection circuit (2
In all of the cases (1) to (5), when 0 volt is detected in the output, it is determined that the relative alignment between the silicon tester chip 11 and the wafer to be measured is perfect (FIG. 6A).

【0036】また、図6(b)に示めすように、圧電性
導電ゴム73の突起78が位置合わせパッド(22〜2
5)のすべてに接触する状態7、すなわち、位置合せ検
出回路(2〜5)のすべてが、その出力に2ボルトを検
出したとき、シリコン・テスタ・チップ11と被測定ウ
ェハとの相対位置合せが完全であると判定する判定基準
を設定できるのは言までもない。
As shown in FIG. 6B, the projections 78 of the piezoelectric conductive rubber 73 are aligned with the positioning pads (22 to 2).
5) The state 7 in which all the contacts are made, that is, when all of the alignment detection circuits (2 to 5) detect 2 volts at their outputs, the relative alignment between the silicon tester chip 11 and the wafer to be measured is performed. It is needless to say that a criterion for judging that is complete can be set.

【0037】図3および図4に示したシリコン・テスタ
はウェハ・レベルでの測定を目的としたものであるが、
チップ単位の測定用に修正することも可能である。
The silicon tester shown in FIGS. 3 and 4 is intended for measurement at the wafer level.
Modifications for chip-by-chip measurements are also possible.

【0038】以上の説明では被測定集積回路がDRAM
チップまたはDRAMチップが形成されたウェハの場合
について説明したが、それ以外の集積回路の測定にも本
発明を同様に実施できる。
In the above description, the integrated circuit under test is a DRAM
Although the description has been given of the case of a wafer on which a chip or a DRAM chip is formed, the present invention can be similarly applied to measurement of other integrated circuits.

【0039】[0039]

【発明の効果】以上説明したように、本発明の集積回路
試験装置は、LSIテスタの機能の少なくとも一部を、
被測定集積回路に接触材を介して電気的に接触可能な半
導体チップまたはウェハからなるシリコン・テスタに設
ける。また、シリコン・テスタ内に接触材または被測定
集積回路の所定の基準パッドと電気的に導通するか否か
を判定する位置合せパッドを有するので、これによりシ
リコン・テスタと被測定集積回路との相対位置を電気的
に合わせることができ、シリコン・テスタ測定系のチェ
クまたは測定精度の確認をLSIのテストに先だって行
うので、LSIテスタの多チップ並列かつ多入出力用の
高精度かつ高速の測定が可能となる。
As described above, the integrated circuit test apparatus of the present invention has at least a part of the functions of the LSI tester.
It is provided on a silicon tester made of a semiconductor chip or a wafer capable of electrically contacting the integrated circuit to be measured via a contact material. In addition, since the silicon tester has an alignment pad for determining whether or not it is electrically connected to a contact material or a predetermined reference pad of the integrated circuit to be measured, this allows the silicon tester and the integrated circuit to be measured to have an alignment pad. Since the relative position can be electrically adjusted and the check of the silicon tester measurement system or the measurement accuracy is performed prior to the LSI test, high-precision and high-speed measurement for multi-chip parallel and multi-input / output of the LSI tester is performed. Becomes possible.

【0040】本発明では、ドライバおよびコンパレータ
の機能をシリコン・テスタで行うことで、LSIテスタ
本体には1個の1入出力ハードウェアを備えればよく、
しかも25MHz動作で精度良く、機能を簡略化したメ
モリ・テスタを用いて従来と同等の測定が可能となる。
In the present invention, the functions of the driver and the comparator are performed by a silicon tester, so that the LSI tester main body only needs to have one 1-input / output hardware.
In addition, the same measurement as that of the related art can be performed using a memory tester whose function is simplified with high accuracy at 25 MHz operation.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の一実施例の集積回路試験装置の構成を
示す図。
FIG. 1 is a diagram showing a configuration of an integrated circuit test apparatus according to one embodiment of the present invention.

【図2】本発明の一実施例の集積回路試験装置の位置合
わせ回路の構成を示す図。
FIG. 2 is a diagram showing a configuration of a positioning circuit of the integrated circuit test apparatus according to one embodiment of the present invention.

【図3】シリコン・テスタの構成例を示す図。FIG. 3 is a diagram showing a configuration example of a silicon tester.

【図4】シリコン・テスタの動作を説明するタイミング
図。
FIG. 4 is a timing chart illustrating the operation of the silicon tester.

【図5】本発明の一実施例の集積回路試験装置の応用の
構成を示す図。
FIG. 5 is a diagram showing a configuration of an application of the integrated circuit test apparatus according to one embodiment of the present invention.

【図6】本発明の一実施例の集積回路試験装置の位置合
わせ基準パッドを示す図。
FIG. 6 is a view showing an alignment reference pad of the integrated circuit test apparatus according to one embodiment of the present invention.

【図7】従来のメモリ・テスタによる測定例を示す図。FIG. 7 is a diagram showing a measurement example using a conventional memory tester.

【図8】従来のメモリ・テスタによる他の測定例を示す
図。
FIG. 8 is a diagram showing another measurement example using a conventional memory tester.

【図9】メモリ・テスタの測定系のブロック構成を示す
図。
FIG. 9 is a diagram showing a block configuration of a measurement system of the memory tester.

【符号の説明】[Explanation of symbols]

1,51 メモリ・テスタ 2,3,4,5 位置合わせ検出回路6 圧電性導電ゴムと位置合わせマークが接触しない
状態 7 圧電性導電ゴムと位置合わせマークが接触する状
11 シリコン・テスタ・ウェハ 12 測定回路 13 位置合わせ用回路 21 位置合わせパッド群 22,23,24,25 位置合わせパッド 26,27,28,29 信号線 31 多チップ/ビット化制御回路 32 ブロックン選択デコーダ 33 チップ選択デコーダ 34 p倍速制御回路 35 p倍速アルゴリズム回路 36 自己過電流保護回路 37 位置合わせ用回路 38 チップ内テスト回路 39 フェイルメモリ回路 40 電流制御回路 41 コンパレータ回路 42 オンチップコンデンサ 43 パッド 52 メモリ・テスタ測定ステーション 53 ウェハプローバ 54 プローブ・カード 55 被測定ウェハ 56 真空チャク台5657 信号線ケーブル 61 中央処理装置 62 ドライバ・コンパレータ 63 被測定メモリ 64,65,66 信号線 71 固定治具 72 シリコン・テスタ・ウェハ 73,78 圧電性導電ゴム 74 被測定ウェハ
1,51 Memory tester 2,3,4,5 Alignment detection circuit 6 Alignment mark does not contact piezoelectric conductive rubber
State 7: Contact between the piezoelectric conductive rubber and the alignment mark
State 11 Silicon tester wafer 12 Measurement circuit 13 Alignment circuit 21 Alignment pad group 22, 23, 24, 25 Alignment pad 26, 27, 28, 29 Signal line 31 Multi-chip / bit control circuit 32 Blockon Selection decoder 33 chip selection decoder 34 p-times speed control circuit 35 p-times speed algorithm circuit 36 self-overcurrent protection circuit 37 positioning circuit 38 in-chip test circuit 39 fail memory circuit 40 current control circuit 41 comparator circuit 42 on-chip capacitor 43 pad 52 memory tester measuring station 53 a wafer prober 54 probe card 55 to be measured wafer 56 vacuum Fuchaku base 56 57 signal line cable 61 central processing unit 62 the driver comparator 63 to be measured memory 64, 65 Line 71 fixture 72 silicon tester wafer 73, 78 piezoelectric conductive rubber 74 to be measured wafer

───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.6,DB名) H01L 21/66 H01L 21/822 H01L 27/04 G01R 31/28 ──────────────────────────────────────────────────続 き Continued on the front page (58) Field surveyed (Int.Cl. 6 , DB name) H01L 21/66 H01L 21/822 H01L 27/04 G01R 31/28

Claims (2)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】基板上に形成された被測定集積回路にその
回路が動作するために必要な電源および信号を入力して
その出力を測定する試験手段を備えた集積回路試験装置
において、前記被測定集積回路に接触材を介して電気的
に接触可能で前記試験手段の少なくとも一部が形成され
た半導体チップまたはウェハを備え、前記半導体チップ
またはウェハ上に、前記接触材と前記半導体チップまた
はウェハとを接触する4個の位置合わせパッドを具備
し、前記4個の位置合わせパッドが正方形状に配置さ
れ、前記4個の位置合わせパッドの前記半導体チップま
たはウェハ上の相対位置座標値に対応した入力レベルを
受ける4入力NAND回路と、前記4入力NAND回路
の出力を受けるインバータと、そのゲートを前記インバ
ータに接続しそのドレインを第1の電源に接続しそのソ
ースを出力OUTに接続した第1のNチャネル型MOS
FETと、そのゲートを前記インバータに接続しそのド
レインを前記出力OUTに接続しそのソースを第2の電
源に接続した第2のNチャネル型MOSFETとを備え
た位置合わせ検出回路を有することを特徴とする集積回
路試験装置。
1. An integrated circuit test apparatus comprising: test means for inputting a power supply and a signal necessary for the operation of an integrated circuit to be formed formed on a substrate and measuring an output of the integrated circuit. A semiconductor chip or a wafer having at least a part of the test means formed thereon and capable of electrically contacting the measurement integrated circuit via a contact material;
Or four alignment pads for contacting the contact material with the semiconductor chip or the wafer on the wafer, wherein the four alignment pads are arranged in a square shape, and the four alignment pads are Up to the semiconductor chip
Or the input level corresponding to the relative position coordinate value on the wafer.
Receiving 4-input NAND circuit and 4-input NAND circuit
And the gate of the inverter receiving the output of
Connected to a first power supply and its source
N-channel MOS having a source connected to output OUT
FET and its gate connected to the inverter
Connected to the output OUT and its source connected to the second
A second N-channel MOSFET connected to the source.
An integrated circuit test device, comprising: an alignment detection circuit .
【請求項2】前記接触材のパッドが、前記4個の位置合
わせパッドのいずれとも接触しない状態、あるいは、す
べてに接触する状態により前記被測定集積回路と前記半
導体チップまたはウェハとの相対位置合わせの判断を行
うことを特徴とする請求項1記載の集積回路試験装置。
2. The relative positioning between the integrated circuit to be measured and the semiconductor chip or wafer depending on a state in which the contact material pad does not contact any of the four positioning pads or a state in which all of the four positioning pads contact all of the four positioning pads. 2. The integrated circuit test apparatus according to claim 1, wherein the judgment is made.
JP7203336A 1995-08-09 1995-08-09 Integrated circuit test equipment Expired - Lifetime JP2900847B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7203336A JP2900847B2 (en) 1995-08-09 1995-08-09 Integrated circuit test equipment

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7203336A JP2900847B2 (en) 1995-08-09 1995-08-09 Integrated circuit test equipment

Publications (2)

Publication Number Publication Date
JPH0951024A JPH0951024A (en) 1997-02-18
JP2900847B2 true JP2900847B2 (en) 1999-06-02

Family

ID=16472336

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7203336A Expired - Lifetime JP2900847B2 (en) 1995-08-09 1995-08-09 Integrated circuit test equipment

Country Status (1)

Country Link
JP (1) JP2900847B2 (en)

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58205992A (en) * 1982-05-25 1983-12-01 Fujitsu Ltd Testing method for lsi built-in memory
JPS63100741A (en) * 1986-10-17 1988-05-02 Nec Yamagata Ltd Test for semiconductor device
JPH04307751A (en) * 1991-04-04 1992-10-29 Nec Ic Microcomput Syst Ltd Semiconductor storage device
JP2919223B2 (en) * 1993-04-23 1999-07-12 日本電気アイシーマイコンシステム株式会社 Semiconductor integrated circuit

Also Published As

Publication number Publication date
JPH0951024A (en) 1997-02-18

Similar Documents

Publication Publication Date Title
JP2725615B2 (en) Integrated circuit test equipment
US8299464B2 (en) Comparator receiving expected and mask data from circuit pads
US7995408B2 (en) Circuit for supplying a reference voltage in a semiconductor memory device for testing an internal voltage generator therein
US20140184262A1 (en) Low-voltage ic test for defect screening
KR940008039A (en) Semiconductor test apparatus, semiconductor test circuit chip and probe card
US6714031B2 (en) Semiconductor device for wafer examination
US7107504B2 (en) Test apparatus for semiconductor device
US7003421B1 (en) VDD over and undervoltage measurement techniques using monitor cells
Kruseman et al. The future of delta I/sub DDQ/testing
US7259579B2 (en) Method and apparatus for semiconductor testing utilizing dies with integrated circuit
US6842032B2 (en) IDDQ test methodology based on the sensitivity of fault current to power supply variations
JPWO2008038546A1 (en) Semiconductor inspection apparatus and semiconductor integrated circuit
JP2900847B2 (en) Integrated circuit test equipment
EP1685417B1 (en) Hot switchable voltage bus for iddq current measurements
US6788091B1 (en) Method and apparatus for automatic marking of integrated circuits in wafer scale testing
KR100576492B1 (en) Apparatus for measuring internal DC bias of semiconductor device in PKG level
US20050229067A1 (en) Semiconductor integrated circuit
JP2833537B2 (en) Integrated circuit test equipment
JPH0989991A (en) Integrated circuit testing device
Wolfgang et al. Electron beam testing
US7126326B2 (en) Semiconductor device testing apparatus, semiconductor device testing system, and semiconductor device testing method for measuring and trimming the output impedance of driver devices
JPH0949864A (en) Integrated circuit tester
JPH0951026A (en) Integrated circuit test device
KR100689804B1 (en) high voltage generating circuit of a semiconductor memory device
KR950015176B1 (en) Ic tester