JP2841825B2 - 混成集積回路 - Google Patents
混成集積回路Info
- Publication number
- JP2841825B2 JP2841825B2 JP28490090A JP28490090A JP2841825B2 JP 2841825 B2 JP2841825 B2 JP 2841825B2 JP 28490090 A JP28490090 A JP 28490090A JP 28490090 A JP28490090 A JP 28490090A JP 2841825 B2 JP2841825 B2 JP 2841825B2
- Authority
- JP
- Japan
- Prior art keywords
- semiconductor element
- mounting
- integrated circuit
- wiring board
- hybrid integrated
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
- H01L2224/45—Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
- H01L2224/45001—Core members of the connector
- H01L2224/45099—Material
- H01L2224/451—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
- H01L2224/45138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/45144—Gold (Au) as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/484—Connecting portions
- H01L2224/48463—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
- H01L2224/48465—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01079—Gold [Au]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/013—Alloys
- H01L2924/0132—Binary Alloys
- H01L2924/01322—Eutectic Alloys, i.e. obtained by a liquid transforming into two solid phases
Landscapes
- Wire Bonding (AREA)
- Structures For Mounting Electric Components On Printed Circuit Boards (AREA)
Description
【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、混成集積回路に関し、特に複数個の半導体
素子が配線基板に搭載されてなる混成集積回路に関す
る。
素子が配線基板に搭載されてなる混成集積回路に関す
る。
近年、電子機器の高密度化や高機能化の進展は著し
く、そこに用いられる混成集積回路についても高密度化
や高機能化が進められている。混成集積回路において特
にそこに搭載される半導体素子の実装密度を高める技術
として、第3図に示すようなワイヤボンディング技術が
実施されている。第3図において、半導体素子1が配線
基板2に搭載され、半導体素子1と配線基板2の接続は
金属細線3を介してなされる。このワイヤボンディング
技術においては、配線基板上に、裸の半導体素子を直接
搭載しているので、外装された半導体装置を半田付実装
する場合に比較して実装密度が向上することは明らかで
ある。
く、そこに用いられる混成集積回路についても高密度化
や高機能化が進められている。混成集積回路において特
にそこに搭載される半導体素子の実装密度を高める技術
として、第3図に示すようなワイヤボンディング技術が
実施されている。第3図において、半導体素子1が配線
基板2に搭載され、半導体素子1と配線基板2の接続は
金属細線3を介してなされる。このワイヤボンディング
技術においては、配線基板上に、裸の半導体素子を直接
搭載しているので、外装された半導体装置を半田付実装
する場合に比較して実装密度が向上することは明らかで
ある。
上述したワイヤボンディング技術より、さらに実装密
度を高め技術として、第4図に示すようなフリップチッ
プ技術が知られている。第4図において、半導体素子4
は配線基板5に搭載され、半導体素子4と配線基板5の
接続は半導体素子4にあらかじめ形成された半田バンプ
6を介してなされる。このフリップチップ技術において
は、ワイヤボンディング技術の場合に半導体素子の周囲
に設けられていた接続領域が、半導体素子の真下に設け
られるため半導体素子の実装面積は半導体素子自身の面
積と同一寸法となる。
度を高め技術として、第4図に示すようなフリップチッ
プ技術が知られている。第4図において、半導体素子4
は配線基板5に搭載され、半導体素子4と配線基板5の
接続は半導体素子4にあらかじめ形成された半田バンプ
6を介してなされる。このフリップチップ技術において
は、ワイヤボンディング技術の場合に半導体素子の周囲
に設けられていた接続領域が、半導体素子の真下に設け
られるため半導体素子の実装面積は半導体素子自身の面
積と同一寸法となる。
上述した従来の混成集積回路では、単位面積当りの半
導体素子の実装密度は向上するものの半導体素子の両面
実装を実現するためには以下のような問題点があった。
ワイヤボンディング技術においては、通常配線基板を下
地加熱により昇温する必要があるので両面実装は実用上
困難である。また、フリップチップ技術においては、雰
囲気加熱を行うことにより両面実装を行うことは可能で
あるが、片側の面に搭載される半導体素子と他方の面に
搭載される半導体素子の半田バンプは異なる融点の半田
材料で形成する必要がある。
導体素子の実装密度は向上するものの半導体素子の両面
実装を実現するためには以下のような問題点があった。
ワイヤボンディング技術においては、通常配線基板を下
地加熱により昇温する必要があるので両面実装は実用上
困難である。また、フリップチップ技術においては、雰
囲気加熱を行うことにより両面実装を行うことは可能で
あるが、片側の面に搭載される半導体素子と他方の面に
搭載される半導体素子の半田バンプは異なる融点の半田
材料で形成する必要がある。
本発明の混成集積回路は、従来困難であった半導体素
子の両面実装を容易に実現させるために、少なくとも1
個の半導体素子がワイヤボンディング技術で配線基板の
片面に搭載され、前記配線基板の反対側の面に他の少な
くとも1個の半導体素子がフリップチップ技術により搭
載されている構造を備えている。
子の両面実装を容易に実現させるために、少なくとも1
個の半導体素子がワイヤボンディング技術で配線基板の
片面に搭載され、前記配線基板の反対側の面に他の少な
くとも1個の半導体素子がフリップチップ技術により搭
載されている構造を備えている。
次に本発明について図面を参照して説明する。第1図
は本発明の第1の実施例の混成集積回路の断面図であ
る。厚膜印刷基板10の片方の面に半導体素子11が例えば
銀/エポキシペースト12により厚膜印刷基板10に設けら
れた搭載ランド13に接着されており、半導体素子11に設
けられた電極パッド14と厚膜印刷基板10に設けられた接
続ランド15が例えば30μm径の金線16で接続されてい
る。半導体素子11および金線16を保護するために例えば
フェノール系樹脂17による被覆がなされている。一方、
厚膜印刷基板10の反対側の面には接続ランド18と保護ガ
ラス層19が設けられており、半導体素子20が半導体素子
20に設けられた例えば鉛−スズ共晶半田からなる半田バ
ンプ21を介して接続されている。
は本発明の第1の実施例の混成集積回路の断面図であ
る。厚膜印刷基板10の片方の面に半導体素子11が例えば
銀/エポキシペースト12により厚膜印刷基板10に設けら
れた搭載ランド13に接着されており、半導体素子11に設
けられた電極パッド14と厚膜印刷基板10に設けられた接
続ランド15が例えば30μm径の金線16で接続されてい
る。半導体素子11および金線16を保護するために例えば
フェノール系樹脂17による被覆がなされている。一方、
厚膜印刷基板10の反対側の面には接続ランド18と保護ガ
ラス層19が設けられており、半導体素子20が半導体素子
20に設けられた例えば鉛−スズ共晶半田からなる半田バ
ンプ21を介して接続されている。
本実施例において、半導体素子11の搭載により占有さ
れる領域は、半導体素子11自身の寸法2.5mm角の部分、
その周囲2mmの範囲に設けられた接続ランド15の部分、
さらにその周囲1mmの範囲まで被覆するフェノール系樹
脂17の塗布領域であり、およそ70mm2の面積を占有す
る。一方半導体素子20の搭載により占有される領域は半
導体素子20自身の寸法4.5mm角の部分のみであり、およ
そ20mm2の面積を占有する。すなわち、4.5mm角の半導体
素子20を、2.5m角の半導体素子11の搭載部分の裏面にフ
リップチップ技術により搭載することにより、半導体素
子11の搭載領域内に半導体素子20を搭載することが可能
になった。また、本実施例においてワイヤボンディング
技術による半導体素子の搭載は従来の片面実装における
方法と実質上同一の方法であり、反対面のフリップチッ
プ技術による半導体素子の搭載は、半田バンプのリフロ
ー工程を例えば蒸気相加熱方式等の雰囲気加熱方式で行
うことにより、半導体素子の両面実装を容易に実現する
ことができる。
れる領域は、半導体素子11自身の寸法2.5mm角の部分、
その周囲2mmの範囲に設けられた接続ランド15の部分、
さらにその周囲1mmの範囲まで被覆するフェノール系樹
脂17の塗布領域であり、およそ70mm2の面積を占有す
る。一方半導体素子20の搭載により占有される領域は半
導体素子20自身の寸法4.5mm角の部分のみであり、およ
そ20mm2の面積を占有する。すなわち、4.5mm角の半導体
素子20を、2.5m角の半導体素子11の搭載部分の裏面にフ
リップチップ技術により搭載することにより、半導体素
子11の搭載領域内に半導体素子20を搭載することが可能
になった。また、本実施例においてワイヤボンディング
技術による半導体素子の搭載は従来の片面実装における
方法と実質上同一の方法であり、反対面のフリップチッ
プ技術による半導体素子の搭載は、半田バンプのリフロ
ー工程を例えば蒸気相加熱方式等の雰囲気加熱方式で行
うことにより、半導体素子の両面実装を容易に実現する
ことができる。
第2図は本発明の第2の実施例の混成集積回路の断面
図である。厚膜印刷基板10aの片方の面にトランジスタ
素子11aが搭載され30μm径の金線16で接続されてい
る。反対側の面にはゲートアレイ素子20aが半田バンプ2
1を介して接続されており、さらにチップコンデンサ22
が鉛−スズ共晶合金からなる半田23によって接続されて
いる。本実施例において、トランジスタ素子11aは、コ
レクタ接続を素子の裏面からとる必要があるため、ワイ
ヤボンディング技術により搭載している。一方、ゲート
アレイ素子20aは接続端子数が多いことから、フリップ
チップ技術を採用することにより、ワイヤボンディング
技術の場合に比較して搭載占有領域を著しく縮小できる
メリットがある。さらに、半田バンプのリフロー工程に
おいてチップコンデンサ22の半田付けを同時に行うこと
によって、能動素子と受動素子の高密度実装を一括処理
で行っている。
図である。厚膜印刷基板10aの片方の面にトランジスタ
素子11aが搭載され30μm径の金線16で接続されてい
る。反対側の面にはゲートアレイ素子20aが半田バンプ2
1を介して接続されており、さらにチップコンデンサ22
が鉛−スズ共晶合金からなる半田23によって接続されて
いる。本実施例において、トランジスタ素子11aは、コ
レクタ接続を素子の裏面からとる必要があるため、ワイ
ヤボンディング技術により搭載している。一方、ゲート
アレイ素子20aは接続端子数が多いことから、フリップ
チップ技術を採用することにより、ワイヤボンディング
技術の場合に比較して搭載占有領域を著しく縮小できる
メリットがある。さらに、半田バンプのリフロー工程に
おいてチップコンデンサ22の半田付けを同時に行うこと
によって、能動素子と受動素子の高密度実装を一括処理
で行っている。
以上説明したように本発明は、複数個の半導体素子が
配線基板に搭載されてなる混成集積回路において少なく
とも1個の半導体素子がワイヤボンディング技術で配線
基板の片面に搭載され、前記配線基板の反対側の面に他
の少なくとも1個の半導体素子がフリップチップ技術に
より搭載されている構造を備えているので、従来の混成
集積回路では困難であった裸の半導体素子の両面実装を
容易に実現することができるという効果を有する。また
ワイヤボンディング技術とフリップチップ技術を併用し
ているので、個々の半導体素子の有する特性に応じて最
適な搭載技術を選択することが可能になるという効果を
有する。
配線基板に搭載されてなる混成集積回路において少なく
とも1個の半導体素子がワイヤボンディング技術で配線
基板の片面に搭載され、前記配線基板の反対側の面に他
の少なくとも1個の半導体素子がフリップチップ技術に
より搭載されている構造を備えているので、従来の混成
集積回路では困難であった裸の半導体素子の両面実装を
容易に実現することができるという効果を有する。また
ワイヤボンディング技術とフリップチップ技術を併用し
ているので、個々の半導体素子の有する特性に応じて最
適な搭載技術を選択することが可能になるという効果を
有する。
第1図は本発明の第1の実施例の混成集積回路の断面
図、第2図は本発明の第2の実施例の混成集積回路の断
面図、第3図はワイヤボンディング技術を示す断面図、
第4図はフリップチップ技術を示す断面図である。 1……半導体素子、2……配線基板、3……金属細線、
4……半導体素子、5……配線基板、6……半田バン
プ、10,10a……厚膜印刷基板、11,20……半導体素子、1
1a……トランジスタ素子、20a……ゲートアレイ素子、1
6……金線、21……半田バンプ、22……チップコンデン
サ。
図、第2図は本発明の第2の実施例の混成集積回路の断
面図、第3図はワイヤボンディング技術を示す断面図、
第4図はフリップチップ技術を示す断面図である。 1……半導体素子、2……配線基板、3……金属細線、
4……半導体素子、5……配線基板、6……半田バン
プ、10,10a……厚膜印刷基板、11,20……半導体素子、1
1a……トランジスタ素子、20a……ゲートアレイ素子、1
6……金線、21……半田バンプ、22……チップコンデン
サ。
Claims (1)
- 【請求項1】複数個の半導体素子が配線基板に搭載され
てなる混成集積回路において、少なくとも1個の半導体
素子がワイヤボンディング技術で配線基板の片面に搭載
され、前記配線基板反対側の面に他の少なくとも1個の
半導体素子がフリップチップ技術により搭載されている
構造を備えていることを特徴とする混成集積回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP28490090A JP2841825B2 (ja) | 1990-10-23 | 1990-10-23 | 混成集積回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP28490090A JP2841825B2 (ja) | 1990-10-23 | 1990-10-23 | 混成集積回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH04159767A JPH04159767A (ja) | 1992-06-02 |
JP2841825B2 true JP2841825B2 (ja) | 1998-12-24 |
Family
ID=17684506
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP28490090A Expired - Fee Related JP2841825B2 (ja) | 1990-10-23 | 1990-10-23 | 混成集積回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2841825B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP4390074A1 (en) | 2022-12-19 | 2024-06-26 | Yamaha Hatsudoki Kabushiki Kaisha | Catalyst deterioration diagnosis device |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2570637B2 (ja) * | 1994-11-28 | 1997-01-08 | 日本電気株式会社 | Mcmキャリア |
-
1990
- 1990-10-23 JP JP28490090A patent/JP2841825B2/ja not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP4390074A1 (en) | 2022-12-19 | 2024-06-26 | Yamaha Hatsudoki Kabushiki Kaisha | Catalyst deterioration diagnosis device |
Also Published As
Publication number | Publication date |
---|---|
JPH04159767A (ja) | 1992-06-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6414382B1 (en) | Film carrier tape, semiconductor assembly, semiconductor device and method of manufacturing the same, mounted board, and electronic instrument | |
US5521435A (en) | Semiconductor device and a fabrication process thereof | |
JPH10200012A (ja) | ボールグリッドアレイ半導体のパッケージ及び製造方法 | |
KR20020062820A (ko) | 적층된 다수개의 칩모듈 구조를 가진 반도체장치 | |
US5770477A (en) | Flip chip-on-flip chip multi-chip module | |
JP3651346B2 (ja) | 半導体装置およびその製造方法 | |
JPH07170098A (ja) | 電子部品の実装構造および実装方法 | |
US6034437A (en) | Semiconductor device having a matrix of bonding pads | |
JP3413147B2 (ja) | 多重回線グリッド・アレイ・パッケージ | |
JP2841825B2 (ja) | 混成集積回路 | |
TW200531235A (en) | Multi-chip package structure | |
KR100207902B1 (ko) | 리드 프레임을 이용한 멀티 칩 패키지 | |
JPH08274214A (ja) | 半導体装置 | |
JPH1084011A (ja) | 半導体装置及びこの製造方法並びにその実装方法 | |
KR20050027384A (ko) | 재배선 패드를 갖는 칩 사이즈 패키지 및 그 적층체 | |
JPS6079763A (ja) | 半導体装置 | |
KR100447895B1 (ko) | 칩 스케일 패키지 및 그 제조방법 | |
KR100367729B1 (ko) | 멀티플 라인 그리드 어레이 패키지 | |
JPH0645763A (ja) | 印刷配線板 | |
JPH11204565A (ja) | 半導体装置 | |
JP3258564B2 (ja) | 半導体装置およびその製造方法 | |
KR100417854B1 (ko) | 칩크기 패키지 구조 및 그 제조방법 | |
JP3316532B2 (ja) | 半導体装置及びその製造方法 | |
JP2841822B2 (ja) | 混成集積回路の製造方法 | |
US6433415B2 (en) | Assembly of plurality of semiconductor devices |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
LAPS | Cancellation because of no payment of annual fees |