JP2712522B2 - 誘導加熱調理器 - Google Patents

誘導加熱調理器

Info

Publication number
JP2712522B2
JP2712522B2 JP1090166A JP9016689A JP2712522B2 JP 2712522 B2 JP2712522 B2 JP 2712522B2 JP 1090166 A JP1090166 A JP 1090166A JP 9016689 A JP9016689 A JP 9016689A JP 2712522 B2 JP2712522 B2 JP 2712522B2
Authority
JP
Japan
Prior art keywords
circuit
output
induction heating
heating cooker
reference voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP1090166A
Other languages
English (en)
Other versions
JPH02269476A (ja
Inventor
潔 井崎
利明 岩井
英樹 大森
博文 野間
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP1090166A priority Critical patent/JP2712522B2/ja
Publication of JPH02269476A publication Critical patent/JPH02269476A/ja
Application granted granted Critical
Publication of JP2712522B2 publication Critical patent/JP2712522B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Description

【発明の詳細な説明】 産業上の利用分野 本発明は誘導加熱調理器に関するものである。
従来の技術 従来、この種誘導加熱調理器のPWM回路は、第3図に
示す回路構成のようになっており、第3図の回路の各部
の波形は第4図に示すようになっていた。
すなわち、RC充放電回路401の出力Xである三角波
と、基準電圧設定回路402の出力Wである基準電圧とを
比較回路403で比較し、出力Xである三角波が出力Wの
基準電圧より低い期間だけインバータ回路のスイッチン
グ素子をドライブするオンパルスを発生するようになっ
ており、前記オンパルス幅は基準電圧設定回路402の出
力電圧Wの上昇・下降によって変化するようになってい
る。404,406,408,410は抵抗で、407,409はコンデンサ
で、405はトランジスタである。
発明が解決しようとする課題 しかし、このような回路構成のものでは誘導加熱調理
器の消費電力を最小値にするために上記インバータ回路
のスイッチング素子のオンパルス幅を最小値に設定しよ
うとする場合、この最小オンパルス幅は、RC充放電回路
401の充放電時定数のばらつきによる出力Xの三角波の
ばらつきや基準電圧設定回路の出力Wのばらつきにより
大きくばらつき、その結果、誘導加熱調理器の最小消費
電力が大きくばらついてしまうという問題があった。
そこで、本発明はインバータ回路のスイッチング素子
のドライブの最小オンパルス幅のばらつきを小さく抑え
誘導加熱調理器の最小消費電力のばらつきを小さく抑え
ることを目的とする。
課題を解決するための手段 そして上記目的を達成するために本発明は、PWM回路
のRC充放電回路の出力電圧である三角波の、前記PWM回
路の出力であるスイッチング素子のドライブのオンパル
ス幅を最小値に設定するのに関わる部分の波形を方形に
するものである。
作用 本発明の誘導加熱調理器は、上記内容により、インバ
ータ回路のスイッチング素子をドライブする最小オンパ
ルス幅は、RC充放電回路の充放電時定数とは無関係とな
り、また、基準電圧設定回路の出力電圧がばらついても
RC充放電回路の出力電圧の上記最小オンパルス幅を得る
のに関わる部分の波形が方形であるため、比較回路で基
準電圧設定回路の出力電圧以下と判断されるRC充放電回
路の出力の期間は一定となる。この結果、RC充放電回路
の充放電時定数や基準電圧設定回路の出力がばらついて
も誘導加熱調理器の最小消費電力のばらつきを抑えるこ
とができるものである。
実施例 以下、本発明の一実施例を添付図面にもとづいて説明
する。
第1図において、111はPWM回路で、PWM回路111はRC充
放電回路108と、基準電圧設定回路109と、比較回路110
とよりなり、RC充放電回路108の入力aは充放電のタイ
ミングを制御する端子で、基準電圧設定回路109の入力
bは誘導加熱調理器の任意の消費電力を得るために設定
される基準電圧を制御する端子で、それぞれの回路の出
力cと出力dは比較回路110に入力され、その出力であ
るPWM回路の出力eはドライブ回路112を経てインバータ
回路114の半導体スイッチング素子113に出力される。10
3,105,107は抵抗で、104,106はコンデンサで、102はツ
ェナーダイオードで、101はトランジスタで、107はコン
パレータである。
次に、この一実施例の構成における作用を説明する。
いま、RC充放電回路108の入力aに第2図に示す波形を
入力している場合について説明する。入力aがHレベル
からLレベルになったとき、トランジスタ101はオフ
し、コンデンサ104はVccからツェナーダイオード102を
通して急速に充電され、出力cは急速に(Vcc−V102
ボルト(V102はツェナーダイオード102のツェナー電
圧)となり、その後出力cは抵抗103とコンデンサ104と
で決まる充電時定数で徐々に上昇する。そして、入力a
がLレベルからHレベルになると、トランジスタ101は
オンし、コンデンサ104に溜まった電荷はツェナーダイ
オード102を通じてトランジスタ101により急速に放電さ
れ、出力cは急速に零ボルト近くまで引き下げられ、こ
の繰り返しにより出力cは第2図に示す三角波の下側の
一部が方形の波形となる。いま、基準電圧設定回路109
の入力bに誘導加熱調理器の最小消費電力を得るような
制御信号が入力されると、基準電圧設定回路109の出力
dは第2図の点線で示した値から実線(2本の実線は上
記状態での基準電圧設定回路109の出力dのばらつきを
表す)で示した値まで下降し安定するが、この出力電圧
dが第2図に示すようにばらついたとしても比較回路11
0の出力、つまり、PWM回路の出力eのインバータ回路の
スイッチング素子の最小オンパルス幅は一定になる。
この結果、誘導加熱調理器の最小消費電力のばらつき
は抑えられる。
発明の効果 以上のように本発明は、インバータ回路のスイッチン
グ素子のドライブのオンパルス幅を決定するPWM回路内
のRC充放電回路の出力である三角波の、上記オンパルス
幅の最小値を決定するのに関わる部分の波形を方形にし
たものであるので、インバータ回路のスイッチング素子
のドライブの最小オンパルス幅は基準電圧設定回路の出
力がばらついても一定であり、誘導加熱調理器の最小消
費電力のばらつきを抑えることができるものである。
【図面の簡単な説明】
第1図は本発明の誘導加熱調理器のインバータ回路のス
イッチング素子のドライブのオンパルス幅を決定するPW
M回路の概略回路図、第2図は第1図のPWM回路の各部の
動作波形図、第3図は従来の誘導加熱調理器のインバー
タ回路のスイッチング素子のドライブのオンパルス幅を
決定するPWM回路の概略回路図、第4図は第3図のPWM回
路の各部の動作波形図である。 114……インバータ回路、113……スイッチング素子、10
8……RC充放電回路、109……基準電圧設定回路、110…
…比較回路、c……三角波、c′……方形部分。
───────────────────────────────────────────────────── フロントページの続き (72)発明者 野間 博文 大阪府門真市大字門真1006番地 松下電 器産業株式会社内 (56)参考文献 特開 昭62−232890(JP,A)

Claims (1)

    (57)【特許請求の範囲】
  1. 【請求項1】インバータ回路のスイッチング素子のドラ
    イブのオンパルス幅を決定するRC充放電回路と基準電圧
    設定回路と前記RC充放電回路の出力電圧と前記基準電圧
    設定回路の出力電圧を比較する比較回路などよりなるPW
    M回路において、前記RC充放電回路の出力電圧である三
    角波の、前記PWM回路の出力である前記スイッチング素
    子のドライブのオンパルス幅を最小値に設定するのに関
    わる部分の波形を方形にしたことを特徴とする誘導加熱
    調理器。
JP1090166A 1989-04-10 1989-04-10 誘導加熱調理器 Expired - Lifetime JP2712522B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1090166A JP2712522B2 (ja) 1989-04-10 1989-04-10 誘導加熱調理器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1090166A JP2712522B2 (ja) 1989-04-10 1989-04-10 誘導加熱調理器

Publications (2)

Publication Number Publication Date
JPH02269476A JPH02269476A (ja) 1990-11-02
JP2712522B2 true JP2712522B2 (ja) 1998-02-16

Family

ID=13990900

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1090166A Expired - Lifetime JP2712522B2 (ja) 1989-04-10 1989-04-10 誘導加熱調理器

Country Status (1)

Country Link
JP (1) JP2712522B2 (ja)

Also Published As

Publication number Publication date
JPH02269476A (ja) 1990-11-02

Similar Documents

Publication Publication Date Title
JP2780167B2 (ja) Ac−dcコンバータ
EP0373693B1 (en) Generator of drive signals for transistors connected in a half-bridge configuration
US5610502A (en) Boost power supply with clock period compensation
US4402299A (en) Ignition coil energizing circuit
JPH08222386A (ja) 零電圧スイッチング回路
JPS631039B2 (ja)
US5914589A (en) Voltage boosting circuit for high-potential-side MOS switching transistor
US4453115A (en) DC Motor control system
JP2712522B2 (ja) 誘導加熱調理器
JP2712582B2 (ja) 誘導加熱調理器
JP3525436B2 (ja) スイッチング電源装置
JP2002325445A (ja) スイッチング電源装置及び共振型スイッチング電源回路
JPH02274012A (ja) デューティ制御回路
JP2771605B2 (ja) 充放電制御回路
JPH073833Y2 (ja) スイッチング電源装置の過電流保護回路
JPS5848529A (ja) スイツチング回路
JPH054345Y2 (ja)
JPS6161508B2 (ja)
JP3051488B2 (ja) 電源装置
JPS587725Y2 (ja) パルス遅延回路
JP3032935B2 (ja) ドライブ回路
JPH1098875A (ja) スイッチングレギュレータ
JPH054346Y2 (ja)
JP3559051B2 (ja) リレーの駆動回路
KR910010852A (ko) 구형파의 위상 지연회로

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081031

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091031

Year of fee payment: 12

EXPY Cancellation because of completion of term
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091031

Year of fee payment: 12