JP2587526B2 - コモンドライバー回路 - Google Patents
コモンドライバー回路Info
- Publication number
- JP2587526B2 JP2587526B2 JP2215496A JP21549690A JP2587526B2 JP 2587526 B2 JP2587526 B2 JP 2587526B2 JP 2215496 A JP2215496 A JP 2215496A JP 21549690 A JP21549690 A JP 21549690A JP 2587526 B2 JP2587526 B2 JP 2587526B2
- Authority
- JP
- Japan
- Prior art keywords
- common
- bias
- circuit
- output
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
- G09G3/3655—Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
Description
い負荷を駆動するコモンドライバー回路に関するもので
ある。
ー回路は第6図に示すようにコモン振幅信号(フレーム
パルス)(FP)が入力されるバッファ増幅器(1)に可
変抵抗器(2)によるバイアスを付与し、このバイアス
を調整することによってコモン振幅信号を調整してい
た。そして、バッファ増幅器(1)の出力は直流カット
用コンデンサ(C1)で直流成分が除かれ、新たに可変抵
抗器(3)によってコモンバイアスが与えられるように
なっていた。而して、液晶パネルのコモン電極には前記
コモン振幅信号(FP)と可変抵抗器(3)によるコモン
バイアスが与えられる。
加えられた振幅信号を得るためにバッファ増幅器(1)
からの出力のうち直流成分をコンデンサ(C1)でカット
しなければならなかった。このため、コモンをフィール
ドごとに切り換えるにはコンデンサ(C1)として大容量
のコンデンサが必要であった。また、可変抵抗器(3)
に印加される電源電圧Vcc,−VEEにコモンバイアスが依
存するため、これらの電源電圧が変動すると、コモンバ
イアスも変動し液晶パネルに悪影響を与えることにな
る。
スを振幅したのちコンデンサ(C1)で直流分をカットし
再び抵抗分割でバイアスを加えるというやりかたが採用
されてきたがコモン出力の振幅は最大8Vppまで振られる
事があり、また、加えられるバイアスによっては、
(3)のバイアス調整(VR)に接続されている−VEEが
パネルのソース電源電圧と同じ電圧では調整出来ない場
合があり、このため−VEEはさらに低い電圧(−21V)
から取る必要があった。この電圧はパネルのソース電源
電圧の変動とは無関係に変動するため、電源が安定して
いない場合パネルに直流が加わってしまう欠点がある。
このバイアスを決める電圧をパネルのソース電源電圧と
同じ電源ラインから取ることができれば、ソース電源電
圧がたとえ変動をうけたとしても、(3)で設定するバ
イアスも変動に応じて同方向に変動するためのパネルに
は直流がかかりにくい。また、パネルのスペックにおい
て、ソースドライバーに加わるビデオ信号の中心電圧の
変動とコモンの中心電圧の変動の両方を、信号内容、電
源の変動などの条件においても、押さえる必要があっ
た。ビデオ信号のほうは、すでに、フィードバックがか
けられ、安定しているが、コモンのほうは、上記のよう
な理由により必ずしもスペックが守られているとは限ら
なかった。
コモンバイアスの変動がなく、且つ大容量の直流カット
用コンデンサを不要として、安定したバイアスが与えら
えたコモン出力を供給できるコモンドライバー回路を提
供することを目的とする。
動用のコモンドライバー回路において、容量性負荷を十
分にドライブできるバッファ増幅器又はボルテージフォ
ロワより成る出力回路と、前記出力回路にコモン信号と
コモンバイアスを供給する手段と、前記コモンバイアス
を設定するバイアス設定手段と、前記出力回路の直流レ
ベルを検出し該検出出力を使って前記バイアス設定手段
によって設定されたコモンバイアスが常に保持されるよ
うになす制御手段とから成る構成としている。
モンバイアスが出力回路に与えられ、しかもそのコモン
バイアスは変動すると、制御手段によってその変動が補
償されるので常に一定に保持されることになる。
示装置の全体の構成を示すブロック図で、第2図は本発
明の一実施例として示すコモンドライバー回路のブロッ
ク図、第3図は第2図の各ブロックの具体的な回路構成
を示す回路図、第4図は第1図及び第3図の各部におけ
る信号の信号波形図である。
フィルム・トランジスタ・アレイ)よりなるLCDパネル
(40)は、ゲートドライバー(40a)、ソースドライバ
ー(40b)、及びコモンドライバー(39)を備え、かつ
液晶パネルコントローラ(38)よりゲートドライバー
(40a)へゲートドライバー駆動信号と、ソースドライ
バー(40b)へソースドライバー駆動信号を、コモンド
ライバー(39)へコモン信号作成用信号を夫々入力させ
る。
(33)に入力される。同期分離回路(31)で同期分離さ
れた同期信号は、液晶パネルコントローラ(38)及びク
ランプパルス・ジェネレータ(32)に入力される。Y/C
分離回路(33)ではビデオ信号を輝度信号とクロマ信号
に分離し、ビデオクロマ信号処理回路(34)に入力され
る。ビデオクロマ信号処理回路(34)からR,G,Bの原色
信号が出力されてブライトネス・コントラストコントロ
ール,ガンマ補正回路(35)に入力される。クランプパ
ルス・ジェネレータ(32)のクランプパルスがビデオク
ロマ信号処理回路(34)とブレイトネス・コントラスト
コントロール,ガンマ補正回路(35)に入力される。ブ
ライトネス・コントラストコントロール,ガンマ補正回
路(35)の原色信号R,G,Bは、インバータ回路(36)で
信号処理されてドライバー回路(37)からビデオ信号出
力としてソースドライバー回路(40b)へ入力される。
液晶パネルコントローラ(38)は同期分離回路(31)か
ら同期信号を入力すると共に、第4図aに示す如く10MH
z以上のサイン波形をクロックckを入力して、パネルの
コントロール信号としてゲートドライバー駆動信号及び
ソースドライバー駆動信号を作成して出力すると同時
に、信号に同期したフレームパルス(FP)、または、フ
レームパルスとして第4図bに示す如き15KHzの0乃至5
Vの水平周期信号としてのコモン信号作成用信号を出力
する。液晶パネルコントローラ(38)から出力されるフ
レームパルスは、インバータ(36)とコモンドライバー
(39)に入力される。コモンドライバー(39)に入力さ
れた反転パルスとしての第4図bに示す如き0乃至5Vの
DCレベルの持つ15KHzの水平周期信号は、第2図に示す
端子(10)からコモン振幅信号としてバッファ増幅器
(11)に入力される。このバッファ増幅器(11)にはバ
イアス、振幅をコントロールするコントロール部(12)
が接続されている。このコントロール部(12)は振幅可
変ボリウム(13)で設定した設定値をバッファ増幅器
(11)に与えると共に、バイアス可変ボリウム(14)で
設定したバイアスを出力回路側から帰還した直流レベル
と比較器で比較し、その比較出力によってバイアスを可
変してバッファ増幅器(11)へ与える。バッファ増幅器
(11)に接続した演算増幅器(15)は、その(+)入力
端子に前記バッファ増幅器(11)からの出力が第4図c
に示す如き−4Vをセンターバイアスとする−1V乃至−7V
のDCレベルを持つパルス信号として供給され、かつ演算
増幅器(15)の出力は、容量性の重い負荷を十分にドラ
イブできるようにバッファ用トランジスタ(Q1),
(Q2)が図示の如く接続されており、その出力点(a)
から(−)入力端子に電圧帰還されている。これにより
演算増幅器(15)とバッファ用トランジスタ(Q1),
(Q2)はボルテージフォロワを構成する。このボルテー
ジフォロワは出力回路(18)を成しており、出力点
(a)は液晶パネルのコモン電極に接続されて第4図d
に示す如き−4Vをセンターバイアスとする−1V乃至−7V
のDCレベルを持つパルス信号として供給されるが、一方
において抵抗(R1)とコンデンサ(C1)から成るローパ
スフィルタ(16)にも接続されている。ローパスフィル
タ(16)の出力は第4図eに示す如き−4Vの信号として
フィードバック回路(17)を通して前記コントロール部
(12)へ供給される。フィードバック回路(17)は特に
第3図に示すように演算増幅器で構成され、そのプラス
入力端子に前記ローパスフィルタ(16)の出力が印加さ
れ、マイナス入力端子には電源電圧+Vccを1/2分圧した
電圧Vcc/2が印加される。フィードバック回路(17)の
出力は、第4図fに示す如く−4Vの信号として、コント
ロール部(12)の一部を構成する基準電圧発生回路(2
0)、演算増幅器(21)の一方の入力端子へ結合され
る。尚、この基準電圧発生回路(20)、演算増幅器(2
1)の他方の入力端子にはバイアス可変ボリウム(14)
で設定した直流電圧が与えられる。この基準電圧発生回
路(20)の出力は、第4図gに示す如きDCレベル、振幅
ともVR(13),(14)により変動させたパルス信号とし
て、前記ローパスフィルタ(16)からフィードバック回
路(17)を通して与えられる直流電圧と前記バイアス可
変ボリウム(14)からの直流電圧が一致するようにバッ
ファ増幅器(11)へ与えられるバイアスをコントロール
する。
に構成される。バッファ増幅器(11)は、演算増幅器
(19)と抵抗R1,R2,R3,R4で構成される。出力回路(1
8)は演算増幅器(15)と一対のバッファ用トランジス
タ(Q1),(Q2)より構成される。フィードバック回路
(17)は、コンパレータ(22)と抵抗R6より構成され
る。
とよりなり、その直流分をフィードバック回路(17)の
コンパレータ(22)へ入力する。フィードバック回路
(17)はコンパレータ(22)と抵抗R6よりなり、その出
力をコントロール部(12)の演算増幅器(21)へ入力す
る。コントロール部(12)は、基準電圧発生回路(2
0)、演算増幅器(21)、抵抗R7,R8,R9,R10及びコンデ
ンサC2より構成される。演算増幅器(21)に接続した増
幅可変ボリウム(13)はコントロール部(12)よりの出
力信号の振幅を調整するものであり、基準電圧発生回路
(20)に接続したバイアス可変ボリウム(14)はコント
ロール部(12)よりの出力信号のセンターバイアスを調
整するものである。
ァ増幅器(11)で、(12)のコントロール吹からの制御
信号により、増幅(または縮小)されると同時に、バイ
アスも制御される。コントロール部(12)で作られるバ
イアスの制御信号はバイアス可変ボリウム(14)で設定
した基準レベルとローパスフィルタ(16)で作られる信
号のレベルとをフィードバック回路(17)で比較するこ
とによって作り出され、出力回路(18)の出力が常に一
定になるように(11)のバッファ増幅器を制御する。コ
ンデンサC3は、抵抗R6と共に平滑用のものである。
3図の具体的な回路で安定し振幅及びバイアスが設定さ
れ、液晶パネルLCDに加えられるようになる。
す如きブロック回路よりなり、第3図に具体的回路の他
に、その変形例とて第5図の回路図の如く構成してもよ
い。第5図に示す回路では、端子(51)にはフレームパ
ルスが入力され、(52)の演算増幅器に入力される。入
力されたフレームパルスの振幅は、振幅可変ボリウム
(53)で調整される。演算増幅器(52)の出力は(54)
のボルテージフォロワにて形成される出力回路に入力さ
れ、コモン出力として取り出される。またコモン出力は
抵抗R17、コンデンサC12で構成されるローパスフィルタ
で直流出力として取り出され、(56)のコンパレータに
入力される。コンパレータ(56)では基準電圧発生回路
(57)、バイアス可変ボリウム(58)で設定されたレベ
ルと前記ローパスフィルタ出力レベルとの比較を行い、
コンパレータ出力は抵抗R18、コンデンサC13のローパス
フィルタを経て、(55)のボルテージフォロワに加えら
れる。この出力は直流で抵抗R17、コンデンサC12のロー
パスフィルタの出力が常にバイアス可変ボリウム(58)
で設定されたレベルになるように(52)に加えられる。
第5図のコンデンサC11は高周波成分のバイパス用(特
に高い周波数を扱う場合)。コンデンサC13は(56)の
コンパレータ出力の平滑、基準電圧(基準電圧発生回路
(57)の出力)に落とすことにより、出力バウンドを押
さえる。コンデンサC14はノイズに対する保護用のもの
である。
され(56)のコンパレータに入力される。また、(58)
のバイアス可変ボリウムはVcc,−VEEともパネルのソー
ス電源電圧と同じ電源ラインから取られている。バイア
ス可変ボリウム(58)で設定されるバイアスは、コモン
出力のバイアスを設定するとともに、直流フィードバッ
クの基準電圧にもなっており、ソース電源電圧の変動に
も追従できるようになっている。ソース電源電圧が変動
した場合、基準電圧の変動に応じて動くため、パネルに
加わる電圧の変動が小さくなる。回路はすべて直結で構
成されるため直流カット用コンデンサは必要ない。第5
図の変形例は第3図のものと比較して第3図と同じよう
な効果を上げる上に、振幅調整を行うのにボリウムで帰
還抵抗(53)を可変するので安定している。
ライバー回路では、ボルテージフォロワ、ローパスフィ
ルタ、フィードバック、コントロールの各回路を備えた
簡単な回路構成よりなり、この種回路の信号処理上悪影
響を与える直流分の変動が押さえられて信頼性が向上す
る。またコモンバイアス付与を出力回路の前段から行う
ため、直流をカットする必要がなく、従って大容量の直
流カット用コンデンサが不要となる。
晶表示装置の全体の構造を示すブロック図、第2図は本
発明にかかるコモンドライバー回路の一実施例の概略の
構成を示すブロック図、第3図は第2図のブロック図の
詳細な回路の具体的な構成を示す回路図、第4図は第1
図及び第3図の各部において生じる夫々の信号の波形
図、第5図は第3図の回路図の変形例を示す回路図、第
6図はこの種コモンドライバー回路の従来例のものを示
す回路図である。 (11)……バッファ増幅器、 (12)……コントロール部、 (13)……振幅可変ボリウム、 (14)……バイアス可変ボリウム、 (15)……演算増幅器、 (16)……ローパスフィルタ、 (17)……フィードバック回路、 (18)……出力回路。
Claims (1)
- 【請求項1】液晶パネル駆動用のコモンドライバー回路
において、容量性負荷を十分にドライブできるバッファ
増幅器又はボルテージフォロワより成る出力回路と、前
記出力回路にコモン信号とコモンバイアスを供給する手
段と、前記コモンバイアスを設定するバイアス設定手段
と、前記出力回路の直流レベルを検出し該検出出力を使
って前記バイアス設定手段によって設定されたコモンバ
イアスが常に保持されるようになす制御手段と、から成
ることを特徴するコモンドライバー回路。
Priority Applications (7)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
AU61324/90A AU623802B2 (en) | 1989-08-31 | 1990-08-24 | Common driver circuit |
KR1019900013281A KR930011105B1 (ko) | 1989-08-31 | 1990-08-28 | 공통 드라이버회로 |
MYPI90001494A MY109311A (en) | 1989-08-31 | 1990-08-30 | Common driver circuit. |
EP90309583A EP0428250B1 (en) | 1989-08-31 | 1990-08-31 | Driver circuit for a display panel |
CN90107443A CN1021605C (zh) | 1989-08-31 | 1990-08-31 | 公共驱动器电路 |
ES90309583T ES2078316T3 (es) | 1989-08-31 | 1990-08-31 | Circuito de excitacion para un panel visualizador. |
US07/851,257 US5283477A (en) | 1989-08-31 | 1992-03-13 | Common driver circuit |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP10240689 | 1989-08-31 | ||
JP1-102406 | 1989-08-31 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH03155523A JPH03155523A (ja) | 1991-07-03 |
JP2587526B2 true JP2587526B2 (ja) | 1997-03-05 |
Family
ID=14326557
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2215496A Expired - Lifetime JP2587526B2 (ja) | 1989-08-31 | 1990-08-14 | コモンドライバー回路 |
Country Status (4)
Country | Link |
---|---|
JP (1) | JP2587526B2 (ja) |
KR (1) | KR930011105B1 (ja) |
BR (1) | BR9004303A (ja) |
DE (1) | DE69023203T2 (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0566740A (ja) * | 1991-09-04 | 1993-03-19 | Sharp Corp | 信号出力回路 |
US20070290969A1 (en) * | 2006-06-16 | 2007-12-20 | Yih-Jen Hsu | Output buffer for gray-scale voltage source |
TWI343556B (en) * | 2006-08-15 | 2011-06-11 | Novatek Microelectronics Corp | Voltage buffer and source driver thereof |
-
1990
- 1990-08-14 JP JP2215496A patent/JP2587526B2/ja not_active Expired - Lifetime
- 1990-08-28 KR KR1019900013281A patent/KR930011105B1/ko not_active IP Right Cessation
- 1990-08-30 BR BR909004303A patent/BR9004303A/pt not_active IP Right Cessation
- 1990-08-31 DE DE69023203T patent/DE69023203T2/de not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
DE69023203T2 (de) | 1996-06-20 |
JPH03155523A (ja) | 1991-07-03 |
KR930011105B1 (ko) | 1993-11-24 |
BR9004303A (pt) | 1991-09-03 |
KR910005564A (ko) | 1991-03-30 |
DE69023203D1 (de) | 1995-11-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5283477A (en) | Common driver circuit | |
US20020084817A1 (en) | Duty cycle control loop | |
EP0428250B1 (en) | Driver circuit for a display panel | |
US7679592B2 (en) | Liquid crystal display device operated by remote control | |
JP2587526B2 (ja) | コモンドライバー回路 | |
US4837621A (en) | Mode discriminator for monitor | |
JP3203012B2 (ja) | 映像信号処理回路 | |
KR100229622B1 (ko) | 액정표시장치의 크로스-토크 보상회로 | |
US4998170A (en) | Direct current restorer | |
JP2550892B2 (ja) | 安定化電源装置 | |
JP3043178B2 (ja) | 液晶電源回路 | |
JP2930799B2 (ja) | 映像出力回路 | |
JP2516105B2 (ja) | 黒レベル補正回路 | |
JPH05249926A (ja) | 映像出力回路 | |
KR910005334Y1 (ko) | 칼라모니터의 pga 모드시 수직크기 조정회로 | |
KR920006762Y1 (ko) | Lcd모니터용 전원 콘트롤 회로 | |
JPS63267917A (ja) | 液晶表示装置の駆動電圧回路 | |
JP2001004975A (ja) | 液晶表示方法および装置 | |
JP3324895B2 (ja) | 電源安定化回路を用いた画像表示装置 | |
KR0115461Y1 (ko) | 영상신호의 포화 보상 회로 | |
JPH0681266B2 (ja) | 垂直偏向装置 | |
KR950012661B1 (ko) | 영상신호의 ee 레벨 조정회로 | |
KR890000945B1 (ko) | 모니터의 수직영상폭 자동조절회로 | |
JPS5986789U (ja) | 時間軸変動補正装置 | |
JPH02308295A (ja) | 液晶表示装置のバイアス電源回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20071205 Year of fee payment: 11 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20081205 Year of fee payment: 12 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20091205 Year of fee payment: 13 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20091205 Year of fee payment: 13 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101205 Year of fee payment: 14 |
|
EXPY | Cancellation because of completion of term | ||
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101205 Year of fee payment: 14 |