JP2570636B2 - パワーモールドダイオード - Google Patents

パワーモールドダイオード

Info

Publication number
JP2570636B2
JP2570636B2 JP6276060A JP27606094A JP2570636B2 JP 2570636 B2 JP2570636 B2 JP 2570636B2 JP 6276060 A JP6276060 A JP 6276060A JP 27606094 A JP27606094 A JP 27606094A JP 2570636 B2 JP2570636 B2 JP 2570636B2
Authority
JP
Japan
Prior art keywords
diode
chip
lead frame
bonded
power
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP6276060A
Other languages
English (en)
Other versions
JPH08116004A (ja
Inventor
功 吉野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP6276060A priority Critical patent/JP2570636B2/ja
Publication of JPH08116004A publication Critical patent/JPH08116004A/ja
Application granted granted Critical
Publication of JP2570636B2 publication Critical patent/JP2570636B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/2612Auxiliary members for layer connectors, e.g. spacers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/4826Connecting between the body and an opposite side of the item with respect to the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • H01L2224/48465Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73215Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、パワーモールドダイオ
ードに関し、特にサージ吸収に用いられる定電圧ダイオ
ードに関する。
【0002】
【従来の技術】従来のパワーモールドダイオードは、図
3に示すように、ダイオードチップ(34)がリードフ
レーム(31)とリードフレーム(32)ではさまれて
いる。リードフレーム(31)は、ダイオードチップ
(34)をマウント材(35)を用いて接着し、電気的
接続と熱放散を行っている。リードフレーム(32)
は、ダイオードチップ(34)と絶縁膜(38)を介し
て接着され、熱放散を行っている。電気的接続行うた
め、リードフレーム(32)の一部を除去し、チップの
表面を露出させて、チップ電極(39)にボンディング
ワイヤ(36)で接続している。そして全体は樹脂(3
7)で封止されているものである。以上のような構造に
より、過電流が流れた場合にボンディングワイヤが溶断
し、電気的に開放状態となるものである(例えば、US
P第4,945,398号)。
【0003】
【発明が解決しようとする課題】上記従来技術に示した
構造のものでは、チップ上面とリードフレームとの間に
絶縁膜を形成しなければならず、絶縁膜を形成するとい
う工程を要するもので量産製造に不向きで、かつコスト
が高くなるものであった。また、チップ上面のリードフ
レームとチップボンディング領域の位置合わせが困難で
あり、リードフレームとチップが短絡し、ワイヤ溶断機
能が損なうわれる可能性があるものであった。さらに、
ワイヤボンディング機の制約から小型なものができない
という問題があった。
【0004】
【課題を解決するための手段】本発明は、ダイオードチ
ップが2つのリードフレームにはさまれ、一方のリード
フレームにダイオードチップを接着し、もう一方のリー
ドフレームとボンディングワイヤで接続され樹脂で封止
されているパワーモールドダイオードにおいて、一方の
リードフレームに接着されたダイオードチップ表面に放
熱板を直接接着し、かつ、前記放熱板がもう一方のリー
ドフレームとボンディングワイヤで接続されていること
を特徴とするパワーモールドダイオードである。また、
本発明は、ダイオードチップ表面に直接接着された放熱
板が、突出部を設けていることを特徴とする上記のパワ
ーモールドダイオードである。
【0005】
【作用】本発明において、パワーモールドダイオードは
チップ表面に放熱板を直接接着し、かつ、この放熱板と
リードフレームがボンディングワイヤで接続されている
ことことにより、高い放熱性を有し、サージ耐量が大き
いものであり、光熱放散効果を損なわず、その製造にあ
たっては量産製造が容易にできる。またボンディングは
放熱板からリードフレームへ接続されるため、小型化も
容易にできるものである。
【0006】
【実施例】次に本発明の実施例について図面を参照して
説明する。 [実施例1]図1は、本発明の一実施例のパワーモール
ドダイオードの断面図である。図1に示すように、2つ
のリードフレーム(1)、(2)を有し、一方のリード
フレーム(1)にダイオードチップ(4)をマウント材
(5a)で接着している。ダイオードチップ(4)にマ
ウント材(5b)で放熱板(3)を接着している。即
ち、絶縁膜を用いず、ダイオードチップ(4)の表面に
放熱板(3)を直接接着しているものである。
【0007】もう一方のリードフレーム(2)は放熱板
(3)とボンディングワイヤ(6)で接続されている。
そして全体は樹脂(7)で封止されている。上記の構造
により、チップと放熱板を直接接着し、電気的接続は放
熱板からボンディングワイヤでリードフレームと接続さ
れるため、製造が容易である。また、チップのボンディ
ング領域は不要であり、チップとリードフレームの位置
合せの精度を必要としないものである。
【0008】[実施例2]図2は、本発明のもの一つの
実施例のパワーモールドダイオードの断面図である。図
2に示すように、2つのリードフレーム(21)、(2
2)を有し、一方のリードフレーム(21)にダイオー
ドチップ(24)をマウント材(25a)で接着してい
る。ダイオードチップ(24)にマウント材(25b)
で放熱板(23)を接着している。放熱板(23)は、
突出部が設けられているものである。
【0009】そして、もう一方のリードフレーム(2
2)は放熱板(23)に設けられている突出部とボンデ
ィングワイヤ(26)で接続されている。そして全体は
樹脂(27)で封止されている。このように、突出部を
設けた放熱板(23)よりリードフレーム(22)へボ
ンディングワイヤ(26)で接続することにより、ボン
ディングワイヤの高さがおさえられ、樹脂界面と内部と
の距離を十分確保することができる。
【0010】上述した本発明の構造によるとチップ上の
放熱板により、高い放熱性を有し、サージ耐量が大きい
ものである。使用例を図4に示す、これは、主回路への
サージ吸収用として本パワーモールドダイオード(10
1)が用いられる。図4に示すように供給電源(10
2)側からの過電圧サージが印加された場合、ダイオー
ドで吸収され、ダイオードに電流が流れる。もし、過電
流が流れ、チップが短絡状態になったとしてもワイヤが
溶断してダイオードは開放状態となり、供給電源はダウ
ンせず供給を継続するというフェイルセーフ機能を有す
る特徴を持つものである。
【0011】
【発明の効果】以上説明したように、本発明によれば、
チップと放熱板と直接接着し、電気的接続は放熱板から
ボンディングワイヤでリードフレームと接続されるた
め、光熱放散効果を損なわず、量産製造が容易にでき
る。また、チップのボンディングは不要であるため、チ
ップとリードフレームとの位置合せの精度を必要としな
い。さらにボンディングは放熱板からリードフレームへ
接続されるため、小型化も容易である。そして、製造コ
ストもチップとリードフレーム間の絶縁膜がないため、
チップのフォトレジスト工程や、酸化工程の削減ができ
るため、約5%の低減ができるという効果を奏するもの
である。
【図面の簡単な説明】
【図1】 本発明の一実施例のパワーモールドダイオー
ドの断面図。
【図2】 本発明のもの一つの実施例のパワーモールド
ダイオードの断面図。
【図3】 従来のパワーモールドダイオードの断面図。
【図4】 本発明のパワーモールドダイオードの使用回
路例。
【符号の説明】
1,21,31,2,22,32 リードフレーム 3,23 放熱板 4,24,34 ダイオードチップ 5a,5b,25a,25b,35 マウント材 6,26,36 ボンディングワイヤ 7,27,37 樹脂 38. 絶縁膜 39. チップ電極 101. パワーモールドダイオード 102. 供給電源

Claims (2)

    (57)【特許請求の範囲】
  1. 【請求項1】 ダイオードチップが2つのリードフレー
    ムにはさまれ、一方のリードフレームにダイオードチッ
    プを接着し、もう一方のリードフレームとボンディング
    ワイヤで接続され樹脂で封止されているパワーモールド
    ダイオードにおいて、一方のリードフレームに接着され
    たダイオードチップ表面に放熱板を直接接着し、かつ、
    前記放熱板がもう一方のリードフレームとボンディング
    ワイヤで接続されていることを特徴とするパワーモール
    ドダイオード。
  2. 【請求項2】 ダイオードチップ表面に直接接着された
    放熱板が、突出部を設けていることを特徴とする請求項
    1に記載のパワーモールドダイオード。
JP6276060A 1994-10-14 1994-10-14 パワーモールドダイオード Expired - Fee Related JP2570636B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6276060A JP2570636B2 (ja) 1994-10-14 1994-10-14 パワーモールドダイオード

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6276060A JP2570636B2 (ja) 1994-10-14 1994-10-14 パワーモールドダイオード

Publications (2)

Publication Number Publication Date
JPH08116004A JPH08116004A (ja) 1996-05-07
JP2570636B2 true JP2570636B2 (ja) 1997-01-08

Family

ID=17564243

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6276060A Expired - Fee Related JP2570636B2 (ja) 1994-10-14 1994-10-14 パワーモールドダイオード

Country Status (1)

Country Link
JP (1) JP2570636B2 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6855937B2 (en) 2001-05-18 2005-02-15 Canon Kabushiki Kaisha Image pickup apparatus
JP2009283861A (ja) * 2008-05-26 2009-12-03 Toyota Central R&D Labs Inc 半導体装置
JP2012182253A (ja) * 2011-02-28 2012-09-20 Sanken Electric Co Ltd 半導体装置

Also Published As

Publication number Publication date
JPH08116004A (ja) 1996-05-07

Similar Documents

Publication Publication Date Title
JP3516789B2 (ja) 半導体パワーモジュール
JP3674333B2 (ja) パワー半導体モジュール並びにそれを用いた電動機駆動システム
JP3540471B2 (ja) 半導体モジュール
US5929514A (en) Thermally enhanced lead-under-paddle I.C. leadframe
JPH09260550A (ja) 半導体装置
JP2001156253A (ja) 半導体電力モジュール及びその製造方法
JPH0878595A (ja) 改善された熱放散を備えたicパッケージ
JP4465906B2 (ja) パワー半導体モジュール
JPH0846104A (ja) 表面実装電子素子およびその製造方法
JPH03108744A (ja) 樹脂封止型半導体装置
JP2570636B2 (ja) パワーモールドダイオード
JPS60137041A (ja) 樹脂封止形半導体装置
JP2001118961A (ja) 樹脂封止型電力用半導体装置及びその製造方法
JP2002110867A (ja) 半導体装置及びその製造方法
JPH06132468A (ja) 半導体装置
JP2004048084A (ja) 半導体パワーモジュール
JPH03266456A (ja) 半導体チップ用放熱部材及び半導体パッケージ
JPH03238852A (ja) モールド型半導体集積回路
JP2713141B2 (ja) 半導体装置
KR20190085587A (ko) 고열전도성 반도체 패키지
JPH0878461A (ja) 放熱板付き半導体装置及びその製造方法
JP2726555B2 (ja) 樹脂封止型半導体装置
JPH05283582A (ja) 正負安定化電源装置
JP2000188371A (ja) リードフレーム及び半導体装置
JPH02188946A (ja) 樹脂封止型半導体装置及びその製造方法

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees