JP2559379B2 - デイスプレイ装置のコンバ−ゼンス回路 - Google Patents

デイスプレイ装置のコンバ−ゼンス回路

Info

Publication number
JP2559379B2
JP2559379B2 JP61245233A JP24523386A JP2559379B2 JP 2559379 B2 JP2559379 B2 JP 2559379B2 JP 61245233 A JP61245233 A JP 61245233A JP 24523386 A JP24523386 A JP 24523386A JP 2559379 B2 JP2559379 B2 JP 2559379B2
Authority
JP
Japan
Prior art keywords
convergence
power supply
circuit
horizontal
amplifier
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP61245233A
Other languages
English (en)
Other versions
JPS63100893A (ja
Inventor
健勇 山田
敏幸 木本
正規 荻野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP61245233A priority Critical patent/JP2559379B2/ja
Publication of JPS63100893A publication Critical patent/JPS63100893A/ja
Application granted granted Critical
Publication of JP2559379B2 publication Critical patent/JP2559379B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Video Image Reproduction Devices For Color Tv Systems (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、ディスプレイ装置のコンバーゼンス回路に
おいて、出力アンプの電圧飽和を防止し、十分なコンバ
ーゼンス補正量を供給し得るコンバーゼンス回路に関す
る。
〔従来の技術〕
従来の装置は特開昭55−163981号公報に記載のように
デジタルコンバーゼンス回路を用い、水平帰線期間内で
デジタル的に水平走査読み出し開始点のコンバーゼンス
補正量の保持期間を水平走査読み出し終了点のコンバー
ゼンス補正量の保持期間より長くし、コンバーゼンスヨ
ークというインダクタンスによるLPF(ローパスフィル
タ)作用で水平走査読み出し開始点において発生する波
形の尾引き現象を防止する例が知られている。しかし、
コンバーゼンス出力アンプの電圧飽和の防止については
配慮されていなかった。
〔発明が解決しようとする問題点〕
従来技術は、コンバーゼンス出力アンプの電圧飽和に
ついて配慮がされておらず、飽和に伴い発生する補正電
流波形のリンギングにより画面左・右端で異常を来たし
コンバーゼンス補正ができない問題があった。
これを第3図,第4図を用いて説明する。
第3図は従来の垂直コンバーゼンス回路を示すブロッ
ク図、第4図はその動作波形を示す波形図である。
第3図において、1は乗算器、2は加算器、3はコン
バーゼンス出力アンプ、4は垂直コンバーゼンスヨー
ク、6は垂直ノコギリ電圧、7は水平ノコギリ電圧、8
は水平パラボラ電圧である。
第4図において、(イ)は映像信号、(ロ)は水平同
期信号、(ハ)は水平フライバックパルス、(ニ)は垂
直コンバーゼンス電流のそれぞれ波形図である。
さて、第3図に示すように、垂直コンバーゼンス回路
は、キーストン歪補正用として垂直ノコギリ波電圧6と
水平ノコギリ波電圧7を乗算器1でかけ合わせた後、ア
ンプ3を介し、垂直コンバーゼンスヨーク4に垂直周期
で振幅変調した水平ノコギリ波電流を流している。しか
し第4図に示すように、水平ノコギリ波電流は、水平帰
線期間で急しゅんに変化するため、3のアンプの電源電
圧が低い、すなわちダイナミックレンジが狭いと飽和す
る。飽和回復後第4図の垂直コンバーゼンス電流波形
(ニ)のように制動が悪くリンギングが生じ画面に異常
がでるため十分な補正をかけることができない。
また、垂直コンバーゼンスヨークに水平パラボラ波電
流を流しコンバーゼンス補正を行なうT/B歪補正も上記
と同様の現象が発生する。
本発明の目的は、水平帰線期間にのみアンプが飽和し
ない高い電圧を垂直コンバーゼンス出力回路に供給し、
回路の損失を増大させることなく、アンプの飽和を防止
しリンギングを生じない十分な補正を行なうようにする
ことにある。
〔問題点を解決するための手段〕
上記目的を達成するため、本発明は、コンバーゼンス
回路において、垂直コンバーゼンス出力アンプの電源電
圧として、電圧の異なる2系統の電源電圧を持つと共
に、水平フライバックパルス又は水平同期信号をトリガ
として一定期間パルスを発生させる回路を備え、該一定
期間パルスを発生させる回路の出力パルスにより前記2
系統の電源電圧を切り替えて用いる切り替え回路を具備
し、該切り替え回路は、垂直コンバーゼンス出力アンプ
に、水平帰線期間には前記2系統の電源電圧のうち高い
方の電源電圧を、水平走査期間には低い方の電源電圧を
供給するように切り替える。
上記回路構成にすれば、前述のコンバーゼンス出力ア
ンプの電圧アンプの飽和を防止でき、リンギングを生じ
ないので十分なコンバーゼンス補正が可能となる。
〔作用〕
水平フライバックパルス又は水平同期信号をトリガと
して一定期間パルスを発生させる回路の出力パルスによ
り垂直コンバーゼンス出力アンプの電源電圧を水平走査
期間よりも水平帰線期間に高くするように電源電圧切換
えを行なえば、垂直コンバーゼンス出力アンプの電圧飽
和を防止でき、リンギングを生じないので十分なコンバ
ーゼンス補正が可能となり前述の問題を解決することが
できる。
〔実施例〕
次に図を参照して本発明の実施例を説明する。
第1図は本発明の一実施例を示す回路図である。同図
において、11は水平フライバックパルス入力端子、12は
単安定マルチバイブレータ、13は垂直コンバーゼンスア
ンプ入力信号端子、14はトランジスタ、15は電源端子、
16はリレー、17はダイオード、18は電源端子、19は垂直
コンバーゼンスアンプ、20は垂直コンバーゼンスヨー
ク、21は映像信号、22は単安定マルチバイブレータ出力
電圧波形、23は垂直コンバーゼンス出力アンプ電源電
圧、である。
第2図は第1図の各部動作波形図である。
第1図,第2図を参照する。
水平フライバックパルス11を単安定マルチバイブレー
タ12に入力する。単安定マルチバイブレータ12によりパ
ルス幅が調整できる。
単安定マルチバイブレータ12の出力信号である水平パ
ルス22をトランジスタ14に入力し、リレー16をONさせ、
垂直コンバーゼンス出力アンプ回路19に、電源電圧15を
供給する。ここで電源電圧15をアンプ19が飽和しない値
に設定しておく。また電源電圧18は電源電圧15よりも回
路が正常に動作する範囲で低くすることができる。(15
と18の電圧比は当社の経験では2:1ぐらいが良い)。
上記回路構成にすれば回路の損失を増加させることな
く垂直コンバーゼンスのアンプの飽和を防止できリンギ
ングを生じないので十分なコンバーゼンス補正が可能と
なり従来の問題を解決できる。
尚上記の単安定マルチバイブレータのかわりに一定期
間パルスを発生させる回路であればR,C回路でも可能で
ある。また単安定マルチバイブレータがなくても良い場
合がある。
〔発明の効果〕
本発明によれば、垂直コンバーゼンス回路の出力アン
プの飽和を回路損失を増加させることなく防止でき、リ
ンギングを生じないのでこれによりコンバーゼンス補正
を十分行なうことが可能となる。
【図面の簡単な説明】
第1図は本発明の一実施例を示す回路図、第2図はその
動作を説明するための動作波形図、第3図は従来の垂直
コンバーゼンス回路を示すブロック図、第4図はその各
部波形図、である。 11……水平フライバックパルス入力端子 12……単安定マルチバイブレータ 13……垂直コンバーゼンスアンプ入力信号端子 14……トランジスタ 15……電源端子 16……リレー 17……ダイオード 18……電源端子 19……垂直コンバーゼンスアンプ 20……垂直コンバーゼンスヨーク 21……映像信号 22……単安定マルチバイブレータ出力電圧波形 23……垂直コンバーゼンスアンプ電源電圧波形

Claims (1)

    (57)【特許請求の範囲】
  1. 【請求項1】ディスプレイ装置のコンバーゼンス回路に
    おいて、垂直コンバーゼンス出力アンプの電源電圧とし
    て、電圧の異なる2系統の電源電圧を持つと共に、水平
    フライバックパルス又は水平同期信号をトリガとして一
    定期間パルスを発生させる回路を備え、該一定期間パル
    スを発生させる回路の出力パルスにより前記2系統の電
    源電圧を切り替えて用いる切り替え回路を具備し、該切
    り替え回路は、垂直コンバーゼンス出力アンプに、水平
    帰線期間には前記2系統の電源電圧のうち高い方の電源
    電圧を、水平走査期間には低い方の電源電圧を供給する
    ように切り替て、垂直コンバーゼンス出力アンプの電圧
    アンプの飽和を防止することを特徴とするディスプレイ
    装置のコンバーゼンス回路。
JP61245233A 1986-10-17 1986-10-17 デイスプレイ装置のコンバ−ゼンス回路 Expired - Lifetime JP2559379B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61245233A JP2559379B2 (ja) 1986-10-17 1986-10-17 デイスプレイ装置のコンバ−ゼンス回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61245233A JP2559379B2 (ja) 1986-10-17 1986-10-17 デイスプレイ装置のコンバ−ゼンス回路

Publications (2)

Publication Number Publication Date
JPS63100893A JPS63100893A (ja) 1988-05-02
JP2559379B2 true JP2559379B2 (ja) 1996-12-04

Family

ID=17130638

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61245233A Expired - Lifetime JP2559379B2 (ja) 1986-10-17 1986-10-17 デイスプレイ装置のコンバ−ゼンス回路

Country Status (1)

Country Link
JP (1) JP2559379B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2688853B2 (ja) * 1989-10-05 1997-12-10 シャープ株式会社 コンバージェンス補正回路

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS51104714U (ja) * 1975-02-19 1976-08-21
JPS5547772A (en) * 1978-09-30 1980-04-04 Toshiba Corp Vertical deflection circuit for television receiver
JPS57162575A (en) * 1981-03-31 1982-10-06 Fujitsu Ltd Vertical deflecting circuit

Also Published As

Publication number Publication date
JPS63100893A (ja) 1988-05-02

Similar Documents

Publication Publication Date Title
CA2047898C (en) Beam scan velocity modulation apparatus with disabling circuit
US4263610A (en) Controlled output composite keying signal generator for a television receiver
KR910008951B1 (ko) 영상신호 제어장치
JP2559379B2 (ja) デイスプレイ装置のコンバ−ゼンス回路
JPH0543586Y2 (ja)
JPS583479A (ja) 合成ビデオ信号処理装置
JPS63284976A (ja) 偏向歪補正回路
US3488554A (en) Linearity corrected sweep circuit
JPS6384381A (ja) ビデオ信号処理装置
JPS625506B2 (ja)
JPH07203239A (ja) 映像表示装置
US3436475A (en) Blanking circuits for television receivers
CA1185358A (en) Burst gate keying and back porch clamp pulse generator
GB2067874A (en) Composite keying signal generator for a television receiver
JPH0528947B2 (ja)
JPH0462233B2 (ja)
JP3031961B2 (ja) ディジタルコンバーゼンス補正装置
KR920002121Y1 (ko) 비데오 신호의 동기 안정화 회로
USRE27793E (en) Blanking circuits for television receivers
JPS6235309B2 (ja)
GB1019811A (en) Improvements in and relating to the conversion of television signals from one standard to another
RU2161872C2 (ru) Устройство воспроизведения видеоинформации
JPH0247669Y2 (ja)
JPH0329357B2 (ja)
JPS6083472A (ja) 映像信号直流電位再生方法