JP2529396C - - Google Patents
Info
- Publication number
- JP2529396C JP2529396C JP2529396C JP 2529396 C JP2529396 C JP 2529396C JP 2529396 C JP2529396 C JP 2529396C
- Authority
- JP
- Japan
- Prior art keywords
- wiring
- base
- transistors
- pair
- transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 239000004065 semiconductor Substances 0.000 claims description 7
- 238000000605 extraction Methods 0.000 description 19
- 238000010586 diagram Methods 0.000 description 5
- 230000000694 effects Effects 0.000 description 1
- 230000006798 recombination Effects 0.000 description 1
- 238000005215 recombination Methods 0.000 description 1
Family
ID=
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP2822951B2 (ja) | 絶縁ゲート電界効果トランジスタの評価素子とそれを用いた評価回路および評価方法 | |
| JP2529396C (enExample) | ||
| JPH09107070A (ja) | 半導体集積回路装置 | |
| JP2529396B2 (ja) | 半導体集積回路装置 | |
| JP2685135B2 (ja) | 半導体集積回路 | |
| JP2713461B2 (ja) | 集積電流ミラー回路 | |
| JPH06224656A (ja) | 半導体装置 | |
| JP2771233B2 (ja) | 半導体集積回路装置 | |
| JP2926801B2 (ja) | 半導体集積装置 | |
| JP3179211B2 (ja) | 半導体集積回路装置 | |
| US7049698B1 (en) | Semiconductor integrated circuit having transistor with reduced resistance | |
| JPS5924195Y2 (ja) | トランジスタ回路 | |
| JPH0525234Y2 (enExample) | ||
| JPH0955469A (ja) | リーク電流補償回路 | |
| JP3038896B2 (ja) | 半導体装置 | |
| JPH084092B2 (ja) | 半導体装置 | |
| JPS5844601Y2 (ja) | デュアル型電界効果トランジスタ | |
| JP2624280B2 (ja) | Iil素子 | |
| JPS61150364A (ja) | 半導体装置 | |
| JP2792460B2 (ja) | マスタスライスlsi | |
| JPH0823072A (ja) | 半導体装置 | |
| JPH027553A (ja) | 半導体集積回路装置 | |
| JPS6254939A (ja) | モノリシツク集積回路 | |
| JPH0548022A (ja) | 半導体装置 | |
| JPH06204372A (ja) | 電力用トランジスタ |