JP2022026046A - 基板間接続構造および基板間接続方法 - Google Patents

基板間接続構造および基板間接続方法 Download PDF

Info

Publication number
JP2022026046A
JP2022026046A JP2020129320A JP2020129320A JP2022026046A JP 2022026046 A JP2022026046 A JP 2022026046A JP 2020129320 A JP2020129320 A JP 2020129320A JP 2020129320 A JP2020129320 A JP 2020129320A JP 2022026046 A JP2022026046 A JP 2022026046A
Authority
JP
Japan
Prior art keywords
thin film
board
substrates
board connection
inter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2020129320A
Other languages
English (en)
Other versions
JP7242613B2 (ja
Inventor
修一 松田
Shuichi Matsuda
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Anritsu Corp
Original Assignee
Anritsu Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Anritsu Corp filed Critical Anritsu Corp
Priority to JP2020129320A priority Critical patent/JP7242613B2/ja
Publication of JP2022026046A publication Critical patent/JP2022026046A/ja
Application granted granted Critical
Publication of JP7242613B2 publication Critical patent/JP7242613B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Structure Of Printed Boards (AREA)
  • Combinations Of Printed Boards (AREA)

Abstract

【課題】インダクタンス成分による伝送線路の損失を低減することができる基板間接続構造を提供する。【解決手段】全体の線路長に応じた寸法に分割され、一方の面11aに線路導体12とグランド13が形成された複数の基板11A,11Bと、複数の基板11A,11Bの線路導体12,12間を導通接続する線状部材14と、線状部材14に近接して覆い、かつ複数の基板11A,11Bのグランド13,13間を導通接続するグランドカバー15と、を備える。【選択図】図1

Description

本発明は、例えば被測定物(DUT:Device Under Test )に既知パターンのテスト信号を入力し、このテスト信号の入力に伴って被測定物から受信した入力データのビット誤り率(BER:Bit Error Rate)を測定する誤り率測定装置などの測定装置の基板間接続構造および基板間接続方法に関する。
例えば下記特許文献1に開示されるように、誤り率測定装置は、固定データを含む既知パターンのテスト信号を被測定物に送信し、このテスト信号の送信に伴って被測定物から折り返して受信した被測定信号と基準となる参照信号とをビット単位で比較してビット誤り率(BER:Bit Error Rate)を測定する装置として従来から知られている。
ところで、この種の誤り率測定装置などの測定装置において、例えば50GHz超で用いられる超高速デジタル信号を測定するために用いられる伝送線路では、高周波での特性を良くするため、誘電損失が低く精度よくパターン構成が可能な薄膜基板が用いられる。その中でもさらに高周波特性を良くするため、比誘電率が低く波長短縮率が少ない石英基板を用い、基板厚を薄くする必要がある。
特開2007-274474号公報
しかしながら、基板厚が薄い石英基板は、寸法が大きいとクラックや基板割れが発生しやすく、長さのある伝送線路では基板を小さなサイズで複数に分割し、分割された基板間の伝送線路を金リボンやワイヤーなどの線状部材でボンディング接続する必要があり、複数の薄膜基板を接続する箇所での高周波特性の悪化が問題となる。
また、薄膜基板は、寸法公差と製造可能になる基板端とパターン端の寸法があるため、隣り合う基板間にギャップが発生し、パターン間の線状部材の寸法が長くなり、直列のインダクタンス成分を持つこととなる。インダクタンス成分は、線状部材の寸法が長い程、その値が大きくなり、50GHz超の高い周波数では大きな損失となる。
ここで、図6は下記の条件を元に後述する実施の形態の基板間接続構造を実施した場合と未実施の場合の薄膜基板間を中心とするインピーダンスの測定を行って得られた結果の一例を示している。
(実施の条件)
薄膜基板:石英、基板厚0.2mm、基板間ギャップ0.075mm
ワイヤー条件:φ0.025mm金ワイヤー、基板中心導体パターン間4本、両サイドグランドパターンなし
グランドカバー材質:銅純金メッキ
グランドカバー寸法:高さ0.1mm
(未実施の条件)
薄膜基板:石英、基板厚0.2mm、基板間ギャップ0.075mm
ワイヤー条件:φ0.025mm金ワイヤー、基板中心導体パターン間4本、両サイドグランドパターン間2本
図6の点線で示すように、分割された薄膜基板間の伝送線路を金リボンやワイヤーなどの線状部材で単にボンディング接続した従来の構造では、薄膜基板と薄膜基板との間の中心Pにおけるインピーダンスが50Ωよりも高くなっていることが判る。
また、線状部材としての金ワイヤーのインダクタンスは約1mmで1nHと言われており、より短く多本数並列貼りしてインダクタンスを0.2nHまで減らしても、100GHzで接続部一箇所で4dBの損失となってしまい、デジタル信号の波形性能劣化になる。
ここで、特定周波数範囲の使用に限れば、基板間ギャップによる容量成分と線状部材の長さを調整することで特定周波数でマッチングすることは可能である。しかし、上述した超高速デジタル信号を測定する誤り率測定装置では、直流から高域まで平坦な周波数特性が要求されるため、インダクタンス成分を可能なだけ小さくして伝送線路の損失を低減することが求められていた。
そこで、本発明は上記問題点に鑑みてなされたものであって、インダクタンス成分による伝送線路の損失を低減することができる基板間接続構造および基板間接続方法を提供することを目的としている。
上記目的を達成するため、本発明の請求項1に記載された基板間接続構造は、全体の線路長に応じた寸法に分割され、一方の面11aに線路導体12とグランド13が形成された複数の基板11A,11Bと、
前記複数の基板の隣接する基板の線路導体間を導通接続する線状部材14と、
前記線状部材に近接して覆い、かつ前記複数の基板の隣接する基板のグランド間を導通接続するグランドカバー15と、を備えたことを特徴とする。
本発明の請求項2に記載された基板間接続構造は、請求項1の基板間接続構造において、
前記線状部材14は、前記グランドカバー15との間の高さ方向の距離が略同等となるように複数設けられることを特徴とする。
本発明の請求項3に記載された基板間接続構造は、請求項1または2の基板間接続構造において、
前記グランドカバー15は、金リボンまたは金メッキした板材からなることを特徴とする。
本発明の請求項4に記載された基板間接続方法は、全体の線路長に応じた寸法に分割され、一方の面11aに線路導体12とグランド13が形成された複数の基板11A,11Bを配置するステップと、
前記複数の基板の隣接する基板の線路導体間を線状部材14にて導通接続するステップと、
前記線状部材に近接して覆い、かつ前記複数の基板の隣接する基板のグランド間を導通接続するようにグランドカバー15を配置するステップと、を含むことを特徴とする。
本発明の請求項5に記載された基板間接続方法は、請求項4の基板間接続方法において、
前記グランドカバー15との間の高さ方向の距離が略同等となるように前記線状部材14を複数設けるステップを含むことを特徴とする。
本発明の請求項6に記載された基板間接続方法は、請求項4または5の基板間接続方法において、
金リボンまたは金メッキした板材で前記グランドカバー(15)を形成するステップを含むことを特徴とする。
本発明によれば、線路導体の線路長に応じて複数に分割された薄膜基板間の接続部にグランドカバーを取り付けて線状部材からグランドまでの距離を接近させる構造としたので、インダクタンス成分による伝送線路の損失を低減させることができる。その結果、誤り率測定装置のパターン発生器でのパターン信号の発生やエラー検出器によるエラー測定において、アイパターン波形の改善および測定精度を向上させることができる。
(a)本発明に係る基板間接続構造の第1実施の形態を示す平面図、(b)同正面図、(c)同側面図である。 (a)本発明に係る基板間接続構造の第2実施の形態を示す平面図、(b)同正面図、(c)同側面図である。 誤り率測定装置の概略構成を示すブロック図である。 本発明に係る基板間接続構造を実施した場合と未実施の場合の挿入損失を示す図である。 本発明に係る基板間接続構造を実施した場合と未実施の場合のリターンロスを示す図である。 本発明に係る基板間接続構造を実施した場合と未実施の場合のインピーダンスの変化を示す図である。
以下、本発明を実施するための形態について、添付した図面を参照しながら詳細に説明する。
[本発明の概要]
本発明に係る基板間接続構造および基板間接続方法は、測定装置として、例えば50GHz超で用いられる超高速デジタル信号を測定するための誤り率測定装置に用いられる伝送線路に採用される。図3に示すように、誤り率測定装置1は、被測定物(DUT)Wに入力される既知のパターン信号を発生するパターン発生器2と、パターン信号の入力に伴って被測定物Wから折り返される信号を受信してエラーを検出(被測定物Wから折り返して受信した被測定信号と基準となる参照信号とをビット単位で比較してビット誤り率(BER:Bit Error Rate)を測定)するエラー検出器3と、を備えて構成される。
本発明に係る基板間接続構造および基板間接続方法は、上記誤り率測定装置1のパターン発生器2における薄膜基板の伝送線路(デジタル信号ライン)の出力(最終の出力)および/またはエラー検出器3における薄膜基板の伝送線路(デジタル信号ライン)の入力(最初の入力)において、インダクタンス成分による伝送線路の損失を低減し、直流から所定周波数(例えば50GHz超えの周波数)まで平坦な周波数特性が得られるものである。
以下、本発明に係る基板間接続構造の各実施の形態について図面を参照しながら説明する。なお、以下では、薄膜基板を2分割した場合を一例として図示して説明しているが、図示の構造に限定されるものではなく、薄膜基板は線路導体の線路長に応じて複数に分割される。具体的には、薄膜基板として石英基板を使用した場合、1つの薄膜基板の線路導体の長さが例えば15mm以上となるように、線路導体の線路長に応じた寸法に薄膜基板を複数に分割する。
[第1実施の形態]
図1(a)~(c)を参照しながら第1実施の形態の基板間接続構造について説明する。
第1実施の形態の基板間接続構造は、図1(a)~(c)に示すように、薄膜基板11を伝送線路の線路長に応じた寸法からなる薄膜基板11Aと薄膜基板11Bに2分割し、2分割した薄膜基板11A,11Bを所定間隔dをおいて配置し、各薄膜基板11A,11Bにコプレーナ線路による伝送線路が形成されている。
2分割した各薄膜基板11A,11Bは、誘電損失が低く精度よくパターン構成が可能なセラミック基板、石英基板などで構成される。なお、薄膜基板11A,11Bとしては、基板厚を極力薄くし(例えば0.2mm程度)、比誘電率が低く波長短縮率が少ない石英基板を用いるのが好ましい。
各薄膜基板11A,11Bの一方の面(表面)11aの中心には、長手方向(長さ方向:X)に沿って線路導体(中心導体)12が形成され、この線路導体12の両側には長手方向Xに沿ってグランド13,13が形成されており、コプレーナ線路による伝送線路を形成している。
そして、一方の薄膜基板11Aの線路導体12と他方の薄膜基板11Bの線路導体12との間は、例えば金リボンや金ワイヤーなどからなる線状部材14によって電気的に導通接続されている。
また、薄膜基板11A,11B間の上方には、トンネル構造部品としてのグランドカバー15が設けられている。グランドカバー15は、例えば金リボン成型または銅エッチング金メッキ形成の板材で形成され、線状部材14に近接して覆い、かつ2分割した一方の薄膜基板11Aのグランド13,13と他方の薄膜基板11Bのグランド13,13との間を電気的に導通接続するように設けられる。
さらに説明すると、グランドカバー15は、折曲部21と取付部22から構成される。折曲部21は、薄膜基板11の表面11aと平行をなす平坦面21aと、薄膜基板11の表面11aと直角をなす一対の立ち下げ面21b,21bとを有する。折曲部21は、薄膜基板11A,11B間の線状部材14に近接して覆うように薄膜基板11の表面11a側に開口21cを有して下向きコ字状に折曲形成される。取付部22は、折曲部21の一対の立ち下げ面21b,21bに一体に形成され、薄膜基板11A,11B間の対向するグランド13,13間を電気的に導通接続するようにグランド13それぞれの面にボンディングして取り付けられる。
なお、線状部材14は、グランドカバー15との間の高さ方向の距離が略同等となるように複数設けるのが好ましい。
また、上述した第1実施の形態の基板間接続構造では、2分割した薄膜基板11A,11Bに形成される伝送線路として、各薄膜基板11A,11Bの一方の面(表面)11aの中心に線路導体12を形成し、この線路導体12の両側に長手方向に沿ってグランド13,13を形成して薄膜基板11A上の線路導体12と薄膜基板11B上の線路導体12との間を線状部材14で電気的に導通接続したコプレーナ線路であるが、この構成に加えて、各薄膜基板11A,11Bの他方の面(裏面)11bにグランドをベタ状に形成したグランドコプレーナ線路を伝送線路としてもよい。
[第2実施の形態]
図2(a)~(c)を参照しながら第2実施の形態の基板間接続構造について説明する。なお、図2(a)~(c)において第1実施の形態と同一または同等の構成要素には同一番号を付している。
第2実施の形態の基板間接続構造は、図2(a)~(c)に示すように、薄膜基板11を伝送線路の線路長に応じた寸法からなる薄膜基板11Aと薄膜基板11Bに2分割し、2分割した薄膜基板11A,11Bを所定間隔dをおいて配置し、各薄膜基板にマイクロストリップ線路による伝送線路が形成されている。
2分割した各薄膜基板11A,11Bは、誘電損失が低く精度よくパターン構成が可能なセラミック基板、石英基板などで構成される。なお、薄膜基板11A,11Bとしては、基板厚を極力薄くし(例えば0.2mm程度)、比誘電率が低く波長短縮率が少ない石英基板を用いるのが好ましい。
各薄膜基板11A,11Bの一方の面(表面)11aの中心には、長手方向(長さ方向:X)に沿って線路導体(中心導体)12が形成される。また、各薄膜基板11A,11Bの他方の面(裏面)11bにはグランドがベタ状に形成されており、マイクロストリップ線路による伝送線路を形成している。
さらに、各薄膜基板11A,11Bの線路導体12の両側で、線路導体12が対向する各薄膜基板11A,11Bの角端部には、薄膜基板11A,11Bの一方の面(表面)11aと他方の面(裏面)11bとの間を貫通するスルーホール16(図2の例では2箇所)が形成され、このスルーホール16に埋設された導電材17を介してベタ状のグランド18と導通接続されるようにグランド13が形成される。
そして、一方の薄膜基板11Aの線路導体12と他方の薄膜基板11Bの線路導体12との間は、例えば金リボンや金ワイヤーなどからなる線状部材14によって電気的に導通接続されている。
また、薄膜基板11A,11B間の上方には、トンネル構造部品としてのグランドカバー15が設けられている。グランドカバー15は、例えば金リボン成型または銅エッチング金メッキ形成の板材で形成され、線状部材14に近接して覆い、かつ2分割した一方の薄膜基板11Aのグランド13と他方の薄膜基板11Bのグランド13との間を電気的に導通接続するように設けられる。
さらに説明すると、グランドカバー15は、折曲部21と取付部22から構成される。折曲部21は、薄膜基板11の表面11aと平行をなす平坦面21aと、薄膜基板11の表面11aと直角をなす一対の立ち下げ面21b,21bとを有する。折曲部21は、薄膜基板11A,11B間の線状部材14に近接して覆うように薄膜基板11の表面11a側に開口21cを有して下向きコ字状に折曲形成される。取付部22は、折曲部21の一対の立ち下げ面21b,21bに一体に形成され、薄膜基板11A,11B間の対向するグランド13,13間を電気的に導通接続するようにグランド13それぞれの面にボンディングして取り付けられる。
なお、線状部材14は、グランドカバー15との間の高さ方向の距離が略同等となるように複数設けるのが好ましい。
ここで、上述した本実施の形態による基板間接続構造を実施した場合と未実施の場合の挿入損失の測定結果を図4に示す。また、上述した本実施の形態による基板間接続構造を実施した場合と未実施の場合のリターンロスの測定結果を図5に示す。
なお、図4の挿入損失および図5のリターンロスは、下記の条件を元に本実施の形態による基板間接続構造を実施した場合と未実施の場合の測定を行って得られた結果である。
(実施の条件)
薄膜基板:石英、基板厚0.2mm、基板間ギャップ0.075mm
ワイヤー条件:φ0.025mm金ワイヤー、基板中心導体パターン間4本、両サイドグランドパターンなし
グランドカバー材質:銅純金メッキ
グランドカバー寸法:高さ0.1mm
(未実施の条件)
薄膜基板:石英、基板厚0.2mm、基板間ギャップ0.075mm
ワイヤー条件:φ0.025mm金ワイヤー、基板中心導体パターン間4本、両サイドグランドパターン間2本
本実施の形態による基板間接続構造では、薄膜基板11A,11B間の接続部における線状部材14の長さによる寄生インダクタンスの値をグランドカバー15で線状部材14に近づけることで寄生インダクタンスの値を下げている。これにより、図6の実線で示すように、薄膜基板11Aと薄膜基板11Bとの間の中心Pにおけるインピーダンスを50Ωに近づけることができる。そして、図4や図5を見ても明らかなように、本実施の形態による基板間接続構造を実施した場合には、本実施の形態による基板間接続構造を実施しない場合と比較して、挿入損失およびリターンロスを低減することができ、直流から所定周波数(例えば50GHz超えの周波数)まで平坦な周波数特性を得ることができる。
このように、本実施の形態によれば、50GHz超で用いられる超高速デジタル信号を測定するための誤り率測定装置1に用いられる伝送線路において、線路導体(中心導体)12の線路長に応じて複数に分割された薄膜基板11A,11B間の接続部に対し、金リボン成型または銅エッチング金メッキ形成のグランドカバー15を取り付けることにより、線状部材14からグランド13までの距離を接近させる構造としたので、インダクタンスの値が小さくなり、50GHz超の伝送線路の損失を大幅に低減させることができる。その結果、50GHz超で用いられる超高速デジタル信号を測定するための誤り率測定装置1のパターン発生器2でのパターン信号の発生やエラー検出器3によるエラー測定において、アイパターン波形の改善および測定精度を向上させることができる。
ところで、上述した実施の形態の基板間接続構造および基板間接続方法は、例示した誤り率測定装置に限定されず、他の高周波測定器などの測定装置に適用可能である。例えば50GHz超えの周波数を用いる測定装置で有用である。
以上、本発明に係る基板間接続構造および基板間接続方法の最良の形態について説明したが、この形態による記述および図面により本発明が限定されることはない。すなわち、この形態に基づいて当業者等によりなされる他の形態、実施例および運用技術などはすべて本発明の範疇に含まれることは勿論である。
1 誤り率測定装置
2 パターン発生器
3 エラー検出器
11(11A,11B) 薄膜基板
11a 一方の面(表面)
11b 他方の面(裏面)
12 線路導体(中心導体)
13 グランド
14 線状部材
15 グランドカバー
16 スルーホール
17 導電材
18 グランド
21 折曲部
21a 平坦面
21b 立ち下げ面
21c 開口
22 取付部
W 被測定物
d 薄膜基板間の間隔
P 薄膜基板間の中心位置

Claims (6)

  1. 全体の線路長に応じた寸法に分割され、一方の面(11a)に線路導体(12)とグランド(13)が形成された複数の基板(11A,11B)と、
    前記複数の基板の隣接する基板の線路導体間を導通接続する線状部材(14)と、
    前記線状部材に近接して覆い、かつ前記複数の基板の隣接する基板のグランド間を導通接続するグランドカバー(15)と、を備えたことを特徴とする基板間接続構造。
  2. 前記線状部材(14)は、前記グランドカバー(15)との間の高さ方向の距離が略同等となるように複数設けられることを特徴とする請求項1に記載の基板間接続構造。
  3. 前記グランドカバー(15)は、金リボンまたは金メッキした板材からなることを特徴とする請求項1または2に記載の基板間接続構造。
  4. 全体の線路長に応じた寸法に分割され、一方の面(11a)に線路導体(12)とグランド(13)が形成された複数の基板(11A,11B)を配置するステップと、
    前記複数の基板の隣接する基板の線路導体間を線状部材(14)にて導通接続するステップと、
    前記線状部材に近接して覆い、かつ前記複数の基板の隣接する基板のグランド間を導通接続するようにグランドカバー(15)を配置するステップと、を含むことを特徴とする基板間接続方法。
  5. 前記グランドカバー(15)との間の高さ方向の距離が略同等となるように前記線状部材(14)を複数設けるステップを含むことを特徴とする請求項4に記載の基板間接続方法。
  6. 金リボンまたは金メッキした板材で前記グランドカバー(15)を形成するステップを含むことを特徴とする請求項4または5に記載の基板間接続方法。
JP2020129320A 2020-07-30 2020-07-30 基板間接続構造および基板間接続方法 Active JP7242613B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2020129320A JP7242613B2 (ja) 2020-07-30 2020-07-30 基板間接続構造および基板間接続方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2020129320A JP7242613B2 (ja) 2020-07-30 2020-07-30 基板間接続構造および基板間接続方法

Publications (2)

Publication Number Publication Date
JP2022026046A true JP2022026046A (ja) 2022-02-10
JP7242613B2 JP7242613B2 (ja) 2023-03-20

Family

ID=80263829

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2020129320A Active JP7242613B2 (ja) 2020-07-30 2020-07-30 基板間接続構造および基板間接続方法

Country Status (1)

Country Link
JP (1) JP7242613B2 (ja)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11346106A (ja) * 1998-05-29 1999-12-14 Nec Corp マイクロストリップ線路の接続方法
JP2004153424A (ja) * 2002-10-29 2004-05-27 Mitsubishi Electric Corp 高周波回路基板の接続構造体、その製造方法および高周波回路装置
JP2007312229A (ja) * 2006-05-19 2007-11-29 National Institute Of Advanced Industrial & Technology 基板間の接続方法
JP2008227720A (ja) * 2007-03-09 2008-09-25 Anritsu Corp 伝送線路接続構造
JP2016181737A (ja) * 2015-03-23 2016-10-13 アンリツ株式会社 伝送線路
JP2019161393A (ja) * 2018-03-12 2019-09-19 アンリツ株式会社 フィードフォワードイコライザ及びフィードフォワードイコライザの高周波特性改善方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11346106A (ja) * 1998-05-29 1999-12-14 Nec Corp マイクロストリップ線路の接続方法
JP2004153424A (ja) * 2002-10-29 2004-05-27 Mitsubishi Electric Corp 高周波回路基板の接続構造体、その製造方法および高周波回路装置
JP2007312229A (ja) * 2006-05-19 2007-11-29 National Institute Of Advanced Industrial & Technology 基板間の接続方法
JP2008227720A (ja) * 2007-03-09 2008-09-25 Anritsu Corp 伝送線路接続構造
JP2016181737A (ja) * 2015-03-23 2016-10-13 アンリツ株式会社 伝送線路
JP2019161393A (ja) * 2018-03-12 2019-09-19 アンリツ株式会社 フィードフォワードイコライザ及びフィードフォワードイコライザの高周波特性改善方法

Also Published As

Publication number Publication date
JP7242613B2 (ja) 2023-03-20

Similar Documents

Publication Publication Date Title
US7492146B2 (en) Impedance controlled via structure
US8816713B2 (en) Probe card having adjustable high frequency signal transmission path for transmission of high frequency signal
US20020089343A1 (en) Contact structure for electrical communication with contact targets
JP3998996B2 (ja) 高周波伝送線路接続システムおよびその方法
US7173433B2 (en) Circuit property measurement method
WO1991009432A1 (en) Impedance-matching coupler
JP6270762B2 (ja) Ic回路
JP4427645B2 (ja) コンタクトプローブ、そのコンタクトプローブに用いる測定用パッド、及びそのコンタクトプローブの作製方法
US7046100B2 (en) Direct current cut structure
US8585432B2 (en) Connector and optical transmission apparatus
US6873230B2 (en) High-frequency wiring board
JP7242613B2 (ja) 基板間接続構造および基板間接続方法
JP3680792B2 (ja) 高速通信装置用マルチコネクタ及びこの高速通信装置用マルチコネクタとプリント基板との実装方法
JP3619396B2 (ja) 高周波用配線基板および接続構造
JP3732437B2 (ja) 電気的接続治具及びこれを用いた半導体装置の特性測定装置
JPH04304646A (ja) ゴムコンダクター及び半導体デバイスの試験方法
JP3641710B2 (ja) 高周波伝送路の変換線路を用いた回路機能ブロックの接続方法と、それを用いた高周波回路基板およびその実装構造
JP2002299394A (ja) シート型プローブカード
US7432728B2 (en) Blade probe and blade probe card
JP2023144360A (ja) 測定用治具
JPH09223894A (ja) 伝送線路およびパッケージ
JP2019149489A (ja) 電気回路基板の接続構造
WO2009157563A1 (ja) 伝送線路基板及び高周波部品の測定装置
JP4145101B2 (ja) 電子回路
JPH02285264A (ja) マイクロ波半導体部品の試験用プローブカード

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20210114

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20220215

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20220412

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20220830

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20221028

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20230228

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20230308

R150 Certificate of patent or registration of utility model

Ref document number: 7242613

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150