JP2017520929A - 同軸配線を備える集積デバイス - Google Patents
同軸配線を備える集積デバイス Download PDFInfo
- Publication number
- JP2017520929A JP2017520929A JP2017500013A JP2017500013A JP2017520929A JP 2017520929 A JP2017520929 A JP 2017520929A JP 2017500013 A JP2017500013 A JP 2017500013A JP 2017500013 A JP2017500013 A JP 2017500013A JP 2017520929 A JP2017520929 A JP 2017520929A
- Authority
- JP
- Japan
- Prior art keywords
- wiring
- substrate
- integrated device
- wire
- coaxial
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000000758 substrate Substances 0.000 claims abstract description 134
- 239000003989 dielectric material Substances 0.000 claims abstract description 22
- 238000000034 method Methods 0.000 claims description 41
- 238000004519 manufacturing process Methods 0.000 claims description 19
- 238000004891 communication Methods 0.000 claims description 8
- 238000007747 plating Methods 0.000 claims description 8
- 239000011810 insulating material Substances 0.000 description 43
- 238000009429 electrical wiring Methods 0.000 description 26
- 229910000679 solder Inorganic materials 0.000 description 26
- 230000008569 process Effects 0.000 description 14
- 238000010586 diagram Methods 0.000 description 11
- 239000000463 material Substances 0.000 description 8
- 239000002184 metal Substances 0.000 description 8
- 229910052751 metal Inorganic materials 0.000 description 8
- 229910052581 Si3N4 Inorganic materials 0.000 description 4
- 238000013461 design Methods 0.000 description 4
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 4
- 230000008901 benefit Effects 0.000 description 3
- 239000004065 semiconductor Substances 0.000 description 3
- 239000000919 ceramic Substances 0.000 description 2
- 239000004020 conductor Substances 0.000 description 2
- 239000011521 glass Substances 0.000 description 2
- 238000003780 insertion Methods 0.000 description 2
- 230000037431 insertion Effects 0.000 description 2
- 239000011368 organic material Substances 0.000 description 2
- 238000012552 review Methods 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- 239000004593 Epoxy Substances 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000010949 copper Substances 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 239000012774 insulation material Substances 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 238000001465 metallisation Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49838—Geometry or layout
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
- H01L21/4814—Conductive parts
- H01L21/4846—Leads on or in insulating or insulated substrates, e.g. metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49833—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers the chip support structure consisting of a plurality of insulating substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5389—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates the chips being integrally enclosed by the interconnect and support structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/552—Protection against radiation, e.g. light or electromagnetic waves
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/10—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
- H01L25/105—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L27/00
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0296—Conductive pattern lay-out details not covered by sub groups H05K1/02 - H05K1/0295
- H05K1/0298—Multilayer circuits
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/22—Secondary treatment of printed circuits
- H05K3/28—Applying non-metallic protective coatings
- H05K3/284—Applying non-metallic protective coatings for encapsulating mounted components
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/46—Manufacturing multilayer circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
- H01L21/4814—Conductive parts
- H01L21/4846—Leads on or in insulating or insulated substrates, e.g. metallisation
- H01L21/4853—Connection or disconnection of other leads to or from a metallisation, e.g. pins, wires, bumps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/10—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
- H01L2225/1005—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/1011—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
- H01L2225/1017—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support
- H01L2225/1023—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support the support being an insulating substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/10—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
- H01L2225/1005—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/1011—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
- H01L2225/1041—Special adaptations for top connections of the lowermost container, e.g. redistribution layer, integral interposer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/10—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
- H01L2225/1005—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/1011—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
- H01L2225/1047—Details of electrical connections between containers
- H01L2225/1052—Wire or wire-like electrical connections
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49811—Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49822—Multilayer substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/19—Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
- H01L2924/191—Disposition
- H01L2924/19101—Disposition of discrete passive components
- H01L2924/19107—Disposition of discrete passive components off-chip wires
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/13—Moulding and encapsulation; Deposition techniques; Protective layers
- H05K2203/1305—Moulding and encapsulation
- H05K2203/1316—Moulded encapsulation of mounted components
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- Geometry (AREA)
- Health & Medical Sciences (AREA)
- Electromagnetism (AREA)
- Toxicology (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
- Combinations Of Printed Boards (AREA)
- Structure Of Printed Boards (AREA)
- Wire Bonding (AREA)
Abstract
Description
本出願は、その内容の全体が参照より本明細書に組み込まれている、2014年7月11日に米国特許商標庁に出願された米国非仮出願第14/329,646号の優先権および利益を主張するものである。
いくつかの新規な特徴は、基板と、基板に結合された第1の配線と、第1の配線を取り囲みグラウンドへの電気的接続を提供するように構成される第2の配線とを含む、集積デバイス(たとえば、パッケージオンパッケージ(PoP)集積デバイス)に関連する。第2の配線はプレートを含み得る。集積デバイスは、第1の配線と第2の配線との間に誘電材料を含み得る。モールドは第2の配線を取り囲み得る。第1の配線は、電源信号を第1の方向に伝えるように構成され得る。第2の配線は、グラウンド信号を第2の方向に伝えるように構成され得る。第2の方向は第1の方向と異なり得る。集積デバイスは、少なくともインターポーザ、パッケージデバイス、および/またはPoPデバイスの1つを含み得る。
配線は、2つの点、要素、および/または構成要素間の電気的接続を可能にするかまたは容易にする要素または構成要素である。いくつかの実装形態では、配線は、トレース、ビア、パッド、ピラー、再配線金属層、および/またはアンダーバンプメタライゼーション(UBM)層を含み得る。いくつかの実装形態では、配線は、信号(たとえば、データ信号、グラウンド信号、電源信号)のための電気的経路を提供する導電性材料である。配線は、2つ以上の要素/構成要素を含み得る。
図3は、第1のパッケージ302と第2のパッケージ304とを含む集積デバイス300(たとえば、PoP集積デバイス)を示す。第1のパッケージ302は、第1の基板306と、第1のダイ308と、はんだボールの第1のセット310と、少なくとも1つの同軸接続312とを含み得る。はんだボールの第1のセット310は、第1の基板306を第1のダイ308に電気的に接続し得る。本開示の範囲から逸脱することなく、第1の基板306は様々な材料を含み得る。非限定的な例として、第1の基板306は、シリコン、ガラス、セラミック、ウェハ、および/または様々な有機材料を含み得る。第1の基板306は、電気的配線314および315と、誘電層316とを含み得る。本開示の範囲から逸脱することなく、電気的配線314および/または315は様々な材料を含み得る。非限定的な例として、電気的配線314および/または315は銅を含み得る。配線314および/または315は、1つまたは複数のトレース、ビア、および/またはパッドを含み得る。電気的配線314および/または315は、第1の基板306全体を水平方向および/または垂直方向に横断し、第1の基板306と接触する様々な構成要素を電気的に接続し得る。たとえば、電気的配線314および/または315は、1つまたは複数のはんだボール310および1つまたは複数の同軸接続312を電気的に接続し得る。電気的配線314および/または315は、誘電層316によって(少なくとも)部分的に取り囲まれ得る。本開示の範囲から逸脱することなく、誘電層316は様々な材料を含み得る。非限定的な例として、誘電層316は窒化ケイ素(SiN)を含み得る。
図5は、第2の例示的な集積デバイス500の断面図を示す。第2の例示的な集積デバイス500は同軸接続502を含み得る。同軸接続502は、第1の基板306を第2の基板318に接続し得る。基板306は、配線314、315、および515を含み得る。配線314、315、および/または515は、1つまたは複数のトレース、ビア、および/またはパッドを含み得る。同軸接続502は、2本(またはそれより多く)の第1の配線328、504(たとえば、電源信号を送信するように構成される信号配線)、絶縁材料330、および第2の配線332(たとえば、グラウンドへの電気的接続を提供する配線)を含み得る。第1の配線328、504は、第1の基板306を第2の基板318に電気的に接続し得る。たとえば、第1の配線328、504はそれぞれ、第1の基板306の電気的配線315および515を第2の基板318の電気的配線324に電気的に接続し得る。第1の配線328、504は、第1の方向に、たとえば第1の基板306から第2の基板318に、電源信号を伝えるように構成され得る。
一般に、図7A〜図7Dは、同軸接続(たとえば、同軸接続312)の様々な態様を示す。具体的には、図7Aは例示的な同軸接続312の上からの断面図を示す。第1の配線328は直径702を有し得る。たとえば、およそ50オームという特性インピーダンス値を満たすために、直径702は約10μm〜100μmという例示的な値を有し得る。第1の配線328および絶縁材料330は集合的に、直径704を有し得る。直径704の値の例示的な範囲は、約40μm〜400μmである。絶縁材料330は、直径704と直径702との差に等しい厚みを有し得る。絶縁材料330の厚みの値の例示的な範囲(たとえば、直径704と直径702の差)は、(絶縁材料330の誘電率に応じて)約30μm〜300μmである。
図8は、第1の例示的な集積デバイス300における例示的な同軸接続400を提供/製造するための第1の例示的なシーケンス800を示す。シーケンス800は様々な段階を含み得る。図8に示される段階の一部の順序は、本開示の範囲から逸脱することなく変更され得ることを、当業者は理解するだろう。いくつかの実装形態では、いくつかの段階が単一の段階へと組み合わされ得る。下で言及される様々な要素の詳細な説明が上で与えられているので、繰り返されない。
図9は、第1の例示的な集積デバイス300を提供/製造するための例示的なシーケンス900を示す。シーケンス900は様々な段階を含み得る。図9に示される段階の一部の順序は、本開示の範囲から逸脱することなく変更され得ることを、当業者は理解するだろう。その上、いくつかの実装形態では、いくつかの段階が単一の段階として表され得る。下で言及される様々な要素の詳細な説明が上で与えられているので、繰り返されない。
図12は、第3の例示的な集積デバイス(たとえば、図14に示される集積デバイス1400)における例示的な同軸接続を提供/製造するための例示的なシーケンス1200を示す。シーケンス1200は様々な段階を含み得る。いくつかの実装形態では、いくつかの段階が単一の段階として表され得る。図12に示される段階の一部の順序は、本開示の範囲から逸脱することなく変更され得ることを、当業者は理解するだろう。下で言及される様々な要素の詳細な説明が上で与えられているので、繰り返されない。
図13は、第3の例示的な集積デバイス(たとえば、図14に示される集積デバイス1400)を提供/製造するための例示的なシーケンス1300を示す。シーケンス1300は様々な段階を含み得る。図13に示される段階の一部の順序は、本開示の範囲から逸脱することなく変更され得ることを、当業者は理解するだろう。下で言及される様々な要素の詳細な説明が上で与えられているので、繰り返されない。
図16は、同軸接続を含む集積デバイスを提供/製造するための例示的な方法の例示的な流れ図を示す。例示的な方法は、上に示された集積デバイスの任意の1つまたは複数を提供/製造することができる。図16に示されるブロックの一部の順序は、本開示の範囲から逸脱することなく変更され得ることを、当業者は理解するだろう。また、図16に示されるブロックの任意の1つまたは複数が、本開示の範囲から逸脱することなく組み合わされ得ることも、当業者は理解するだろう。任意選択のブロックは、破線の中で示されている。下で言及される様々な要素の詳細な説明が上で与えられているので、繰り返されない。本明細書で説明される例示的な方法は、装置(たとえば、製造デバイス)によって実行され得る。
図17は、上述の集積デバイス、半導体デバイス、集積回路、ダイ、インターポーザ、および/またはパッケージのいずれかと統合され得る様々な電子デバイスを示す。たとえば、携帯電話1702、ラップトップコンピュータ1704、および固定位置端末1706が、本明細書で説明される集積デバイス1700を含み得る。集積デバイス1700は、たとえば、本明細書で説明される集積回路、ダイ、インターポーザ、またはパッケージのいずれかであってよい。図17に示されるデバイス1702、1704、1706は例にすぎない。他の電子デバイスはまた、限定はされないが、モバイルデバイス、ハンドヘルドパーソナル通信システム(PCS)ユニット、携帯情報端末などのポータブルデータユニット、GPS対応デバイス、ナビゲーションデバイス、セットトップボックス、音楽プレーヤ、ビデオプレーヤ、エンターテイメントユニット、メータ読取り機器などの固定位置データユニット、通信デバイス、スマートフォン、タブレットコンピュータ、またはデータもしくはコンピュータ命令を記憶し、もしくは取り出す任意の他のデバイス、またはそれらの任意の組合せを含む、集積デバイス1700を特徴とし得る。
102 第1のパッケージ
104 第2のパッケージ
106 第1の基板
108 第1のダイ
110 はんだボール
112 配線
114 電気的配線
116 誘電層
118 第2の基板
120 第2のダイ
122 はんだボール
124 電気的配線
126 線
128 誘電層
300 集積デバイス
302 第1のパッケージ
304 第2のパッケージ
306 第1の基板
308 第1のダイ
310 はんだボール
312 同軸接続
314 電気的配線
315 電気的配線
316 誘電層
318 第2の基板
320 第2のダイ
322 はんだボール
324 電気的配線
326 誘電層
328 第1の配線
330 絶縁材料
332 第2の配線
334 モールド
400 例示的な同軸接続
404 同軸接続
406 第1の配線
408 絶縁材料
410 行
500 第2の例示的な集積デバイス
502 同軸接続
504 第1の配線
515 配線
600 例示的な同軸接続
602 同軸接続
604 行
606 行
608 第1の配線
610 第1の配線
702 直径
704 直径
712 シールド
722 静電容量
724 磁場
732 第1の方向
734 第2の方向
800 第1の例示的なシーケンス
802 穴
804 空間
900 例示的なシーケンス
1200 例示的なシーケンス
1202 配線
1204 同軸接続
1300 例示的なシーケンス
1400 第3の例示的な集積デバイス
1402 行
1500 第4の例示的な集積デバイス
1502 同軸接続
1504 第1の配線
1506 行
1508 行
1700 集積デバイス
1702 デバイス
1704 デバイス
1706 デバイス
Claims (29)
- 基板と、
前記基板に結合された第1の配線と、
前記第1の配線を取り囲む第2の配線であって、グラウンドへの電気的接続を提供するように構成される、第2の配線とを備える集積デバイス。 - 前記第2の配線がプレートを備える、請求項1に記載の集積デバイス。
- 前記第1の配線と前記第2の配線との間に誘電材料をさらに備える、請求項1に記載の集積デバイス。
- 前記第2の配線を取り囲むモールドをさらに備える、請求項1に記載の集積デバイス。
- 前記第1の配線が、電源信号のための電気的経路を第1の方向に提供するように構成される、請求項1に記載の集積デバイス。
- 前記第2の配線が、グラウンド信号のための電気的経路を第2の方向に提供するように構成される、請求項5に記載の集積デバイス。
- 前記第1の配線が、少なくともメッキされた配線および/またはワイヤボンドの1つである、請求項1に記載の集積デバイス。
- 少なくともインターポーザ、パッケージデバイス、および/またはパッケージオンパッケージ(PoP)デバイスの1つを備える、請求項1に記載の集積デバイス。
- 音楽プレーヤ、ビデオプレーヤ、エンターテイメントユニット、ナビゲーションデバイス、通信デバイス、モバイルデバイス、携帯電話、スマートフォン、携帯情報端末、固定位置端末、タブレットコンピュータ、および/またはラップトップコンピュータの少なくとも1つに組み込まれる、請求項1に記載の集積デバイス。
- 基板と、
前記基板に結合される配線手段であって、グラウンドへの電気的接続を提供するように構成される、配線手段とを備える装置。 - 前記配線手段が、
第1の配線と、
前記第1の配線を取り囲む第2の配線とを備え、前記第2の配線がプレートを備える、請求項10に記載の装置。 - 前記第1の配線と前記第2の配線との間に誘電材料をさらに備える、請求項11に記載の装置。
- 前記配線手段を取り囲むモールドをさらに備える、請求項10に記載の装置。
- 前記第1の配線が、電源信号のための電気的経路を第1の方向に提供するように構成される、請求項11に記載の装置。
- 前記第2の配線が、グラウンド信号のための電気的経路を第2の方向に提供するように構成される、請求項14に記載の装置。
- 前記第1の配線が、少なくともメッキされた配線および/またはワイヤボンドの1つである、請求項11に記載の装置。
- 少なくともインターポーザ、パッケージデバイス、および/またはパッケージオンパッケージ(PoP)デバイスの1つを備える、請求項10に記載の装置。
- 音楽プレーヤ、ビデオプレーヤ、娯楽ユニット、ナビゲーションデバイス、通信デバイス、モバイルデバイス、モバイル電話、スマートフォン、携帯情報端末、固定位置端末、タブレットコンピュータ、および/またはラップトップコンピュータの少なくとも1つに組み込まれる、請求項10に記載の装置。
- 集積デバイスを製造する方法であって、
基板の上に第1の配線を形成するステップと、
前記基板の上に第2の配線を設けるステップであって、前記第2の配線が前記第1の配線を取り囲み、グラウンドへの電気的接続を提供するように構成される、ステップとを備える方法。 - 前記基板の上に前記第1の配線を前記形成するステップが、前記基板の上に前記第1の配線をメッキするステップを備える、請求項19に記載の方法。
- 前記基板の上に前記第1の配線を前記形成するステップが、前記基板の上に前記第1の配線をワイヤボンディングするステップを備える、請求項19に記載の方法。
- 前記第2の配線がプレートを備える、請求項19に記載の方法。
- 前記第1の配線と前記第2の配線との間に誘電層を形成するステップをさらに備える、請求項19に記載の方法。
- 前記第2の配線を取り囲むモールドを形成するステップをさらに備える、請求項19に記載の方法。
- 前記第1の配線が、電源信号のための電気的経路を第1の方向に提供するように構成される、請求項19に記載の方法。
- 前記第2の配線が、グラウンド信号のための電気的経路を第2の方向に提供するように構成される、請求項25に記載の方法。
- 前記第2の方向が前記第1の方向とは異なる、請求項26に記載の方法。
- 前記集積デバイスが、少なくともインターポーザ、パッケージデバイス、および/またはパッケージオンパッケージ(PoP)デバイスの1つを備える、請求項19に記載の方法。
- 前記集積デバイスが、音楽プレーヤ、ビデオプレーヤ、娯楽ユニット、ナビゲーションデバイス、通信デバイス、モバイルデバイス、モバイル電話、スマートフォン、携帯情報端末、固定位置端末、タブレットコンピュータ、および/またはラップトップコンピュータの少なくとも1つに組み込まれる、請求項19に記載の方法。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US14/329,646 | 2014-07-11 | ||
US14/329,646 US9385077B2 (en) | 2014-07-11 | 2014-07-11 | Integrated device comprising coaxial interconnect |
PCT/US2015/039678 WO2016007706A1 (en) | 2014-07-11 | 2015-07-09 | Integrated device comprising coaxial interconnect |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2017520929A true JP2017520929A (ja) | 2017-07-27 |
JP2017520929A5 JP2017520929A5 (ja) | 2018-08-02 |
JP6802146B2 JP6802146B2 (ja) | 2020-12-16 |
Family
ID=53719982
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017500013A Active JP6802146B2 (ja) | 2014-07-11 | 2015-07-09 | 同軸配線を備える集積デバイス |
Country Status (8)
Country | Link |
---|---|
US (1) | US9385077B2 (ja) |
EP (1) | EP3167483A1 (ja) |
JP (1) | JP6802146B2 (ja) |
KR (1) | KR102411667B1 (ja) |
CN (2) | CN106489191A (ja) |
AU (1) | AU2015287804B2 (ja) |
BR (1) | BR112017000154B1 (ja) |
WO (1) | WO2016007706A1 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2022186563A1 (ko) * | 2021-03-03 | 2022-09-09 | 삼성전자 주식회사 | 인터포저를 포함하는 전자 장치 |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10381303B2 (en) * | 2016-07-01 | 2019-08-13 | Vanguard International Semiconductor Corporation | Semiconductor device structures |
TWI594338B (zh) * | 2016-08-09 | 2017-08-01 | 矽品精密工業股份有限公司 | 電子堆疊結構及其製法 |
US10070525B2 (en) * | 2016-12-28 | 2018-09-04 | Intel Corporation | Internal to internal coaxial via transition structures in package substrates |
WO2018182652A1 (en) * | 2017-03-30 | 2018-10-04 | Intel Corporation | Semiconductor package having a coaxial first layer interconnect |
US10734334B2 (en) * | 2018-01-29 | 2020-08-04 | Marvell Asia Pte, Ltd. | Coaxial-interconnect structure for a semiconductor component |
US20230036650A1 (en) * | 2021-07-27 | 2023-02-02 | Qualcomm Incorporated | Sense lines for high-speed application packages |
US20240047319A1 (en) * | 2022-08-04 | 2024-02-08 | Samsung Electronics Co., Ltd. | Semiconductor package and method of fabricating the same |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002261188A (ja) * | 2001-03-05 | 2002-09-13 | Omron Corp | 電子部品のパッケージ構造 |
JP2008147628A (ja) * | 2006-12-07 | 2008-06-26 | Stats Chippac Inc | 多層半導体パッケージ |
US20110147901A1 (en) * | 2009-12-17 | 2011-06-23 | Rui Huang | Integrated circuit packaging system with package stacking and method of manufacture thereof |
JP2013089762A (ja) * | 2011-10-18 | 2013-05-13 | Shinko Electric Ind Co Ltd | 積層型半導体パッケージ |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6623279B2 (en) | 1999-07-15 | 2003-09-23 | Incep Technologies, Inc. | Separable power delivery connector |
US6476476B1 (en) | 2001-08-16 | 2002-11-05 | Amkor Technology, Inc. | Integrated circuit package including pin and barrel interconnects |
US7045893B1 (en) * | 2004-07-15 | 2006-05-16 | Amkor Technology, Inc. | Semiconductor package and method for manufacturing the same |
DE102005002707B4 (de) | 2005-01-19 | 2007-07-26 | Infineon Technologies Ag | Verfahren zur Herstellung elektrischer Verbindungen in einem Halbleiterbauteil mittels koaxialer Mikroverbindungselemente |
KR100663265B1 (ko) | 2005-05-10 | 2007-01-02 | 삼성전기주식회사 | 다층 기판 및 그 제조 방법 |
US7884483B2 (en) | 2005-06-14 | 2011-02-08 | Cufer Asset Ltd. L.L.C. | Chip connector |
US7307348B2 (en) * | 2005-12-07 | 2007-12-11 | Micron Technology, Inc. | Semiconductor components having through wire interconnects (TWI) |
US20080158842A1 (en) * | 2006-12-29 | 2008-07-03 | Texas Instruments Incorporated | Stress and collapse resistant interconnect for mounting an integrated circuit package to a substrate |
US7952196B1 (en) | 2008-04-21 | 2011-05-31 | Lockheed Martin Corporation | Affordable high performance high frequency multichip module fabrication and apparatus |
TWI366890B (en) * | 2008-12-31 | 2012-06-21 | Ind Tech Res Inst | Method of manufacturing through-silicon-via and through-silicon-via structure |
EP2244291A1 (en) | 2009-04-20 | 2010-10-27 | Nxp B.V. | Multilevel interconnection system |
JP2012256675A (ja) | 2011-06-08 | 2012-12-27 | Shinko Electric Ind Co Ltd | 配線基板、半導体装置及びその製造方法 |
JP5682496B2 (ja) * | 2011-07-28 | 2015-03-11 | 富士通セミコンダクター株式会社 | 半導体装置、マルチチップ半導体装置、デバイス、及び半導体装置の製造方法 |
US9041208B2 (en) * | 2011-11-02 | 2015-05-26 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Laminate interconnect having a coaxial via structure |
-
2014
- 2014-07-11 US US14/329,646 patent/US9385077B2/en active Active
-
2015
- 2015-07-09 AU AU2015287804A patent/AU2015287804B2/en active Active
- 2015-07-09 WO PCT/US2015/039678 patent/WO2016007706A1/en active Application Filing
- 2015-07-09 CN CN201580036954.0A patent/CN106489191A/zh active Pending
- 2015-07-09 KR KR1020167036601A patent/KR102411667B1/ko active IP Right Grant
- 2015-07-09 EP EP15741706.4A patent/EP3167483A1/en active Pending
- 2015-07-09 JP JP2017500013A patent/JP6802146B2/ja active Active
- 2015-07-09 CN CN202210862033.1A patent/CN115036287A/zh active Pending
- 2015-07-09 BR BR112017000154-3A patent/BR112017000154B1/pt active IP Right Grant
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002261188A (ja) * | 2001-03-05 | 2002-09-13 | Omron Corp | 電子部品のパッケージ構造 |
JP2008147628A (ja) * | 2006-12-07 | 2008-06-26 | Stats Chippac Inc | 多層半導体パッケージ |
US20110147901A1 (en) * | 2009-12-17 | 2011-06-23 | Rui Huang | Integrated circuit packaging system with package stacking and method of manufacture thereof |
JP2013089762A (ja) * | 2011-10-18 | 2013-05-13 | Shinko Electric Ind Co Ltd | 積層型半導体パッケージ |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2022186563A1 (ko) * | 2021-03-03 | 2022-09-09 | 삼성전자 주식회사 | 인터포저를 포함하는 전자 장치 |
Also Published As
Publication number | Publication date |
---|---|
US20160013125A1 (en) | 2016-01-14 |
EP3167483A1 (en) | 2017-05-17 |
BR112017000154B1 (pt) | 2022-05-17 |
CN106489191A (zh) | 2017-03-08 |
BR112017000154A2 (pt) | 2017-11-07 |
CN115036287A (zh) | 2022-09-09 |
KR20170028901A (ko) | 2017-03-14 |
WO2016007706A1 (en) | 2016-01-14 |
JP6802146B2 (ja) | 2020-12-16 |
US9385077B2 (en) | 2016-07-05 |
KR102411667B1 (ko) | 2022-06-20 |
AU2015287804B2 (en) | 2020-02-27 |
AU2015287804A1 (en) | 2017-01-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6802146B2 (ja) | 同軸配線を備える集積デバイス | |
JP6676214B2 (ja) | スイッチおよびフィルタを備えるパッケージ | |
US9153560B2 (en) | Package on package (PoP) integrated device comprising a redistribution layer | |
CN107735860B (zh) | 包括电容器、重分布层、和分立同轴连接的封装基板 | |
US9368566B2 (en) | Package on package (PoP) integrated device comprising a capacitor in a substrate | |
US20150061143A1 (en) | Ultra fine pitch and spacing interconnects for substrate | |
JP2017507495A (ja) | 高密度インターコネクトおよび再分配層を備える集積デバイス | |
US9490226B2 (en) | Integrated device comprising a heat-dissipation layer providing an electrical path for a ground signal | |
US9355898B2 (en) | Package on package (PoP) integrated device comprising a plurality of solder resist layers | |
US9799628B2 (en) | Stacked package configurations and methods of making the same | |
CN107112310B (zh) | 包括高性能封装间连接的层叠封装(pop)器件 | |
US11948877B2 (en) | Hybrid package apparatus and method of fabricating | |
KR101831680B1 (ko) | 통합 디바이스 패키지, 와이어-투-다이 커넥터, 및 이들과 관련된 장치 | |
US9324779B2 (en) | Toroid inductor in an integrated device | |
US9807884B2 (en) | Substrate comprising embedded elongated capacitor | |
US11545435B2 (en) | Double sided embedded trace substrate |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170112 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20180619 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20180619 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20190221 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20190318 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20190614 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20191125 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20200225 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200501 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20201102 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20201126 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6802146 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |