JP2017501444A - 液晶表示パネルの色ズレ補償方法及びシステム - Google Patents

液晶表示パネルの色ズレ補償方法及びシステム Download PDF

Info

Publication number
JP2017501444A
JP2017501444A JP2016539930A JP2016539930A JP2017501444A JP 2017501444 A JP2017501444 A JP 2017501444A JP 2016539930 A JP2016539930 A JP 2016539930A JP 2016539930 A JP2016539930 A JP 2016539930A JP 2017501444 A JP2017501444 A JP 2017501444A
Authority
JP
Japan
Prior art keywords
channel
wiring
thrust
liquid crystal
display panel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2016539930A
Other languages
English (en)
Inventor
宇 呉
宇 呉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL China Star Optoelectronics Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Technology Co Ltd
TCL China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Technology Co Ltd, TCL China Star Optoelectronics Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Technology Co Ltd
Publication of JP2017501444A publication Critical patent/JP2017501444A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/13306Circuit arrangements or driving methods for the control of single liquid crystal cells
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/20Design optimisation, verification or simulation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/39Circuit design at the physical level
    • G06F30/392Floor-planning or layout, e.g. partitioning or placement
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0242Compensation of deficiencies in the appearance of colours

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Engineering & Computer Science (AREA)
  • Geometry (AREA)
  • Evolutionary Computation (AREA)
  • Architecture (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本発明の実施例は液晶表示パネルの色ズレ補償方法を開示し、さらに別の液晶表示パネルの色ズレ補償方法及び液晶表示パネルの色ズレ補償システムを開示する。該方法は、液晶表示パネルの扇状の配線時の各配線インピーダンスを獲得し、前記獲得された各配線インピーダンスに基づき、各配線インピーダンスとチャネルとの相関曲線を獲得することと、前記獲得された各配線インピーダンスとチャネルとの相関曲線に基づき、各チャネルの出力端における実際のスラスト曲線を獲得することと、前記獲得された実際のスラスト曲線に基づき、各チャネルの出力端におけるMOSトランジスタの断面積の大きさを調整することと、を含む。本発明の実施例は、従来技術における液晶表示パネルに色ズレが発生する問題を解決する。

Description

本発明は表示技術分野に関し、特に液晶表示パネルの色ズレ補償方法及びシステムに関する。
本願は、2013年12月20日に中国専利局に提出された、出願番号201310708359.X、発明名称「液晶表示パネルの色ズレ補償方法及びシステム」である中国特許出願の優先権を主張し、上記特許の全ての内容はここでは参考として本願に引用される。
従来のトライゲート型(Tri−gate)の液晶表示パネルにおいて、トランジスタのソース側における各チャネルの出力電圧はいずれも同じく、形成されたスラストも同じであり、単色パターンにおけるトランジスタの各データバスの電圧値が一致し、それぞれの画素が等しい電位を獲得できることを保証するために、理論的にトランジスタのソース側の対応するユニットが扇状の配線時に各チャネルの各配線インピーダンスが一致することを要求している。
但し、狭額縁の液晶表示パネルにおいて、扇状の配線時に額縁の配線領域の面積が限られているため、各配線インピーダンスは完全に一致されにくく、両側の配線距離が中央部より遥かに長いため、中央部のインピーダンスは小さく、両側のインピーダンスが大きく表現されやすく、そのため、データバスに対応する両側の電圧は中央部の電圧よりヒステリシスが酷く、画素の充電時間が不足する場合、画素の保持する電位は好ましい電位に達しておらず、R又はG又はBの輝度がやや暗く表示される。特に、狭額縁の液晶表示パネルが単分子膜トライゲートトランジスタの液晶表示パネルである場合、R+G、G+B又はB+R等のグレースケールの混色画面に酷い両側の色ズレが発生するように表現され、色ズレの状況はそれぞれ濃い緑、濃い青又は濃い赤である。但し、狭額縁の液晶表示パネルが多結晶薄膜トライゲートトランジスタの液晶表示パネルである場合、垂直領域における色ズレが発生することに表現される。
単分子膜トライゲートトランジスタの液晶表示パネルにR+Gのグレースケールの混色画面が発生することを例とし、トランジスタのソース側のチャネルのユニットの中央部及び両側における出力電圧の変化過程に対応するデータ曲線を示す図1を参照して、対応的に出力電圧とチャネルとの相関曲線がA、B、Cの三点である曲線を獲得し、図2に示すように、そのうちの両側のB、C点の曲線における画素電圧のヒステリシスが酷いため、画素電圧の上昇又は降下時間を緩慢にする。電源からR+Gのグレースケールの混色画面(R:255階調、G:255階調、B:0階調)が出力された場合、電圧は出力端及びWOA(Wiring On Array、ワイヤリングオンアレイ)によるヒステリシスの後、BとCの各チャネルにおけるそれぞれの画素のRが255階調まで充電できず、それぞれの画素のBも0階調にすぐ放電できないため、色ズレ現象が発生し、中央部分が黄となり、両側が緑となる。
本発明の実施例が解決しようとする技術的な課題は、液晶表示パネルの色ズレ補償方法及びシステムを提供することにより、従来技術における液晶表示パネルに色ズレが発生する問題を解決することである。
上記技術的課題を解決するために、本発明に採用される第1の技術的解決手段は、液晶表示パネルの色ズレ補償方法であり、該液晶表示パネルの色ズレ補償方法は、
液晶表示パネルの扇状の配線時の各配線インピーダンスを獲得し、前記獲得された各配線インピーダンスに基づき、各配線インピーダンスとチャネルとの相関曲線を得ることと、
前記得られた各配線インピーダンスとチャネルとの相関曲線に基づき、各チャネルの出力端における実際のスラスト曲線を獲得することと、
前記獲得された実際のスラスト曲線に基づき、各チャネルの出力端におけるMOSトランジスタの断面積の大きさを調整することと、を含む。
前記各配線インピーダンスは、各配線の長さ及び幅によって算出し獲得する。
前記得られた各配線インピーダンスとチャネルとの相関曲線に基づき、各チャネルの出力端における実際のスラスト曲線を獲得する具体的なステップは、
前記得られた各配線インピーダンスとチャネルとの相関曲線に基づき、各チャネルに関係する各配線の出力電圧を獲得し、各チャネルのスラストを予め設定することと、
それぞれのチャネルの予め設定されたスラストが前記チャネルにおける各配線の出力電圧をいずれも所定の画素充電電圧に達するようにするか否かを判断することと、
そうである場合、実際のスラストは前記それぞれのチャネルにおける予め設定したスラストであり、そうでない場合は、同一チャネルにおける前記各配線の出力電圧がいずれも所定の画素充電電圧に達するように、前記チャネルにおける各配線の出力電圧が所定の画素充電電圧に達していない予め設定したスラストを補正し、前記補正された予め設定したスラストを実際のスラストとすることと、
前記得られた実際のスラストに基づき、各チャネルの出力端における実際のスラスト曲線を獲得することと、を含む。
前記獲得された実際のスラスト曲線に基づき、各チャネルの出力端におけるMOSトランジスタの断面積の大きさを調整するステップは、具体的に、
前記獲得された実際のスラスト曲線に基づき、各チャネルのバッファ領域を構築し、各チャネルの出力端におけるMOSトランジスタの断面積の大きさを調整することである。
前記各チャネルの出力端におけるMOSトランジスタの断面積の大きさは前記各チャネルのスラストに正比例する。
前記液晶表示パネルは、多結晶薄膜トライゲートトランジスタの液晶表示パネルである。
上記技術的課題を解決するために、本発明に採用される第2の技術的解決手段は、液晶表示パネルの色ズレ補償方法であり、該液晶表示パネルの色ズレ補償方法は、
液晶表示パネルの扇状の配線時の各配線インピーダンスを獲得し、前記獲得された各配線インピーダンスに基づき、各配線インピーダンスとチャネルとの相関曲線を得ることと、
前記得られた各配線インピーダンスとチャネルとの相関曲線に基づき、各チャネルに関係する各配線の出力電圧を獲得し、各チャネルのスラストを予め設定することと、
それぞれのチャネルの予め設定されたスラストが前記チャネルにおける各配線の出力電圧をいずれも所定の画素充電電圧に達するようにするか否かを判断することと、
そうである場合、実際のスラストは前記それぞれのチャネルにおける予め設定したスラストであり、そうでない場合は、同一チャネルにおける前記各配線の出力電圧がいずれも所定の画素充電電圧に達するように、前記チャネルにおける各配線の出力電圧が所定の画素充電電圧に達していない予め設定したスラストを補正し、前記補正された予め設定したスラストを実際のスラストとすることと、
前記得られた実際のスラストに基づき、各チャネルの出力端における実際のスラスト曲線を獲得することと、
前記獲得された実際のスラスト曲線に基づき、各チャネルの出力端におけるMOSトランジスタの断面積の大きさを調整することと、を含む。
前記各配線インピーダンスは、各配線の長さと幅によって算出し獲得する。
前記獲得された実際のスラスト曲線に基づき、各チャネルの出力端におけるMOSトランジスタの断面積の大きさを調整するステップは、具体的に、
前記獲得された実際のスラスト曲線に基づき、各チャネルのスラストのバッファ領域を構築し、各チャネルの出力端におけるMOSトランジスタの断面積の大きさを調整することである。
前記各チャネルの出力端におけるMOSトランジスタの断面積の大きさは前記各チャネルのスラストに正比例する。
前記液晶表示パネルは、多結晶薄膜トライゲートトランジスタの液晶表示パネルである。
上記技術的課題を解決するために、本発明に採用される第3の技術的解決手段は、液晶表示パネルの色ズレ補償システムであり、該液晶表示パネルの色ズレ補償システムは、
液晶表示パネルの扇状の配線時の各配線インピーダンスを獲得し、前記獲得された各配線インピーダンスに基づき、各配線インピーダンスとチャネルとの相関曲線を得る第1獲得ユニットと、
前記得られた各配線インピーダンスとチャネルとの相関曲線に基づき、各チャネルの出力端における実際のスラスト曲線を獲得する第2獲得ユニットと、
前記獲得された実際のスラスト曲線に基づき、各チャネルの出力端におけるMOSトランジスタの断面積の大きさを調整する調整ユニットと、を含む。
前記各配線インピーダンスは、各配線の長さと幅によって算出し獲得する。
前記各チャネルの出力端におけるMOSトランジスタの断面積の大きさは前記各チャネルのスラストに正比例する。
前記液晶表示パネルは、多結晶薄膜トライゲートトランジスタの液晶表示パネルである。
本発明の実施例を実施することにより、以下のような好適な効果を得られる。
1.トランジスタのソース側の各チャネルに、各配線の画素充電電圧によって変化するスラストを設けることにより、各配線の出力電圧をいずれも画素充電電圧に達するようにし、よって従来技術における液晶表示パネルのグレースケール混色画面におけるスラストが不足のため発生する色ズレ問題を解決し、画面表示の品質を向上している。
2.設けられたスラストが各チャネルの出力端におけるMOSトランジスタの断面積の大きさに正比例するため、必要なスラストが小さいほど、MOSトランジスタの断面積も小さくなり、必要なスラストが大きいほど、MOSトランジスタの断面積も大きくなり、よってチップのサイズを大幅に減少させ、設計コストを低減している。
従来技術の液晶表示パネルにおける単分子膜トライゲートトランジスタのソース側のチャネルの出力電圧の変化過程に対応するデータ曲線を示す図である。 図1におけるA、B、C三点の出力電圧とチャネルとの相関曲線である。 本発明の第1実施例により提供される液晶表示パネルの色ズレ補償方法のフローチャートである。 本発明の第2実施例により提供される液晶表示パネルの色ズレ補償方法のフローチャートである。 本発明の第1、第2実施例により提供される液晶表示パネルの異なる位置におけるデータ線と配線インピーダンスとの相関曲線である。 本発明の第1、第2実施例により提供されるICチップにおける各チャネルと実際のスラストとの相関曲線である。 本発明の第3実施例により提供される液晶表示パネルの色ズレ補償システムの構造図である。
以下、図面を参照し、本発明の好ましい実施例について説明する。
図3〜図6を参照し、本発明の液晶表示パネルの色ズレ補償方法の実施例について説明する。
図3は本発明の第1実施例により提供される液晶表示パネルの色ズレ補償方法のフローチャートである。本発明の実施例における液晶表示パネルの色ズレ補償方法は、ステップS301〜S303を含む。
ステップS301において、多結晶薄膜トライゲートトランジスタの液晶表示パネルである液晶表示パネルの扇状の配線時の各配線インピーダンスを獲得し、前記獲得された各配線インピーダンスに基づき、各配線インピーダンスとチャネルとの相関曲線を獲得し、具体的には、各配線の長さ及び幅に基づいて各配線インピーダンスを算出し、獲得した各配線インピーダンスに基づき、各配線インピーダンスとチャネルとの相関曲線を獲得する。
図5に示すように、液晶表示パネルの異なる位置におけるデータ線に対応する配線インピーダンスは異なり、それぞれのチャネルはそれぞれのデータ線に対応し、該データ線は画素の充電電圧を伝送するのに用いられ、それぞれのRGBサブ画素はいずれも対応するデータ線により充電され、各配線インピーダンスが異なるため、同一チャネルにおける各配線に対応する画素の充電電圧は異なる。
ステップS302において、前記獲得された各配線インピーダンスとチャネルとの相関曲線に基づいて、各チャネルの出力端における実際のスラスト曲線を獲得し、具体的には、得られた各配線インピーダンスとチャネルとの相関曲線に基づいて、各チャネルに関係する各配線の出力電圧を獲得し、各チャネルのスラストを予め設定する。各配線インピーダンスは液晶表示パネルユニットの設計と製造の完了後に固定されるため、各配線に対応する画素の充電電圧を保証するために、従来のICチップにおける各チャネルにはいずれも予め設定したスラストが有り、予め設定されたスラストはいずれも同じく、同時に各配線インピーダンスが異なるため、一部のチャネルのスラストが足りない現象が発生する可能性がある。
次に、それぞれのチャネルにおける予め設定されたスラストが該チャネルにおける各配線の出力電圧をいずれも所定の画素充電電圧に達するようにするか否かを判断し、そうである場合、実際のスラストはそれぞれのチャネルにおける予め設定したスラストであり、そうでない場合は、同一チャネルにおける各配線の出力電圧がいずれも所定の画素充電電圧に達するように、チャネルにおける各配線の出力電圧が所定の画素充電電圧に達していない予め設定したスラストを補正し、補正された予め設定したスラストを実際のスラストとし、得られた実際のスラストに基づき、各チャネルの出力端における実際のスラスト曲線を獲得し、図6に示すように、該図はICチップにおける各チャネルと実際のスラストとの相関曲線である。
ステップS303において、前記獲得された実際のスラスト曲線に基づき、各チャネルのスラストに正比例する各チャネルの出力端におけるMOSトランジスタの断面積の大きさを調整し、具体的には、獲得された各チャネルの出力端における実際のスラスト曲線に基づき、各チャネルのスラストのバッファ領域を構築し、各チャネルの出力端におけるMOSトランジスタの断面積の大きさを調整する。
MOSトランジスタの断面積が大きいほど、単位時間内に通過する電荷が多くなるため、流れる電流も大きくなり、チャネルにおけるスラストが大きく表現され、MOSトランジスタの断面積が小さく、配線インピーダンスが大きい場合、データ波形の変化速度(例えば、図2に示すB、C二点)に影響を与え、上昇時間と降下時間がいずれも長くなり、最悪の場合は達した画素電圧が実際の所定の画素電圧(例えば、図2に示すB、C二点とA点との関係)ではなく、色ズレ現象が発生する可能性がある。色ズレ現象を解決するために、ICチップの各チャネルのスラストを同時に増加する場合、MOSトランジスタの断面積を増加しなければならないため、そのチップの面積を大きくしなければならず、コストは大幅に向上される。本実施例により各チャネルに必要な実際のスラストを獲得することができるため、獲得された各チャネルの出力端における実際のスラスト曲線に基づき、必要に応じて配分することで各チャネルの出力端におけるMOSトランジスタの断面積の大きさを調整することができ、よってコストを下げる。
図4は本発明の第2実施例により提供される液晶表示パネルの色ズレ補償方法のフローチャートである。本発明の実施例における液晶表示パネルの色ズレ補償方法は、ステップS401〜S407を含む。
ステップS401において、多結晶薄膜トライゲートトランジスタの液晶表示パネルである液晶表示パネルの扇状の配線時の各配線インピーダンスを獲得し、前記獲得された各配線インピーダンスに基づいて、各配線インピーダンスとチャネルとの相関曲線を獲得し、具体的には、各配線の長さ及び幅に基づいて各配線のインピーダンスを算出し、獲得された各配線インピーダンスに基づき、各配線インピーダンスとチャネルとの相関曲線を獲得する。
図5に示すように、液晶表示パネルの異なる位置におけるデータ線に対応する配線インピーダンスは異なり、それぞれのチャネルはそれぞれのデータ線に対応し、該データ線は画素の充電電圧を伝送するのに用いられ、それぞれのRGBサブ画素はいずれも対応するデータ線により充電され、各配線インピーダンスが異なるため、同一チャネルにおける各配線に対応する画素の充電電圧は異なる。
ステップS402において、前記得られた各配線インピーダンスとチャネルとの相関曲線に基づき、各チャネルに関係する各配線の出力電圧を獲得し、各チャネルのスラストを予め設定し、各配線インピーダンスは液晶表示パネルユニットの設計と製造の完了後に固定されるため、各配線に対応する画素の充電電圧を保証するために、従来のICチップにおける各チャネルにはいずれもスラストが予め設定され、予め設定されたスラストはいずれも同じく、同時に各配線インピーダンスが異なるため、一部のチャネルのスラストが足りない現象が発生する可能性がある。
ステップS403において、それぞれのチャネルの予め設定されたスラストが前記チャネルにおける各配線の出力電圧をいずれも所定の画素充電電圧に達するようにするか否かを判断し、そうである場合、次のステップS404を実施し、そうでない場合は、次のステップS405を実施する。
ステップS404において、実際のスラストは前記それぞれのチャネルにおける予め設定されたスラストであり、前記実際のスラストを獲得した後、次のステップS406を実施する。
ステップS405において、同一チャネルにおける前記各配線の出力電圧がいずれも所定の画素充電電圧に達するように、前記チャネルにおける各配線の出力電圧が所定の画素充電電圧に達していない予め設定したスラストを補正し、前記補正された予め設定したスラストを実際のスラストとし、前記実際のスラストを獲得した後、次のステップS406を実施する。
ステップS406において、前記獲得された実際のスラストに基づいて、各チャネルの出力端における実際のスラスト曲線を獲得し、図6に示すように、該図はICチップにおける各チャネルと実際のスラストとの相関曲線である。
ステップS407において、前記獲得された実際のスラスト曲線に基づいて、各チャネルのスラストに正比例する各チャネルの出力端におけるMOSトランジスタの断面積の大きさを調整し、具体的には、獲得された各チャネルの出力端における実際のスラスト曲線に基づいて、各チャネルのスラストのバッファ領域を構築し、各チャネルの出力端におけるMOSトランジスタの断面積の大きさを調整する。
MOSトランジスタの断面積が大きいほど、単位時間内に通過する電荷も多くなるため、流れる電流が大きいほど、チャネルにおけるスラストも大きく表現され、MOSトランジスタの断面積が小さく、配線インピーダンスが大きい場合、データ波形の変化速度(例えば、図2に示すB、C二点)に影響を与え、上昇時間と降下時間はいずれも長くなり、最悪の場合は達した画素電圧が実際の所定の画素電圧(例えば、図2に示すB、C二点とA点との関係)ではなく、よって色ズレ現象が発生する可能性がある。色ズレ現象を解決するために、ICチップの各チャネルのスラストを同時に増加する場合、MOSトランジスタの断面積を増加しなければならないため、そのチップの面積を大きくしなければならず、コストは大幅に向上される。本実施例により各チャネルに必要な実際のスラストを獲得することができるため、獲得された各チャネルの出力端における実際のスラスト曲線に基づき、必要に応じて配分することにより各チャネルの出力端におけるMOSトランジスタの断面積の大きさを調整することができ、よってコストを下げる。
図7を参照して、本発明の液晶表示パネルの色ズレ補償システムの実施例を説明する。
図7は本発明の第3実施例により提供される液晶表示パネルの色ズレ補償システムの構造図である。本発明の実施例による液晶表示パネルの色ズレ補償システムは、
液晶表示パネルの扇状の配線時の各配線インピーダンスを獲得し、前記獲得された各配線インピーダンスに基づき、各配線インピーダンスとチャネルとの相関曲線を獲得する第1獲得ユニット710と、
前記得られた各配線インピーダンスとチャネルとの相関曲線に基づき、各チャネルの出力端における実際のスラスト曲線を獲得する第2獲得ユニット720と、
前記獲得された実際のスラスト曲線に基づき、各チャネルの出力端におけるMOSトランジスタの断面積の大きさを調整する調整ユニット730と、を含む。
本発明の実施例において、液晶表示パネルの色ズレ補償システムにおける液晶表示パネルは多結晶薄膜トライゲートトランジスタの液晶表示パネルであり、該システムにおける各配線のインピーダンスは各配線の長さ及び幅に基づいて算出し獲得され、該システムにおける各チャネルの出力端におけるMOSトランジスタの断面積の大きさは各チャネルのスラストに正比例する。
本発明の実施例において、液晶表示パネルの色ズレ補償システムは、まず液晶表示パネルユニットの扇状の配線時の各配線インピーダンスを獲得し、獲得された各配線インピーダンスに基づき、第1獲得ユニット710において各配線インピーダンスとチャネルとの相関曲線を獲得し、その後、獲得された各配線インピーダンスとチャネルとの相関曲線に基づき、第2獲得ユニット720において各チャネルの出力端に必要なスラスト曲線を獲得し、その後、獲得されたスラスト曲線に基づき、調整ユニット730において各チャネルの出力端におけるMOSトランジスタの断面積の大きさを調整する。
本発明の実施例を実施することにより、以下のような好適な効果を得られる。
1.トランジスタのソース側の各チャネルに、各配線の画素充電電圧により変化するスラストを設けることにより、各配線の出力電圧をいずれも画素充電電圧に達するようにし、よって従来技術における液晶表示パネルのグレースケール混色画面におけるスラスト不足による色ズレ問題を解決し、画面表示の品質を向上している。
2.設けられたスラストが各チャネルの出力端におけるMOSトランジスタの断面積の大きさに正比例するため、必要なスラストが小さいほど、MOSトランジスタの断面積は小さくなり、必要なスラストが大きいほど、MOSトランジスタの断面積は大きくなり、よってチップのサイズを大幅に減少させ、設計のコストを低減している。
ここで注意しなければならないことは、上記システムの実施例において、含まれる各システムユニットは機能的ロジックにより区分されただけであり、上記区分に限定されるものではなく、対応する機能さえ実現できればよく、また、各機能ユニットの具体的な名称も互い区分しやすくするためのものであり、本発明の保護範囲を限定するものではない。
当業者であれば、上記実施例の方法における全部又は一部のステップはプログラムを通じて関連するハードウェアを指令することにより実現することができ、前記プログラムはコンピューターの読み取り可能な記憶媒体に記憶することができ、前記記憶媒体は、例えばROM/RAM、磁気ディスク、光ディスク等であることを理解できるだろう。
以上の開示されたものは本発明の好ましい実施例に過ぎず、当然ながら、それにより本発明の特許請求の範囲を限定することができないため、本発明の請求項による等価変化は、依然として本発明に含まれる範囲に属する。

Claims (15)

  1. 液晶表示パネルの色ズレ補償方法であって、
    液晶表示パネルの扇状の配線における各配線インピーダンスを獲得し、前記獲得された各配線インピーダンスに基づき、各配線インピーダンスとチャネルとの相関曲線を得ることと、
    前記得られた各配線インピーダンスとチャネルとの相関曲線に基づき、各チャネルの出力端における実際のスラスト曲線を獲得することと、
    前記獲得された実際のスラスト曲線に基づき、各チャネルの出力端におけるMOSトランジスタの断面積の大きさを調整することと、
    を含むことを特徴とする液晶表示パネルの色ズレ補償方法。
  2. 前記各配線インピーダンスは、各配線の長さ及び幅に基づいて算出し獲得されることを特徴とする請求項1に記載の方法。
  3. 前記得られた各配線インピーダンスとチャネルとの相関曲線に基づき、各チャネルの出力端における実際のスラスト曲線を獲得する具体的なステップは、
    前記得られた各配線インピーダンスとチャネルとの相関曲線に基づき、各チャネルに関係する各配線の出力電圧を獲得し、各チャネルのスラストを予め設定することと、
    それぞれのチャネルにおける予め設定したスラストが前記チャネルにおける各配線の出力電圧をいずれも所定の画素充電電圧に達するようにするか否かを判断することと、
    そうである場合、実際のスラストは前記それぞれのチャネルにおける予め設定したスラストであり、そうでない場合、同一チャネルにおける前記各配線の出力電圧がいずれも所定の画素充電電圧に達するように、前記チャネルにおける各配線の出力電圧が所定の画素充電電圧に達していない予め設定したスラストを補正し、前記補正された予め設定したスラストを実際のスラストとすることと、
    前記得られた実際のスラストに基づき、各チャネルの出力端における実際のスラスト曲線を獲得することと、
    を含むことを特徴とする請求項1に記載の方法。
  4. 前記獲得された実際のスラスト曲線に基づき、各チャネルの出力端におけるMOSトランジスタの断面積の大きさを調整する具体的なステップは、
    前記獲得された実際のスラスト曲線に基づき、各チャネルのスラストのバッファ領域を構築し、各チャネルの出力端におけるMOSトランジスタの断面積の大きさを調整することであることを特徴とする請求項1に記載の方法。
  5. 前記各チャネルの出力端におけるMOSトランジスタの断面積の大きさは前記各チャネルのスラストに正比例することを特徴とする請求項4に記載の方法。
  6. 前記液晶表示パネルは多結晶薄膜トライゲートトランジスタの液晶表示パネルであることを特徴とする請求項1に記載の方法。
  7. 液晶表示パネルの色ズレ補償方法であって、
    液晶表示パネルの扇状の配線時の各配線インピーダンスを獲得し、前記獲得された各配線インピーダンスに基づき、各配線インピーダンスとチャネルとの相関曲線を得ることと、
    前記得られた各配線インピーダンスとチャネルとの相関曲線に基づき、各チャネルに関係する各配線の出力電圧を獲得し、各チャネルのスラストを予め設定することと、
    それぞれのチャネルにおける予め設定したスラストが前記チャネルにおける各配線の出力電圧をいずれも所定の画素充電電圧に達するようにするか否かを判断することと、
    そうである場合、実際のスラストは前記それぞれのチャネルにおける予め設定したスラストであり、そうでない場合、同一チャネルにおける前記各配線の出力電圧がいずれも所定の画素充電電圧に達するように、前記チャネルにおける各配線の出力電圧が所定の画素充電電圧に達していない予め設定したスラストを補正し、前記補正された予め設定したスラストを実際のスラストとすることと、
    前記得られた実際のスラストに基づき、各チャネルの出力端における実際のスラスト曲線を獲得することと、
    前記獲得された実際のスラスト曲線に基づき、各チャネルの出力端におけるMOSトランジスタの断面積の大きさを調整することと、
    を含むことを特徴とする液晶表示パネルの色ズレ補償方法。
  8. 前記各配線インピーダンスは、各配線の長さ及び幅に基づいて算出し獲得されることを特徴とする請求項7に記載の方法。
  9. 前記獲得された実際のスラスト曲線に基づき、各チャネルの出力端におけるMOSトランジスタの断面積の大きさを調整する具体的なステップは、
    前記獲得された実際のスラスト曲線に基づき、各チャネルのスラストのバッファ領域を構築し、各チャネルの出力端におけるMOSトランジスタの断面積の大きさを調整することであることを特徴とする請求項7に記載の方法。
  10. 前記各チャネルの出力端におけるMOSトランジスタの断面積の大きさは前記各チャネルのスラストに正比例することを特徴とする請求項9に記載の方法。
  11. 前記液晶表示パネルは、多結晶薄膜トライゲートトランジスタの液晶表示パネルであることを特徴とする請求項7に記載の方法。
  12. 液晶表示パネルの色ズレ補償システムであって、
    液晶表示パネルの扇状の配線時の各配線インピーダンスを獲得し、前記獲得された各配線インピーダンスに基づき、各配線インピーダンスとチャネルとの相関曲線を得る第1獲得ユニットと、
    前記得られた各配線インピーダンスとチャネルとの相関曲線に基づき、各チャネルの出力端における実際のスラスト曲線を獲得する第2獲得ユニットと、
    前記獲得された実際のスラスト曲線に基づき、各チャネルの出力端におけるMOSトランジスタの断面積の大きさを調整する調整ユニットと、
    を含むことを特徴とする液晶表示パネルの色ズレ補償システム。
  13. 前記各配線インピーダンスは、各配線の長さ及び幅に基づいて算出し獲得されることを特徴とする請求項12に記載のシステム。
  14. 前記各チャネルの出力端におけるMOSトランジスタの断面積の大きさは前記各チャネルのスラストに正比例することを特徴とする請求項12に記載のシステム。
  15. 前記液晶表示パネルは、多結晶薄膜トライゲートトランジスタの液晶表示パネルであることを特徴とする請求項12に記載のシステム。
JP2016539930A 2013-12-20 2014-01-06 液晶表示パネルの色ズレ補償方法及びシステム Pending JP2017501444A (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201310708359.XA CN103745698B (zh) 2013-12-20 2013-12-20 一种液晶显示面板的色偏补偿方法及系统
CN201310708359.X 2013-12-20
PCT/CN2014/070173 WO2015089920A1 (zh) 2013-12-20 2014-01-06 一种液晶显示面板的色偏补偿方法及系统

Publications (1)

Publication Number Publication Date
JP2017501444A true JP2017501444A (ja) 2017-01-12

Family

ID=50502711

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016539930A Pending JP2017501444A (ja) 2013-12-20 2014-01-06 液晶表示パネルの色ズレ補償方法及びシステム

Country Status (7)

Country Link
US (1) US9256087B2 (ja)
JP (1) JP2017501444A (ja)
KR (1) KR101880834B1 (ja)
CN (1) CN103745698B (ja)
GB (1) GB2536587B (ja)
RU (1) RU2648939C1 (ja)
WO (1) WO2015089920A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113658566A (zh) * 2021-10-20 2021-11-16 惠科股份有限公司 显示面板亮度调节方法、显示面板及显示器

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105976748A (zh) * 2016-07-01 2016-09-28 武汉华星光电技术有限公司 显示面板驱动装置及显示装置
CN107248388B (zh) * 2017-07-03 2019-07-16 京东方科技集团股份有限公司 驱动装置、驱动方法以及显示装置
CN110111714A (zh) * 2019-04-16 2019-08-09 福建华佳彩有限公司 一种商用显示器源极走线电压的补偿方法
WO2023060567A1 (zh) 2021-10-15 2023-04-20 京东方科技集团股份有限公司 显示基板及显示装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001005029A (ja) * 1999-06-18 2001-01-12 Toshiba Corp 液晶表示装置
JP2007041229A (ja) * 2005-08-02 2007-02-15 Toshiba Matsushita Display Technology Co Ltd アクティブマトリクス型液晶表示装置
JP2013511852A (ja) * 2009-12-23 2013-04-04 インテル コーポレイション FinFETとトライゲートデバイス用のラップアラウンド型コンタクト

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3275991B2 (ja) * 1994-07-27 2002-04-22 シャープ株式会社 アクティブマトリクス型表示装置及びその駆動方法
JP3832627B2 (ja) * 2000-08-10 2006-10-11 シャープ株式会社 信号線駆動回路、画像表示装置および携帯機器
JP4472155B2 (ja) * 2000-10-31 2010-06-02 富士通マイクロエレクトロニクス株式会社 液晶表示装置用データドライバ
KR100874637B1 (ko) * 2001-12-20 2008-12-17 엘지디스플레이 주식회사 라인 온 글래스형 액정표시장치
KR100674919B1 (ko) * 2004-11-06 2007-01-26 삼성전자주식회사 팬-아웃 라인 저항에 무관하게 개선된 화질을 제공하는lcd용 게이트 구동 집적 회로
KR101106558B1 (ko) * 2004-12-28 2012-01-19 엘지디스플레이 주식회사 블랙매트릭스와 이를 포함하는 액정표시장치
CN101907808B (zh) * 2007-03-05 2013-10-02 友达光电股份有限公司 主动组件阵列基板及其驱动方法
CA2684894A1 (en) * 2007-05-25 2008-12-04 Sony Corporation Display device, picture signal processing method, and program
CN101521492B (zh) * 2008-02-29 2013-09-11 瑞昱半导体股份有限公司 阻抗匹配电路及其相关方法
CN101800035A (zh) * 2009-02-05 2010-08-11 瀚宇彩晶股份有限公司 液晶显示装置及其驱动方法
CN101673003B (zh) * 2009-10-15 2012-10-17 友达光电股份有限公司 扇出线路以及显示面板
KR101292046B1 (ko) * 2009-12-29 2013-08-01 엘지디스플레이 주식회사 액정 표시 장치
KR20120033622A (ko) * 2010-09-30 2012-04-09 삼성전자주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
JP5778485B2 (ja) * 2011-06-03 2015-09-16 ルネサスエレクトロニクス株式会社 パネル表示装置のデータドライバ
GB2495317A (en) * 2011-10-06 2013-04-10 Sharp Kk Image processing method for reduced colour shift in multi-primary LCDs
US8791893B2 (en) * 2011-11-15 2014-07-29 Shenzhen China Star Optoelectronics Technology Co., Ltd. Output compensation circuit and output compensation method for LCD data drive IC, and LCD
CN103310752B (zh) * 2013-06-05 2015-07-22 合肥京东方光电科技有限公司 伽马电压调整方法及伽马电压调整系统
CN103323990B (zh) * 2013-06-28 2016-02-03 深圳市华星光电技术有限公司 一种液晶显示面板及液晶显示装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001005029A (ja) * 1999-06-18 2001-01-12 Toshiba Corp 液晶表示装置
JP2007041229A (ja) * 2005-08-02 2007-02-15 Toshiba Matsushita Display Technology Co Ltd アクティブマトリクス型液晶表示装置
JP2013511852A (ja) * 2009-12-23 2013-04-04 インテル コーポレイション FinFETとトライゲートデバイス用のラップアラウンド型コンタクト

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113658566A (zh) * 2021-10-20 2021-11-16 惠科股份有限公司 显示面板亮度调节方法、显示面板及显示器

Also Published As

Publication number Publication date
US20150177546A1 (en) 2015-06-25
CN103745698B (zh) 2016-01-20
GB2536587B (en) 2020-10-28
CN103745698A (zh) 2014-04-23
WO2015089920A1 (zh) 2015-06-25
RU2016123717A (ru) 2017-12-18
RU2648939C1 (ru) 2018-03-28
KR20160087878A (ko) 2016-07-22
GB201610554D0 (en) 2016-08-03
US9256087B2 (en) 2016-02-09
GB2536587A (en) 2016-09-21
KR101880834B1 (ko) 2018-07-20

Similar Documents

Publication Publication Date Title
KR101894720B1 (ko) 투명 디스플레이 장치
JP2017501444A (ja) 液晶表示パネルの色ズレ補償方法及びシステム
CN103747223B (zh) 色域调整装置、方法及显示系统
CN104091578B (zh) 一种rgb信号到rgbw信号的图像转换方法及装置
KR102062776B1 (ko) 표시 장치 및 그 구동 방법
KR102060801B1 (ko) 표시 장치 및 영상 신호 보상 방법
CN104900205B (zh) 液晶面板及其驱动方法
US20170148420A1 (en) Display panel and its driving method and driving device
US10586501B2 (en) Low color shift display panel
WO2019015075A1 (zh) 显示面板驱动装置、显示装置和显示面板的驱动方法
US9262979B2 (en) Display device and method for correcting gamma deviation
JP2012093790A (ja) 液晶表示装置及びガンマ値補正方法
JP2006003867A (ja) 画像補正量検出装置、電気光学装置用駆動回路、電気光学装置及び電子機器
TW201423706A (zh) 顯示面板之串音補償方法及其顯示裝置
KR20170074978A (ko) 액정 패널 및 그 구동 방법
WO2016074420A1 (zh) 数据电压补偿方法、数据电压补偿装置和显示装置
JP5729615B2 (ja) 画像表示装置、該画像表示装置に用いられる画像表示方法、及び液晶表示装置
CN109215553B (zh) 显示面板及其过驱动查找表的建立方法和可读存储介质
CN111540324A (zh) 一种显示设备及其像素补偿方法和装置
KR101932362B1 (ko) 액정 디스플레이 장치 및 그 구동 방법
US20180366073A1 (en) Grayscale voltage debugging method and device, and display device
KR101944639B1 (ko) 액정 디스플레이 장치, 4 색상 컨버터 및 rgb 데이터에서 rgbw 데이터로의 전환 방법
CN103985348A (zh) 四色转换器、显示装置及三色数据到四色数据的转换方法
US20190333458A1 (en) Ghost relieving circuit for display panel, display panel and ghost relieving method for display panel
TWI485692B (zh) 源極驅動裝置及顯示面板的驅動方法

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20170228

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20170404

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20170621

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20170808