KR20120033622A - 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치 - Google Patents

표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치 Download PDF

Info

Publication number
KR20120033622A
KR20120033622A KR1020100095240A KR20100095240A KR20120033622A KR 20120033622 A KR20120033622 A KR 20120033622A KR 1020100095240 A KR1020100095240 A KR 1020100095240A KR 20100095240 A KR20100095240 A KR 20100095240A KR 20120033622 A KR20120033622 A KR 20120033622A
Authority
KR
South Korea
Prior art keywords
fanout
data
compensation
compensation value
wiring
Prior art date
Application number
KR1020100095240A
Other languages
English (en)
Inventor
여동현
전병길
유병석
김용범
전재관
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020100095240A priority Critical patent/KR20120033622A/ko
Priority to US13/099,629 priority patent/US20120081410A1/en
Publication of KR20120033622A publication Critical patent/KR20120033622A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Abstract

구동 칩과 데이터 배선들을 연결하는 팬아웃 배선들의 저항 편차를 감소시킬 수 있는 표시 패널의 구동 방법 및 이에 의해 수행되는 표시 장치가 개시된다. 표시 패널의 구동 방법에서, 구동 칩의 출력 단자들 및 표시 패널의 데이터 배선들을 연결하는 팬아웃 배선의 길이에 따른 저항 편차를 보상하는 보상 데이터가 생성된다. 보상 데이터를 근거로 데이터 배선들에 데이터 전압이 출력된다. 이에 따라, 팬아웃 영역을 확대하지 않고, 팬아웃 배선들의 저항 편차를 감소시켜 표시 패널의 표시 품질을 향상시킬 수 있고, 표시 패널의 생산 비용을 절감할 수 있다.

Description

표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치{METHOD OF DRIVING DISPLAY PANEL AND DISPLAY APPARATUS FOR PERFORMING THE METHOD}
본 발명은 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치에 관한 것으로, 보다 상세하게는 구동 칩과 데이터 배선들을 연결하는 팬아웃 배선들의 저항 편차를 감소시킬 수 있는 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치에 관한 것이다.
일반적으로, 액정 표시 장치는 화상을 표시하는 액정 표시 패널과 상기 액정 표시 패널을 구동하는 패널 구동부를 포함한다. 상기 액정 표시 패널은 스위칭 소자, 상기 스위칭 소자에 게이트 전압을 전달하는 게이트 배선 및 상기 스위칭 소자에 데이터 전압을 전달하는 데이터 배선이 배치된 표시 기판을 포함한다.
상기 패널 구동부는 상기 데이터 배선에 구동 신호를 인가하는 구동 칩을 포함한다. 상기 구동 칩은 출력 단자를 통하여 상기 데이터 배선과 연결되는데, 상기 출력 단자는 좁은 영역에 밀집하여 형성된다. 이에 비하여, 표시 기판의 표시 영역에 배치되는 상기 데이터 배선의 간격은 단위 화소의 크기에 대응하는 간격을 가지므로 상기 출력 단자의 간격에 비하여 더 크다.
따라서, 상기 구동 칩의 출력 단자와 상기 데이터 배선을 서로 연결하는 팬아웃 배선은 상기 출력 단자로부터 상기 데이터 배선으로 갈수록 선간 간격이 점점 커진다. 상기 팬아웃 배선의 길이는 연결되는 상기 데이터 배선에 따라 서로 다르게 된다.
상기 팬아웃 배선의 길이가 달라지면, 상기 팬아웃 저항이 달라진다. 동일한 계조를 나타내는 데이터 전압을 상기 데이터 배선에 출력하는 경우, 상기 팬아웃 저항의 차이로 인해 상기 화소에 전달되는 데이터 전압의 크기가 달라지고, 상기 화소의 투과율이 달라져 표시 화질을 떨어뜨리는 문제가 있다.
이와 같은 문제를 해결하기 위해 종래에는 상기 팬아웃 배선에 지그재그 패턴을 형성하여 상기 팬아웃 배선의 길이의 편차를 보상하였다. 예를 들어, 상기 출력 단자로부터 거리가 먼 상기 데이터 배선과 연결되는 상기 팬아웃 배선은 지그재그 패턴을 형성하지 않거나 짧게 형성하고, 상기 출력 단자로부터 거리가 가까운 상기 데이터 배선과 연결되는 상기 팬아웃 배선은 상기 지그재그 패턴을 길게 형성하였다.
한편, 고가의 구동 칩의 개수를 줄이기 위해 다채널 구동 칩을 실장한 표시 패널의 개발이 이루어지고 있다. 이러한 다채널 구동 칩은 종래 구동 칩보다 더 많은 데이터 배선과 연결되므로, 상기 팬아웃 배선 간의 간격이 조밀하게 형성되어야 한다. 또한, 원가 절감을 위해서는 상기 팬아웃 영역을 덮는 블랙 매트릭스의 크기를 일정 수준으로 유지하여야 하므로 상기 팬아웃 배선의 실장 공간에는 한계가 있다. 이와 같이, 상기 팬아웃 배선의 밀도가 증가하면 상기 팬아웃 배선 간의 중첩이 발생하여 팬아웃 설계 자체가 불가능하게 되거나 공정 마진이 감소하는 등의 문제가 발생한다.
이에, 본 발명의 기술적 과제는 이러한 점에서 착안된 것으로, 본 발명의 목적은 팬아웃 영역을 확대하지 않고 구동 칩과 데이터 배선들을 연결하는 팬아웃 배선들의 저항 편차를 감소시키기 위한 표시 패널의 구동 방법을 제공하는 것이다.
본 발명의 다른 목적은 상기한 구동 방법을 수행하는 표시 장치를 제공하는 것이다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 표시 패널의 구동 방법에서, 구동 칩의 출력 단자들 및 표시 패널의 데이터 배선들을 각각 연결하는 팬아웃 배선들의 서로 다른 길이에 따른 저항 편차를 보상하는 보상 데이터들이 생성된다. 상기 보상 데이터들 각각에 대응하는 데이터 전압들이 상기 데이터 배선들 각각에 출력된다.
본 발명의 일 실시예에서, 상기 보상 데이터들을 생성하는 단계에서, 계조에 대응하는 계조 데이터에 팬아웃 보상값을 곱하여 상기 보상 데이터를 생성할 수 있다. 긴 길이를 갖는 팬아웃 배선에 대응하는 팬아웃 보상값은 짧은 길이를 갖는 팬아웃 배선에 대응하는 팬아웃 보상값보다 클 수 있다.
본 발명의 일 실시예에서, 상기 팬아웃 보상값은 상기 데이터 배선에 연결된 화소의 광 투과율에 반비례할 수 있다.
본 발명의 일 실시예에서, 상기 보상 데이터들을 생성하는 단계에서, 외부로부터 입력 영상 데이터가 수신될 수 있다. 상기 입력 영상 데이터에 대응하는 상기 팬아웃 배선이 조회될 수 있다. 조회된 상기 팬아웃 배선에 대응하는 상기 팬아웃 보상값이 결정될 수 있다. 결정된 상기 팬아웃 보상값이 상기 계조 데이터와 연산될 수 있다.
본 발명의 일 실시예에서, 상기 팬아웃 보상값을 결정하는 단계에서, 상기 팬아웃 보상값이 저장된 룩업 테이블이 이용될 수 있다.
본 발명의 일 실시예에서, 상기 룩업 테이블에는 상기 팬아웃 배선들 중 일부 팬아웃 배선들에 대응하는 상기 팬아웃 보상값들이 저장될 수 있다. 상기 팬아웃 보상값은 결정하는 단계에서, 상기 팬아웃 보상값이 저장된 상기 팬아웃 배선에 대해서는 상기 룩업 테이블에 기초하여 상기 팬아웃 보상값이 얻어지고, 상기 팬아웃 보상값이 저장되지 않은 상기 팬아웃 배선에 대해서는 선형 보간을 이용하여 상기 팬아웃 보상값이 연산될 수 있다.
본 발명의 일 실시예에서, 상기 보상 데이터들을 생성하는 단계에서, 가장 짧은 길이를 갖는 팬아웃 배선에 출력되는 데이터 전압을 기준으로 하여 나머지 팬아웃 배선들 각각에 출력되는 데이터 전압들을 증가시키는 상기 보상 데이터들이 생성될 수 있다.
본 발명의 일 실시예에서, 상기 보상 데이터들을 생성하는 단계에서, 가장 긴 길이를 갖는 팬아웃 배선에 출력되는 데이터 전압을 기준으로 하여 나머지 팬아웃 배선들 각각에 출력되는 데이터 전압들을 감소시키는 상기 보상 데이터들이 생성될 수 있다.
본 발명의 일 실시예에서, 상기 보상 데이터들을 생성하는 단계에서 제1 길이를 상기 팬아웃 배선에 출력되는 데이터 전압을 기준으로 하여 상기 제1 길이보다 짧은 길이를 갖는 팬아웃 배선들 각각에 출력되는 데이터 전압들을 감소시키고, 상기 제1 거리보다 긴 길이를 갖는 팬아웃 배선들 각각에 출력되는 데이터 전압들을 증가시키는 상기 보상 데이터들이 생성될 수 있다.
상기한 본 발명의 다른 목적을 실현하기 위한 일 실시예에 따른 표시 장치는 표시 패널, 구동 칩 및 타이밍 제어부를 포함한다. 상기 표시 패널은 복수의 데이터 배선들을 포함한다. 상기 구동 칩은 상기 데이터 배선들에 데이터 전압들을 출력한다. 상기 타이밍 제어부는 상기 구동 칩의 출력 단자들 및 상기 데이터 배선들을 각각 연결하는 팬아웃 배선들의 서로 다른 길이에 따른 저항 편차를 보상하는 보상 데이터들을 생성하고, 상기 구동 칩이 상기 데이터 전압들을 출력하도록 상기 보상 데이터들을 상기 구동 칩에 출력한다.
본 발명의 일 실시예에서, 상기 보상 데이터는 계조에 대응하는 계조 데이터에 팬아웃 보상값을 곱하여 생성될 수 있다. 긴 길이를 갖는 팬아웃 배선에 대응하는 팬아웃 보상값은 짧은 길이를 갖는 팬아웃 배선에 대응하는 팬아웃 보상값보다 클 수 있다.
본 발명의 일 실시예에서, 상기 팬아웃 보상값은 상기 데이터 배선에 연결된 화소의 광 투과율에 반비례할 수 있다.
본 발명의 일 실시예에서, 상기 팬아웃 보상값은 룩업 테이블 형태로 저장될 수 있다.
본 발명의 일 실시예에서, 상기 룩업 테이블에는 상기 팬아웃 배선들 중 일부 팬아웃 배선들에 대응하는 상기 팬아웃 보상값들이 저장될 수 있다. 상기 타이밍 제어부는 상기 팬아웃 보상값이 저장된 상기 팬아웃 배선에 대해서는 상기 룩업 테이블에 기초하여 상기 팬아웃 보상값을 얻고, 상기 팬아웃 보상값이 저장되지 않은 상기 팬아웃 배선에 대해서는 선형 보간을 이용하여 상기 팬아웃 보상값을 연산할 수 있다.
본 발명의 일 실시예에서, 상기 룩업 테이블이 저장된 메모리를 더 포함할 수 있다.
본 발명의 일 실시예에서, 상기 타이밍 제어부는 가장 짧은 길이를 갖는 팬아웃 배선에 출력되는 데이터 전압을 기준으로 하여 나머지 팬아웃 배선들 각각에 출력되는 데이터 전압들을 증가시키는 상기 보상 데이터들을 생성할 수 있다.
본 발명의 일 실시예에서, 상기 타이밍 제어부는 가장 긴 길이를 갖는 팬아웃 배선에 출력되는 데이터 전압을 기준으로 하여 나머지 팬아웃 배선들 각각에 출력되는 데이터 전압들을 감소시키는 상기 보상 데이터들을 생성할 수 있다.
본 발명의 일 실시예에서, 상기 타이밍 제어부는 제1 길이를 갖는 팬아웃 배선에 출력되는 데이터 전압을 기준으로 하여 상기 제1 길이보다 짧은 길이를 갖는 팬아웃 배선들 각각에 출력되는 데이터 전압들을 감소시키고, 상기 제1 길이보다 긴 길이를 갖는 팬아웃 배선들 각각에 출력되는 데이터 전압들을 증가시키는 상기 보상 데이터들을 생성할 수 있다.
이와 같은 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치에 따르면, 팬아웃 배선의 길이에 따라 입력 영상 데이터를 보상함으로써, 팬아웃 배선들의 저항 편차를 감소시켜, 표시 패널의 표시 품질을 향상시킬 수 있고, 표시 패널의 생산 비용을 절감할 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 나타내는 블록도이다.
도 2는 도 1의 표시 패널 및 데이터 구동부를 개념적으로 나타내는 평면도이다.
도 3은 도 2의 A부분을 확대한 확대도이다.
도 4a는 도 2의 팬아웃 배선에 따른 팬아웃 저항을 나타내는 그래프이다.
도 4b는 도 2의 팬아웃 배선에 따른 화소 전압을 나타내는 그래프이다.
도 4c는 도 2의 팬아웃 배선에 따른 화소의 투과율을 나타내는 그래프이다.
도 5는 도 1의 타이밍 제어부를 나타내는 블록도이다.
도 6은 도 5의 보상 데이터에 의한 화소의 광 투과율 보상을 나타내는 그래프이다.
도 7은 도 1의 표시 패널을 구동하는 방법을 나타내는 흐름도이다.
도 8은 도 7의 보상 데이터를 생성하는 단계를 자세히 나타내는 흐름도이다.
도 9는 본 발명의 다른 실시예에 따른 표시 장치의 보상 데이터에 의한 화소의 투과율 보상을 나타내는 그래프이다.
도 10은 본 발명의 또 다른 실시예에 따른 표시 장치의 보상 데이터에 의한 화소의 투과율 보상을 나타내는 그래프이다.
이하, 첨부한 도면들을 참조하여, 본 발명을 보다 상세하게 설명하고자 한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치(1000)를 나타내는 블록도이다.
도 1을 참조하면, 상기 표시 장치(1000)는 표시 패널(100), 타이밍 제어부(200), 게이트 구동부(300), 감마 전압 생성부(400) 및 데이터 구동부(500)를 포함한다.
상기 표시 패널(100)은 복수의 게이트 배선들(GL1 내지 GLN), 복수의 데이터 배선들(DL1 내지 DLM) 및 상기 게이트 배선들과 상기 데이터 배선들 각각에 전기적으로 연결된 복수의 화소들을 포함한다. 상기 게이트 배선들(GL1 내지 GLN)(여기서, N은 자연수)은 제1 방향(D1)으로 연장되고, 상기 데이터 배선들(DL1 내지 DLM) (여기서, M은 자연수)은 상기 제1 방향(D1)과 교차하는 제2 방향(D2)으로 연장된다. 각 화소는 스위칭 소자(미도시), 상기 스위칭 소자에 전기적으로 연결된 액정 캐패시터(미도시) 및 스토리지 캐패시터(미도시)를 포함한다.
상기 타이밍 제어부(200)는 외부의 장치(미도시)로부터 입력 영상 데이터 및 제어 신호를 수신한다. 상기 입력 영상 데이터는 적색 영상 데이터(R), 녹색 영상 데이터(G) 및 청색 영상 데이터(B)를 포함할 수 있다. 상기 제어 신호는 마스터 클럭 신호(MCLK), 데이터 인에이블 신호(DE), 수직 동기 신호(VS) 및 수평 동기 신호(HS)를 포함할 수 있다.
상기 타이밍 제어부(200)는 상기 입력 영상 데이터 및 상기 제어 신호를 근거로 제1 제어 신호(CONT1), 제2 제어 신호(CONT2) 및 보상 데이터(DATA)를 생성한다. 상기 타이밍 제어부(200)는 상기 제어 신호를 근거로 상기 게이트 구동부(300)의 구동 타이밍을 제어하기 위한 상기 제1 제어 신호(CONT1)를 생성하여 상기 게이트 구동부(300)에 출력한다. 상기 타이밍 제어부(200)는 상기 제어 신호를 근거로 상기 데이터 구동부(500)의 구동 타이밍을 제어하기 위한 상기 제2 제어 신호(CONT2)를 생성하여 상기 데이터 구동부(500)에 출력한다. 또한, 상기 타이밍 제어부(200)는 상기 입력 영상 데이터가 제공됨에 따라, 상기 데이터 구동부(500)의 구동 칩의 출력 단자들 및 상기 표시 패널(100)의 데이터 배선들(DL1 내지 DLM)을 각각 연결하는 팬아웃 배선들의 서로 다른 길이에 따른 저항 편차를 보상하는 보상 데이터(DATA)들을 생성하여 상기 데이터 구동부(500)에 출력한다. 상기 타이밍 제어부(200)의 동작에 대해서는 후술되는 도 5를 참조하여 구체적으로 설명한다.
상기 제1 제어신호(CONT1)는 수직개시신호, 게이트 클럭신호, 게이트 온 신호 등을 포함할 수 있다. 상기 제2 제어신호(CONT2)는 수평개시신호, 로드 신호, 반전신호 및 데이터 클럭신호를 포함할 수 있다.
상기 게이트 구동부(300)는 상기 타이밍 제어부(200)로부터 입력 받은 상기 제1 제어신호(CONT1)에 응답하여 상기 게이트 배선들(GL1 내지 GLN)을 구동하기 위한 게이트 신호들을 생성한다. 상기 게이트 구동부(300)는 상기 게이트 신호들을 상기 게이트 배선들(GL1 내지 GLN)에 순차적으로 출력한다.
상기 게이트 구동부(300)는 상기 표시 패널(100)에 직접 실장(mounted)되거나, 테이프 캐리어 패키지(tape carrier package: TCP) 형태로 상기 표시 패널(100)에 연결될 수 있다. 한편, 상기 게이트 구동부(300)는 상기 표시 패널(100)에 집적(integrated)될 수도 있다.
상기 감마전압 생성부(400)는 감마 기준 전압(VGREF)을 생성한다. 상기 감마전압 생성부(400)는 상기 감마 기준 전압(VGREF)을 상기 데이터 구동부(500)에 제공한다. 상기 감마 기준 전압(VGREF)은 각각의 보상 데이터(DATA)에 대응하는 값을 갖는다. 상기 감마전압 생성부(400)는 상기 타이밍 제어부(200) 내에 배치되거나 상기 데이터 구동부(500) 내에 배치될 수 있다.
상기 데이터 구동부(500)는 상기 타이밍 제어부(200)로부터 상기 제2 제어신호(CONT2) 및 상기 보상 데이터(DATA)를 입력 받고, 상기 감마전압 생성부(400)로부터 상기 감마 전압들(VGREF)을 입력 받는다. 상기 데이터 구동부(500)는 상기 보상 데이터(DATA)를 상기 감마 전압들(VGREF)을 이용하여 아날로그 형태의 데이터 전압으로 변환하여 상기 데이터 배선들(DL1 내지 DLM)에 출력한다.
상기 데이터 구동부(500)는 쉬프트 레지스터(미도시), 래치(미도시), 신호 처리부(미도시) 및 버퍼부(미도시)를 포함할 수 있다. 상기 쉬프트 레지스터는 래치 펄스를 상기 래치에 출력한다. 상기 래치는 상기 보상 데이터(DATA)를 일시 저장한 후 출력한다. 상기 신호 처리부는 상기 디지털 형태인 상기 보상 데이터(DATA) 및 상기 감마 전압들(VGREF)을 근거로 아날로그 형태의 상기 데이터 전압으로 변환하여 출력한다. 상기 버퍼부는 상기 신호 처리부에서 출력되는 상기 데이터 전압의 레벨이 일정한 레벨을 갖도록 보상하여 상기 데이터 전압을 출력한다.
상기 데이터 구동부(500)는 상기 표시 패널(100)에 직접 실장되거나, 테이프 캐리어 패키지(tape carrier package: TCP) 형태로 상기 표시 패널(100)에 연결될 수 있다. 한편, 상기 데이터 구동부(500)는 상기 표시 패널(100)에 집적될 수도 있다.
도 2는 도 1의 표시 패널(100) 및 데이터 구동부(500)를 개념적으로 나타내는 평면도이다. 도 3은 도 2의 A부분을 확대한 확대도이다.
도 2 및 도 3을 참조하면, 상기 데이터 구동부(500)는 상기 표시 패널(100)의 일측에 연결된다. 상기 데이터 구동부(500)는 인쇄 회로 기판(Printed Circuit Board, 520), 베이스 필름(540) 및 구동 칩(560)을 포함한다.
상기 베이스 필름(540) 및 상기 구동 칩(560)은 TCP 형태로 상기 표시 패널(100)에 연결된다. 그러나 이에 한정되는 것은 아니며 상기 구동 칩(560)은 상기 표시 패널(100)의 표시 기판에 직접 장착되거나, 상기 표시 기판 상에 실장될 수 있다. 또한, 상기 구동 칩(560)은 로직 형태로 구현되어 상기 표시 패널(100)상에 데이터 배선, 게이트 배선, 스위칭 소자 등을 형성할 때, 집적될 수도 있다.
상기 베이스 필름(540)은 상기 TCP의 지지체로서 상기 TCP의 형태를 유지시킨다. 상기 베이스 필름(540)은 절연성 및 가요성을 가질 수 있다.
상기 구동 칩(560)은 상기 표시 패널(100)에 상기 데이터 전압을 출력하는 데이터 구동 집적 회로(IC) 칩이다. 상기 구동 칩(560)은 상기 베이스 필름(31)의 중앙부에 배치될 수 있다.
상기 구동 칩(560)은 복수의 출력 단자들을 포함한다. 상기 출력 단자들은 팬아웃 배선들(FL1 내지 FLM)과 전기적으로 연결된다. 상기 출력 단자들은 상기 팬아웃 배선들과 일대일로 연결된다. 상기 팬아웃 배선들(FL1 내지 FLM)은 상기 표시 패널(100)에 배치된 상기 데이터 배선들(DL1 내지 DLM)과 전기적으로 연결된다. 상기 팬아웃 배선들(FL1 내지 FLM)은 상기 데이터 배선들(DL1 내지 DLM)과 일대일로 연결된다. 상기 팬아웃 배선들(FL1 내지 FLM)의 일부는 상기 베이스 필름(540) 상에 배치될 수 있다. 상기 팬아웃 배선들(FL1 내지 FLM)의 일부는 상기 베이스 필름(540) 아래에 배치될 수 있다.
상기 팬아웃 배선들(FL1 내지 FLM)은 상기 표시 패널(100)의 팬아웃 영역(FA)에 배치되고 상기 데이터 배선들(DL1 내지 DLM)은 상기 표시 패널(100)의 표시 영역(DA)에 배치된다.
도 2 및 도 3에서, 상기 팬아웃 영역(FA) 내의 상기 팬아웃 배선(FL1 내지 FLM)은 직선으로 형성되는 것을 도시하였으나, 이에 한정되는 것은 아니고, 상기 팬아웃 배선(FL1 내지 FLM)은 꺾어진 형상이거나, 지그재그 패턴을 포함할 수 있다.
도 2에서, 상기 구동 칩(560)이 2개 배치되는 것을 예시하였으나, 이에 한정되는 것은 아니며 상기 구동 칩(560)은 1개만 배치될 수 있다. 또한, 상기 구동 칩(560)은 3개 이상 배치될 수 있다.
상기 구동 칩(560)의 가장 좌측에 배치된 제1 출력 단자(OTA)는 제1 팬아웃 배선(FLA)과 연결된다. 상기 제1 팬아웃 배선(FLA)은 상기 표시 패널(100)의 상기 표시 영역(DA)의 가장 좌측에 배치된 제1 데이터 배선(DLA)과 연결된다.
상기 구동 칩(560)의 정중앙에 배치된 제2 출력 단자(OTB)는 제2 팬아웃 배선(FLB)과 연결된다. 상기 제2 팬아웃 배선(FLB)은 상기 표시 패널(100)에 배치된 제2 데이터 배선(DLB)과 연결된다. 상기 제2 데이터 배선(DLB)은 상기 구동 칩(560)이 1개만 배치되는 경우, 상기 표시 영역(DA)의 정중앙에 배치될 수 있다. 상기 구동 칩(560)에 연결된 상기 데이터 배선들의 개수가 홀수(2P+1) 인 경우, 상기 제2 데이터 배선(DLB)은 P+1번째 데이터 배선이 된다. 상기 구동 칩(560)에 연결된 상기 데이터 배선들의 개수가 짝수(2Q)인 경우, 상기 제2 데이터 배선(DLB)은 Q번째 데이터 배선 및 Q+1번째 데이터 배선 중 하나일 수 있다.
상기 구동 칩(560)의 가장 우측에 배치된 제3 출력 단자(OTC)는 제3 팬아웃 배선(FLC)과 연결된다. 상기 제3 팬아웃 배선(FLC)은 상기 표시 패널(100)에 배치된 제3 데이터 배선(DLC)과 연결된다. 상기 제3 데이터 배선(DLC)은 상기 구동 칩(560)이 1개만 배치되는 경우, 상기 표시 영역(DA)의 가장 우측에 배치될 수 있다.
상기 제1 팬아웃 배선(FLA)의 길이(LA)는 상기 제2 팬아웃 배선(FLB)의 길이(LB)보다 길다. 상기 팬아웃 배선의 배선 저항은 상기 팬아웃 배선의 길이에 비례하므로, 상기 제1 팬아웃 배선(FLA)의 저항이 상기 제2 팬아웃 배선(FLB)의 저항보다 크다.
도 4a는 도 2의 팬아웃 배선에 따른 팬아웃 저항을 나타내는 그래프이다.
도 3 및 도 4a에서, 상기 출력 단자 및 상기 팬아웃 배선의 연결된 경로를 채널이라 부른다.
도 3 및 도 4a를 참조하면, 상기 구동 칩(560)의 중심 채널에서 멀어질수록 상기 팬아웃 배선의 배선 저항은 증가하고, 상기 중심 채널에 근접할수록 상기 팬아웃 배선의 배선 저항은 감소한다. 상기 제1 팬아웃 배선(FLA)의 배선 저항(RA)은 상기 제2 팬아웃 배선(FLB)의 배선 저항(RB)보다 크다. 상기 제3 팬아웃 배선(FLC)의 배선 저항(RC)은 상기 제2 팬아웃 배선(FLB)의 배선 저항(RB)보다 크다. 상기 제1 팬아웃 배선(FLA)의 배선 저항(RA)은 상기 팬아웃 배선들의 배선 저항 중 최대값일 수 있다. 상기 제2 팬아웃 배선(FLB)의 배선 저항(RB)은 상기 팬아웃 배선들의 배선 저항 중 최소값일 수 있다.
도 4a에서는 상기 채널에 따라 상기 팬아웃 저항이 선형적으로 증가 및 감소하는 것으로 도시하였으나 이에 한정되는 것은 아니고, 상기 팬아웃 저항은 비선형적으로 증가 및 감소할 수 있다.
도 4b는 도 2의 팬아웃 배선에 따른 화소 전압을 나타내는 그래프이다.
도 3 내지 도 4b를 참조하면, 상기 구동 칩(560)에서 상기 데이터 배선으로 출력한 상기 데이터 전압이 일정하다 하더라도, 상기 팬아웃 배선의 배선 저항에 따라 상기 화소에 전달되는 화소 전압은 달라진다.
상기 데이터 전압을 Vd, 상기 화소 전압을 Vp, 팬아웃 저항을 Rf, 화소 저항을 Rp라고 하면, 상기 화소 전압(Vp)은 아래의 수식 1과 같다.
[수식 1]
Figure pat00001
즉, 상기 데이터 전압(Vd)이 상기 팬아웃 저항(Rf) 및 상기 화소 저항(Rp)에서 전압 분배되어 상기 화소 전압(Vp)이 얻어진다.
상기 팬아웃 저항(Rf)이 클수록 상기 팬아웃 배선에서 전압 강하가 많이 일어나 상기 화소에 전달되는 상기 화소 전압(Vp)은 작아지고, 상기 팬아웃 저항(Rf)이 작을수록 상기 팬아웃 배선에서 전압 강하가 적게 일어나 상기 화소에 전달되는 상기 화소 전압(Vp)은 커진다.
도 4b의 그래프에서, 상기 구동 칩(560)의 중심 채널에서 멀어질 수록 상기 팬아웃 배선의 배선 저항이 증가하므로 상기 화소 전압(Vp)은 감소하고, 상기 중심 채널에 근접할수록 상기 팬아웃 배선의 배선 저항은 감소하므로 상기 화소 전압(Vp)은 증가한다.
상기 제1 팬아웃 배선(FLA)에 연결된 화소의 전압인 제1 화소 전압(VA)은 상기 제2 팬아웃 배선(FLB)에 연결된 화소의 전압인 제2 화소 전압(VB)보다 작다. 상기 제3 팬아웃 배선(FLC)에 연결된 화소의 전압인 제3 화소 전압(VC)은 상기 제2 화소 전압(VB)보다 작다. 상기 제1 화소 전압(VA)은 상기 팬아웃 배선들에 연결된 화소들의 화소 전압들 중 최소값일 수 있다. 상기 제2 화소 전압(VB)은 상기 팬아웃 배선들에 연결된 화소들의 화소 전압들 중 최대값일 수 있다.
도 4b에서는 상기 채널에 따라 상기 화소 전압(Vp)이 선형적으로 감소 및 증가하는 것으로 도시하였으나 이에 한정되는 것은 아니고, 상기 화소 전압(Vp)은 비선형적으로 감소 및 증가할 수 있다.
예를 들어, 상기 제1 팬아웃 배선(FLA)으로 출력되는 상기 데이터 전압(Vd)이 15V라고 가정하면, 상기 제1 화소 전압(VA)은 상기 제1 팬아웃 배선의 배선 저항(RA)으로 인해, 약 12.7V가 될 수 있다. 반면, 상기 제2 팬아웃 배선(FLB)으로 출력되는 상기 데이터 전압(Vd)이 15V라고 가정하면, 상기 제2 화소 전압(VB)은 상기 제2 팬아웃 배선의 배선 저항(RB)으로 인해, 약 14.8V가 될 수 있다.
즉, 상기 제1 팬아웃 배선의 배선 저항(RA)이 상기 제2 팬아웃 배선의 배선 저항(RB)보다 크므로, 동일 계조 데이터에 근거하여 동일 데이터 전압을 상기 팬아웃 배선들(FLA, FLB)에 출력하는 경우, 상기 팬아웃 배선들(FLA, FLB)과 연결된 화소들에 전달되는 화소 전압들(VA, VB)의 차이가 발생하게 된다.
이를 보상하기 위해서는 상기 제1 팬아웃 배선(FLA)에 상기 제2 팬아웃 배선(FLB)에 출력되는 데이터 전압(Vd)보다 더 큰 데이터 전압(Vd)을 출력할 수 있다. 예를 들어, 상기 제1 팬아웃 배선(FLA)에 17.5V의 데이터 전압(Vd)을 출력하면, 상기 제1 화소 전압(VA)은 약 14.8V가 되어, 상기 제2 화소 전압(VB)과 실질적으로 동일한 값을 가질 수 있다.
도 4c는 도 2의 팬아웃 배선에 따른 화소의 투과율을 나타내는 그래프이다.
도 3 내지 도 4c를 참조하면, 상기 구동 칩(560)에서 상기 데이터 배선으로 출력한 상기 데이터 전압이 일정하다 하더라도, 상기 팬아웃 배선의 배선 저항에 따라 상기 화소의 광 투과율은 달라진다.
상기 광 투과율은 상기 화소 전압(Vp)에 비례하므로, 상기 채널에 따른 상기 광 투과율의 그래프(도 4c)는 상기 채널에 따른 상기 화소 전압(Vp)의 그래프(도 4b)와 유사한 형상을 갖는다.
도 4c의 그래프에서, 상기 구동 칩(560)의 중심 채널에서 멀어질 수록 상기 팬아웃 배선의 화소 전압(Vp)이 감소하므로 상기 화소의 광 투과율은 감소하고, 상기 중심 채널에 근접할수록 상기 팬아웃 배선의 화소 전압(Vp)이 증가하므로 상기 화소의 광 투과율은 증가한다.
상기 제1 팬아웃 배선(FLA)에 연결된 화소의 광 투과율(TA)은 상기 제2 팬아웃 배선(FLB)에 연결된 화소의 광 투과율(TB)보다 작다. 상기 제3 팬아웃 배선(FLC)에 연결된 화소의 광 투과율(TC)은 상기 제2 팬아웃 배선(FLB)에 연결된 화소의 광 투과율(TB)보다 작다. 상기 제1 팬아웃 배선(FLA)에 연결된 화소의 광 투과율(TA)은 상기 팬아웃 배선들에 연결된 화소의 광 투과율 중 최소값일 수 있다. 상기 제2 팬아웃 배선(FLB)에 연결된 화소의 광 투과율(TB)은 상기 팬아웃 배선들에 연결된 화소의 광 투과율 중 최대값일 수 있다.
그러므로, 상기 구동 칩(560)의 중심 채널에서 멀어질 수록 상기 화소의 광 투과율은 감소하므로 상기 화소들은 어두워지고, 상기 중심 채널에 근접할수록 상기 화소의 광 투과율은 증가하므로 상기 화소들은 밝아진다. 예를 들어, 상기 제1 팬아웃 배선(FLA)에 연결된 화소들은 상기 제2 팬아웃 배선(FLB)에 연결된 화소들보다 상대적으로 어두운 영상을 표시한다.
도 5는 도 1의 타이밍 제어부를 나타내는 블록도이다.
도 1 및 도 5를 참조하면, 상기 타이밍 제어부(200)는 색 특성 보상부(210), 능동 캐패시턴스 보상부(220), 팬아웃 보상부(230), 메모리(240) 및 제어 신호 생성부(250)을 포함한다. 본 실시예에서, 상기 타이밍 제어부(200)는 색 특성 보상부(210), 능동 캐패시턴스 보상부(220), 팬아웃 보상부(230), 메모리(240) 및 제어 신호 생성부(250)를 포함하는 것으로 설명하였으나, 이는 설명의 편의를 위해 논리적으로 구분하였을 뿐, 하드웨어적으로 구분한 것은 아니다.
상기 색 특성 보상부(210)는 상기 입력 영상 데이터(R, G, B)를 수신하여 색 특성 보상(Adaptive Color Correction, 이하, ACC라 칭함)을 수행하여 ACC 데이터를 출력한다. 상기 색 특성 보상부(210)는 감마 곡선을 이용하여 입력 영상 데이터(예를 들어, RGB 데이터)를 보상하여 ACC 데이터를 생성한다. 상기 색 특성 보상부(210)는 상기 감마 곡선으로부터 샘플링된 오프셋 값을 저장하는 ACC 룩업 테이블을 포함할 수 있다. 상기 ACC 룩업 테이블은 별도의 상기 메모리(240)에 저장될 수 있다.
상기 능동 캐패시턴스 보상부(220)는 이전 프레임 데이터와 현재 프레임 데이터를 이용하여 상기 현재 프레임 데이터의 계조 데이터를 보정하는 능동 캐패시턴스 보상(Dynamic Capacitance Compensation, 이하, DCC라 칭함)을 수행한다. 상기 능동 캐패시턴스 보상부(220)는 상기 입력 영상 데이터(예를 들어, RGB 데이터) 또는 상기 ACC 데이터를 수신하여 상기 DCC 보상을 수행하여 DCC 데이터를 출력한다. 상기 능동 캐패시턴스 보상부(220)는 이전 프레임 데이터를 저장하는 위한 제1 저장부 및 현재 프레임 데이터를 저장하는 제2 저장부를 포함할 수 있다. 상기 능동 캐패시턴스 보상부(220)는 프레임 보상을 위한 DCC 룩업 테이블을 포함할 수 있다. 상기 이전 프레임 데이터, 상기 현재 프레임 데이터 및 상기 DCC 룩업 테이블은 별도의 상기 메모리(240)에 저장될 수 있다.
상기 팬아웃 보상부(230)는 상기 입력 영상 데이터(R, G, B), 상기 ACC 데이터 또는 상기 DCC 데이터를 수신하여 팬아웃 보상을 수행하여 상기 보상 데이터(DATA)를 출력한다. 상기 팬아웃 보상부(230)는 상기 팬아웃 배선의 길이에 따른 저항 편차를 보상하는 상기 보상 데이터(DATA)를 생성한다. 상기 팬아웃 보상부(230)는 상기 보상 데이터(DATA)를 상기 데이터 구동부(500)에 출력한다. 상기 팬아웃 보상부(230)는 팬아웃 보상값이 저장된 팬아웃 룩업 테이블을 포함할 수 있다. 상기 팬아웃 룩업 테이블은 별도의 상기 메모리(240)에 저장될 수 있다. 상기 팬아웃 보상부(230)의 동작에 대해서는 후술되는 도 6을 참조하여 자세히 설명한다.
상기 메모리(240)는 상기 색 특성 보상부(210), 상기 능동 캐패시턴스 보상부(220) 및 상기 팬아웃 보상부(230)의 동작에 필요한 자료를 저장한다. 상기 메모리(240)는 상기 색 특성 보상부(210), 상기 능동 캐패시턴스 보상부(220) 및 상기 팬아웃 보상부(230)와 연결되어 상기 자료를 상기 색 특성 보상부(210), 상기 능동 캐패시턴스 보상부(220) 및 상기 팬아웃 보상부(230)에 제공한다. 본 실시예에서 상기 메모리(240)는 상기 타이밍 제어부(200) 내에 형성되는 것을 예시하였으나 이에 한정되지 않으며, 상기 메모리(240)는 상기 타이밍 제어부(200) 외부에 형성될 수 있다.
상기 제어 신호 생성부(250)는 외부로부터 상기 제어 신호를 수신하여 상기 제1 제어 신호 및 상기 제2 제어 신호를 생성한다. 상기 제어 신호 생성부(250)는 상기 제1 제어 신호를 상기 게이트 구동부(300)에 출력하고, 상기 제2 제어 신호를 상기 데이터 구동부(500)에 출력한다.
도 5에서는 상기 색 특성 보상부(210), 상기 능동 캐패시턴스 보상부(220) 및 상기 팬아웃 보상부(230)가 차례로 배치되는 것을 도시하였으나 이에 한정되는 것은 아니며 상기 색 특성 보상부(210), 상기 능동 캐패시턴스 보상부(220) 및 상기 팬아웃 보상부(230)의 배치 순서는 서로 뒤바뀔 수 있다. 이 경우, 상기 색 특성 보상부(210), 상기 능동 캐패시턴스 보상부(220) 및 상기 팬아웃 보상부(230)의 입력 데이터와 출력 데이터는 변경될 수 있다.
또한, 상기 색 특성 보상부(210) 및 상기 능동 캐패시턴스 보상부(220)는 생략될 수 있다.
도 6은 도 5의 보상 데이터에 의한 화소의 투과율 보상을 나타내는 그래프이다.
도 3, 도 5 및 도 6을 참조하면, 상기 팬아웃 보상부(230)는 상기 팬아웃 배선들의 길이에 따른 저항 편차를 보상하는 상기 보상 데이터(DATA)들을 생성한다. 상기 보상 데이터(DATA)는 계조에 대응하는 계조 데이터에 팬아웃 보상값을 곱하여 생성된다. 상기 팬아웃 보상부(230)는 긴 길이를 갖는 상기 팬아웃 배선에 대응하는 팬아웃 보상값이 짧은 길이를 갖는 상기 팬아웃 배선에 대응하는 팬아웃 보상값보다 크도록 상기 입력 영상 데이터를 보상한다. 그러므로 동일한 계조에서 긴 길이를 갖는 상기 팬아웃 배선에 출력되는 상기 데이터 전압(Vd)은 짧은 길이를 갖는 상기 팬아웃 배선에 출력되는 상기 데이터 전압(Vd)보다 크다.
상기 팬아웃 보상을 수행하기 전의 광 투과율 곡선(T1)은 상기 구동 칩(560)의 중심 채널에서 멀어질수록 감소하고, 상기 중심 채널에 근접할수록 증가한다.
상기 팬아웃 보상부(230)는 가장 짧은 길이를 갖는 팬아웃 배선(FLB)에 출력되는 데이터 전압(Vd)을 기준으로 하여 나머지 팬아웃 배선들에 출력되는 데이터 전압(Vd)들을 증가시키는 상기 보상 데이터(DATA)를 생성한다.
그리하여, 상기 팬아웃 보상을 수행한 후의 광 투과율 곡선(T2)은 상기 채널에 관계없이 일정한 광 투과율을 나타낸다. 상기 광 투과율 곡선(T2)은 상기 채널에 관계없이 상기 제2 팬아웃 배선(FLB)에 연결된 화소의 광 투과율(TB)을 나타낸다.
상기 팬아웃 보상부(230)는 상기 계조 데이터에 팬아웃 보상값을 곱하여 상기 보상 데이터(DATA)를 생성한다. 상기 팬아웃 보상값은 상기 팬아웃 보상 이전의 상기 화소의 광 투과율에 반비례하는 값을 갖는다.
상기 팬아웃 보상값은 상기 팬아웃 룩업 테이블에 저장될 수 있다. 상기 팬아웃 룩업 테이블은 상기 메모리(240)에 저장될 수 있다.
상기 팬아웃 룩업 테이블(LUT1)은 상기 모든 채널에 대한 상기 팬아웃 보상값을 저장할 수 있다. 상기 구동 칩의 출력 단자의 개수가 2K일 때, 상기 팬아웃 룩업 테이블(LUT1)은 표 1과 같다.
[표 1]
Figure pat00002
상기 팬아웃 룩업 테이블(LUT1)에는 제1 채널(CH1)에 대응하는 제1 팬아웃 보상값(FC1), 제2 채널(CH2)에 대응하는 제2 팬아웃 보상값(FC2), 제3 채널(CH3)에 대응하는 제3 팬아웃 보상값(FC3)이 저장되어 있다. 상기 제1 채널(CH1)은 상기 제1 팬아웃 배선(FLA)에 대응하며, 상기 제1 팬아웃 보상값(FC1)은 상기 팬아웃 보상값들 중 가장 큰 값을 가질 수 있다.
상기 팬아웃 룩업 테이블(LUT1)에는 또한, 제K 채널(CHK)에 대응하는 제K 팬아웃 보상값(FCK)이 저장되어 있다. 상기 제K 채널(CHK)은 상기 제2 팬아웃 배선(FLB)에 대응하며, 상기 제K 팬아웃 보상값(FCK)은 상기 팬아웃 보상값들 중 가장 작은 값을 가질 수 있다.
상기 팬아웃 룩업 테이블(LUT1)에는 제2K-2 채널(CH2K-2)에 대응하는 제2K-2 팬아웃 보상값(FC2K-2), 제2K-1 채널(CH2K-1)에 대응하는 제2K-1 팬아웃 보상값(FC2K-1), 제2K 채널(CH2K)에 대응하는 제K 팬아웃 보상값(FC2K)이 저장되어 있다. 상기 제2K 채널(CH2K)은 상기 제3 팬아웃 배선(FLC)에 대응하며, 상기 제2K 팬아웃 보상값(FC2K)은 상기 팬아웃 보상값들 중 가장 큰 값을 가질 수 있다.
본 실시예에서는 상기 제2 팬아웃 배선(FLB)에 출력되는 데이터 전압(Vd)을 기준으로 나머지 팬아웃 배선들의 데이터 전압(Vd)들을 조정하므로, 상기 제K 팬아웃 보상값(FCK)은 1일 수 있다. 나머지 팬아웃 보상값들은 상기 제K 팬아웃 보상값(FC)보다 큰 값을 갖고, 그 값은 1보다 클 수 있다.
표 1의 상기 팬아웃 룩업 테이블(LUT1)은 상기 모든 채널에 대한 상기 팬아웃 보상값을 저장하고 있으나, 본 발명은 이에 한정되지 않고, 상기 팬아웃 룩업 테이블(LUT2)은 일부 채널에 대한 상기 팬아웃 보상값을 저장할 수 있다. 상기 구동 칩의 출력 단자의 개수가 2K일 때, 상기 일부 채널에 대한 상기 팬아웃 보상값을 저장한 상기 팬아웃 룩업 테이블(LUT2)의 예시는 표 2와 같다.
[표 2]
Figure pat00003
상기 팬아웃 룩업 테이블(LUT2)에는 4개의 채널 당 하나의 팬아웃 보상값이 저장되어 있다. 상기 표 1의 팬아웃 룩업 테이블(LUT1)에 비해 메모리의 사이즈를 줄일 수 있다.
상기 팬아웃 보상부(230)는 상기 팬아웃 보상값이 저장된 상기 팬아웃 배선(CH1, CH5, CH9, ...)에 대해서는 상기 팬아웃 룩업 테이블에 기초하여 상기 팬아웃 보상값을 얻고, 상기 팬아웃 보상값이 저장되지 않은 상기 팬아웃 배선(CH2, CH3, CH4, CH6, CH7, CH8, ...)에 대해서는 선형 보간(linear interpolation)을 이용하여 상기 팬아웃 보상값을 연산할 수 있다.
이상에서 설명한 본 실시예에 따르면, 상기 팬아웃 보상부(230)는 팬아웃 배선들의 저항 편차를 감소시키는 보상 데이터(DATA)를 생성하므로 상기 팬아웃 배선들의 저항 편차로 인한 표시 품질 저하를 방지할 수 있다. 또한, 상기 팬아웃 배선의 길이 차를 보상하기 위한 복잡한 패턴을 형성하지 않으므로 상기 팬아웃 영역의 면적을 감소시킬 수 있고, 상기 팬아웃 영역을 가리기 위한 블랙 매트릭스의 면적도 감소시킬 수 있어 생산 비용을 절감할 수 있다.
또한, 본 실시예에서는 가장 짧은 상기 팬아웃 배선(FLB)에 출력되는 데이터 전압(Vd)을 기준으로 하여 상기 보상 데이터(DATA)를 생성하므로, 상기 화소의 휘도를 높일 수 있다.
도 7은 도 1의 표시 패널을 구동하는 방법을 나타내는 흐름도이다. 도 8은 도 7의 보상 데이터를 생성하는 단계를 자세히 나타내는 흐름도이다.
도 3, 도 5 내지 도 8을 참조하면, 상기 팬아웃 보상부(230)는 상기 팬아웃 배선들(FL1 내지 FLM)의 서로 다른 길이에 따른 저항 편차를 보상하는 보상 데이터(DATA)들을 생성한다(단계 S100). 상기 보상 데이터(DATA)는 디지털 형태의 신호일 수 있다.
상기 팬아웃 보상부(230)는 외부로부터 상기 입력 영상 데이터를 수신한다(단계 S110). 상기 타이밍 제어부(200)의 블록의 구성에 따라 상기 팬아웃 보상부(230)는 상기 ACC 데이터 또는 상기 DCC 데이터를 수신할 수 있다.
상기 팬아웃 보상부(230)는 수신된 상기 입력 영상 데이터로부터 상기 입력 영상 데이터에 대응하는 상기 팬아웃 배선을 조회한다(단계 S120).
상기 팬아웃 보상부(230)는 조회된 상기 팬아웃 배선에 대응하는 상기 팬아웃 보상값을 결정한다(단계 S130). 상기 팬아웃 보상부(230)는 상기 팬아웃 룩업 테이블(LUT1, LUT2)을 이용하여 상기 팬아웃 보상값을 결정할 수 있다. 상기 팬아웃 보상부(230)는 선형 보간을 이용하여 상기 팬아웃 보상값을 결정할 수 있다.
상기 팬아웃 보상부(230)는 상기 팬아웃 보상값을 상기 입력 영상 데이터로부터 추출된 계조 데이터와 연산하여 상기 보상 데이터(DATA)를 생성한다(단계 S140).
상기 데이터 구동부(500)는 상기 보상 데이터(DATA)들 각각에 대응되는 데이터 전압들을 상기 데이터 배선들(DL1 내지 DLM) 각각에 출력한다(단계 S200). 상기 데이터 전압은 아날로그 형태의 전압일 수 있다.
도 9는 본 발명의 다른 실시예에 따른 표시 장치의 보상 데이터에 의한 화소의 투과율 보상을 나타내는 그래프이다.
본 실시예에 따른 표시 장치는 상기 팬아웃 보상부(230)가 팬아웃 보상을 수행할 때 기준으로 삼는 계조 데이터를 제외하면, 도 1의 표시 장치와 동일하다. 그러므로 동일하거나 대응되는 구성요소에 대해서는 동일한 참조 번호를 인용하고, 중복되는 설명은 생략한다.
이와 마찬가지로, 본 실시예의 표시 패널을 구동하는 방법은, 상기 보상 데이터(DATA) 생성 단계(단계 S100)에서, 팬아웃 보상을 수행할 때 기준으로 삼는 계조 데이터를 제외하면, 도 7의 표시 패널을 구동하는 방법과 동일하다. 그러므로 동일하거나 대응되는 구성요소에 대해서는 동일한 참조 번호를 인용하고, 중복되는 설명은 생략한다.
도 3, 도 5 및 도 9를 참조하면, 상기 팬아웃 보상부(230)는 상기 팬아웃 배선들의 길이에 따른 저항 편차를 보상하는 상기 보상 데이터(DATA)들을 생성한다. 상기 보상 데이터(DATA)는 계조에 대응하는 계조 데이터에 팬아웃 보상값을 곱하여 생성된다. 상기 팬아웃 보상부(230)는 긴 길이를 갖는 상기 팬아웃 배선에 대응하는 팬아웃 보상값이 짧은 길이를 갖는 상기 팬아웃 배선에 대응하는 팬아웃 보상값보다 크도록 상기 입력 영상 데이터를 보상한다. 그러므로 동일한 계조에서 긴 길이를 갖는 상기 팬아웃 배선에 출력되는 상기 데이터 전압(Vd)은 짧은 길이를 갖는 상기 팬아웃 배선에 출력되는 상기 데이터 전압(Vd)보다 크다.
상기 팬아웃 보상을 수행하기 전의 광 투과율 곡선(T1)은 상기 구동 칩(560)의 중심 채널에서 멀어질수록 감소하고, 상기 중심 채널에 근접할수록 증가한다.
상기 팬아웃 보상부(230)는 가장 긴 길이를 갖는 팬아웃 배선(FLA)에 출력되는 데이터 전압(Vd)을 기준으로 하여 나머지 팬아웃 배선들에 출력되는 데이터 전압(Vd)들을 감소시키는 상기 보상 데이터(DATA)를 생성한다.
그리하여, 상기 팬아웃 보상을 수행한 후의 광 투과율 곡선(T2)은 상기 채널에 관계없이 일정한 광 투과율을 나타낸다. 상기 광 투과율 곡선(T2)은 상기 채널에 관계없이 상기 제1 팬아웃 배선(FLA)에 연결된 화소의 광 투과율(TA)을 나타낸다.
상기 팬아웃 보상부(230)는 상기 계조 데이터에 팬아웃 보상값을 곱하여 상기 보상 데이터(DATA)를 생성한다. 상기 팬아웃 보상값은 상기 팬아웃 보상 이전의 상기 화소의 광 투과율에 반비례하는 값을 갖는다.
상기 팬아웃 보상값은 상기 팬아웃 룩업 테이블에 저장될 수 있다.
본 실시예에서는 상기 제1 팬아웃 배선(FLA)에 출력되는 데이터 전압(Vd)을 기준으로 나머지 팬아웃 배선들의 데이터 전압(Vd)들을 조정하므로, 상기 제1 팬아웃 보상값(FC1)은 1일 수 있다. 나머지 팬아웃 보상값들은 상기 제1 팬아웃 보상값(FC1)보다 작은 값을 갖고, 그 값은 1보다 작을 수 있다.
본 실시예에 따르면, 상기 팬아웃 보상부(230)는 팬아웃 배선들의 저항 편차를 감소시키는 보상 데이터(DATA)를 생성하므로 상기 팬아웃 배선들의 저항 편차로 인한 표시 품질 저하를 방지할 수 있다. 또한, 상기 팬아웃 배선의 길이 차를 보상하기 위한 복잡한 패턴을 형성하지 않으므로 상기 팬아웃 영역의 면적을 감소시킬 수 있고, 상기 팬아웃 영역을 가리기 위한 블랙 매트릭스의 면적도 감소시킬 수 있어 생산 비용을 절감할 수 있다.
또한, 본 실시예에서는 가장 긴 상기 팬아웃 배선(FLA)에 출력되는 데이터 전압(Vd)을 기준으로 하여 상기 보상 데이터(DATA)를 생성하므로, 상기 보상 데이터(DATA)의 값이 안정적으로 확보될 수 있고 데이터 오류가 발생할 가능성이 낮아진다.
도 10은 본 발명의 또 다른 실시예에 따른 표시 장치의 보상 데이터에 의한 화소의 투과율 보상을 나타내는 그래프이다.
본 실시예에 따른 표시 장치는 상기 팬아웃 보상부(230)가 팬아웃 보상을 수행할 때 기준으로 삼는 계조 데이터를 제외하면, 도 1의 표시 장치와 동일하다. 그러므로 동일하거나 대응되는 구성요소에 대해서는 동일한 참조 번호를 인용하고, 중복되는 설명은 생략한다.
이와 마찬가지로, 본 실시예의 표시 패널을 구동하는 방법은, 상기 보상 데이터(DATA) 생성 단계(단계 S100)에서, 팬아웃 보상을 수행할 때 기준으로 삼는 계조 데이터를 제외하면, 도 7의 표시 패널을 구동하는 방법과 동일하다. 그러므로 동일하거나 대응되는 구성요소에 대해서는 동일한 참조 번호를 인용하고, 중복되는 설명은 생략한다.
도 3, 도 5 및 도 10을 참조하면, 상기 팬아웃 보상부(230)는 상기 팬아웃 배선들의 길이에 따른 저항 편차를 보상하는 상기 보상 데이터(DATA)들을 생성한다. 상기 보상 데이터(DATA)는 계조에 대응하는 계조 데이터에 팬아웃 보상값을 곱하여 생성된다. 상기 팬아웃 보상부(230)는 긴 길이를 갖는 상기 팬아웃 배선에 대응하는 팬아웃 보상값이 짧은 길이를 갖는 상기 팬아웃 배선에 대응하는 팬아웃 보상값보다 크도록 상기 입력 영상 데이터를 보상한다. 그러므로 동일한 계조에서 긴 길이를 갖는 상기 팬아웃 배선에 출력되는 상기 데이터 전압(Vd)은 짧은 길이를 갖는 상기 팬아웃 배선에 출력되는 상기 데이터 전압(Vd)보다 크다.
상기 팬아웃 보상을 수행하기 전의 광 투과율 곡선(T1)은 상기 구동 칩(560)의 중심 채널에서 멀어질수록 감소하고, 상기 중심 채널에 근접할수록 증가한다.
상기 팬아웃 보상부(230)는 가장 짧은 길이를 갖는 팬아웃 배선(FLB) 및 가장 긴 길이를 갖는 팬아웃 배선(FLA)의 사이에 있는 임의의 팬아웃 배선(FLS)에 출력되는 데이터 전압(Vd)을 기준으로 하여 나머지 팬아웃 배선들에 출력되는 데이터 전압(Vd)을 증가시키거나 감소시키는 상기 보상 데이터(DATA)를 생성한다.
그리하여, 상기 팬아웃 보상을 수행한 후의 광 투과율 곡선(T2)은 상기 채널에 관계없이 일정한 광 투과율을 나타낸다. 상기 광 투과율 곡선(T2)은 상기 채널에 관계없이 상기 임의의 팬아웃 배선(FLS)에 연결된 화소의 광 투과율(TS)을 나타낸다.
상기 팬아웃 보상부(230)는 상기 계조 데이터에 팬아웃 보상값을 곱하여 상기 보상 데이터(DATA)를 생성한다. 상기 팬아웃 보상값은 상기 팬아웃 보상 이전의 상기 화소의 광 투과율에 반비례하는 값을 갖는다.
상기 팬아웃 보상값은 상기 팬아웃 룩업 테이블에 저장될 수 있다.
본 실시예에서는 상기 임의의 팬아웃 배선(FLS)에 출력되는 데이터 전압(Vd)을 기준으로 나머지 팬아웃 배선들의 데이터 전압(Vd)들을 조정하므로, 상기 임의의 팬아웃 보상값은 1일 수 있다. 상기 임의의 팬아웃 배선(FLS)보다 긴 팬아웃 배선들의 팬아웃 보상값들은 상기 임의의 팬아웃 보상값보다 큰 값을 갖고, 그 값은 1보다 클 수 있다. 또한, 상기 임의의 팬아웃 배선(FLS)보다 짧은 팬아웃 배선들의 팬아웃 보상값들은 상기 임의의 팬아웃 보상값보다 작은 값을 갖고, 그 값은 1보다 작을 수 있다.
본 실시예에 따르면, 상기 팬아웃 보상부(230)는 팬아웃 배선들의 저항 편차를 감소시키는 보상 데이터(DATA)를 생성하므로 상기 팬아웃 배선들의 저항 편차로 인한 표시 품질 저하를 방지할 수 있다. 또한, 상기 팬아웃 배선의 길이 차를 보상하기 위한 복잡한 패턴을 형성하지 않으므로 상기 팬아웃 영역의 면적을 감소시킬 수 있고, 상기 팬아웃 영역을 가리기 위한 블랙 매트릭스의 면적도 감소시킬 수 있어 생산 비용을 절감할 수 있다.
또한, 본 실시예에서는 가장 짧은 상기 팬아웃 배선(FLB) 및 가장 긴 상기 팬아웃 배선(FLA)의 사이에 있는 임의의 상기 팬아웃 배선(FLS)에 출력되는 데이터 전압(Vd)을 기준으로 하여 상기 보상 데이터(DATA)를 생성하므로, 상기 화소의 휘도 및 상기 보상 데이터(DATA)의 안정성을 절충하여 최적화된 상기 보상 데이터(DATA)를 생성할 수 있다.
이상에서 설명한 바와 같이, 본 발명에 따르면, 상기 팬아웃 영역을 확대하지 않고, 상기 팬아웃 배선들의 저항 편차를 감소시킬 수 있다. 따라서, 상기 표시 패널의 표시 품질을 향상시킬 수 있고, 상기 표시 패널의 생산 비용을 절감할 수 있다.
이상에서는 본 발명의 바람직한 실시예들을 참조하여 설명하였지만, 해당 기술분야의 숙련된 당업자 또는 해당 기술분야에 통상의 지식을 갖는 자라면 후술될 특허청구범위에 기재된 본 발명의 사상 및 기술 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
1000: 표시 장치 100: 표시 패널
200: 타이밍 제어부 300: 게이트 구동부
400: 감마전압 생성부 500: 데이터 구동부
210: 색 특성 보상부 220: 능동 캐패시턴스 보상부
230: 팬아웃 보상부 240: 메모리
250: 제어 신호 생성부 520: 인쇄 회로 기판
540: 베이스 필름 560: 구동 칩

Claims (18)

  1. 구동 칩의 출력 단자들 및 표시 패널의 데이터 배선들을 각각 연결하는 팬아웃 배선들의 서로 다른 길이에 따른 저항 편차를 보상하는 보상 데이터들을 생성하는 단계; 및
    상기 보상 데이터들 각각에 대응되는 데이터 전압들을 상기 데이터 배선들 각각에 출력하는 단계를 포함하는 표시 패널의 구동 방법.
  2. 제1항에 있어서, 상기 보상 데이터들을 생성하는 단계는 계조에 대응하는 계조 데이터에 팬아웃 보상값을 곱하여 상기 보상 데이터를 생성하고,
    긴 길이를 갖는 팬아웃 배선에 대응하는 팬아웃 보상값은 짧은 길이를 갖는 팬아웃 배선에 대응하는 팬아웃 보상값보다 큰 것을 특징으로 하는 표시 패널의 구동 방법.
  3. 제2항에 있어서, 상기 팬아웃 보상값은 상기 데이터 배선에 연결된 화소의 광 투과율에 반비례하는 것을 특징으로 하는 표시 패널의 구동 방법.
  4. 제2항에 있어서, 상기 보상 데이터들을 생성하는 단계는
    외부로부터 입력 영상 데이터를 수신하는 단계;
    상기 입력 영상 데이터에 대응하는 상기 팬아웃 배선을 조회하는 단계;
    조회된 팬아웃 배선에 대응하는 상기 팬아웃 보상값을 결정하는 단계; 및
    결정된 상기 팬아웃 보상값을 상기 계조 데이터와 연산하는 단계를 포함하는 것을 특징으로 하는 표시 패널의 구동 방법.
  5. 제4항에 있어서, 상기 팬아웃 보상값을 결정하는 단계는 상기 팬아웃 보상값이 저장된 룩업 테이블을 이용하는 것을 특징으로 하는 표시 패널의 구동 방법.
  6. 제5항에 있어서, 상기 룩업 테이블에는 상기 팬아웃 배선들 중 일부 팬아웃 배선들에 대응하는 상기 팬아웃 보상값들이 저장되고,
    상기 팬아웃 보상값은 결정하는 단계는 상기 팬아웃 보상값이 저장된 상기 팬아웃 배선에 대해서는 상기 룩업 테이블에 기초하여 상기 팬아웃 보상값을 얻고, 상기 팬아웃 보상값이 저장되지 않은 상기 팬아웃 배선에 대해서는 선형 보간을 이용하여 상기 팬아웃 보상값을 연산하는 것을 특징으로 하는 표시 패널의 구동 방법.
  7. 제2항에 있어서, 상기 보상 데이터들을 생성하는 단계는 가장 짧은 길이를 갖는 팬아웃 배선에 출력되는 데이터 전압을 기준으로 하여 나머지 팬아웃 배선들 각각에 출력되는 데이터 전압들을 증가시키는 상기 보상 데이터들을 생성하는 것을 특징으로 하는 표시 패널의 구동 방법.
  8. 제2항에 있어서, 상기 보상 데이터들을 생성하는 단계는 가장 긴 길이를 갖는 팬아웃 배선에 출력되는 데이터 전압을 기준으로 하여 나머지 팬아웃 배선들 각각에 출력되는 데이터 전압들을 감소시키는 상기 보상 데이터들을 생성하는 것을 특징으로 하는 표시 패널의 구동 방법.
  9. 제2항에 있어서, 상기 보상 데이터들을 생성하는 단계는 제1 길이를 갖는 팬아웃 배선에 출력되는 데이터 전압을 기준으로 하여 상기 제1 길이보다 짧은 길이를 갖는 팬아웃 배선들 각각에 출력되는 데이터 전압들을 감소시키고, 상기 제1 길이보다 긴 길이를 갖는 팬아웃 배선들 각각에 출력되는 데이터 전압들을 증가시키는 상기 보상 데이터들을 생성하는 것을 특징으로 하는 표시 패널의 구동 방법.
  10. 복수의 데이터 배선들을 포함하는 표시 패널;
    상기 데이터 배선들에 데이터 전압들을 출력하는 구동 칩; 및
    상기 구동 칩의 출력 단자들 및 상기 데이터 배선들을 각각 연결하는 팬아웃 배선들의 서로 다른 길이에 따른 저항 편차를 보상하는 보상 데이터들을 생성하고, 상기 구동 칩이 상기 데이터 전압들을 출력하도록 상기 보상 데이터들을 상기 구동 칩에 출력하는 타이밍 제어부를 포함하는 표시 장치.
  11. 제10항에 있어서, 상기 보상 데이터는 계조에 대응하는 계조 데이터에 팬아웃 보상값을 곱하여 생성되고,
    긴 길이를 갖는 팬아웃 배선에 대응하는 팬아웃 보상값은 짧은 길이를 갖는 팬아웃 배선에 대응하는 팬아웃 보상값보다 큰 것을 특징으로 하는 표시 장치.
  12. 제11항에 있어서, 상기 팬아웃 보상값은 상기 데이터 배선에 연결된 화소의 광 투과율에 반비례하는 것을 특징으로 하는 표시 장치.
  13. 제11항에 있어서, 상기 팬아웃 보상값은 룩업 테이블 형태로 저장되는 것을 특징으로 하는 표시 장치.
  14. 제13항에 있어서, 상기 룩업 테이블에는 상기 팬아웃 배선들 중 일부 팬아웃 배선들에 대응하는 상기 팬아웃 보상값들이 저장되고,
    상기 타이밍 제어부는 상기 팬아웃 보상값이 저장된 상기 팬아웃 배선에 대해서는 상기 룩업 테이블에 기초하여 상기 팬아웃 보상값을 얻고, 상기 팬아웃 보상값이 저장되지 않은 상기 팬아웃 배선에 대해서는 선형 보간을 이용하여 상기 팬아웃 보상값을 연산하는 것을 특징으로 하는 표시 장치.
  15. 제13항에 있어서, 상기 룩업 테이블이 저장된 메모리를 더 포함하는 것을 특징으로 하는 표시 장치.
  16. 제11항에 있어서, 상기 타이밍 제어부는 가장 짧은 길이를 갖는 팬아웃 배선에 출력되는 데이터 전압을 기준으로 하여 나머지 팬아웃 배선들 각각에 출력되는 데이터 전압들을 증가시키는 상기 보상 데이터들을 생성하는 것을 특징으로 하는 표시 장치.
  17. 제11항에 있어서, 상기 타이밍 제어부는 가장 긴 길이를 갖는 팬아웃 배선에 출력되는 데이터 전압을 기준으로 하여 나머지 팬아웃 배선들 각각에 출력되는 데이터 전압들을 감소시키는 상기 보상 데이터들을 생성하는 것을 특징으로 하는 표시 장치.
  18. 제11항에 있어서, 상기 타이밍 제어부는 제1 길이를 갖는 팬아웃 배선에 출력되는 데이터 전압을 기준으로 하여 상기 제1 길이보다 짧은 길이를 갖는 팬아웃 배선들 각각에 출력되는 데이터 전압들을 감소시키고 상기 제1 거리보다 긴 길이를 갖는 팬아웃 배선들 각각에 출력되는 데이터 전압들을 증가시키는 상기 보상 데이터들을 생성하는 것을 특징으로 하는 표시 장치.
KR1020100095240A 2010-09-30 2010-09-30 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치 KR20120033622A (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020100095240A KR20120033622A (ko) 2010-09-30 2010-09-30 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
US13/099,629 US20120081410A1 (en) 2010-09-30 2011-05-03 Method of driving display panel and display apparatus for performing the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100095240A KR20120033622A (ko) 2010-09-30 2010-09-30 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치

Publications (1)

Publication Number Publication Date
KR20120033622A true KR20120033622A (ko) 2012-04-09

Family

ID=45889394

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100095240A KR20120033622A (ko) 2010-09-30 2010-09-30 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치

Country Status (2)

Country Link
US (1) US20120081410A1 (ko)
KR (1) KR20120033622A (ko)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150008639A (ko) * 2013-07-15 2015-01-23 삼성디스플레이 주식회사 표시 장치
KR20150077213A (ko) * 2013-12-27 2015-07-07 엘지디스플레이 주식회사 표시장치
CN106409260A (zh) * 2016-11-17 2017-02-15 京东方科技集团股份有限公司 电压补偿电路及其电压补偿方法、显示面板及显示装置
KR20190124291A (ko) * 2017-03-10 2019-11-04 센젠 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 박막 트랜지스터 어레이 기판 및 디스플레이 패널
CN113763858A (zh) * 2021-08-31 2021-12-07 惠科股份有限公司 显示面板驱动方法、装置、计算机设备及存储介质

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101773419B1 (ko) * 2010-11-22 2017-09-01 삼성디스플레이 주식회사 데이터 보상 방법 및 이를 수행하는 표시 장치
JP5952920B2 (ja) * 2013-01-21 2016-07-13 シャープ株式会社 アクティブマトリクス基板、及び表示装置
CN103745698B (zh) * 2013-12-20 2016-01-20 深圳市华星光电技术有限公司 一种液晶显示面板的色偏补偿方法及系统
CN104835472B (zh) * 2015-05-28 2018-01-02 合肥京东方光电科技有限公司 用于驱动显示面板的驱动芯片、显示装置及驱动控制方法
CN105118452A (zh) * 2015-08-20 2015-12-02 京东方科技集团股份有限公司 栅极驱动方法和结构
CN105427823A (zh) 2016-01-04 2016-03-23 京东方科技集团股份有限公司 一种栅极驱动电压的调节方法、调节装置及显示装置
CN105976748A (zh) * 2016-07-01 2016-09-28 武汉华星光电技术有限公司 显示面板驱动装置及显示装置
JP6840948B2 (ja) * 2016-07-25 2021-03-10 船井電機株式会社 液晶表示装置
CN107248388B (zh) * 2017-07-03 2019-07-16 京东方科技集团股份有限公司 驱动装置、驱动方法以及显示装置
CN107665686A (zh) * 2017-10-19 2018-02-06 京东方科技集团股份有限公司 一种驱动方法、驱动装置及显示装置
KR102476183B1 (ko) * 2018-02-19 2022-12-09 삼성디스플레이 주식회사 표시 장치
CN110767097B (zh) * 2019-11-27 2021-12-31 武汉天马微电子有限公司 一种显示面板及显示装置
CN111091778A (zh) * 2020-03-22 2020-05-01 深圳市华星光电半导体显示技术有限公司 源极驱动器、显示装置及其驱动方法
CN114660863A (zh) * 2022-03-04 2022-06-24 滁州惠科光电科技有限公司 阵列基板、驱动方法、设计方法及显示面板
CN114613318B (zh) * 2022-03-14 2023-07-18 厦门天马微电子有限公司 显示模组及其驱动方法和显示装置
WO2023245536A1 (zh) * 2022-06-23 2023-12-28 京东方科技集团股份有限公司 一种显示面板、显示装置
CN116434715B (zh) * 2023-04-27 2024-07-09 惠科股份有限公司 显示装置的驱动方法和显示装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6952193B2 (en) * 2001-12-12 2005-10-04 Canon Kabushiki Kaisha Image display apparatus and image display methods
TWI320167B (en) * 2006-09-07 2010-02-01 Display device and method capable of adjusting slew rate
KR101461024B1 (ko) * 2008-03-06 2014-11-13 삼성디스플레이 주식회사 표시 패널의 구동 방법, 이를 수행하기 위한 구동 장치 및이 구동 장치를 포함하는 표시 장치
KR101472063B1 (ko) * 2008-04-10 2014-12-15 삼성디스플레이 주식회사 표시 패널을 구동하기 위한 데이터 생성 방법과, 이를수행하기 위한 데이터 구동회로 및 이 데이터 구동회로를포함하는 표시 장치

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150008639A (ko) * 2013-07-15 2015-01-23 삼성디스플레이 주식회사 표시 장치
KR20150077213A (ko) * 2013-12-27 2015-07-07 엘지디스플레이 주식회사 표시장치
CN106409260A (zh) * 2016-11-17 2017-02-15 京东方科技集团股份有限公司 电压补偿电路及其电压补偿方法、显示面板及显示装置
KR20190124291A (ko) * 2017-03-10 2019-11-04 센젠 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 박막 트랜지스터 어레이 기판 및 디스플레이 패널
CN113763858A (zh) * 2021-08-31 2021-12-07 惠科股份有限公司 显示面板驱动方法、装置、计算机设备及存储介质
CN113763858B (zh) * 2021-08-31 2022-05-10 惠科股份有限公司 显示面板驱动方法、装置、计算机设备及存储介质

Also Published As

Publication number Publication date
US20120081410A1 (en) 2012-04-05

Similar Documents

Publication Publication Date Title
KR20120033622A (ko) 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
US9721494B2 (en) Controller
KR100951902B1 (ko) 액정 표시 장치와 이의 구동 방법 및 그 장치
US8836625B2 (en) Display device and apparatus and method for driving the same
KR101804994B1 (ko) 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
US11170689B2 (en) Source driver and display device including the same
US8705135B2 (en) Display control apparatus and method of creating look-up table
US20060007207A1 (en) Liquid crystal display device and method of driving liquid crystal display device
CN110782851B (zh) 显示装置及其驱动方法
KR101404545B1 (ko) 표시 장치의 구동 장치 및 구동 방법과 표시 장치
US20090177930A1 (en) Timing controller, error detection method of the timing controller, and display device having the timing controller
WO2001069310A1 (en) Twisted nematic liquid crystal display device with means for temperature compensation of operating voltage
US20070103416A1 (en) Liquid crystal display and method for driving the same
KR20160053284A (ko) 타이밍 컨트롤러, 표시장치 및 구동방법
CN112309343B (zh) 显示装置
KR20080042433A (ko) 표시 장치 및 그 구동 장치
KR102548857B1 (ko) 표시 장치 및 이를 이용한 표시 패널의 구동 방법
KR100532412B1 (ko) 감마신호 제공 장치
KR20130053290A (ko) 액정 표시 장치
JP2009222786A (ja) 液晶表示装置
CN110634449A (zh) 液晶显示装置
KR101991337B1 (ko) 유기발광다이오드 표시장치와 그 구동방법
US7443369B2 (en) Liquid crystal display device and an optimum gradation voltage setting apparatus thereof
KR101618700B1 (ko) 액정 표시 장치의 구동 장치 및 방법
KR20130131000A (ko) 표시 장치 및 그 구동 방법

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application