JP2017079451A - A/d変換器、a/d変換方法および半導体集積回路 - Google Patents
A/d変換器、a/d変換方法および半導体集積回路 Download PDFInfo
- Publication number
- JP2017079451A JP2017079451A JP2015207970A JP2015207970A JP2017079451A JP 2017079451 A JP2017079451 A JP 2017079451A JP 2015207970 A JP2015207970 A JP 2015207970A JP 2015207970 A JP2015207970 A JP 2015207970A JP 2017079451 A JP2017079451 A JP 2017079451A
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- dac
- bits
- circuit
- converter
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000006243 chemical reaction Methods 0.000 title claims abstract description 62
- 238000000034 method Methods 0.000 title claims abstract description 37
- 239000004065 semiconductor Substances 0.000 title claims abstract description 21
- 239000003990 capacitor Substances 0.000 claims description 39
- 101100115778 Caenorhabditis elegans dac-1 gene Proteins 0.000 abstract description 3
- 208000018777 Vulvar intraepithelial neoplasia Diseases 0.000 description 39
- 238000010586 diagram Methods 0.000 description 32
- 230000003071 parasitic effect Effects 0.000 description 11
- 101100015484 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) GPA1 gene Proteins 0.000 description 8
- 230000008569 process Effects 0.000 description 8
- 238000004519 manufacturing process Methods 0.000 description 7
- 238000005070 sampling Methods 0.000 description 7
- 101100422768 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) SUL2 gene Proteins 0.000 description 6
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 6
- 229910052710 silicon Inorganic materials 0.000 description 6
- 239000010703 silicon Substances 0.000 description 6
- 230000004048 modification Effects 0.000 description 5
- 238000012986 modification Methods 0.000 description 5
- 101100191136 Arabidopsis thaliana PCMP-A2 gene Proteins 0.000 description 4
- 101100112673 Rattus norvegicus Ccnd2 gene Proteins 0.000 description 4
- 101100048260 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) UBX2 gene Proteins 0.000 description 4
- 230000007423 decrease Effects 0.000 description 4
- 208000014259 low grade vulvar intraepithelial neoplasia Diseases 0.000 description 4
- 101100510617 Caenorhabditis elegans sel-8 gene Proteins 0.000 description 3
- 101000798707 Homo sapiens Transmembrane protease serine 13 Proteins 0.000 description 3
- 101000639461 Rattus norvegicus Small nuclear ribonucleoprotein-associated protein B Proteins 0.000 description 3
- 101100067427 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) FUS3 gene Proteins 0.000 description 3
- 102100032467 Transmembrane protease serine 13 Human genes 0.000 description 3
- 230000008901 benefit Effects 0.000 description 3
- 230000000644 propagated effect Effects 0.000 description 3
- 230000008439 repair process Effects 0.000 description 3
- 101000614028 Vespa velutina Phospholipase A1 verutoxin-1 Proteins 0.000 description 2
- 229920005994 diacetyl cellulose Polymers 0.000 description 2
- 230000007704 transition Effects 0.000 description 2
- 230000032258 transport Effects 0.000 description 2
- 101100421135 Caenorhabditis elegans sel-5 gene Proteins 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- 238000010845 search algorithm Methods 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/06—Continuously compensating for, or preventing, undesired influence of physical parameters
- H03M1/0617—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence
- H03M1/0675—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence using redundancy
- H03M1/0678—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence using redundancy using additional components or elements, e.g. dummy components
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/06—Continuously compensating for, or preventing, undesired influence of physical parameters
- H03M1/0617—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence
- H03M1/0675—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence using redundancy
- H03M1/069—Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence using redundancy by range overlap between successive stages or steps
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/34—Analogue value compared with reference values
- H03M1/38—Analogue value compared with reference values sequentially only, e.g. successive approximation type
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/34—Analogue value compared with reference values
- H03M1/38—Analogue value compared with reference values sequentially only, e.g. successive approximation type
- H03M1/46—Analogue value compared with reference values sequentially only, e.g. successive approximation type with digital/analogue converter for supplying reference values to converter
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/34—Analogue value compared with reference values
- H03M1/38—Analogue value compared with reference values sequentially only, e.g. successive approximation type
- H03M1/46—Analogue value compared with reference values sequentially only, e.g. successive approximation type with digital/analogue converter for supplying reference values to converter
- H03M1/462—Details of the control circuitry, e.g. of the successive approximation register
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
- H03M1/68—Digital/analogue converters with conversions of different sensitivity, i.e. one conversion relating to the more significant digital bits and another conversion to the less significant bits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
- H03M1/74—Simultaneous conversion
- H03M1/76—Simultaneous conversion using switching tree
- H03M1/765—Simultaneous conversion using switching tree using a single level of switches which are controlled by unary decoded digital signals
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
- H03M1/74—Simultaneous conversion
- H03M1/80—Simultaneous conversion using weighted impedances
- H03M1/802—Simultaneous conversion using weighted impedances using capacitors, e.g. neuron-mos transistors, charge coupled devices
- H03M1/804—Simultaneous conversion using weighted impedances using capacitors, e.g. neuron-mos transistors, charge coupled devices with charge redistribution
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N21/00—Selective content distribution, e.g. interactive television or video on demand [VOD]
- H04N21/40—Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
- H04N21/41—Structure of client; Structure of client peripherals
- H04N21/426—Internal components of the client ; Characteristics thereof
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/44—Receiver circuitry for the reception of television signals according to analogue transmission standards
- H04N5/50—Tuning indicators; Automatic tuning control
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Power Engineering (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
【解決手段】MおよびNを2以上の整数として、上位Mビットの変換を担う容量DAC1と、下位Nビットの変換を担う抵抗DAC2と、前記容量DACと前記抵抗DACの間に設けられた第1容量素子C0Bと、入力信号電圧VINを、前記容量DACから出力された電圧VTOPと比較する比較器CMPと、を有するA/D変換器であって、前記抵抗DACは、Nビットの分解能B[2:0]に加えて、冗長ビットB1R,B1Sによる重みを加減算して生成した電圧を出力する。
【選択図】図6
Description
VSUB=D[2:0]/8×VREF
Q=(VT−VIN)×8C
VTOP=VT−VIN+1/2×VREF
D=010000の場合には、VTOP=VT−VIN+1/4×VREF
D=110000の場合には、VTOP=VT−VIN+3/4×VREF
B1R B[2:1] VSUBU
「0」 「00」 0/8×VREF
「0」 「01」 2/8×VREF
「0」 「10」 4/8×VREF
「0」 「11」 6/8×VREF
「1」 「00」 2/8×VREF
「1」 「01」 4/8×VREF
「1」 「10」 6/8×VREF
「1」 「11」 8/8×VREF
B1S B[0] VSUBL
「0」 「0」 0/8×VREF
「0」 「1」 1/8×VREF
「1」 「0」 2/8×VREF
「1」 「1」 3/8×VREF
Q=(VT−VIN)×8C+(VT−1/2×VREF)×C
B B1R B1S
「100000」 「0」 「1」
VTOP=VT−(VIN−1/2×VREF)×8/9
B B1R B1S
「100000」 「0」 「1」 或いは、
「110000」 「0」 「1」
VTOP=VT−(VIN−3/4×VREF)×8/9
最上位ビットが『0』と決定済みの場合には、
VTOP=VT−(VIN−1/4×VREF)×8/9
になる。
D=B+2×B1R−2×(!B1S)
D=B+2×B1R−2×(!B1S)
B2R B[2] VSUBU
「0」 「0」 0/8×VREF
「0」 「1」 4/8×VREF
「1」 「0」 4/8×VREF
「1」 「1」 8/8×VREF
B2S B[1:0] VSUBL
「0」 「00」 0/8×VREF
「0」 「01」 1/8×VREF
「0」 「10」 2/8×VREF
「0」 「11」 3/8×VREF
「1」 「00」 4/8×VREF
「1」 「01」 5/8×VREF
「1」 「10」 6/8×VREF
「1」 「11」 7/8×VREF
Q=(VT−VIN)×8C+(VT−1/2×VREF)×C
B B2R B2S
「100000」 「0」 「1」
VTOP=VT−(VIN−1/2×VREF)×8/9
B B2R B2S
「100000」 「0」 「1」 或いは、
「110000」 「0」 「1」
VTOP=VT−(VIN−3/4×VREF)×8/9
最上位ビットが『0』と決定済みの場合には、
VTOP=VT−(VIN−1/4×VREF)×8/9
になる。
D=B+4×B2R−4×(!B2S)
SM11 B[11]
SM10 B[10]
SM9 B[9]
SM8 B[8]
SM7 B[7]
SM6 B[6]
SM5 B[5]
SU B[4:3]・B3R
SL B[2:0]・B3S
B3R B[4:3] VU
「0」 「00」 0V
「0」 「01」 8/128×VREF
「0」 「10」 16/128×VREF
「0」 「11」 24/128×VREF
「1」 「00」 8/128×VREF
「1」 「01」 16/128×VREF
「1」 「10」 24/128×VREF
「1」 「11」 32/128×VREF
B3S B[2:0] VL
「0」 「000」 0V
「0」 「001」 1/128×VREF
「0」 「010」 2/128×VREF
「0」 「011」 3/128×VREF
……
「0」 「111」 7/128×VREF
「1」 「000」 8/128×VREF
「1」 「001」 9/128×VREF
「1」 「010」 10/128×VREF
「1」 「011」 11/128×VREF
……
「1」 「111」 15/128×VREF
SM11 B[11]
SM10 B[10]
SM9 B[9]
SM8 B[8]
SM7 B[7]
SM6 B[6]
S5 B[5]・B5R
SU B[4]・B5S
SM B[3:2]・B2R
SL B[1:0]・B2S
B5R B[5] VU
「0」 「0」 0V
「0」 「1」 16/128×VREF
「1」 「0」 16/128×VREF
「1」 「1」 32/128×VREF
B5S B[4] VU
「0」 「0」 0V
「0」 「1」 8/128×VREF
「1」 「0」 16/128×VREF
「1」 「1」 24/128×VREF
B2R B[3:2] VU
「0」 「00」 0V
「0」 「01」 4/128×VREF
「0」 「10」 8/128×VREF
「0」 「11」 12/128×VREF
「1」 「00」 4/128×VREF
「1」 「01」 8/128×VREF
「1」 「10」 12/128×VREF
「1」 「11」 16/128×VREF
B2S B[1:2] VL
「0」 「00」 0V
「0」 「01」 1/128×VREF
「0」 「10」 2/128×VREF
「0」 「11」 3/128×VREF
「1」 「00」 4/128×VREF
「1」 「01」 5/128×VREF
「1」 「10」 6/128×VREF
「1」 「11」 7/128×VREF
(付記1)
MおよびNを2以上の整数として、上位Mビットの変換を担う容量DACと、
下位Nビットの変換を担う抵抗DACと、
前記容量DACと前記抵抗DACの間に設けられた第1容量素子と、
入力信号電圧を、前記容量DACから出力された電圧と比較する比較器と、を有するA/D変換器であって、
前記抵抗DACは、Nビットの分解能に加えて、冗長ビットによる重みを加減算して生成した電圧を出力する、
ことを特徴とするA/D変換器。
前記抵抗DACは、互いに異なる電圧レベルを与える少なくとも2つの出力ノードを有する、
ことを特徴とする付記1に記載のA/D変換器。
さらに、
前記容量DACおよび前記抵抗DACを制御する逐次比較制御回路と、
前記逐次比較制御回路の出力を受け取って、前記入力信号電圧に対応した出力デジタルコードを生成するデジタル誤差補正回路と、を有する、
ことを特徴とする付記1または付記2に記載のA/D変換器。
前記容量DACは、
前記入力信号電圧をサンプリングして電荷を蓄える複数の容量素子を含む容量回路と、
前記容量回路の前記複数の容量素子の一端に、前記入力信号電圧,グランド電圧または基準電圧の何れか1つを選択的に印加する第1スイッチ回路と、を含み、
前記抵抗DACは、
前記グランド電圧と前記基準電圧を抵抗分割する複数の抵抗を含む抵抗回路と、
前記抵抗回路の第1抵抗分割による電圧を選択して第1電圧を出力する複数のスイッチを含む第2スイッチ回路と、
前記抵抗回路の第2抵抗分割による電圧を選択して第2電圧を出力する複数のスイッチを含む第3スイッチ回路と、を含み、
前記第1電圧は、前記第1容量素子を介して、前記容量回路の前記複数の容量素子の他端に印加される、
ことを特徴とする付記3に記載のA/D変換器。
前記容量回路は、前記容量回路の前記複数の容量素子の最小単位の容量値と同じ容量値を持つ第2容量素子を含み、
前記第1スイッチ回路は、前記第2電圧または前記入力信号電圧を、前記第2容量素子に選択的に印加する第1スイッチを含み、
前記容量回路の前記複数の容量素子は、前記最小単位の容量値のべき乗の容量値のいずれかを有する、
ことを特徴とする付記4に記載のA/D変換器。
前記第1スイッチ回路は、前記逐次比較制御回路からの上位Mビットの入力デジタルコードにより制御され、
前記第2スイッチ回路は、前記逐次比較制御回路からの下位Nビットの入力デジタルコードにより制御され、
前記第3スイッチ回路は、前記逐次比較制御回路からの前記冗長ビットにより制御される、
ことを特徴とする付記4または付記5に記載のA/D変換器。
前記デジタル誤差補正回路は、前記逐次比較制御回路からの、前記上位Mビットの入力デジタルコード,前記下位Nビットの入力デジタルコードおよび前記冗長ビットに基づく判定結果から、前記出力デジタルコードを生成する、
ことを特徴とする付記6に記載のA/D変換器。
さらに、
前記比較器に設けられ、閉じることにより前記容量回路の前記複数の容量素子の他端に前記比較器のしきい値電圧を印加する第2スイッチを有する、
ことを特徴とする付記4乃至付記7のいずれか1項に記載のA/D変換器。
前記第1容量素子の容量値は、前記容量回路の前記複数の容量素子の最小単位の容量値の整数倍である、
ことを特徴とする付記4乃至付記8のいずれか1項に記載のA/D変換器。
MおよびNを2以上の整数として、上位Mビットの変換を担う容量DACと、下位Nビットの変換を担う抵抗DACと、前記容量DACと前記抵抗DACの間に設けられた第1容量素子と、入力信号電圧を、前記容量DACから出力された電圧と比較する比較器と、を有する逐次比較型A/D変換器のA/D変換方法であって、
前記比較器により、前記抵抗DACによる前記下位Nビットの判定を行うとき、前記下位Nビットの入力デジタルコードに加えて、冗長ビットによる重みを加減算した出力に基づいて、前記入力信号電圧を冗長判定する、
ことを特徴とするA/D変換方法。
前記抵抗DACは、互いに異なる電圧レベルを与える少なくとも2つの出力ノードを有する、
ことを特徴とする付記10に記載のA/D変換方法。
前記容量DACは、
前記入力信号電圧をサンプリングして電荷を蓄える複数の容量素子を含む容量回路と、
前記容量回路の前記複数の容量素子の一端に、前記入力信号電圧,グランド電圧または基準電圧の何れか1つを選択的に印加する第1スイッチ回路と、を含み、
前記抵抗DACは、
前記グランド電圧と前記基準電圧を抵抗分割する複数の抵抗を含む抵抗回路と、
前記抵抗回路の第1抵抗分割による電圧を選択して第1電圧を出力する複数のスイッチを含む第2スイッチ回路と、
前記抵抗回路の第2抵抗分割による電圧を選択して第2電圧を出力する複数のスイッチを含む第3スイッチ回路と、を含み、
前記第1電圧は、前記第1容量素子を介して、前記容量回路の前記複数の容量素子の他端に印加される、
ことを特徴とする付記10または付記11に記載のA/D変換方法。
前記第1容量素子の容量値は、前記容量回路の前記複数の容量素子の最小単位の容量値の整数倍である、
ことを特徴とする付記12に記載のA/D変換方法。
MおよびNを2以上の整数として、上位Mビットの変換を担う容量DACと、
下位Nビットの変換を担う抵抗DACと、
前記容量DACと前記抵抗DACの間に設けられた第1容量素子と、
入力信号電圧を、前記容量DACから出力された電圧と比較する比較器と、を有するA/D変換器であって、
前記抵抗DACは、Nビットの分解能に加えて、冗長ビットによる重みを加減算して生成した電圧を出力する、A/D変換器を少なくとも1つ有する、
ことを特徴とする半導体集積回路。
さらに、
地上波チューナからの第1アナログ信号を第1デジタル信号に変換する第1A/D変換器と、
衛星波チューナからの第2アナログ信号を第2デジタル信号に変換する第2A/D変換器と、
前記第1および第2A/D変換器からの前記第1および第2デジタル信号を受け取って復調する復調部と、
前記復調部からTSインターフェースと、を有する、
ことを特徴とする付記14に記載の半導体集積回路。
2,82 抵抗副DAC(抵抗DAC:SDAC)
3,83 逐次比較制御回路(逐次比較レジスタ,制御回路)
4 デジタル誤差補正回路
11 容量回路
12 第1スイッチ回路
20,25 抵抗回路(抵抗ストリング)
21,23 第2スイッチ回路
22,24 第3スイッチ回路
101 地上波チューナ
102 衛星波チューナ
103 デジタルテレビ復調IC
111,112 A/D変換器(ADC,SAR ADC)
113 復調部
114 TSインターフェース(TS I/F)
ADD 加算器
B[5:0] 入力デジタルコード
B1R,B1S,B2R,B2S,B3R,B3S 制御ビット
C0A,C0,C1,C2〜C11,CL,CU 容量素子
CMP 比較器
Q 比較器の出力ノードおよびその信号値
R0〜R7,R0〜R127 抵抗素子
SM0A,SM0,SM1,SM2、SS0〜SS7,SU0〜SU4,SL0〜SL3,SW スイッチ
SEL セレクタ
VIN アナログ入力ノードおよびその電圧
VREF 基準電圧ノードおよびその電圧
VSUB,VSUBL,VSUBU 抵抗副DACの出力ノードおよびその電圧
VTOP 容量主DACの出力ノードおよびその電圧
Claims (10)
- MおよびNを2以上の整数として、上位Mビットの変換を担う容量DACと、
下位Nビットの変換を担う抵抗DACと、
前記容量DACと前記抵抗DACの間に設けられた第1容量素子と、
入力信号電圧を、前記容量DACから出力された電圧と比較する比較器と、を有するA/D変換器であって、
前記抵抗DACは、Nビットの分解能に加えて、冗長ビットによる重みを加減算して生成した電圧を出力する、
ことを特徴とするA/D変換器。 - 前記抵抗DACは、互いに異なる電圧レベルを与える少なくとも2つの出力ノードを有する、
ことを特徴とする請求項1に記載のA/D変換器。 - さらに、
前記容量DACおよび前記抵抗DACを制御する逐次比較制御回路と、
前記逐次比較制御回路の出力を受け取って、前記入力信号電圧に対応した出力デジタルコードを生成するデジタル誤差補正回路と、を有する、
ことを特徴とする請求項1または請求項2に記載のA/D変換器。 - 前記容量DACは、
前記入力信号電圧をサンプリングして電荷を蓄える複数の容量素子を含む容量回路と、
前記容量回路の前記複数の容量素子の一端に、前記入力信号電圧,グランド電圧または基準電圧の何れか1つを選択的に印加する第1スイッチ回路と、を含み、
前記抵抗DACは、
前記グランド電圧と前記基準電圧を抵抗分割する複数の抵抗を含む抵抗回路と、
前記抵抗回路の第1抵抗分割による電圧を選択して第1電圧を出力する複数のスイッチを含む第2スイッチ回路と、
前記抵抗回路の第2抵抗分割による電圧を選択して第2電圧を出力する複数のスイッチを含む第3スイッチ回路と、を含み、
前記第1電圧は、前記第1容量素子を介して、前記容量回路の前記複数の容量素子の他端に印加される、
ことを特徴とする請求項3に記載のA/D変換器。 - 前記第1スイッチ回路は、前記逐次比較制御回路からの上位Mビットの入力デジタルコードにより制御され、
前記第2スイッチ回路は、前記逐次比較制御回路からの下位Nビットの入力デジタルコードにより制御され、
前記第3スイッチ回路は、前記逐次比較制御回路からの前記冗長ビットにより制御される、
ことを特徴とする請求項4に記載のA/D変換器。 - 前記第1容量素子の容量値は、前記容量回路の前記複数の容量素子の最小単位の容量値の整数倍である、
ことを特徴とする請求項4または請求項5に記載のA/D変換器。 - MおよびNを2以上の整数として、上位Mビットの変換を担う容量DACと、下位Nビットの変換を担う抵抗DACと、前記容量DACと前記抵抗DACの間に設けられた第1容量素子と、入力信号電圧を、前記容量DACから出力された電圧と比較する比較器と、を有する逐次比較型A/D変換器のA/D変換方法であって、
前記比較器により、前記抵抗DACによる前記下位Nビットの判定を行うとき、前記下位Nビットの入力デジタルコードに加えて、冗長ビットによる重みを加減算した出力に基づいて、前記入力信号電圧を冗長判定する、
ことを特徴とするA/D変換方法。 - 前記抵抗DACは、互いに異なる電圧レベルを与える少なくとも2つの出力ノードを有する、
ことを特徴とする請求項7に記載のA/D変換方法。 - MおよびNを2以上の整数として、上位Mビットの変換を担う容量DACと、
下位Nビットの変換を担う抵抗DACと、
前記容量DACと前記抵抗DACの間に設けられた第1容量素子と、
入力信号電圧を、前記容量DACから出力された電圧と比較する比較器と、を有するA/D変換器であって、
前記抵抗DACは、Nビットの分解能に加えて、冗長ビットによる重みを加減算して生成した電圧を出力する、A/D変換器を少なくとも1つ有する、
ことを特徴とする半導体集積回路。 - さらに、
地上波チューナからの第1アナログ信号を第1デジタル信号に変換する第1A/D変換器と、
衛星波チューナからの第2アナログ信号を第2デジタル信号に変換する第2A/D変換器と、
前記第1および第2A/D変換器からの前記第1および第2デジタル信号を受け取って復調する復調部と、
前記復調部からTSインターフェースと、を有する、
ことを特徴とする請求項9に記載の半導体集積回路。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015207970A JP6668677B2 (ja) | 2015-10-22 | 2015-10-22 | A/d変換器、a/d変換方法および半導体集積回路 |
PCT/JP2016/057849 WO2017068800A1 (ja) | 2015-10-22 | 2016-03-11 | A/d変換器、a/d変換方法および半導体集積回路 |
US15/921,337 US10164651B2 (en) | 2015-10-22 | 2018-03-14 | A/D converter, A/D conversion method, and semiconductor integrated circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015207970A JP6668677B2 (ja) | 2015-10-22 | 2015-10-22 | A/d変換器、a/d変換方法および半導体集積回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2017079451A true JP2017079451A (ja) | 2017-04-27 |
JP6668677B2 JP6668677B2 (ja) | 2020-03-18 |
Family
ID=58556888
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2015207970A Active JP6668677B2 (ja) | 2015-10-22 | 2015-10-22 | A/d変換器、a/d変換方法および半導体集積回路 |
Country Status (3)
Country | Link |
---|---|
US (1) | US10164651B2 (ja) |
JP (1) | JP6668677B2 (ja) |
WO (1) | WO2017068800A1 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2022097191A1 (ja) * | 2020-11-04 | 2022-05-12 | 株式会社ソシオネクスト | サンプリング回路、アナログデジタル変換回路、及び半導体集積回路 |
US11677411B2 (en) | 2019-03-28 | 2023-06-13 | Panasonic Intellectual Property Management Co., Ltd. | A/D converter, sensor processing circuit, and sensor system |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11372032B2 (en) | 2017-09-27 | 2022-06-28 | Texas Instruments Incorporated | Voltage monitor using a capacitive digital-to-analog converter |
CN109245768B (zh) * | 2018-09-19 | 2022-04-05 | 中国电子科技集团公司第二十四研究所 | 一种具有高精度采样开关的sar adc |
CN111130550B (zh) * | 2020-01-03 | 2023-04-18 | 清华大学 | 一种逐次逼近寄存器型模数转换器及其信号转换方法 |
CN111555756B (zh) * | 2020-03-10 | 2023-12-15 | 上海胤祺集成电路有限公司 | 一种优化sar adc中电容阵列冗余权重的算法 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003283336A (ja) * | 2002-03-22 | 2003-10-03 | Mitsubishi Electric Corp | A/d変換回路 |
JP2006157484A (ja) * | 2004-11-30 | 2006-06-15 | Sharp Corp | デジタル放送受信ユニット |
JP2009232281A (ja) * | 2008-03-24 | 2009-10-08 | Fujitsu Microelectronics Ltd | 逐次比較型a/d変換器 |
JP2010245927A (ja) * | 2009-04-08 | 2010-10-28 | Mitsumi Electric Co Ltd | 逐次比較型ad変換回路 |
JP2014236373A (ja) * | 2013-06-03 | 2014-12-15 | 株式会社デンソー | A/d変換装置 |
US20150162933A1 (en) * | 2013-12-06 | 2015-06-11 | Stmicroelectronics International N.V. | Method for digital error correction for binary successive approximation analog-to-digital converter (adc) |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2619264B2 (ja) | 1988-06-23 | 1997-06-11 | トヨタ自動車株式会社 | 潤滑廃油の再生処理方法 |
JPH0727717B2 (ja) | 1988-07-13 | 1995-03-29 | 株式会社東芝 | センス回路 |
GB9503783D0 (en) | 1995-02-24 | 1995-04-12 | Fujitsu Ltd | Analog-to-digital converters |
US6714151B2 (en) * | 2002-06-21 | 2004-03-30 | Fujitsu Limited | A/D converter |
JP3971663B2 (ja) | 2002-06-21 | 2007-09-05 | 富士通株式会社 | Ad変換器 |
JP3984517B2 (ja) | 2002-08-09 | 2007-10-03 | 富士通株式会社 | Ad変換器 |
US7773020B2 (en) | 2007-02-15 | 2010-08-10 | Analog Devices, Inc. | Analog to digital converter |
US7439898B1 (en) * | 2007-05-31 | 2008-10-21 | Analog Devices, Inc. | Parallel digital processing for reducing delay in SAR ADC logic |
JP5287291B2 (ja) * | 2009-01-26 | 2013-09-11 | 富士通セミコンダクター株式会社 | 逐次比較型a/d変換器 |
JP5427663B2 (ja) * | 2010-03-24 | 2014-02-26 | スパンション エルエルシー | A/d変換器 |
US8451150B2 (en) * | 2010-04-11 | 2013-05-28 | Mediatek Inc. | Transceiver and method for converting signals of the transceiver thereof |
TWI411233B (zh) * | 2010-12-24 | 2013-10-01 | Univ Nat Chiao Tung | 數位類比轉換裝置 |
CN103548262A (zh) | 2011-05-16 | 2014-01-29 | 松下电器产业株式会社 | 参考电压稳定化电路及具备该电路的集成电路 |
JP5623618B2 (ja) | 2013-12-02 | 2014-11-12 | スパンションエルエルシー | A/d変換器 |
-
2015
- 2015-10-22 JP JP2015207970A patent/JP6668677B2/ja active Active
-
2016
- 2016-03-11 WO PCT/JP2016/057849 patent/WO2017068800A1/ja active Application Filing
-
2018
- 2018-03-14 US US15/921,337 patent/US10164651B2/en active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003283336A (ja) * | 2002-03-22 | 2003-10-03 | Mitsubishi Electric Corp | A/d変換回路 |
JP2006157484A (ja) * | 2004-11-30 | 2006-06-15 | Sharp Corp | デジタル放送受信ユニット |
JP2009232281A (ja) * | 2008-03-24 | 2009-10-08 | Fujitsu Microelectronics Ltd | 逐次比較型a/d変換器 |
JP2010245927A (ja) * | 2009-04-08 | 2010-10-28 | Mitsumi Electric Co Ltd | 逐次比較型ad変換回路 |
JP2014236373A (ja) * | 2013-06-03 | 2014-12-15 | 株式会社デンソー | A/d変換装置 |
US20150162933A1 (en) * | 2013-12-06 | 2015-06-11 | Stmicroelectronics International N.V. | Method for digital error correction for binary successive approximation analog-to-digital converter (adc) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11677411B2 (en) | 2019-03-28 | 2023-06-13 | Panasonic Intellectual Property Management Co., Ltd. | A/D converter, sensor processing circuit, and sensor system |
WO2022097191A1 (ja) * | 2020-11-04 | 2022-05-12 | 株式会社ソシオネクスト | サンプリング回路、アナログデジタル変換回路、及び半導体集積回路 |
Also Published As
Publication number | Publication date |
---|---|
WO2017068800A1 (ja) | 2017-04-27 |
JP6668677B2 (ja) | 2020-03-18 |
US20180205388A1 (en) | 2018-07-19 |
US10164651B2 (en) | 2018-12-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6668677B2 (ja) | A/d変換器、a/d変換方法および半導体集積回路 | |
TWI452846B (zh) | 分段式類比數位轉換器及其方法 | |
US8193957B2 (en) | Successive approximation register analog to digital converter (ADC) and method of adjusting delay thereof | |
US20130176154A1 (en) | Off-line gain calibration in a time-interleaved analog-to-digital converter | |
US8477058B2 (en) | Successive approximation analog to digital converter with a direct switching technique for capacitor array through comparator output and method thereof | |
US8902093B1 (en) | Parallel analog to digital converter architecture with charge redistribution and method thereof | |
US9432046B1 (en) | Successive approximation analog-to-digital converter | |
US8947286B2 (en) | Analog/digital converter | |
US7808417B2 (en) | Analog-to-digital converter | |
KR20170069140A (ko) | 플래시 지원 연속 근사 레지스터형 adc의 리던던시 장치 및 방법 | |
US8659460B2 (en) | Successive approximation register ADC circuits and methods | |
Yu et al. | A 1-V 1.25-GS/S 8-bit self-calibrated flash ADC in 90-nm digital CMOS | |
US7986257B2 (en) | Comparator circuit and analog digital converter having the same | |
US20160013803A1 (en) | Systems and methods for providing a pipelined analog-to-digital converter | |
JP2007324834A (ja) | パイプライン型a/dコンバータ | |
JP2017163193A (ja) | 半導体装置 | |
US20190131997A1 (en) | Bootstrapped high-speed successive approximation analog to digital converter | |
Wang et al. | Time interleaved C-2C SAR ADC with background timing skew calibration in 65nm CMOS | |
TWI777464B (zh) | 訊號轉換裝置與訊號轉換方法 | |
KR20200074084A (ko) | 추가적인 능동 회로부가 없는 sar adc에서의 넓은 입력 공통 모드 범위를 인에이블하기 위한 방법 및 장치 | |
JP4681622B2 (ja) | Ad変換器 | |
US11258454B2 (en) | Analog-digital converter | |
CN112600557A (zh) | 一种流水线adc数字域增益校准方法 | |
JP2015130587A (ja) | A/d変換器およびa/d変換方法 | |
CN107809243B (zh) | 模数转换器电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20180913 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20191126 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200109 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20200128 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20200210 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6668677 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |