JP2017022684A - 負荷駆動回路 - Google Patents

負荷駆動回路 Download PDF

Info

Publication number
JP2017022684A
JP2017022684A JP2015141315A JP2015141315A JP2017022684A JP 2017022684 A JP2017022684 A JP 2017022684A JP 2015141315 A JP2015141315 A JP 2015141315A JP 2015141315 A JP2015141315 A JP 2015141315A JP 2017022684 A JP2017022684 A JP 2017022684A
Authority
JP
Japan
Prior art keywords
signal
circuit
power supply
input
level
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2015141315A
Other languages
English (en)
Inventor
由成 簑谷
Yoshinari Minotani
由成 簑谷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fuji Electric Co Ltd
Original Assignee
Fuji Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fuji Electric Co Ltd filed Critical Fuji Electric Co Ltd
Priority to JP2015141315A priority Critical patent/JP2017022684A/ja
Publication of JP2017022684A publication Critical patent/JP2017022684A/ja
Pending legal-status Critical Current

Links

Images

Landscapes

  • Electronic Switches (AREA)

Abstract

【課題】待機時の消費電流を低減した負荷駆動回路を提供する。【解決手段】検知回路15を動作させる第1内部電源13と、昇圧回路18を動作させる第2内部電源14と、出力MOSFET17をオン・オフさせるための入力信号INを受け付ける入力回路11とを有する負荷駆動回路10において、第1内部電源13および第2内部電源14は、入力回路11が入力信号INを受けて出力MOSFET17をオンさせる信号Eを出力したときだけ、動作させるようにする。これにより、出力MOSFET17がオフされる待機時では、第1内部電源13、第2内部電源14、検知回路15、昇圧回路18の動作が停止されることで、消費電流を低減することができる。さらに、出力MOSFET17をオン・オフさせる信号が検出回路を経由しない回路構成にしたことで、信号伝達の応答性が改善される。【選択図】図1

Description

本発明は負荷駆動回路に関し、特に待機時の消費電流を小さくした負荷駆動回路に関する。
自動車では、モータなどの負荷をスイッチング制御する負荷駆動回路が多く搭載されており、このような負荷駆動回路としては、負荷のハイサイドに配置されて負荷を駆動するタイプのものが多く用いられている。このハイサイドの負荷駆動回路は、負荷がグランド側に接続されているので、負荷の交換の際に、感電の危険がなく安全に行えるなどの利点を有している。また、ハイサイドの負荷駆動回路の半導体スイッチにMOSFET(Metal-Oxide-Semiconductor Field-Effect Transistor)を用いる場合、Pチャネルよりも単位面積当りのオン抵抗の小さなNチャネルを用いることが多い(たとえば、特許文献1参照)。
図11は代表的なハイサイド用の負荷駆動回路を示すブロック図、図12は内部電源の回路例を示す図、図13は負荷駆動回路の動作状態を示す真理値表の図である。なお、以下の説明においては、端子名とその端子における電圧、信号などは、同じ符号を用いることがある。
図11に示す負荷駆動回路は、特許文献1に開示されているものであって、入力回路1、第1内部電源3、第2内部電源4、検知回路5、昇圧回路8および出力MOSFET7を備えている。
入力回路1は、入力端子INに出力MOSFET7をオン・オフ制御する入力信号を受けるように構成されている。入力信号は、接地端子GNDを基準とした論理信号、すなわち、ハイ(H)またはロー(L)レベルの信号である。入力回路1の出力は、第1内部電源3に接続され、入力信号に対応する論理信号が供給される。
第1内部電源3は、電源端子VCCと接地端子GNDとに接続されて、電圧VCCを基準とした内部電源電圧GND1を出力する。この第1内部電源3は、たとえば、図12に示したように、ツェナーダイオード3aおよび2つのMOSFET3b、3cを直列に接続することによって構成されている。ツェナーダイオード3aのカソードは、電源端子VCCに接続され、MOSFET3cのソースは、接地端子GNDに接続されている。ツェナーダイオード3aのアノードとMOSFET3bのドレインとの接続点は、この第1内部電源3の、内部電源電圧GND1を出力する出力端子を構成している。MOSFET3bは、デプレッション型のMOSFETであり、ツェナーダイオード3aに一定の電流を流す電流源を構成し、MOSFET3cは、入力回路1から出力される出力信号に応じてオン・オフ動作をするスイッチとして機能する。したがって、この第1内部電源3は、入力回路1からHレベルの論理信号を受けると、MOSFET3cがオン動作をし、電圧VCCからツェナーダイオード3aの降伏電圧を差し引いた値に近い内部電源電圧GND1を出力する。一方、入力回路1からLレベルの論理信号を受けると、MOSFET3cはオフ動作をするので、第1内部電源3は、電圧VCC(Hレベル)の電圧を出力する。
第2内部電源4は、電源端子VCCと接地端子GNDとに接続されている。この第2内部電源4は、たとえば、ツェナーダイオードと抵抗との直列接続回路で構成され、電圧VCCからツェナーダイオードの降伏電圧を差し引いた値に近い、すなわち、電圧VCCを基準とした内部電源電圧GND2を出力する。
検知回路5は、電源端子VCCと第1内部電源3の出力とに接続され、電圧VCCと内部電源電圧GND1との間の電圧で動作する。検知回路5は、この負荷駆動回路の異常を検知したときに信号Bを昇圧回路8に出力する。すなわち、検知回路5は、異常が検知されていないときには、Lレベルの論理信号である信号Bを出力し、何らかの異常が検知されたときには、Hレベルの論理信号の信号Bを出力する。
昇圧回路8は、電源端子VCCと第2内部電源4の出力とに接続され、出力MOSFET7をオン制御するときには、電源端子VCCよりも高い電圧を生成し、出力MOSFET7をオフ制御するときには、昇圧の動作を停止する。
出力MOSFET7は、そのドレインが電源端子VCCに接続され、ソースが出力端子OUTに接続されている。この出力端子OUTは、負荷LDの一方の端子に接続され、負荷LDの他方の端子は、グランドに接続されている。
なお、この図11では、昇圧回路8の出力が出力MOSFET7のゲートに接続され、出力MOSFET7が電圧VCCを基準とした信号で制御されているように記載されている。しかし、出力MOSFET7は、NチャネルMOSFETであり、そのソース・ゲート間電位の信号で制御されるので、実際には、出力端子OUTの電位を基準とした信号に変換されて駆動制御される(たとえば、非特許文献1参照)。
上記の構成の負荷駆動回路によれば、図13に示す真理値表のように、まず、入力端子INにLレベルの入力信号が入力されると、入力回路1は、Lレベルの信号を出力し、これにより、第1内部電源3のMOSFET3cがオフされる。すると、第1内部電源3は、電圧VCC(Hレベル)の電圧を出力するので、検知回路5は、その動作が停止され、Hレベルの信号Bを出力する。昇圧回路8は、Hレベルの信号Bを受けると、その昇圧動作を停止し、出力MOSFET7をオフし、出力端子OUTをオフ状態にする。
入力端子INにHレベルの入力信号が入力されると、入力回路1は、Hレベルの信号を出力し、これにより、第1内部電源3のMOSFET3cがオンされる。すると、第1内部電源3は、電圧VCCからツェナーダイオード3aの降伏電圧を差し引いた値に近い、内部電源電圧GND1を出力するので、検知回路5は、正常動作に復帰し、Lレベルの信号Bを出力する。昇圧回路8は、Lレベルの信号Bを受けると、昇圧動作を行い、出力MOSFET7をオンし、出力端子OUTをオン状態にして、負荷LDに給電する。
入力端子INに出力MOSFET7をオンにするHレベルの入力信号が入力されているとき、検知回路5が何らかの異常を検知すると、検知回路5は、Hレベルの信号Bを出力する。すると、Hレベルの信号Bを受けた昇圧回路8は、その昇圧動作を停止し、出力MOSFET7をオフし、出力端子OUTをオフ状態にする。
このように、図11に示す負荷駆動回路は、出力MOSFET7をオフにする入力信号が入力されている待機時では、第1内部電源3および検知回路5が動作停止されているので、その分、消費電流を削減することができる。
特許第4632415号公報
International Rectifier、Data Sheet 6.124-G IR6311G、第1頁、Block Diagram、[online]、[平成27年5月28日検索]、インターネット<URL:http://www.irf.com/product-info/datasheets/data/ir6311.pdf>
しかしながら、特許文献1に示される負荷駆動回路は、出力MOSFETをオフにする入力信号が入力されている待機時においても第2内部電源が通電しているため、昇圧回路を含めて待機時消費電流の発生源となっている。
また、出力MOSFETをオンにする入力信号の入力時に検知回路が異常を検知して出力MOSFETをオフしているときでも、第2内部電源および昇圧回路は通電しており、電流を消費している。
本発明はこのような点に鑑みてなされたものであり、待機時の消費電流をさらに低減した負荷駆動回路を提供することを目的とする。
本発明では上記の課題を解決するために、負荷のハイサイドにて負荷をオン・オフ駆動する負荷駆動回路が提供される。この負荷駆動回路は、電源と負荷との間に接続されるNチャネルのMOSFETと、MOSFETをオン・オフさせるオン信号またはオフ信号が入力される入力回路と、異常状態を検知したときに電源の電圧を出力する検知回路と、電源の電圧を基準とした第1の電圧を生成して検知回路を動作させる第1内部電源と、オン信号の入力時にMOSFETを制御する信号を生成し、検知回路が異常状態を検知したときには動作が停止される昇圧回路と、電源の電圧を基準とした第2の電圧を生成して昇圧回路を動作させる第2内部電源と、を備えている。ここで、第1内部電源および第2内部電源は、入力回路がオン信号を入力したときに第1の電圧および第2の電圧をそれぞれ生成して出力するようにしている。
これにより、入力回路にオン信号またはオフ信号が入力されると、第1内部電源および第2内部電源は、ともに動作または動作停止するようになり、これに伴い、検知回路および昇圧回路も、ともに動作または動作停止するようになる。
上記構成の負荷駆動回路は、入力回路がオフ信号を入力したとき、第1内部電源および第2内部電源の動作が停止されて、これらに繋がる検知回路および昇圧回路も停止されることから、消費電流をより低減させることができるという利点がある。
第1の実施の形態に係る負荷駆動回路を示すブロック図である。 第1の実施の形態に係る負荷駆動回路の動作状態を示す真理値表の図である。 第1の実施の形態に係る負荷駆動回路の動作状態を示すタイムチャートである。 第2の実施の形態に係る負荷駆動回路を示すブロック図である。 第2の実施の形態に係る負荷駆動回路の動作状態を示す真理値表の図である。 第2の実施の形態に係る負荷駆動回路の動作状態を示すタイムチャートである。 第3の実施の形態に係る負荷駆動回路を示すブロック図である。 第3の実施の形態に係る負荷駆動回路の動作状態を示す真理値表の図である。 第3の実施の形態に係る負荷駆動回路の動作状態を示すタイムチャートである。 各信号のレベル変化を拡大したタイムチャートである。 代表的なハイサイド用の負荷駆動回路を示すブロック図である。 内部電源の回路例を示す図である。 負荷駆動回路の動作状態を示す真理値表の図である。
以下、本発明の実施の形態について、図面を参照して詳細に説明する。なお、以下に述べる各実施の形態は、矛盾のない範囲で複数の実施の形態を組み合わせて実施することができる。
<第1の実施の形態>
図1は第1の実施の形態に係る負荷駆動回路を示すブロック図、図2は第1の実施の形態に係る負荷駆動回路の動作状態を示す真理値表の図、図3は第1の実施の形態に係る負荷駆動回路の動作状態を示すタイムチャートである。
第1の実施の形態に係る負荷駆動回路10は、図1に示したように、入力回路11、第1内部電源13、第2内部電源14、検知回路15、昇圧回路18、ゲート駆動回路19および出力MOSFET17を備えている。
入力回路11は、入力端子INに接続された入力と、信号Eを供給する出力と、接地端子GNDに接続されたグランドとを有している。
第1内部電源13は、電源端子VCCと接地端子GNDとに接続され、入力回路11の出力を受ける入力と、内部電源電圧GND1を供給する出力とを有している。第2内部電源14は、電源端子VCCと接地端子GNDとに接続され、入力回路11の出力を受ける入力と、内部電源電圧GND2を供給する出力とを有している。なお、第1内部電源13および第2内部電源14は、たとえば、図12に示した回路で構成することができ、入力回路11の信号Eにより、電圧VCC(Hレベル)の電圧または電圧VCCからツェナーダイオードの降伏電圧を差し引いた電圧(Lレベル)の内部電源電圧GND1,GND2を出力する。
検知回路15は、電源端子VCCと第1内部電源13の出力とに接続され、電圧VCCと内部電源電圧GND1との間の電圧で動作する。検知回路15は、負荷駆動回路10の正常または異常の状態を示す状態信号Dを受ける入力と、状態信号Dの状態に応じた信号Bを供給する出力とを有している。
昇圧回路18は、電源端子VCCと第2内部電源4の出力とに接続され、電圧VCCと内部電源電圧GND2との間の電圧で動作する。昇圧回路18は、チャージポンプ回路を有し、電源端子VCCよりも高い電圧を生成する。
ここで、検知回路15および昇圧回路18は、それぞれ第1内部電源13および第2内部電源14によって別々に給電するように構成されている。これは、検出系の検知回路15の電源を駆動系の昇圧回路18の電源から分離して、検知回路15が昇圧回路18を構成するチャージポンプ回路の発振回路から放出されるノイズの影響を受けないようにするためである。
ゲート駆動回路19は、電源端子VCCと出力端子OUTとに接続され、昇圧回路18で昇圧された電圧を基に出力MOSFET17を制御するゲート信号Gを生成し、そのゲート信号Gを出力MOSFET17のゲートに出力する。
以上のように、この負荷駆動回路10では、第1内部電源13および第2内部電源14は、ともに入力回路11の信号Eで制御されるように構成されている。そして、負荷駆動回路10の出力端子OUTは、負荷LDの一方の端子に接続され、負荷LDの他方の端子は、グランドに接続されている。
ここで、負荷駆動回路10の動作を図2に示した真理値表を参照しながら説明する。まず、真理値表の1行目のように、入力端子INにLレベルの入力信号が入力されると、入力回路1は、Lレベルの信号Eを出力する。これにより、第1内部電源13および第2内部電源14は、それぞれHレベルの内部電源電圧GND1,GND2を出力するので、検知回路15および昇圧回路18は、ともに動作を停止する。このように、入力端子INにLレベルの入力信号が入力されているタイミングでは、第1内部電源13および第2内部電源14とともに検知回路15および昇圧回路18が動作を停止しているので、待機時消費電流を従来よりもさらに低減することができる。このとき、ゲート駆動回路19は、Lレベルのゲート信号Gを出力しているので、出力MOSFET17はオフし、出力端子OUTがオフ状態になる。
なお、入力端子INにLレベルの入力信号が入力されているタイミングでは、検知回路15が動作を停止している。したがって、真理値表の2行目のように、検知回路15に入力される状態信号Dが異常を表すHレベルの信号であるか正常を表すLレベルの信号であるかに関係なく、出力端子OUTはオフ状態のままである。
次に、真理値表の3行目のように、入力端子INにHレベルの入力信号が入力されて、入力回路1がHレベルの信号Eを出力し、検知回路15には、正常を表すLレベルの状態信号Dが入力されているとする。このとき、第1内部電源13および第2内部電源14は、それぞれLレベルの内部電源電圧GND1,GND2を出力するので、検知回路15および昇圧回路18は、ともに動作を開始する。検知回路15は、異常を検知していないとき、Lレベルの信号Bを出力し、Lレベルの信号Bを論理反転入力に受けた昇圧回路18は、昇圧動作を行う。これにより、ゲート駆動回路19は、Hレベルのゲート信号Gを出力するので、出力MOSFET17はオンし、出力端子OUTはオン状態のHレベルとなる。このとき、昇圧回路18は、入力回路1がHレベルの信号Eを出力して第2内部電源14がLレベルの内部電源電圧GND2を出力することによって動作している。つまり、入力端子INから出力端子OUTまでの経路で、検知回路15を経由することなく信号伝達が行われる経路となるので、従来よりも信号伝達が早くなり、応答性が改善される。
入力端子INにHレベルの入力信号が入力されているタイミングのときに、真理値表の4行目のように、検知回路15が異常を表すHレベルの状態信号Dを検知すると、検知回路15は、Hレベルの信号Bを出力することで、昇圧回路18は、動作を停止する。これにより、ゲート駆動回路19は、Lレベルのゲート信号Gを出力するので、出力MOSFET17はオフし、出力端子OUTは、その電位が負荷LDおよびゲート駆動回路19を経由して放電されることで、Lレベルのオフ状態になる。
次に、図3に示したタイムチャートは、入力信号INおよび検知回路15の状態信号Dがそれぞれレベルを変化したときの信号E、内部電源電圧GND1、信号B、内部電源電圧GND2、ゲート信号Gおよび出力端子OUTのレベル変化を示している。すなわち、異常が検知されず(D=Lレベル)に、入力信号INがLレベルのとき、信号E、ゲート信号Gおよび出力端子OUTは、Lレベルであり、内部電源電圧GND1,GND2および信号Bは、Hレベルである。逆に、入力信号INがHレベルのとき、信号E、ゲート信号Gおよび出力端子OUTは、Hレベルであり、内部電源電圧GND1,GND2および信号Bは、Lレベルである。なお、内部電源電圧GND1,GND2のHレベルは、電圧VCCに等しく、Lレベルは、電圧VCCより低い内部電源電圧GND1,GND2に相当する。また、出力端子OUTのHレベルは、オン状態に相当し、Lレベルは、オフ状態に相当する。
ここで、図3には、異常が検出(D=Hレベル)されたタイミングについて、4つの場合について示している。第1の状態信号D1は、入力信号INがオンのタイミングの期間に、異常を検知し、次のオンのタイミングの期間に、異常がなくなった場合を示している。この場合、第1の状態信号D1の期間、ゲート信号Gは、Lレベルであり、出力端子OUTも、Lレベルである。
第2の状態信号D2は、入力信号INがオンのタイミングの期間に、異常を検知し、次のオフのタイミングの期間に、異常がなくなった場合を示している。この場合、ゲート信号Gは、異常を検知したタイミングでLレベルになるため、出力端子OUTも、異常を検知したタイミングでLレベルになり、異常がなくなった後は、入力信号INが次のオンのタイミングになったときにHレベルとなる。
第3の状態信号D3は、入力信号INがオフのタイミングのときに、異常を検知し、次のオンのタイミングのときに、異常がなくなった場合を示している。この場合、ゲート信号Gは、次のオンのタイミングのとき、最初、Lレベルを維持し、異常がなくなったタイミングで遅れてHレベルになるため、出力端子OUTも、同様に、異常がなくなったタイミングで遅れてHレベルとなる。
第4の状態信号D4は、入力信号INがオフのタイミングのときに、異常を検知し、次のオフのタイミングのときに、異常がなくなった場合を示している。この場合、異常を検知している期間、ゲート信号Gは、Lレベルのままであるので、出力端子OUTも、その期間、Lレベルのままである。
<第2の実施の形態>
図4は第2の実施の形態に係る負荷駆動回路を示すブロック図、図5は第2の実施の形態に係る負荷駆動回路の動作状態を示す真理値表の図、図6は第2の実施の形態に係る負荷駆動回路の動作状態を示すタイムチャートである。なお、この図4において、図1に示した構成要素と同じまたは均等の構成要素については同じ符号を付してその詳細な説明は省略する。
この第2の実施の形態に係る負荷駆動回路10aは、第1の実施の形態に係る負荷駆動回路10と比較して、第2内部電源14の制御方法を変更している。すなわち、第1の実施の形態に係る負荷駆動回路10の第2内部電源14は、入力回路11が出力する信号Eによって制御しているのに対し、第2の実施の形態に係る負荷駆動回路10aの第2内部電源14は、検知回路15が出力する信号Bによって制御している。
第2内部電源14の入力は、インバータ回路16aを介して検知回路15の出力に接続されている。これにより、第2内部電源14は、検知回路15が出力する信号Bを論理反転した信号Jが入力される。したがって、第2内部電源14は、入力端子INにHレベルの入力信号が入力されていて、検知回路15が異常を検知していないときだけ、動作することになる。つまり、第1の実施の形態に係る負荷駆動回路10では、第2内部電源14は、入力端子INにHレベルの入力信号が入力されている間、動作していることになる。これに対し、第2の実施の形態に係る負荷駆動回路10aでは、検知回路15が異常を検知しているときには、第2内部電源14を動作させないようにして、その分、消費電流を低減している。
この負荷駆動回路10aの動作を図5の真理値表で説明すると、入力信号INがLレベルのとき、状態信号Dの論理レベルに関係なく、入力回路11の信号EはLレベル、検知回路15の信号BはHレベル、インバータ回路16aの信号JはLレベルである。したがって、ゲート駆動回路19のゲート信号GはLレベルであり、出力MOSFET17はオフし、出力端子OUTがオフ状態になる。
入力信号INがHレベルのときで、状態信号Dが正常のLレベルであれば、入力回路11の信号EはHレベル、検知回路15の信号BはLレベル、インバータ回路16aの信号JはHレベルである。したがって、ゲート駆動回路19のゲート信号GはHレベルであり、出力MOSFET17はオンし、出力端子OUTがオン状態になる。
入力信号INがHレベルのときに状態信号Dが異常のHレベルになると、検知回路15の信号BはHレベル、インバータ回路16aの信号JはLレベルになる。したがって、ゲート駆動回路19のゲート信号GはLレベルになるので、出力MOSFET17はオフし、出力端子OUTがオフ状態になる。
次に、図6に示したタイムチャートによれば、入力信号INがHレベルの期間と状態信号D1〜D4がHレベルの期間とが重なっている期間、内部電源電圧GND2は、Hレベルで、非動作状態になっている。したがって、入力信号INがHレベルであって状態信号DがHレベルの期間、すなわち、出力MOSFET17がオンのときに異常が検知されたとき、第2内部電源14および昇圧回路18は、停止状態になる。これにより、昇圧回路18を経由したリーク電流の発生が阻止される。また、第1の実施の形態に係る負荷駆動回路10では、出力MOSFET17がオンのときに異常が検知されて出力MOSFET17がオフしたとしても、入力信号INがHレベルのままである限り、第2内部電源14は内部電源電圧GND2をLレベルで出力し続け、昇圧回路18は電源端子VCCと内部電源電圧GND2の間で動作状態を維持していたが、この第2の実施の形態に係る負荷駆動回路10aでは、第2内部電源14および昇圧回路18を停止させることで消費電流をさらに低減している。
<第3の実施の形態>
図7は第3の実施の形態に係る負荷駆動回路を示すブロック図、図8は第3の実施の形態に係る負荷駆動回路の動作状態を示す真理値表の図、図9は第3の実施の形態に係る負荷駆動回路の動作状態を示すタイムチャート、図10は各信号のレベル変化を拡大したタイムチャートである。なお、この図7において、図1および図4に示した構成要素と同じまたは均等の構成要素については同じ符号を付してその詳細な説明は省略する。
この第3の実施の形態に係る負荷駆動回路10bは、第2内部電源14が第1の実施の形態による入力回路11の信号Eと第2の実施の形態による検知回路15の信号Bとの組み合わせによって制御されている。すなわち、入力回路11の出力は、AND回路16bの一方の入力に接続され、検知回路15の出力は、AND回路16bの他方の論理反転入力に接続され、AND回路16bの出力は、第2内部電源14の入力に接続されている。入力回路11の信号Eと検知回路15の信号Bを論理反転した信号との論理積をとるAND回路16bを設けたことにより、第2内部電源14は、AND回路16bが出力する信号Kによって制御される。
この負荷駆動回路10bの動作を図8の真理値表で説明すると、入力信号INがLレベルのとき、状態信号Dの論理レベルに関係なく、入力回路11の信号EはLレベル、検知回路15の信号BはHレベル、AND回路16bの信号KはLレベルである。したがって、ゲート駆動回路19のゲート信号GはLレベルであり、出力MOSFET17はオフし、出力端子OUTがオフ状態になる。
入力信号INがHレベルのときで、状態信号Dが正常のLレベルであれば、入力回路11の信号EはHレベル、検知回路15の信号BはLレベル、AND回路16bの信号KはHレベルである。したがって、ゲート駆動回路19のゲート信号GはHレベルであり、出力MOSFET17はオンし、出力端子OUTがオン状態になる。
入力信号INがHレベルのときに状態信号Dが異常のHレベルになると、入力回路11の信号EはHレベル、検知回路15の信号BはHレベル、AND回路16bの信号KはLレベルになる。したがって、ゲート駆動回路19のゲート信号GはLレベルになるので、出力MOSFET17はオフし、出力端子OUTがオフ状態になる。
次に、図9に示したタイムチャートによれば、入力信号INがHレベルの期間と状態信号D1〜D4がHレベルの期間とが重なっている期間、内部電源電圧GND2は、Hレベルで、非動作状態になっている。したがって、入力信号INがHレベルであって状態信号DがHレベルの期間、すなわち、出力MOSFET17がオンのときに異常が検知されたとき、第2内部電源14および昇圧回路18は、停止状態になる。これにより、昇圧回路18を経由したリーク電流の発生が阻止され、第2内部電源14および昇圧回路18による消費電流がさらに低減されることになる。
また、検知回路15が異常を検知していないとき、入力端子INから出力端子OUTまでの経路で、信号伝達が早くなっている。具体的には、図10に、各信号の論理レベルの立ち上がりおよび立ち下がりの部分を拡大して示したように、入力信号INのレベルが変化してから出力端子OUTのレベルが変化するまでの応答時間が立ち上がりの側よりも立ち下がりの側で短縮されている。
すなわち、入力信号INがLレベルからHレベルになるとき、入力回路11は、その入力閾値を超えたレベルが検出された時点で信号EをLレベルからHレベルに変化させる(期間a)。信号Eを受ける第1内部電源13は、信号Eが立ち上がって所定のレベルを超えると、内部電源電圧GND1をHレベルからLレベルに変化させ、検知回路15の信号BをHレベルからLレベルに変化させる(期間b)。信号Bが立ち下がって所定のレベルを下回るときには、信号EがHレベルになっているので、AND回路16bは、信号KをLレベルからHレベルに変化させる(期間c)。信号Kを受ける第2内部電源14は、信号Kが立ち上がって所定のレベルを超えると、内部電源電圧GND2をHレベルからLレベルに変化させる(期間d)。内部電源電圧GND2が立ち下がって所定のレベルを下回ると、昇圧回路18およびゲート駆動回路19が動作を開始し、ゲート信号GをLレベルからHレベルに変化させる。ゲート信号Gが所定のレベルを超えると、出力MOSFET17がターンオンし、出力端子OUTがLレベルからHレベルに変化される。
一方、入力信号INがHレベルからLレベルになるとき、入力回路11は、その入力閾値を下回るレベルが検出された時点で信号EをHレベルからLレベルに変化させる(期間e)。信号Eを受ける第1内部電源13は、信号Eが立ち下がって所定のレベルを下回ると、内部電源電圧GND1をLレベルからHレベルに変化させ、検知回路15の信号BをLレベルからHレベルに変化させ、信号KをHレベルからLレベルに変化させる(期間f)。信号Kを受ける第2内部電源14は、信号Kが立ち下がって所定のレベルを下回ると、内部電源電圧GND2をLレベルからHレベルに変化させる(期間g)。内部電源電圧GND2が立ち上がって所定のレベルを超えると、昇圧回路18およびゲート駆動回路19が動作を停止し、ゲート信号GをHレベルからLレベルに変化させる。ゲート信号Gが所定のレベルを下回ると、出力MOSFET17がターンオフし、出力端子OUTがHレベルからLレベルに変化される。
このように、入力信号INがHレベルからLレベルになるオフタイミングのとき、内部電源電圧GND2から信号Bへ信号伝達を行う検知回路15が出力端子OUTをHレベルからLレベルに変化させる動作に関与しない分、応答時間を短くすることができる。
10,10a,10b 負荷駆動回路
11 入力回路
13 第1内部電源
14 第2内部電源
15 検知回路
16a インバータ回路
16b AND回路
17 出力MOSFET
18 昇圧回路
19 ゲート駆動回路
GND 接地端子
IN 入力端子
LD 負荷
OUT 出力端子
VCC 電源端子

Claims (5)

  1. 負荷のハイサイドにて前記負荷をオン・オフ駆動する負荷駆動回路において、
    電源と前記負荷との間に接続されるNチャネルのMOSFETと、
    前記MOSFETをオン・オフさせるオン信号またはオフ信号が入力される入力回路と、
    異常状態を検知したときに前記電源の電圧を出力する検知回路と、
    前記電源の電圧を基準とした第1の電圧を生成して前記検知回路を動作させる第1内部電源と、
    前記オン信号の入力時に前記MOSFETを制御する信号を生成し、前記検知回路が異常状態を検知したときには動作が停止される昇圧回路と、
    前記電源の電圧を基準とした第2の電圧を生成して前記昇圧回路を動作させる第2内部電源と、
    を備え、前記第1内部電源および前記第2内部電源は、前記入力回路が前記オン信号を入力したときに前記第1の電圧および前記第2の電圧をそれぞれ生成して出力する負荷駆動回路。
  2. 前記第1内部電源および前記第2内部電源は、前記入力回路の出力にそれぞれ接続されて、前記オン信号が入力されたときに前記入力回路から出力される信号に基づいて動作される請求項1記載の負荷駆動回路。
  3. 前記第1内部電源は、前記入力回路の出力に接続されて、前記オン信号が入力されたときに前記入力回路から出力される信号に基づいて動作され、前記第2内部電源は、前記検知回路の出力にインバータ回路を介して接続され、前記検知回路が異常状態を検知しているときには動作が停止される請求項1記載の負荷駆動回路。
  4. 前記第1内部電源は、前記入力回路の出力に接続されて、前記オン信号が入力されたときに前記入力回路から出力される信号に基づいて動作され、前記第2内部電源は、前記検知回路の出力信号を論理反転した反転信号と前記入力回路から出力される信号との論理積をとる論理回路の出力に接続され、前記入力回路に前記オン信号が入力されていても前記検知回路が異常状態を検知しているときには動作が停止される請求項1記載の負荷駆動回路。
  5. 前記昇圧回路にて生成された前記MOSFETを制御する信号を前記MOSFETの前記負荷側の電位を基準としたゲート信号に変換されるゲート駆動回路を備えた請求項1記載の負荷駆動回路。
JP2015141315A 2015-07-15 2015-07-15 負荷駆動回路 Pending JP2017022684A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2015141315A JP2017022684A (ja) 2015-07-15 2015-07-15 負荷駆動回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2015141315A JP2017022684A (ja) 2015-07-15 2015-07-15 負荷駆動回路

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2019216310A Division JP6852778B2 (ja) 2019-11-29 2019-11-29 負荷駆動回路

Publications (1)

Publication Number Publication Date
JP2017022684A true JP2017022684A (ja) 2017-01-26

Family

ID=57890201

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2015141315A Pending JP2017022684A (ja) 2015-07-15 2015-07-15 負荷駆動回路

Country Status (1)

Country Link
JP (1) JP2017022684A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11522535B2 (en) 2021-03-02 2022-12-06 Kabushiki Kaisha Toshiba Semiconductor device

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005027380A (ja) * 2003-06-30 2005-01-27 Auto Network Gijutsu Kenkyusho:Kk インテリジェントパワーデバイス及びその負荷短絡保護方法
JP2006100895A (ja) * 2004-09-28 2006-04-13 Nec Electronics Corp 負荷駆動回路
JP2011018960A (ja) * 2009-07-07 2011-01-27 Renesas Electronics Corp 異常検出時急速放電回路
JP2011182246A (ja) * 2010-03-02 2011-09-15 Renesas Electronics Corp 半導体装置
JP2013017208A (ja) * 2005-12-27 2013-01-24 Renesas Electronics Corp 半導体集積回路

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005027380A (ja) * 2003-06-30 2005-01-27 Auto Network Gijutsu Kenkyusho:Kk インテリジェントパワーデバイス及びその負荷短絡保護方法
JP2006100895A (ja) * 2004-09-28 2006-04-13 Nec Electronics Corp 負荷駆動回路
JP2013017208A (ja) * 2005-12-27 2013-01-24 Renesas Electronics Corp 半導体集積回路
JP2011018960A (ja) * 2009-07-07 2011-01-27 Renesas Electronics Corp 異常検出時急速放電回路
JP2011182246A (ja) * 2010-03-02 2011-09-15 Renesas Electronics Corp 半導体装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11522535B2 (en) 2021-03-02 2022-12-06 Kabushiki Kaisha Toshiba Semiconductor device

Similar Documents

Publication Publication Date Title
KR101974024B1 (ko) 저전압 차단 회로, 이를 포함하는 스위치 제어 회로 및 전력 공급 장치
JP4253720B2 (ja) パワーオンリセット回路
KR101424917B1 (ko) Esd 보호 회로를 구비한 반도체 집적 회로
JP6859668B2 (ja) 負荷駆動回路
JP2010130822A (ja) 半導体装置
JP2008258939A (ja) 多チャンネル半導体集積回路
US20110057633A1 (en) Load driving circuit
KR20140104352A (ko) 레벨 시프트 회로
US9917573B2 (en) Voltage detection circuit
JP6259782B2 (ja) レベルシフト回路
JP6827112B2 (ja) 制御回路、及び理想ダイオード回路
CN109196764B (zh) 开关调节器、半导体集成电路和电子设备
JP6852778B2 (ja) 負荷駆動回路
JP6543133B2 (ja) 電力供給装置及びその制御方法
JP2008172969A (ja) 半導体集積回路
JP2017022684A (ja) 負荷駆動回路
US7598791B2 (en) Semiconductor integrated apparatus using two or more types of power supplies
JP2017076891A (ja) 電源電圧検知回路
JP6459917B2 (ja) 通電素子駆動装置
JP2010226224A (ja) 半導体装置
JP2008177755A (ja) レベルシフト回路およびそれを用いた半導体装置
JP4632415B2 (ja) 負荷駆動回路
JP5434896B2 (ja) 低電圧保護回路
JP6589751B2 (ja) チャージポンプ回路
JP2016136681A (ja) スイッチ回路

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20180514

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20190129

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20190226

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20190422

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20190422

RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20190422

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20191001

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20191129

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20200428