JP2015506646A5 - - Google Patents

Download PDF

Info

Publication number
JP2015506646A5
JP2015506646A5 JP2014554813A JP2014554813A JP2015506646A5 JP 2015506646 A5 JP2015506646 A5 JP 2015506646A5 JP 2014554813 A JP2014554813 A JP 2014554813A JP 2014554813 A JP2014554813 A JP 2014554813A JP 2015506646 A5 JP2015506646 A5 JP 2015506646A5
Authority
JP
Japan
Prior art keywords
transconductance device
positive
negative
current source
bias
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2014554813A
Other languages
English (en)
Other versions
JP6273210B2 (ja
JP2015506646A (ja
Filing date
Publication date
Priority claimed from US13/357,203 external-priority patent/US9000844B2/en
Application filed filed Critical
Publication of JP2015506646A publication Critical patent/JP2015506646A/ja
Publication of JP2015506646A5 publication Critical patent/JP2015506646A5/ja
Application granted granted Critical
Publication of JP6273210B2 publication Critical patent/JP6273210B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Claims (18)

  1. ダイナミック電流源であって、
    差動入力信号を受け取るようにロングテールペアとして配置される、正側及び負側差動入力相互コンダクタンスデバイス
    前記差動入力信号がもはや前記ダイナミック電流源の正側をアクティブにしない位相期間の間正側出力信号回復用の電流を提供するように前記正側差動入力相互コンダクタンスデバイスの出力に通信可能に結合される正側位相依存電流源
    前記差動入力信号がもはや前記ダイナミック電流源の負側をアクティブにしない位相期間の間負側出力信号回復用の電流を提供するように前記負側差動入力相互コンダクタンスデバイスの出力に通信可能に結合される負側位相依存電流源
    前記差動入力相互コンダクタンスデバイスのペアにバイアス電流を提供するように前記差動入力相互コンダクタンスデバイスのペアに通信可能に結合されるマスター電流ミラーと、
    前記マスター電流ミラーにルート電流を提供するように前記マスター電流ミラーに結合されるマスター電流源と、
    を含む、ダイナミック電流源。
  2. 請求項1に記載のダイナミック電流源であって、
    前記正側位相依存電流源前記負側位相依存電流源が各々電流ミラーとして構成される、ダイナミック電流源。
  3. 請求項2に記載のダイナミック電流源であって、
    前記正側差動入力相互コンダクタンスデバイスの前記出力にチャネル結合される前記正側電流ミラーに関連する出力相互コンダクタンスデバイス
    前記負側差動入力相互コンダクタンスデバイスの前記出力にチャネル結合される前記負側電流ミラーに関連する出力相互コンダクタンスデバイス
    に含む、ダイナミック電流源。
  4. 請求項2に記載のダイナミック電流源であって、
    前記正側の電流ミラーに関連する入力相互コンダクタンスデバイスに通信可能に結合される正側回復相互コンダクタンスデバイス
    前記負側電流ミラーに関連する入力相互コンダクタンスデバイスに通信可能に結合される負側回復相互コンダクタンスデバイスと、
    に含み、
    前記正側回復相互コンダクタンスデバイスの入力要素が、前記負側差動入力相互コンダクタンスデバイスの入力要素に結合され、
    前記負側回復相互コンダクタンスデバイスの入力要素が、前記正側差動入力相互コンダクタンスデバイスの入力要素に結合される、ダイナミック電流源。
  5. 請求項4に記載のダイナミック電流源であって、
    前記正側回復相互コンダクタンスデバイスの電流チャネルに直列に結合される、前記正側電流ミラーに関連する前記入力相互コンダクタンスデバイスの電流チャネル
    前記負側回復相互コンダクタンスデバイスの電流チャネルに直列に結合される、前記負側電流ミラーに関連する前記入力相互コンダクタンスデバイスの電流チャネル
    に含む、ダイナミック電流源。
  6. 請求項5に記載のダイナミック電流源であって、
    前記差動入力相互コンダクタンスデバイスに関連する電流チャネル、前記電流ミラー入力相互コンダクタンスデバイスに関連する電流チャネル、前記回復相互コンダクタンスデバイスに関連する電流チャネルの少なくとも1つが、金属酸化物半導体電界効果トランジスタ(MOSFET)のソース−ドレインチャネルとして構成され、
    前記差動入力相互コンダクタンスデバイスに関連する入力要素と、前記回復相互コンダクタンスデバイスに関連する入力要素の少なくとも1つが、MOSFETゲートとして構成される、ダイナミック電流源。
  7. 請求項1に記載のダイナミック電流源であって、
    前記差動入力信号に比例する電流を供給するようにロングテールペアとして配置される相互コンダクタンスデバイスの出力ペアをに含み、
    前記相互コンダクタンスデバイスの出力ペアの各々の入力が、対応する差動入力相互コンダクタンスデバイスの出力に通信可能に結合される、ダイナミック電流源。
  8. 請求項1に記載のダイナミック電流源であって、
    前記差動入力信号を受け取るようにロングテールペアとして配置される差動入力相互コンダクタンスデバイスのペアに含む、ダイナミック電流源。
  9. ダイナミック電流源であって、
    正側出力相互コンダクタンスデバイス及び負側出力相互コンダクタンスデバイス
    前記正側出力相互コンダクタンスデバイスに関連する正側入力ノードに結合される正側バイアス回路
    前記負側出力相互コンダクタンスデバイスに関連する負側入力ノードに結合される負側バイアス回路
    を含み、
    前記出力相互コンダクタンスデバイスが、差動入力に現れる差動信号に比例する量の電流を前記ダイナミック電流源に供給するように、ロングテールペアとして配置され、
    前記正側バイアス回路が、前記正側入力ノードに現れる正側駆動信号を位相遅延させるように、及び前記差動入力信号がもはや前記ダイナミック電流源の正側をアクティブにしないとき寄生静電容量によって前記正側入力ノードで保持される残余信号を強制的に静止状態にするために前記位相遅延された正側駆動信号に比例する回復電流を前記正側入力ノードに注入するように構成され、
    前記負側バイアス回路が、前記負側入力ノードに現れる負側駆動信号を位相遅延させるように、及び前記差動入力信号がもはや前記ダイナミック電流源の負側をアクティブにしないとき寄生静電容量によって前記負側入力ノードで保持される残余信号を強制的に静止状態にするために前記位相遅延された負側駆動信号に比例する回復電流を前記負側入力ノードに注入するように構成され、
    前記正側バイアス回路又は前記負側バイアス回路の少なくとも一方が、
    対応する入力ノードと接地される負のフィードバック抵抗との間でチャネル結合される第1のバイアス相互コンダクタンスデバイスと、
    接地される前記フィードバック抵抗に直列に、及び、第3及び第4のバイアス相互コンダクタンスデバイスに関連する電流チャネルにチャネル結合される、第2のバイアス相互コンダクタンスデバイスと、
    信号回復電流ミラーの出力側を形成するように、及び、前記対応する入力ノードに前記回復電流を注入するように、前記第4のバイアス相互コンダクタンスデバイスに結合される第5のバイアス相互コンダクタンスデバイスと、
    を更に含み、
    前記第1のバイアス相互コンダクタンスデバイスを介して、及び前記フィードバック抵抗を介して流れる電流が、対応する出力相互コンダクタンスデバイスが駆動されて導通すると減少し、その結果、前記フィードバック抵抗の両端間の電圧降下が減少し、
    前記第2のバイアス相互コンダクタンスデバイスが、前記フィードバック抵抗の両端間の電圧降下の前記減少による前記第2のバイアス相互コンダクタンスデバイスにおける制御バイアス電圧の増加に応答して、前記第2、第3及び第4のバイアス相互コンダクタンスデバイスを介して流れるチャネル電流を増加させる、ダイナミック電流源。
  10. 請求項に記載のダイナミック電流源であって、
    前記正側バイアス回路又は前記負側バイアス回路の少なくとも一方が、
    マスターバイアス相互コンダクタンスデバイスと前記第2のバイアス相互コンダクタンスデバイスとを含む第1の静止バイアス電流ミラー
    前記第1及び第3のバイアス相互コンダクタンスデバイスを含む第2の静止バイアス電流ミラー
    更に含み、
    前記第3のバイアス相互コンダクタンスデバイスに関連する電流チャネルが前記第2のバイアス相互コンダクタンスデバイスの電流チャネルに直列であり、
    前記第1のバイアス相互コンダクタンスデバイスが、第1の電圧レールから前記対応する入力ノードにバイアスを提供するように、前記対応する出力相互コンダクタンスデバイスの入力に結合される、ダイナミック電流源。
  11. 請求項10に記載のダイナミック電流源であって、
    前記対応する入力ノードにおけるバイアスレベルを制御するように前記マスターバイアス相互コンダクタンスデバイスに関連する電流チャネルに直列に配置される電流源をに含む、ダイナミック電流源。
  12. 請求項10に記載のダイナミック電流源であって、
    前記正側バイアス回路又は前記負側バイアス回路の少なくとも一方が、
    前記第4及び第5のバイアス相互コンダクタンスデバイスを含む第3の静止バイアス電流ミラーを更に含み、
    前記第4のバイアス相互コンダクタンスデバイスに関連する電流チャネルが、前記第3のバイアス相互コンダクタンスデバイスに関連する前記電流チャネルに直列に構成され、
    前記第5のバイアス相互コンダクタンスデバイスに関連する電流チャネルが、第2の電圧レールから前記対応する出力相互コンダクタンスデバイスに入力バイアス電圧を提供するように前記対応する入力ノードに結合される、ダイナミック電流源。
  13. 請求項12に記載のダイナミック電流源であって、
    前記第3、第4及び第5のバイアス相互コンダクタンスデバイスに関連する前記電流チャネルが、金属酸化物半導体電界効果トランジスタ(MOSFET)のソース−ドレインチャネルとして構成され、相互コンダクタンスデバイスの前記出力ペアの少なくとも一方に関連する入力要素がMOSFETゲートとして構成される、ダイナミック電流源。
  14. 電力制御システムであって、
    ダイナミック電流源に関連し、差動入力信号を受け取るようにロングテールペアとして配置される、正側及び負側差動入力相互コンダクタンスデバイス
    前記差動入力信号がもはや前記ダイナミック電流源の正側をアクティブにしない位相期間の間正側出力信号回復用の電流を提供するように前記正側差動入力相互コンダクタンスデバイスの出力に通信可能に結合される正側位相依存電流源
    前記差動入力信号がもはや前記ダイナミック電流源の負側をアクティブにしない位相期間の間負側出力信号回復用の電流を提供するように前記負側差動入力相互コンダクタンスデバイスの出力に通信可能に結合される負側位相依存電流源
    正側出力相互コンダクタンスデバイス及び負側出力相互コンダクタンスデバイス
    前記正側出力相互コンダクタンスデバイスに対応する正側入力ノードに結合される正側バイアス回路
    前記負側出力相互コンダクタンスデバイスに関連する負側入力ノードに結合される負側バイアス回路
    を含み、
    前記出力相互コンダクタンスデバイスが、前記差動入力信号に比例する量の電流を前記ダイナミック電流源から調達するようにロングテールペアとして配置され、
    前記正側バイアス回路が、前記正側入力ノードに現れる正側駆動信号を位相遅延させるように、及び、前記差動入力信号がもはや前記ダイナミック電流源の正側をアクティブにしないとき寄生静電容量によって前記正側入力ノードで保持される残余信号を強制的に静止状態にするために前記位相遅延された正側駆動信号に比例する回復電流を前記正側入力ノードに注入するように構成され、
    前記負側バイアス回路が、前記負側入力ノードに現れる負側駆動信号を位相遅延させるように、及び、前記差動入力信号がもはや前記ダイナミック電流源の負側をアクティブにしないとき寄生静電容量によって前記負側入力ノードで保持される残余信号を強制的に静止状態にするために前記位相遅延された負側駆動信号に比例する回復電流を前記負側入力ノードに注入するように構成される、電力制御システム。
  15. 請求項14に記載の電力制御システムであって、
    2段ダイナミックバイアス電流源として構成される、電力制御システム。
  16. 請求項14に記載の電力制御システムであって、
    前記差動入力信号に比例する量のダイナミックバイアス電流を受け取るように、前記相互コンダクタンスデバイスの入力ペアと前記相互コンダクタンスデバイスの出力ペアに通信可能に結合される差動アンプをに含む、電力制御システム。
  17. 請求項16に記載の電力制御システムであって、
    前記差動アンプが電源内の電圧レギュレーションフィードバック要素として構成される、電力制御システム。
  18. 請求項17に記載の電力制御システムであって、
    前記電源がDC−DCコンバータとして構成される、電力制御システム。
JP2014554813A 2012-01-24 2013-01-24 電力効率のよい相互コンダクタンスアンプ装置及びシステム Active JP6273210B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US13/357,203 US9000844B2 (en) 2012-01-24 2012-01-24 Power efficient transconductance amplifier apparatus and systems
US13/357,203 2012-01-24
PCT/US2013/022869 WO2013112671A1 (en) 2012-01-24 2013-01-24 Power efficient transconductance amplifier apparatus and systems

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2017147379A Division JP6590874B2 (ja) 2012-01-24 2017-07-31 電力効率のよい相互コンダクタンスアンプ装置及びシステム

Publications (3)

Publication Number Publication Date
JP2015506646A JP2015506646A (ja) 2015-03-02
JP2015506646A5 true JP2015506646A5 (ja) 2016-03-10
JP6273210B2 JP6273210B2 (ja) 2018-01-31

Family

ID=48796692

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2014554813A Active JP6273210B2 (ja) 2012-01-24 2013-01-24 電力効率のよい相互コンダクタンスアンプ装置及びシステム
JP2017147379A Active JP6590874B2 (ja) 2012-01-24 2017-07-31 電力効率のよい相互コンダクタンスアンプ装置及びシステム

Family Applications After (1)

Application Number Title Priority Date Filing Date
JP2017147379A Active JP6590874B2 (ja) 2012-01-24 2017-07-31 電力効率のよい相互コンダクタンスアンプ装置及びシステム

Country Status (4)

Country Link
US (1) US9000844B2 (ja)
JP (2) JP6273210B2 (ja)
CN (1) CN104094523B (ja)
WO (1) WO2013112671A1 (ja)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8947125B2 (en) * 2013-02-21 2015-02-03 Qualcomm Incorporated Fast, low power comparator with dynamic bias background
CN106899272B (zh) * 2017-02-28 2020-06-26 中国科学技术大学 一种跨导放大器及滤波器
US10199999B1 (en) * 2017-11-09 2019-02-05 Texas Instruments Incorporated Transconductor systems
US10749507B1 (en) * 2019-06-19 2020-08-18 Infineon Technologies Austria Ag Current trimming system, method, and apparatus
CN111200402B (zh) * 2020-02-19 2023-04-07 电子科技大学 一种能够提升增益的高线性度动态残差放大器电路
KR20210120506A (ko) * 2020-03-27 2021-10-07 에스케이하이닉스 주식회사 차동 증폭 회로

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0438003A (ja) * 1990-06-04 1992-02-07 Nec Corp Mos演算増幅回路
US5101126A (en) 1990-10-15 1992-03-31 Analog Devices, Inc. Wide dynamic range transconductance stage
CN1023366C (zh) * 1992-05-29 1993-12-29 王生长 一种大动态差动放大器
US5510754A (en) 1994-11-18 1996-04-23 National Semiconductor Corporation Fast slewing amplifier using dynamic current mirrors
US5936466A (en) 1997-08-04 1999-08-10 International Business Machines Corporation Differential operational transconductance amplifier
US6204654B1 (en) 1999-01-29 2001-03-20 Analog Devices, Inc. Dynamically boosted current source circuit
CN1357973A (zh) * 2000-11-02 2002-07-10 加利福尼亚微设备公司 终端电路及其方法
US6727748B2 (en) 2002-05-09 2004-04-27 Terax Communication Technologies Inc. Highly efficient constant transconductance power amplifier
US7078962B2 (en) * 2003-04-23 2006-07-18 Texas Instruments Incorporated Dynamic current generator with asymmetric common-mode input range
JP3697696B2 (ja) * 2003-09-11 2005-09-21 日本テキサス・インスツルメンツ株式会社 Dc−dcコンバータ
JP2007116568A (ja) * 2005-10-24 2007-05-10 Niigata Seimitsu Kk 差動増幅器
JP2008042487A (ja) * 2006-08-04 2008-02-21 Matsushita Electric Ind Co Ltd 演算増幅器
JP2011223130A (ja) * 2010-04-06 2011-11-04 Fuji Electric Co Ltd 比較回路

Similar Documents

Publication Publication Date Title
JP2015506646A5 (ja)
JP2011171975A5 (ja)
JP2017529791A5 (ja)
JP5394968B2 (ja) 差動増幅回路
JP2018512812A5 (ja)
TWI457040B (zh) Dc結合型雷射驅動電路及半導體雷射元件之驅動方法
JP2016501477A5 (ja)
JP2011250345A5 (ja)
JP2014522612A5 (ja)
JP2014502119A5 (ja)
JP2015139271A5 (ja)
JP2014142923A5 (ja)
CN108075737A (zh) 用于驱动电容性负载的低输出阻抗、高速高压电压生成器
JP2012208868A5 (ja)
CN104135237A (zh) 栅极驱动电路
JP2015047061A5 (ja)
JP2015508983A5 (ja)
JP2012239167A5 (ja)
JP2012257212A5 (ja)
JP2012239166A5 (ja) 半導体装置
KR20170131452A (ko) 파워 fet들의 캐스코드 스택용 드라이브
JP2014026457A (ja) ボルテージレギュレータ
JP2014515588A5 (ja)
JP2013258895A5 (ja)
TW200641577A (en) Adjusting apparatus