JP2015162772A5 - - Google Patents

Download PDF

Info

Publication number
JP2015162772A5
JP2015162772A5 JP2014036222A JP2014036222A JP2015162772A5 JP 2015162772 A5 JP2015162772 A5 JP 2015162772A5 JP 2014036222 A JP2014036222 A JP 2014036222A JP 2014036222 A JP2014036222 A JP 2014036222A JP 2015162772 A5 JP2015162772 A5 JP 2015162772A5
Authority
JP
Japan
Prior art keywords
buffer
input terminals
optical
packet
traffic
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2014036222A
Other languages
English (en)
Other versions
JP6249403B2 (ja
JP2015162772A (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP2014036222A priority Critical patent/JP6249403B2/ja
Priority claimed from JP2014036222A external-priority patent/JP6249403B2/ja
Priority to US15/121,772 priority patent/US9961420B2/en
Priority to PCT/JP2015/051238 priority patent/WO2015129330A1/ja
Publication of JP2015162772A publication Critical patent/JP2015162772A/ja
Publication of JP2015162772A5 publication Critical patent/JP2015162772A5/ja
Application granted granted Critical
Publication of JP6249403B2 publication Critical patent/JP6249403B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Claims (4)

  1. 光パケットを入力するN個(Nは2以上の整数)の入力端(11)と,
    前記N個の入力端(11)と接続され,前記光パケットに関するパケット情報を得る光パケット情報取得部(13)と,
    前記N個の入力端(11)と接続された,複数のスイッチ(15)と,
    前記複数のスイッチ(15)のそれぞれと接続された複数の遅延線(17)と,
    前記N個の入力端(11)と接続された,電子バッファ(19)と,
    前記複数の遅延線(17)及び前記電子バッファ(19)と接続された出力端(21)と,
    前記光パケット情報取得部(13)と接続され,前記N個の入力端(11)と前記複数のスイッチ(15)との接続関係,前記N個の入力端(11)と前記電子バッファ(19)との接続関係,及び,前記複数のスイッチ(15)と前記複数の遅延線(17)との接続関係を制御する光バッファ制御部(23)と,
    を有し,
    前記複数の遅延線(17)は,それぞれ遅延量が異なり,
    前記バッファ制御部(23)は,前記パケット情報を受け取ってパケットのトラヒックを解析し,パケットのトラヒックがトラヒックに関する第1の閾値以下の場合であるか,又は前記遅延線の利用率が利用率に関する第1の閾値以下の場合は,前記電子バッファ(19)を利用しないように制御する,
    光遅延線及び電子バッファ融合型光パケットバッファ制御装置。
  2. 請求項1に記載の装置であって,
    前記電子バッファ(19)は,
    前記N個の入力端(11)のそれぞれと対応したN個のO/E変換レシーバ(31)と,
    前記N個のO/E変換レシーバ(31)のそれぞれと接続されたメモリ(33)と,
    前記メモリ(33)から読み出された電気信号を光信号に変換する1個又は複数個のE/O変換トランスミッタ(35)とを有し,
    前記バッファ制御部(23)は,
    前記N個の入力端(11)のそれぞれにおけるパケット情報又は前記遅延線の利用率に基づいて,それぞれの入力端(11)の混雑状況を把握し,把握した混雑状況に基づいて,それぞれの入力端(11)と接続された電子バッファ(19)に含まれる記憶領域の状態を制御する,
    装置。
  3. 請求項1に記載の装置であって,
    前記バッファ制御部(23)は,
    前記パケットのトラヒックが,トラヒックに関する第1の閾値以上トラヒックに関する第2の閾値以下の場合であるか,又は
    前記遅延線の利用率が利用率に関する第1の閾値以上利用率に関する第2の閾値以下の場合は,前記電子バッファ(19)が動作準備状態となるように制御する,
    装置。
  4. 請求項1に記載の装置であって,
    前記バッファ制御部(23)は,前記N個の入力端(11)のうちいずれかから入力される光パケットを前記電子バッファ(19)へと入力する場合,前記複数の遅延線(17)のうち少なくとも1つを利用しないように制御する,
    装置。
JP2014036222A 2014-02-27 2014-02-27 光遅延線及び電子バッファ融合型光パケットバッファ制御装置 Active JP6249403B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2014036222A JP6249403B2 (ja) 2014-02-27 2014-02-27 光遅延線及び電子バッファ融合型光パケットバッファ制御装置
US15/121,772 US9961420B2 (en) 2014-02-27 2015-01-19 Optical delay line and electronic buffer merged-type optical packet buffer control device
PCT/JP2015/051238 WO2015129330A1 (ja) 2014-02-27 2015-01-19 光遅延線及び電子バッファ融合型光パケットバッファ制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2014036222A JP6249403B2 (ja) 2014-02-27 2014-02-27 光遅延線及び電子バッファ融合型光パケットバッファ制御装置

Publications (3)

Publication Number Publication Date
JP2015162772A JP2015162772A (ja) 2015-09-07
JP2015162772A5 true JP2015162772A5 (ja) 2017-11-16
JP6249403B2 JP6249403B2 (ja) 2017-12-20

Family

ID=54008659

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2014036222A Active JP6249403B2 (ja) 2014-02-27 2014-02-27 光遅延線及び電子バッファ融合型光パケットバッファ制御装置

Country Status (3)

Country Link
US (1) US9961420B2 (ja)
JP (1) JP6249403B2 (ja)
WO (1) WO2015129330A1 (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9696920B2 (en) * 2014-06-02 2017-07-04 Micron Technology, Inc. Systems and methods for improving efficiencies of a memory system
WO2017033357A1 (ja) 2015-08-25 2017-03-02 川崎重工業株式会社 ロボットシステム
JP7044545B2 (ja) * 2017-01-13 2022-03-30 住友化学株式会社 化合物、樹脂、レジスト組成物及びレジストパターンの製造方法
CN108471399B (zh) * 2018-02-07 2020-06-26 平安科技(深圳)有限公司 一种反洗钱作业中数据包的生成方法、存储介质和服务器
KR102644304B1 (ko) * 2021-11-23 2024-03-07 한국전자통신연구원 슬라이싱 기능을 지원하는 onu의 전원 관리 방법 및 장치

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020054732A1 (en) * 1999-11-02 2002-05-09 Zheng Si Q. Optical burst scheduling using partitioned channel groups
CN1332546A (zh) * 2000-06-08 2002-01-23 阿尔卡塔尔公司 光ip交换路由器结构
US20020076142A1 (en) * 2000-08-21 2002-06-20 Song Qi Wang Optical switch and switching network
FR2814305B1 (fr) * 2000-09-18 2002-12-06 Cit Alcatel Dispositif de selection et de conversion de longueur d'onde, et matrice de commutation photonique l'incorporant
US8073327B2 (en) * 2000-11-08 2011-12-06 Yaron Mayer System and method for improving the efficiency of routers on the internet and/or cellular networks and/or other networks and alleviating bottlenecks and overloads on the network
US7145704B1 (en) * 2003-11-25 2006-12-05 Cheetah Omni, Llc Optical logic gate based optical router
US6731832B2 (en) * 2001-02-28 2004-05-04 Lambda Opticalsystems Corporation Detection of module insertion/removal in a modular optical network, and methods and apparatus therefor
FR2834402B1 (fr) * 2002-01-03 2005-03-11 Cit Alcatel Dispositif de commutation optique et procede de commande de ce dispositif
US6768827B2 (en) * 2002-01-16 2004-07-27 The Regents Of The University Of California Integrated optical router
US7830442B2 (en) * 2002-04-30 2010-11-09 ARETé ASSOCIATES Compact economical lidar system
GB0226249D0 (en) * 2002-11-11 2002-12-18 Clearspeed Technology Ltd Traffic handling system
US7764882B2 (en) * 2002-11-29 2010-07-27 Alcatel-Lucent Usa Inc. Optical packet tray router
US6940863B2 (en) * 2003-01-13 2005-09-06 The Regents Of The University Of California Edge router for optical label switched network
US7272310B2 (en) * 2003-06-24 2007-09-18 Intel Corporation Generic multi-protocol label switching (GMPLS)-based label space architecture for optical switched networks
JP3757286B2 (ja) * 2003-07-09 2006-03-22 独立行政法人情報通信研究機構 光パケットのバッファリング装置とそのバッファリング方法
US20050030951A1 (en) * 2003-08-06 2005-02-10 Christian Maciocco Reservation protocol signaling extensions for optical switched networks
US7313329B2 (en) * 2003-09-04 2007-12-25 The Regents Of The University Of California All optical variable buffer queue useful in optical packet networks
US20050063701A1 (en) * 2003-09-23 2005-03-24 Shlomo Ovadia Method and system to recover resources in the event of data burst loss within WDM-based optical-switched networks
US7315693B2 (en) * 2003-10-22 2008-01-01 Intel Corporation Dynamic route discovery for optical switched networks
JP4849627B2 (ja) 2007-02-26 2012-01-11 独立行政法人情報通信研究機構 光パケットバッファ制御装置とその制御方法
US8150264B2 (en) * 2007-11-09 2012-04-03 University Of Houston Methods for non-wavelength-converting multi-lane optical switching
JP5507412B2 (ja) * 2010-10-22 2014-05-28 日本電信電話株式会社 光伝送装置
JP6357733B2 (ja) * 2013-06-04 2018-07-18 富士通株式会社 光伝送装置、光伝送システム、及び光伝送方法

Similar Documents

Publication Publication Date Title
JP2015162772A5 (ja)
US10454850B2 (en) Apparatus and method for buffering data in a switch
JP2016525331A5 (ja)
WO2014107468A3 (en) Mobile device speaker control
WO2012104623A3 (en) Optical switching
WO2015139026A3 (en) System and method for digital communication between computing devices
WO2014183127A3 (en) System and method for photonic switching
WO2016094435A3 (en) Traffic advertisement in neighbor aware network (nan) data path
JP2014045232A5 (ja)
GB2555324A (en) Receiving buffer credits by a plurality of channels of one or more host computational devices for transmitting data to a control unit
JP2015228554A5 (ja)
EP2778939A3 (en) Optical memory extension architecture
WO2015041773A3 (en) System power management using communication bus protocols
JP2015506042A5 (ja)
JP2015102737A5 (ja)
WO2014130412A3 (en) Signaling method for handling of desynchronized default bearer context of the last remaining pdn connection
WO2014183900A3 (de) Steuerung einer halbbrücke
JP2017134203A5 (ja)
JP2016127379A5 (ja)
JP2016081340A5 (ja)
JP2016126488A5 (ja)
JP2013182118A5 (ja) 撮像装置、交換レンズ及び撮像装置システム
JP2015510334A5 (ja) 無線モバイル装置
JP2016111488A5 (ja)
EP3021182A3 (en) Input-output apparatus