JP2015156689A - Rf受信機の雑音指数または利得を最適化するための複数の技術 - Google Patents
Rf受信機の雑音指数または利得を最適化するための複数の技術 Download PDFInfo
- Publication number
- JP2015156689A JP2015156689A JP2015062995A JP2015062995A JP2015156689A JP 2015156689 A JP2015156689 A JP 2015156689A JP 2015062995 A JP2015062995 A JP 2015062995A JP 2015062995 A JP2015062995 A JP 2015062995A JP 2015156689 A JP2015156689 A JP 2015156689A
- Authority
- JP
- Japan
- Prior art keywords
- capacitors
- receiver
- lna
- capacitance
- mixer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/06—Receivers
- H04B1/10—Means associated with receiver for limiting or suppressing noise or interference
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/06—Receivers
- H04B1/16—Circuits
- H04B1/18—Input circuits, e.g. for coupling to an antenna or a transmission line
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)
- Circuits Of Receivers In General (AREA)
Abstract
Description
250のコントロールは、LNA252のNFまたは利得、周波数の1つまたは複数の同調を含むことができる。同調LNA 252は、キャパシタ・バンク構成をコントロールすることを含むことができる。提案されたソリューションは、マルチ帯域マルチモードWCDにおいて、受信機NFまたはRF FE利得を最適化する目的のキャパシタ・バンク構成をコントロールする観点に対処する。マルチ帯域マルチモードWCDにおいて、所望の最適化された状態(受信機NFまたはRF FE利得を最適化することのいずれか)をコントロールする概念は、図3Aのブロック図に関して説明されるでしょう。
310を同調するために必要とされる、合計の利用可能なキャパシタンスからの、合計キャパシタンスを選ぶための複数のスイッチを含むことができる。合計利用可能なキャパシタンスは、もしすべてのキャパシタが接地またはミキサー360へ切り替えられる場合、キャパシタ・バンクが実現することができる合計キャパシタンスである。合計キャパシタンスは、第1キャパシタンスおよび第2キャパシタンスの和である。第一キャパシタンス(Ctune)は、誘導負荷340と接地の間で切り替えられるキャパシタ・バンク350からの第一のセットのキャパシタのキャパシタンスである。第一のセットのキャパシタは、LNA 310のLCロードの容量性負荷として働く。第二キャパシタンス(Cmixer)は、誘導負荷340とミキサー360の間で切り替えられるキャパシタ・バンク350からの第二のセットのキャパシタのキャパシタンスである。第二のセットのキャパシタは、ミキサーの入力インピーダンスの一部である。所望の中心周波数は、我々が合計キャパシタンスCT=Ctune+Cmixerを一定に保ち、接地へ切り替えられたキャパシタ、および異なるキャパシタンス比率Ctune/Cmixerを実現するためにミキサー360に切り替えられたキャパシタを、単に再分配する時、実質的に一定に留まる。さて、Imixerはミキサー360を通して流れる電流とし、ILNAはLNA
310を通して流れる電流とする。すると、Imixer/ILNAはRF FE利得である。キャパシタンス比率 Ctune/Cmixerを再分配することによって、RF FE利得の値を最適化することは可能である。更に、受信機NFを最適化することもまた可能である。
以下に、本願出願の当初の特許請求の範囲に記載された発明を付記する。
[C1] 下記を具備する、複数の利得と雑音指数の最適化された状態において実行可能な受信機:
コントローラ;および、
複数のキャパシタの組み合わせにおいて切り替え可能なプログラマブル・キャパシタ・バンク、該コントローラは、所望の周波数に関して、所望の利得と雑音指数の最適化された状態を実現するようなキャパシタンスの比率および合計キャパシタンスをもった該プログラマブル・キャパシタ・バンクから、第一のセットの複数のキャパシタおよび第二のセットの複数のキャパシタを選ぶ。
[C2] C1に記載の該受信機であって、さらに下記を具備する:低雑音増幅器(LNA)およびミキサー、ここにおいて該第一のセットの複数のキャパシタは該LNAと接地の間で結合され、該第二のセットの複数のキャパシタは該LNAと該ミキサーの間で結合される。
[C3] 該第一のセットの複数のキャパシタは第一のセットの複数のスイッチを通して接地と結合され、該第二のセットの複数のキャパシタは第二のセットの複数のスイッチを通して該ミキサーと結合される、C2に記載の該受信機。
[C4] 該プログラマブル・キャパシタ・バンクのそれぞれのキャパシタは、該第一のセットの複数のスイッチからの一つのスイッチへ、および該第二のセットの複数のスイッチからのある第二のスイッチへ結合される、C3に記載の該受信機。
[C5] それぞれのキャパシタはいずれかの特定の時間に3つの下記条件のうち一つであることのみ可能になる、C4に記載の該受信機:
両方のスイッチがオフになる;
該第一のセットからの一つのスイッチがオンになる;または
該第二のセットからの一つのスイッチがオンになる。
[C6] C1に記載の該受信機であって、さらに下記を具備する:それぞれの所望の周波数に関する、およびそれぞれの最適化された状態に関するキャパシタンスの値を記憶するためのメモリ。
[C7] 複数の利得と雑音指数の最適化された状態において実行可能な受信機をコントロールする方法であって、下記を具備する:
所望の周波数に関して、所望の利得と雑音指数の最適化された状態を実現するようなキャパシタンスの比率と合計キャパシタンスをもった、LNAと接地の間でプログラマブル・キャパシタ・バンクからの第一のセットの複数のキャパシタと、該LNAとミキサーの間で該プログラマブル・キャパシタ・バンクからの第二のセットの複数のキャパシタとを、切り替える。
[C8] 該所望の周波数を選ぶことをさらに具備する、C7に記載の該方法。
[C9] 該合計キャパシタンスを識別することをさらに具備する、C8に記載の該方法。
[C10] 所望の最適化された状態に関するキャパシタンスの該比率を識別することをさらに具備する、C9に記載の該方法。
[C11] 下記を具備する、複数のキャパシタの組み合わせにおいて切り替え可能なプログラマブル・キャパシタ・バンクを含む集積回路(IC):
第一のセットのキャパシタ;
第二のセットの複数のキャパシタ、ここにおいて、該集積回路は、コントローラを含んだ受信機における使用に関して適合される、該コントローラは、所望の周波数に関して、該受信機の所望の利得と雑音指数の最適化された状態を実現するようなキャパシタンスの比率と合計キャパシタンスをもった該第一および該第二のセットの複数のキャパシタを選ぶ。
[C12] C11に記載の該ICであって、さらに下記を具備する:
LNAとミキサー、ここにおいて該第一のセットの複数のキャパシタは、該LNAと接地の間で結合される;および該第二のセットの複数のキャパシタは、該LNAと該ミキサーの間で結合される。
[C13] 該第一のセットの複数のキャパシタは、第一のセットの複数のスイッチを通して接地と結合され、および該第二のセットの複数のキャパシタは、第二のセットの複数のスイッチを通して該ミキサーと結合される、C12に記載の該IC。
[C14] 該切り替え可能なキャパシタ・バンクのそれぞれのキャパシタは、該第一のセットの複数のスイッチからの一つのスイッチへ、および該第二のセットの複数のスイッチからのある第二のスイッチへ結合される、C13に記載の該IC。
[C15] それぞれのキャパシタはいずれかの特定の時間に3つの下記条件のうち一つであることのみ可能になる、C14に記載の該IC:
両方のスイッチがオフになる;
該第一のセットからの一つのスイッチがオンになる;または
該第二のセットからの一つのスイッチがオンなる。
[C16] 該ミキサーは受動ミキサーである、C12に記載の該IC。
[C17] コントローラおよびメモリを含む装置であって、該コントローラは下記を具備する: 該メモリから第一のキャパシタンス値および第二のキャパシタンス値を識別するための手段;および、
所望の周波数に関して、該受信機の所望の利得と雑音指数の最適化された状態を実現するようなキャパシタンスの比率と合計キャパシタンスをもった、プログラマブル・キャパシタ・バンクから第一のセットの複数のキャパシタを、および該プログラマブル・キャパシタ・バンクから第二のセットの複数のキャパシタを選ぶための手段。
[C18] 該第一のセットの複数のキャパシタをLNAと接地の間で、および該第二のセットの複数のキャパシタを該LNAとミキサーの間で切り替えるための手段をさらに具備する、C17に記載の該装置。
[C19] 該所望の周波数を識別するための手段をさらに具備する、C18に記載の該装置。
[C20] 該所望の最適化された状態を識別するための手段をさらに具備する、C18に記載の該装置。
[C21] 下記を具備する、複数の利得と雑音指数の最適化された状態において実行可能な受信機を有する無線通信装置(WCD):
コントローラ;および
複数のキャパシタの組み合わせにおいて切り替え可能なプログラマブル・キャパシタ・バンク、該コントローラは、所望の周波数に関して、所望の利得と雑音指数の最適化された状態を実現するようなキャパシタンスの比率および合計キャパシタンスをもった該プログラマブル・キャパシタ・バンクから、第一のセットの複数のキャパシタおよび第二のセットの複数のキャパシタを選ぶ。
[C22] 複数の利得と雑音指数の最適化された状態において実行可能な受信機をコントロールする処理装置で使用するためのコンピュータ・プログラム製品であって、該コンピュータ・プログラム製品は該処理装置に下記を実行させる命令を有する:
所望の周波数に関して、所望の利得と雑音指数の最適化された状態を実現するようなキャパシタンスの比率と合計キャパシタンスをもった、LNAと接地の間でプログラマブル・キャパシタ・バンクからの第一のセットの複数のキャパシタと、該LNAとミキサーの間で該プログラマブル・キャパシタ・バンクからの第二のセットの複数のキャパシタとを、切り替える。
Claims (22)
- 下記を具備する、複数の利得と雑音指数の最適化された状態において実行可能な受信機:
コントローラ;および、
複数のキャパシタの組み合わせにおいて切り替え可能なプログラマブル・キャパシタ・バンク、該コントローラは、所望の周波数に関して、所望の利得と雑音指数の最適化された状態を実現するようなキャパシタンスの比率および合計キャパシタンスをもった該プログラマブル・キャパシタ・バンクから、第一のセットの複数のキャパシタおよび第二のセットの複数のキャパシタを選ぶ。 - 請求項1に記載の該受信機であって、さらに下記を具備する:低雑音増幅器(LNA)およびミキサー、ここにおいて該第一のセットの複数のキャパシタは該LNAと接地の間で結合され、該第二のセットの複数のキャパシタは該LNAと該ミキサーの間で結合される。
- 該第一のセットの複数のキャパシタは第一のセットの複数のスイッチを通して接地と結合され、該第二のセットの複数のキャパシタは第二のセットの複数のスイッチを通して該ミキサーと結合される、請求項2に記載の該受信機。
- 該プログラマブル・キャパシタ・バンクのそれぞれのキャパシタは、該第一のセットの複数のスイッチからの一つのスイッチへ、および該第二のセットの複数のスイッチからのある第二のスイッチへ結合される、請求項3に記載の該受信機。
- それぞれのキャパシタはいずれかの特定の時間に3つの下記条件のうち一つであることのみ可能になる、請求項4に記載の該受信機:
両方のスイッチがオフになる;
該第一のセットからの一つのスイッチがオンになる;または
該第二のセットからの一つのスイッチがオンになる。 - 請求項1に記載の該受信機であって、さらに下記を具備する:それぞれの所望の周波数に関する、およびそれぞれの最適化された状態に関するキャパシタンスの値を記憶するためのメモリ。
- 複数の利得と雑音指数の最適化された状態において実行可能な受信機をコントロールする方法であって、下記を具備する:
所望の周波数に関して、所望の利得と雑音指数の最適化された状態を実現するようなキャパシタンスの比率と合計キャパシタンスをもった、LNAと接地の間でプログラマブル・キャパシタ・バンクからの第一のセットの複数のキャパシタと、該LNAとミキサーの間で該プログラマブル・キャパシタ・バンクからの第二のセットの複数のキャパシタとを、切り替える。 - 該所望の周波数を選ぶことをさらに具備する、請求項7に記載の該方法。
- 該合計キャパシタンスを識別することをさらに具備する、請求項8に記載の該方法。
- 所望の最適化された状態に関するキャパシタンスの該比率を識別することをさらに具備する、請求項9に記載の該方法。
- 下記を具備する、複数のキャパシタの組み合わせにおいて切り替え可能なプログラマブル・キャパシタ・バンクを含む集積回路(IC):
第一のセットのキャパシタ;
第二のセットの複数のキャパシタ、ここにおいて、該集積回路は、コントローラを含んだ受信機における使用に関して適合される、該コントローラは、所望の周波数に関して、該受信機の所望の利得と雑音指数の最適化された状態を実現するようなキャパシタンスの比率と合計キャパシタンスをもった該第一および該第二のセットの複数のキャパシタを選ぶ。 - 請求項11に記載の該ICであって、さらに下記を具備する:
LNAとミキサー、ここにおいて該第一のセットの複数のキャパシタは、該LNAと接地の間で結合される;および該第二のセットの複数のキャパシタは、該LNAと該ミキサーの間で結合される。 - 該第一のセットの複数のキャパシタは、第一のセットの複数のスイッチを通して接地と結合され、および該第二のセットの複数のキャパシタは、第二のセットの複数のスイッチを通して該ミキサーと結合される、請求項12に記載の該IC。
- 該切り替え可能なキャパシタ・バンクのそれぞれのキャパシタは、該第一のセットの複数のスイッチからの一つのスイッチへ、および該第二のセットの複数のスイッチからのある第二のスイッチへ結合される、請求項13に記載の該IC。
- それぞれのキャパシタはいずれかの特定の時間に3つの下記条件のうち一つであることのみ可能になる、請求項14に記載の該IC:
両方のスイッチがオフになる;
該第一のセットからの一つのスイッチがオンになる;または
該第二のセットからの一つのスイッチがオンなる。 - 該ミキサーは受動ミキサーである、請求項12に記載の該IC。
- コントローラおよびメモリを含む装置であって、該コントローラは下記を具備する: 該メモリから第一のキャパシタンス値および第二のキャパシタンス値を識別するための手段;および、
所望の周波数に関して、該受信機の所望の利得と雑音指数の最適化された状態を実現するようなキャパシタンスの比率と合計キャパシタンスをもった、プログラマブル・キャパシタ・バンクから第一のセットの複数のキャパシタを、および該プログラマブル・キャパシタ・バンクから第二のセットの複数のキャパシタを選ぶための手段。 - 該第一のセットの複数のキャパシタをLNAと接地の間で、および該第二のセットの複数のキャパシタを該LNAとミキサーの間で切り替えるための手段をさらに具備する、請求項17に記載の該装置。
- 該所望の周波数を識別するための手段をさらに具備する、請求項18に記載の該装置。
- 該所望の最適化された状態を識別するための手段をさらに具備する、請求項18に記載の該装置。
- 下記を具備する、複数の利得と雑音指数の最適化された状態において実行可能な受信機を有する無線通信装置(WCD):
コントローラ;および
複数のキャパシタの組み合わせにおいて切り替え可能なプログラマブル・キャパシタ・バンク、該コントローラは、所望の周波数に関して、所望の利得と雑音指数の最適化された状態を実現するようなキャパシタンスの比率および合計キャパシタンスをもった該プログラマブル・キャパシタ・バンクから、第一のセットの複数のキャパシタおよび第二のセットの複数のキャパシタを選ぶ。 - 複数の利得と雑音指数の最適化された状態において実行可能な受信機をコントロールする処理装置で使用するためのコンピュータ・プログラム製品であって、該コンピュータ・プログラム製品は該処理装置に下記を実行させる命令を有する:
所望の周波数に関して、所望の利得と雑音指数の最適化された状態を実現するようなキャパシタンスの比率と合計キャパシタンスをもった、LNAと接地の間でプログラマブル・キャパシタ・バンクからの第一のセットの複数のキャパシタと、該LNAとミキサーの間で該プログラマブル・キャパシタ・バンクからの第二のセットの複数のキャパシタとを、切り替える。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US12/796,598 | 2010-06-08 | ||
US12/796,598 US8428533B2 (en) | 2010-06-08 | 2010-06-08 | Techniques for optimizing gain or noise figure of an RF receiver |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2013514340A Division JP5908465B2 (ja) | 2010-06-08 | 2011-06-08 | Rf受信機の雑音指数または利得を最適化するための複数の技術 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2015156689A true JP2015156689A (ja) | 2015-08-27 |
JP6227582B2 JP6227582B2 (ja) | 2017-11-08 |
Family
ID=44513385
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2013514340A Expired - Fee Related JP5908465B2 (ja) | 2010-06-08 | 2011-06-08 | Rf受信機の雑音指数または利得を最適化するための複数の技術 |
JP2015062995A Active JP6227582B2 (ja) | 2010-06-08 | 2015-03-25 | Rf受信機の雑音指数または利得を最適化するための複数の技術 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2013514340A Expired - Fee Related JP5908465B2 (ja) | 2010-06-08 | 2011-06-08 | Rf受信機の雑音指数または利得を最適化するための複数の技術 |
Country Status (6)
Country | Link |
---|---|
US (1) | US8428533B2 (ja) |
EP (1) | EP2580866B1 (ja) |
JP (2) | JP5908465B2 (ja) |
KR (1) | KR101487110B1 (ja) |
CN (1) | CN102986142B (ja) |
WO (1) | WO2011156503A1 (ja) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9385898B2 (en) | 2013-05-30 | 2016-07-05 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Pipelined programmable feed forward equalizer (FFE) for a receiver |
US9431963B2 (en) | 2014-09-19 | 2016-08-30 | Qualcomm Incorporated | Dual stage low noise amplifier for multiband receiver |
US10177722B2 (en) | 2016-01-12 | 2019-01-08 | Qualcomm Incorporated | Carrier aggregation low-noise amplifier with tunable integrated power splitter |
CN106712786B (zh) * | 2016-12-15 | 2018-10-23 | 东南大学 | 一种带宽连续可调的宽带接收机前端电路 |
US10371733B2 (en) | 2017-01-04 | 2019-08-06 | National Instruments Corporation | Cold source based noise figure measurement using S-parameters and a vector signal transceiver/vector signal analyzer/spectrum analyzer |
GB201701391D0 (en) * | 2017-01-27 | 2017-03-15 | Nordic Semiconductor Asa | Radio receivers |
CN117439544B (zh) * | 2023-12-20 | 2024-04-09 | 深圳市瀚强科技股份有限公司 | 工作频率调节方法、工作频率控制电路及射频电源设备 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009152823A (ja) * | 2007-12-20 | 2009-07-09 | Panasonic Corp | 増幅器と、これを用いた受信装置、または電子機器 |
WO2010017137A2 (en) * | 2008-08-01 | 2010-02-11 | Qualcomm Incorporated | Systems and methods for adjusting the gain of a receiver through a gain tuning network |
US20100041361A1 (en) * | 2008-08-14 | 2010-02-18 | Adedayo Ojo | Method and system for a single-ended input low noise amplifier with differential output |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2341502B (en) | 1998-09-08 | 2003-01-22 | Mitel Semiconductor Ltd | Image reject mixer circuit arrangements |
US7120411B2 (en) | 2002-03-25 | 2006-10-10 | Broadcom Corporation | Low noise amplifier (LNA) gain switch circuitry |
US7583942B2 (en) * | 2003-05-20 | 2009-09-01 | Citizen Holdings Co., Ltd. | Tuning device and radio-wave corrected timepiece |
US7095454B2 (en) * | 2003-07-30 | 2006-08-22 | Maxim Integrated Products, Inc. | Broadband single conversion tuner integrated circuits |
KR100548130B1 (ko) * | 2004-02-21 | 2006-02-02 | 삼성전자주식회사 | 광대역 튜너블 대역통과필터 및 이를 이용한 다중밴드광대역 튜너블 대역통과필터 |
US7023272B2 (en) | 2004-04-19 | 2006-04-04 | Texas Instruments Incorporated | Multi-band low noise amplifier system |
US7343146B2 (en) | 2004-08-13 | 2008-03-11 | Nokia Corporation | Single chip LNA and VCO having similar resonant circuit topology and using same calibration signal to compensate for process variations |
US8340616B2 (en) * | 2004-12-16 | 2012-12-25 | Entropic Communications, Inc. | Tracking filter for tuner |
CN101253682A (zh) | 2005-08-30 | 2008-08-27 | 松下电器产业株式会社 | 低噪声放大电路和接收系统 |
KR100679079B1 (ko) | 2005-09-22 | 2007-02-05 | 삼성전자주식회사 | 이동통신 시스템에서 다중 대역 수신장치 |
US7671685B2 (en) * | 2006-12-06 | 2010-03-02 | Broadcom Corporation | Method and system for a low power fully differential noise cancelling low noise amplifier |
US7949322B2 (en) | 2007-03-09 | 2011-05-24 | Qualcomm, Incorporated | Frequency selective amplifier with wide-band impedance and noise matching |
US7904048B2 (en) * | 2007-06-29 | 2011-03-08 | Texas Instruments Incorporated | Multi-tap direct sub-sampling mixing system for wireless receivers |
EP2045913A1 (en) | 2007-10-03 | 2009-04-08 | Seiko Epson Corporation | Low noise amplifier and N-mode gain control circuit therefor |
-
2010
- 2010-06-08 US US12/796,598 patent/US8428533B2/en not_active Expired - Fee Related
-
2011
- 2011-06-08 CN CN201180033867.1A patent/CN102986142B/zh active Active
- 2011-06-08 JP JP2013514340A patent/JP5908465B2/ja not_active Expired - Fee Related
- 2011-06-08 WO PCT/US2011/039650 patent/WO2011156503A1/en active Application Filing
- 2011-06-08 EP EP11727596.6A patent/EP2580866B1/en not_active Not-in-force
- 2011-06-08 KR KR1020137000430A patent/KR101487110B1/ko not_active IP Right Cessation
-
2015
- 2015-03-25 JP JP2015062995A patent/JP6227582B2/ja active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009152823A (ja) * | 2007-12-20 | 2009-07-09 | Panasonic Corp | 増幅器と、これを用いた受信装置、または電子機器 |
WO2010017137A2 (en) * | 2008-08-01 | 2010-02-11 | Qualcomm Incorporated | Systems and methods for adjusting the gain of a receiver through a gain tuning network |
US20100041361A1 (en) * | 2008-08-14 | 2010-02-18 | Adedayo Ojo | Method and system for a single-ended input low noise amplifier with differential output |
Also Published As
Publication number | Publication date |
---|---|
JP6227582B2 (ja) | 2017-11-08 |
EP2580866B1 (en) | 2016-11-16 |
US20110300821A1 (en) | 2011-12-08 |
KR20130041077A (ko) | 2013-04-24 |
US8428533B2 (en) | 2013-04-23 |
EP2580866A1 (en) | 2013-04-17 |
WO2011156503A1 (en) | 2011-12-15 |
KR101487110B1 (ko) | 2015-01-28 |
CN102986142A (zh) | 2013-03-20 |
JP5908465B2 (ja) | 2016-04-26 |
JP2013531943A (ja) | 2013-08-08 |
CN102986142B (zh) | 2015-06-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6227582B2 (ja) | Rf受信機の雑音指数または利得を最適化するための複数の技術 | |
JP5882506B2 (ja) | 切り替え可能インダクタネットワーク | |
JP5254492B2 (ja) | 複数のゲインモードをサポートする増幅器 | |
JP5956091B2 (ja) | 切替え可能共通ゲートゲインバッファをもつ増幅器 | |
JP5524359B2 (ja) | 雑音除去を備える広帯域lna | |
JP6030248B2 (ja) | 同調広帯域ドライバ増幅器 | |
US20120286875A1 (en) | System providing switchable impedance transformer matching for power amplifiers | |
TWI442695B (zh) | 在接收器射頻前端達成高選擇性之方法 | |
US20110115572A1 (en) | Methods and apparatus for a resonant transmit/receive switch with transformer gate/source coupling | |
US9130535B2 (en) | Driver amplifier with asymmetrical T-coil matching network | |
US8400218B2 (en) | Current mode power amplifier providing harmonic distortion suppression | |
US8374196B2 (en) | Methods and apparatus for a switchable balun for combined Bluetooth® and WLAN operation | |
US20100130144A1 (en) | Techniques for improving transmitter performance | |
JP6312833B2 (ja) | 改良された線形性を有する金属酸化物半導体(mos)キャパシタ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20160125 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160202 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20160427 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20160704 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160802 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20170110 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20170407 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20170612 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170707 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20170912 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20171011 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6227582 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |