JP2015015608A5 - - Google Patents

Download PDF

Info

Publication number
JP2015015608A5
JP2015015608A5 JP2013141203A JP2013141203A JP2015015608A5 JP 2015015608 A5 JP2015015608 A5 JP 2015015608A5 JP 2013141203 A JP2013141203 A JP 2013141203A JP 2013141203 A JP2013141203 A JP 2013141203A JP 2015015608 A5 JP2015015608 A5 JP 2015015608A5
Authority
JP
Japan
Prior art keywords
registers
register
shift register
skip information
bypass
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2013141203A
Other languages
English (en)
Other versions
JP6261210B2 (ja
JP2015015608A (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP2013141203A priority Critical patent/JP6261210B2/ja
Priority claimed from JP2013141203A external-priority patent/JP6261210B2/ja
Priority to EP14174071.2A priority patent/EP2822268B1/en
Priority to US14/322,799 priority patent/US9392202B2/en
Publication of JP2015015608A publication Critical patent/JP2015015608A/ja
Publication of JP2015015608A5 publication Critical patent/JP2015015608A5/ja
Application granted granted Critical
Publication of JP6261210B2 publication Critical patent/JP6261210B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Description

上記目的を達成するための本発明の一の側面である走査回路は、直列に接続された複数のレジスタを含み、前記複数のレジスタのうち、走査をスキップするレジスタを指定可能な第1のシフトレジスタと、前記スキップするレジスタを指定するためのスキップ情報を伝送する、第2のシフトレジスタと、前記複数のレジスタに対応して設けられた複数のバイパス部と、それぞれが前記複数のレジスタの連続する2つの出力ノードと入力ノードとを接続する入力ノードとを接続する、複数のスイッチと、を備え、前記第2のシフトレジスタは前記スキップ情報に基づいて前記複数のバイパス部および前記複数のスイッチを、オン状態とオフ状態とに制御し、前記第2のシフトレジスタは、前記複数のレジスタに含まれる1つのレジスタの入力ノードに接続された前記バイパス部と、前記1つのレジスタの出力ノードに接続された前記スイッチとに対して、互いに逆位相の信号を供給すること、を特徴とする。
上記目的を達成するための本発明の別の側面である走査回路は、直列に接続された複数のレジスタを含み、前記複数のレジスタのうち、走査をスキップするレジスタを指定可能な第1のシフトレジスタと、複数のメモリと、前記複数のレジスタに対応して設けられた複数のバイパス部と、を備え、前記第1のシフトレジスタは、前記スキップするレジスタを指定するためのスキップ情報を伝送し、前記複数のメモリは、前記伝送されたスキップ情報を保持し、前記複数のメモリに保持された前記スキップ情報に基づいて、前記複数のバイパス部を制御すること、を特徴とする。

Claims (8)

  1. 直列に接続された複数のレジスタを含み、前記複数のレジスタのうち、走査をスキップするレジスタを指定可能な第1のシフトレジスタと、
    前記スキップするレジスタを指定するためのスキップ情報を伝送する、第2のシフトレジスタと、
    前記複数のレジスタに対応して設けられた複数のバイパス部と、
    それぞれが前記複数のレジスタの連続する2つの出力ノードと入力ノードとを接続する入力ノードとを接続する、複数のスイッチと、を備え、
    前記第2のシフトレジスタは前記スキップ情報に基づいて前記複数のバイパス部および前記複数のスイッチを、オン状態とオフ状態とに制御し、
    前記第2のシフトレジスタは、前記複数のレジスタに含まれる1つのレジスタの入力ノードに接続された前記バイパス部と、前記1つのレジスタの出力ノードに接続された前記スイッチとに対して、互いに逆位相の信号を供給すること、
    を特徴とする走査回路。
  2. 前記第2のシフトレジスタによって、前記スキップ情報を伝送した後に、前記第1のシフトレジスタが走査を開始することを特徴とする請求項1に記載の走査回路。
  3. 直列に接続された複数のレジスタを含み、前記複数のレジスタのうち、走査をスキップするレジスタを指定可能な第1のシフトレジスタと、
    複数のメモリと、
    前記複数のレジスタに対応して設けられた複数のバイパス部と、を備え、
    前記第1のシフトレジスタは、前記スキップするレジスタを指定するためのスキップ情報を伝送し、
    前記複数のメモリは、前記伝送されたスキップ情報を保持
    前記複数のメモリに保持された前記スキップ情報に基づいて、前記複数のバイパス部を制御すること、
    を特徴とする走査回路。
  4. 複数の画素が行列状に配列された画素アレイと、
    前記画素アレイの行を選択する行選択部と、を含む光電変換装置であって、
    前記行選択部は、請求項1〜3のいずれかに記載の走査回路を含むこと
    を特徴とする光電変換装置。
  5. 前記行選択部は、前記第1のシフトレジスタの出力をゲーティングするゲート部をさらに備えることを特徴とする請求項4に記載の光電変換装置。
  6. 請求項4または5に記載の光電変換装置と、
    前記複数の画素に像を形成する光学系と、
    前記光電変換装置から出力された信号を処理して画像データを生成する映像信号処理部と、を備えたこと
    を特徴とする撮像システム。
  7. 直列に接続された複数のレジスタを含み、前記複数のレジスタのうち、走査をスキップするレジスタを指定可能な第1のシフトレジスタと、
    前記スキップするレジスタを指定するためのスキップ情報を伝送する、第2のシフトレジスタと、
    前記複数のレジスタに対応して設けられた複数のバイパス部と、
    それぞれが前記複数のレジスタの連続する2つの出力ノードと入力ノードとを接続する入力ノードとを接続する、複数のスイッチと、を備え、
    前記第2のシフトレジスタは前記スキップ情報に基づいて前記複数のバイパス部および前記複数のスイッチを、オン状態とオフ状態とに制御し、
    前記第2のシフトレジスタは、前記複数のレジスタに含まれる1つのレジスタの入力ノードに接続された前記バイパス部と、前記1つのレジスタの出力ノードに接続された前記スイッチとに対して、互いに逆位相の信号を供給する走査回路の製造方法であって、
    前記第1および第2のシフトレジスタの一部が、同一のマスクパターンを複数回用いて半導体基板上に形成されること
    を特徴とする走査回路の形成方法。
  8. 直列に接続された複数のレジスタを含み、前記複数のレジスタのうち、走査をスキップするレジスタを指定可能な第1のシフトレジスタと、
    複数のメモリと、
    前記複数のレジスタに対応して設けられた複数のバイパス部と、を備え、
    前記第1のシフトレジスタは、前記スキップするレジスタを指定するためのスキップ情報を伝送し、
    前記複数のメモリは、前記伝送されたスキップ情報を保持し、
    前記複数のメモリに保持された前記スキップ情報に基づいて、前記複数のバイパス部を制御する走査回路の製造方法であって、
    前記第1および第2のシフトレジスタの一部が、同一のマスクパターンを複数回用いて半導体基板上に形成されること
    を特徴とする走査回路の製造方法。
JP2013141203A 2013-07-05 2013-07-05 走査回路、光電変換装置、および撮像システム Active JP6261210B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2013141203A JP6261210B2 (ja) 2013-07-05 2013-07-05 走査回路、光電変換装置、および撮像システム
EP14174071.2A EP2822268B1 (en) 2013-07-05 2014-06-26 Scanning circuit, photoelectric conversion apparatus, and image pickup system
US14/322,799 US9392202B2 (en) 2013-07-05 2014-07-02 Scanning circuit, photoelectric conversion apparatus, and image pickup system for specifying a register where scanning is skipped among a plurality of registers

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2013141203A JP6261210B2 (ja) 2013-07-05 2013-07-05 走査回路、光電変換装置、および撮像システム

Publications (3)

Publication Number Publication Date
JP2015015608A JP2015015608A (ja) 2015-01-22
JP2015015608A5 true JP2015015608A5 (ja) 2016-07-28
JP6261210B2 JP6261210B2 (ja) 2018-01-17

Family

ID=50982814

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2013141203A Active JP6261210B2 (ja) 2013-07-05 2013-07-05 走査回路、光電変換装置、および撮像システム

Country Status (3)

Country Link
US (1) US9392202B2 (ja)
EP (1) EP2822268B1 (ja)
JP (1) JP6261210B2 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3185541B1 (en) * 2015-12-23 2020-03-18 STMicroelectronics (Research & Development) Limited An image sensor configuration
EP3561685B1 (en) * 2018-04-27 2022-06-01 IniVation AG Device and method for controlling a transfer of information from a plurality of electronic components through a communication bus to a host device

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3200838C2 (de) * 1982-01-14 1984-09-06 Messerschmitt-Bölkow-Blohm GmbH, 8012 Ottobrunn Vorrichtung zum Auslesen von Detektorzeilen in ein- oder zweidimensionaler Anordnung
JPH09163244A (ja) * 1995-12-05 1997-06-20 Olympus Optical Co Ltd 固体撮像装置
JP2001077343A (ja) * 1999-09-01 2001-03-23 Sony Corp Ccd撮像素子の製造装置及び製造方法
JP4534727B2 (ja) 2004-11-10 2010-09-01 ソニー株式会社 固体撮像装置
JP4455409B2 (ja) * 2005-06-02 2010-04-21 キヤノン株式会社 走査回路及びその制御方法
JP2007158741A (ja) 2005-12-06 2007-06-21 Olympus Corp 固体撮像装置
JP5043448B2 (ja) * 2006-03-10 2012-10-10 キヤノン株式会社 放射線撮像装置及び放射線撮像システム
JP4475665B2 (ja) * 2006-03-31 2010-06-09 キヤノン株式会社 固体撮像装置
JP4367963B2 (ja) * 2007-10-24 2009-11-18 キヤノン株式会社 撮像装置、撮像システム、及び撮像装置の駆動方法
JP6025348B2 (ja) * 2012-03-07 2016-11-16 キヤノン株式会社 信号伝送装置、光電変換装置および撮像システム
US8842473B2 (en) * 2012-03-15 2014-09-23 Sandisk Technologies Inc. Techniques for accessing column selecting shift register with skipped entries in non-volatile memories

Similar Documents

Publication Publication Date Title
JP7179759B2 (ja) 固体撮像装置、固体撮像装置の制御方法およびコンピュータプログラム
JP5232189B2 (ja) 固体撮像装置
US20190349548A1 (en) Solid-state imaging device and imaging apparatus
JP4870528B2 (ja) 固体撮像装置
CN104822034A (zh) 固态成像装置和成像系统
JP6161599B2 (ja) イメージセンサ、及び、イメージセンサの制御方法
WO2013050767A1 (en) Random access addressing on active pixel image sensor
JP2017103571A (ja) 撮像装置の駆動方法、撮像装置、撮像システム
JP2017184185A5 (ja)
CN103024296A (zh) 具有灵活互连能力的图像传感器
US8817139B2 (en) Image pickup device and signal transmitting device
JP6274904B2 (ja) 固体撮像装置及び撮像システム
JP2017103726A5 (ja)
JP2014022931A5 (ja)
JP2015159463A5 (ja)
JP2015095772A5 (ja)
JP2021005794A5 (ja)
JP2010093331A (ja) イメージセンサ及びその駆動方法
JP2018164170A5 (ja)
JP2016127373A (ja) 撮像装置、撮像システム、および撮像装置の駆動方法
JP6722044B2 (ja) 処理装置、画像センサ、およびシステム
JP2018110353A (ja) 撮像素子及び撮像装置
JP2008103992A (ja) 固体撮像装置
JP2012049911A5 (ja)
JP2015015608A5 (ja)