JP2014531801A - 回路パッケージを製造するための方法、回路パッケージを形成するためのシステム、回路パッケージを形成するためのコンピュータ可読プログラムを含むコンピュータ可読記憶媒体、回路デバイスおよびトランシーバ装置(フェーズド・アレイ・トランシーバ) - Google Patents

回路パッケージを製造するための方法、回路パッケージを形成するためのシステム、回路パッケージを形成するためのコンピュータ可読プログラムを含むコンピュータ可読記憶媒体、回路デバイスおよびトランシーバ装置(フェーズド・アレイ・トランシーバ) Download PDF

Info

Publication number
JP2014531801A
JP2014531801A JP2014529091A JP2014529091A JP2014531801A JP 2014531801 A JP2014531801 A JP 2014531801A JP 2014529091 A JP2014529091 A JP 2014529091A JP 2014529091 A JP2014529091 A JP 2014529091A JP 2014531801 A JP2014531801 A JP 2014531801A
Authority
JP
Japan
Prior art keywords
positions
antenna
circuit
sections
package
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2014529091A
Other languages
English (en)
Other versions
JP5858550B2 (ja
Inventor
レイノルズ、スコット、ケヴィン
リウ、ドゥイシエン
ナタラジャン、アルン、シュリダール
ガルシア、アルベルト ヴァルデス
ガルシア、アルベルト ヴァルデス
フリードマン、ダニエル、ジョゼフ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
International Business Machines Corp
Original Assignee
International Business Machines Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by International Business Machines Corp filed Critical International Business Machines Corp
Publication of JP2014531801A publication Critical patent/JP2014531801A/ja
Application granted granted Critical
Publication of JP5858550B2 publication Critical patent/JP5858550B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01QANTENNAS, i.e. RADIO AERIALS
    • H01Q21/00Antenna arrays or systems
    • H01Q21/06Arrays of individually energised antenna units similarly polarised and spaced apart
    • H01Q21/061Two dimensional planar arrays
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01QANTENNAS, i.e. RADIO AERIALS
    • H01Q1/00Details of, or arrangements associated with, antennas
    • H01Q1/12Supports; Mounting means
    • H01Q1/22Supports; Mounting means by structural association with other equipment or articles
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01QANTENNAS, i.e. RADIO AERIALS
    • H01Q21/00Antenna arrays or systems
    • H01Q21/06Arrays of individually energised antenna units similarly polarised and spaced apart
    • H01Q21/061Two dimensional planar arrays
    • H01Q21/065Patch antenna array
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01QANTENNAS, i.e. RADIO AERIALS
    • H01Q23/00Antennas with active circuits or circuit elements integrated within them or attached to them
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • H04B7/02Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas
    • H04B7/04Diversity systems; Multi-antenna system, i.e. transmission or reception using multiple antennas using two or more spaced independent antennas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49016Antenna or wave energy "plumbing" making

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Variable-Direction Aerials And Aerial Arrays (AREA)
  • Radio Transmission System (AREA)
  • Details Of Aerials (AREA)

Abstract

【課題】トランシーバ・デバイスを対象とするシステム、方法、デバイスおよび装置を提供すること。【解決手段】1つの方法によると、回路パッケージ用の回路レイアウトのセクションのセットのうちの第1のセクション内のアンテナ位置の第1のセットが選択される。当該方法は、回路レイアウトの他のセクション内のアンテナ位置の他のセットを選択して、当該他のセットの選択されたアンテナ位置の配置構成が以前に選択されたアンテナ位置のセットの選択されたアンテナ位置の配置構成と異なるようにすることをさらに含む。他のセクション内の位置の他のセットを選択することは、総アンテナ数に対する選択がなされるまで繰り返される。他のセットを選択することは、他のセクション内で連続して選択されない位置が所定の位置数を超えないように行われる。さらに、アンテナ素子は、回路パッケージを製造するために選択された位置で形成される。【選択図】図12

Description

本発明はトランシーバに関し、より詳細には、フェーズド・アレイ・トランシーバ・システム、デバイスおよび装置、ならびにこれらのパッケージング方法および製造方法に関する。
フェーズド・アレイ・トランシーバ・システムのパッケージのアンテナ素子は通常、均一パターンで配置される。特に、均一パターンは、放射パターンの干渉を引き起こすサイド・ローブを確実に最小限に抑えるのに役立つ。ミリメートル波周波数では、フェーズド・アンテナ・アレイは集積回路パッケージに形成可能であり、互いに隣接する複数のパッケージを回路基板上に配置することによって、より大きな規模のアレイが形成可能である。60GHzで動作するトランシーバ・デバイスの既存のパッケージは、28×28mmのボール・グリッド・アレイ(BGA)全体にわたって設置した16個のアンテナを利用する。
本発明の目的は、従来技術における課題を解決することにある。
一実施形態は、アンテナ素子を含む集積回路パッケージを製造するための方法を対象とする。当該方法によると、回路パッケージ用の回路レイアウトのセクションのセットのうちの第1のセクション内のアンテナ位置の第1のセットが選択される。当該方法は、回路レイアウトの他のセクション内のアンテナ位置の他のセットを選択して、当該他のセットの選択されたアンテナ位置の配置構成が、予め選択されたアンテナ位置のセットの選択されたアンテナ位置の配置構成と異なるようにすることをさらに含む。他のセクション内の位置の他のセットを選択することは、総アンテナ数に対する選択がなされるまで繰り返される。さらに、他のセットを選択することは、他のセクション内で連続して選択されない位置が所定位置数を超えないように行われる。さらに、アンテナ素子は、回路パッケージを製造するために選択された位置に形成される。
別の実施形態は、回路パッケージを形成するためのシステムを対象とする。当該システムは、記憶媒体および計算モジュールを含む。記憶媒体は、回路パッケージ用の回路レイアウトを記憶するように構成される。さらに、計算モジュールは、回路レイアウトのセクションのセットのうちの第1のセクション内のアンテナ位置の第1のセットを選択し、回路レイアウトの他のセクション内のアンテナ位置の他のセットを選択して、他のセットの選択されたアンテナ位置の配置構成が予め選択されたアンテナ位置のセットの選択されたアンテナ位置の配置構成と異なるように、および、総アンテナ数に対する選択がなされるまで位置の他のセットの選択を繰り返すように構成される。他のセットの選択は、連続して選択されない位置が回路レイアウトのいずれの部分においても所定位置数を超えないように行われる。
代替的実施形態は、回路パッケージを形成するためのコンピュータ可読プログラムを含むコンピュータ可読記憶媒体を対象とする。当該コンピュータ可読プログラムは、コンピュータ上で実行されると、コンピュータに複数のステップを実行させる。ステップは、回路パッケージ用の回路レイアウトのいくつか(M個)のセクションのうちの第1のセクション内のいくつか(N個)のアンテナ位置の第1のセットを選択することを含む。ここで、回路レイアウトのセクションのそれぞれは、M個の選択可能なアンテナ位置から成る。ステップは、回路レイアウトのM個のセクションのうちの他のセクション内のN個のアンテナ位置の他のセットを選択して、他のセットの選択されたアンテナ位置の配置構成が予め選択されたアンテナ位置のセットの選択されたアンテナ位置の配置構成と異なるようにすることをさらに含む。ステップはまた、総アンテナ数に対する選択がなされるまで位置の他のセットを選択することを繰り返すことを含む。他のセットの選択は、連続して選択されない位置が回路レイアウトのいずれの部分においても
Figure 2014531801
個の位置を超えないように行われる。
別の実施形態は回路デバイスを対象とする。当該回路デバイスは、集積回路およびアンテナ素子のセットを含む。集積回路は、通信信号を処理するように構成される。さらに、アンテナ素子のセットは、回路に結合され、かつ、複数の位置のセクションから成る回路レイアウト上に配置される。回路レイアウトの少なくとも1つのセクションは、少なくとも回路レイアウトの他のセクションのアンテナの配置構成と異なるアンテナの配置構成から成る。また、連続して使用されない位置はセクションのいずれにおいても、所定位置数を超えない。
代替的実施形態は、複数の集積回路パッケージを含むトランシーバ装置を対象とする。回路パッケージは、当該パッケージのうちの既定のパッケージそれぞれが既定のパッケージに隣接するどのパッケージとも異なって方向付けされるように組み立てられる。さらに、パッケージのそれぞれはアンテナ素子のセットおよび集積回路を含む。アンテナ素子のセットは、複数の位置のセクションから成る回路基板レイアウト上で配置される。回路レイアウトの少なくとも1つのセクションは、少なくとも回路レイアウトの他のセクションのアンテナの配置構成と異なるアンテナの配置構成から成る。ここで、連続して使用されない位置はセクションのいずれにおいても所定位置数を超えない。また、集積回路はアンテナ素子のセットに結合され、a)アンテナ素子のセットにおけるアンテナ素子から送信するための信号、または、b)アンテナ素子のセットにおけるアンテナ素子から受信される信号、のうちの少なくとも一方を処理するように構成される。
これらの特徴および利点ならびに他の特徴および利点は、添付図面と併せて読むべき、その例示的な実施形態の以下の詳細な説明から明らかになるであろう。
本開示は、以下の図を参照して好ましい実施形態の以下の説明において詳細に示される。
本発明の原理の例示的な実施形態に従ったトランシーバ・デバイスの概観を示す高レベルのブロック/フロー図である。 図1のトランシーバ・デバイスの別の概観を示す高レベルのブロック/フロー図である。 本発明の原理の例示的な態様に従った回路パッケージの上面図を示す高レベルのブロック図である。 図3の回路パッケージの下面図を示す高レベルのブロック図である。 例示的な実施形態に従ったアンテナの高レベルのブロック図である。 例示的な実施形態に従った回路パッケージから成る縮尺されたアンテナ・アレイの高レベルのブロック図である。 例示的な実施形態に従ったアンテナの無作為配置を利用する回路パッケージを含む縮尺された集積回路のシミュレートされた放射パターンを示す図である。 フィルファクタが100%のアンテナの均一パターンの配置を利用する回路パッケージを含む縮尺された集積回路のシミュレートされた放射パターンを示す図である。 図7の放射パターンがシミュレートされた縮尺された集積回路の高レベルのブロック図である。 アンテナの均一パターンの配置を利用する集積回路パッケージを含む縮尺されたアンテナ・アレイの高レベルのブロック図である。 図10の縮尺された集積回路のシミュレートされた放射パターンのブロック図である。 例示的な実施形態に従ったトランシーバ装置を製造するための例示的な方法の高レベルのブロック/フロー図である。 例示的な実施形態に従ったアンテナの代替の非均一な配置を利用する集積回路パッケージを含む縮尺されたアンテナ・アレイの高レベルの図である。 図13の縮尺された集積回路のシミュレートされた放射パターンの図である。 例示的な実施形態に従った回路パッケージの断面図である。 例示的な実施形態に従ったアンテナの代替の非均一な配置を利用する集積回路パッケージを含む縮尺されたアンテナ・アレイの高レベルの図である。 例示的な実施形態の特徴を実装することができるコンピュータ・システムの高レベルのブロック図である。 例示的な実施形態に従ったアンテナ素子の水平ポートおよび垂直ポートそれぞれの平面Eおよび平面H上のシミュレートされた主偏波/交差偏波放射パターンを示す図である。 例示的な実施形態に従ったアンテナ素子の水平ポートおよび垂直ポートそれぞれの平面Eおよび平面H上のシミュレートされた主偏波/交差偏波放射パターンを示す図である。
集積回路パッケージ内の均一で全面的に充填されたアンテナ・アレイの配置構成の使用により、放射パターンのサイド・ローブの発生率が低減する。しかしながら、集積回路パッケージはアンテナに加えて集積回路および配線を含むため、アンテナ素子間でおよそλ/2間隔をあけて、パッケージの全面にアンテナを充填することは、技術的に実行不可能である。ここで、λは関連のトランシーバの動作周波数の逆数であり、一般的に、集積回路によって提供される、対応するアンテナ信号は充分にはない。よって、回路パッケージ上のアンテナ素子に対して利用可能な空間がすべて充填可能とされるわけではない。λ/2でアンテナ素子を配置することによって、単一のパッケージを利用する場合に放射パターンにおける望ましくないサイド・ローブを回避することができる一方、大規模なアレイを形成するために複数のパッケージを有する回路を縮尺することによって、隣接するパッケージのアンテナ素子間に広い空間をもたらすことになる。ここで、隣接するパッケージのアンテナ素子間の広い体系化された空間によって、大規模なアレイの放射パターンの大きいサイド・ローブが観察されることになる。さらに、一定のパッケージのサイズおよび一定数の供給に対しては波長がより短く、これによりファイルファクタはより低くなるため、動作周波数が、例えば、およそ90GHzなど比較的高い場合にこの問題は悪化する。
本明細書に記載される例示的な実施形態によると、トランシーバ・パッケージは、トランシーバのアンテナ・アレイ放射パターンの干渉誘導サイド・ローブのサイズを最小限に抑えるように構築可能であると同時に、アンテナ素子と下にある集積回路との間の接続のルーティングの簡略化を可能にする。特に、回路パッケージのアンテナ素子は明確に非均一となるように配置されて、大規模なアレイの放射パターンの総合したサイド・ローブを最小限に抑えることができる。例えば、回路レイアウトのセクションはアンテナ素子の異なる配置構成を含むことができる。さらに、アンテナ素子は、アンテナ間の所定のスペーシング閾値を超えないようにパッケージに組み込み可能である。例えば、M×Mのアンテナ場所のアレイがパッケージ内で利用可能であり、パッケージに組み込まれるべきアンテナ素子がN×Nあると仮定すると、アンテナ・アレイ内の連続した空きまたはダミー領域が
Figure 2014531801

箇所以下であるように、アンテナ素子の場所の選択を行うことができる。このように、例えば、アレイ放射パターンのサイド・ローブの一因となる、アンテナ・アレイの広い空きまたはダミー領域を回避することができる。さらに、この閾値の使用は、縮尺された回路を形成するためにタイル状に並べられたパッケージ間の広い空き領域の発生を防止するため、パッケージを縮尺する助けともなる。また、アンテナ場所の選択肢は、パッケージのさまざまな部位における選択されたアンテナの配置構成間の差異を適度にして、集積回路素子とアンテナとの間の接続のルーティングを容易にすることができるように構成可能である。
当業者には理解されるように、本発明の態様は、システム、方法、装置、デバイスまたはコンピュータ・プログラム製品として具体化されてよい。したがって、本発明の態様は、すべてハードウェアの実施形態、すべてソフトウェアの実施形態(ファームウェア、常駐ソフトウェア、マイクロコードなどを含む)、またはソフトウェアの態様とハードウェアの態様とを組み合わせた実施形態の形態を取ることができ、これらは、本明細書において、一般的に「回路」、「モジュール」または「システム」と呼ばれることがある。さらに、本発明の態様は、自身の上に具体化されたコンピュータ可読プログラム・コードを有する1つまたは複数のコンピュータ可読媒体内に具体化されたコンピュータ・プログラム製品の形態を取ることができる。
1つまたは複数のコンピュータ可読媒体の任意の組合せを利用することができる。コンピュータ可読媒体は、コンピュータ可読信号媒体またはコンピュータ可読記憶媒体とすることができる。コンピュータ可読記憶媒体は、例えば、これらに限定されるものではないが、電子的、磁気的、光学的、電磁気的、赤外線もしくは半導体のシステム、装置またはデバイス、あるいは前述のいずれかの適切な組合せとすることができる。コンピュータ可読記憶媒体のより具体的な例(非網羅的なリスト)は、1つまたは複数の配線を有する電気的接続、ポータブル・コンピュータ・ディスケット、ハード・ディスク、ランダム・アクセス・メモリ(RAM)、読み出し専用メモリ(ROM)、消去可能なプログラム可能読み出し専用メモリ(EPROMまたはフラッシュ・メモリ)、光ファイバ、ポータブル・コンパクト・ディスク型読み出し専用メモリ(CD−ROM)、光記憶デバイス、磁気記憶デバイス、または前述のいずれかの適切な組合せを含む。本文書の文脈において、コンピュータ可読記憶媒体は、命令実行システム、装置もしくはデバイスによって、またはこれらと接続して用いるために、プログラムを収容し、または格納することができる任意の有形媒体とすることができる。
コンピュータ可読信号媒体は、例えば、ベースバンド内で、または、搬送波の一部として、コンピュータ可読プログラム・コードを内部に具体化した、伝搬されるデータ信号を含むことができる。このような伝搬される信号は、これらに限定されるものではないが、電磁気、光、またはこれらの任意の適切な組合せを含む、種々の形態のいずれかを取ることができる。コンピュータ可読信号媒体は、コンピュータ可読記憶媒体ではなく、かつ、命令実行システム、装置もしくはデバイスによって、またはこれらと接続して用いるために、プログラムを通信し、伝搬し、または移植することができる、任意のコンピュータ可読媒体とすることができる。
コンピュータ可読媒体上に具体化されるプログラム・コードは、これらに限定されるものではないが、無線、有線、光ファイバ・ケーブル、無線周波数など、または前述のいずれかの適切な組合せを含む、いずれかの適切な媒体を使用して送信することができる。本発明の態様の動作を実行するためのコンピュータ・プログラム・コードは、Java(R)、Smalltalk、C++などのようなオブジェクト指向プログラミング言語、および「C」プログラミング言語または同様なプログラミング言語のような、従来の手続き型プログラミング言語を含む、1つまたは複数のプログラミング言語の任意の組合せで記述することができる。プログラム・コードは、全体がユーザのコンピュータ上で実行される場合もあり、独立したソフトウェア・パッケージとして、一部がユーザのコンピュータ上で実行される場合もあり、一部がユーザのコンピュータ上で実行され、一部が遠隔コンピュータ上で実行される場合もあり、または全体が遠隔コンピュータもしくはサーバ上で実行される場合もある。後者のシナリオの場合、遠隔コンピュータは、ローカル・エリア・ネットワーク(LAN)もしくは広域エリア・ネットワーク(WAN)を含むいずれかのタイプのネットワークを通してユーザのコンピュータに接続される場合もあり、または(例えば、インターネット・サービス・プロバイダを使用したインターネットを通して)外部のコンピュータへの接続がなされる場合もある。
本発明の態様は、本発明の実施形態による方法、装置、システム、デバイスおよびコンピュータ・プログラム製品のフローチャート図またはブロック図あるいはその両方を参照して、後述されている。フローチャート図またはブロック図あるいはその両方の諸ブロック、ならびにフローチャート図またはブロック図あるいはその両方内のブロックの組合せは、コンピュータ・プログラム命令によって実装可能であることが理解されるであろう。これらのコンピュータ・プログラム命令を、汎用コンピュータ、専用コンピュータ、または他のプログラム可能データ処理装置のプロセッサに与えて、マシンを製造し、その結果、コンピュータまたは他のプログラム可能データ処理装置のプロセッサによって実行される命令が、フローチャートまたはブロック図あるいはその両方の1つまたは複数のブロックにおいて指定された機能/作用を実装するための手段を作り出すようにすることができる。
これらのコンピュータ・プログラム命令を、コンピュータ、他のプログラム可能データ処理装置、または他のデバイスに特定の方式で機能するように指示することができるコンピュータ可読媒体内に記憶して、それにより、そのコンピュータ可読媒体内に記憶された命令が、フローチャートまたはブロック図あるいはその両方の1つまたは複数のブロックにおいて指定された機能/作用を実行する命令を含む製品を製造するようにすることもできる。コンピュータ・プログラム命令を、コンピュータ、他のプログラム可能データ処理装置、または他のデバイスにロードして、コンピュータ、他のプログラム可能装置、または他のデバイス上でコンピュータ実装プロセスを生成するための一連の動作ステップを実行させ、それにより、コンピュータまたは他のプログラム可能装置上で実行される命令が、フローチャートまたはブロック図あるいはその両方の1つまたは複数のブロックにおいて指定された機能/作用を実行するためのプロセスを提供するようにすることもできる。
図17を参照して、本発明の原理の態様を実装可能な例示的なコンピュータ・システム1700を示す。コンピュータ・システム1700はプロセッサ1710およびメモリ1702を含むことができる。メモリ1702は、ランダム・アクセス・メモリ(RAM)1706および読み出し専用メモリ(ROM)1708を含むことができる。また、メモリ1702はコンピュータ可読記憶媒体1704をさらに含むことができる。コンピュータ可読記憶媒体1704は、プロセッサ1710によって実行可能な命令のプログラムを記憶することができる。特に、プロセッサ1710は、本明細書に記載した方法の特徴を含むことができるメモリ1702上に記憶された命令を実行する計算モジュール1712を実装する。より詳細に後述されるように、計算モジュール1712は、回路パッケージもしくは縮尺された集積回路またはその両方の設計あるいは製造あるいはその両方において、本発明の原理のいくつかの態様を具体化かつ実装することができる。コンピュータ・システム1700は、例えば、コンピュータ・システム1700とデバイスとの間のデータ通信のために外部デバイスに結合可能な物理ポートまたはWiFiデバイスを含むことができる入出力(I/O)インターフェース(複数可)1714をさらに含むことができる。このようなデバイスは、表示デバイス1716、ローカル・エリア・ネットワーク(LAN)およびインターネットを含む外部ネットワークへ接続するためのルータなどのネットワーク・デバイス1720、ならびに、マウスおよびキーボードなどの他の外部デバイス1718を含むことができる。
図面のフローチャートおよびブロック図は、本発明のさまざまな実施形態によるシステム、方法およびコンピュータ・プログラム製品の考えられる実装のアーキテクチャ、機能性および動作を示す。この関連で、フローチャートまたはブロック図内の諸ブロックは、指定の論理機能(複数可)を実装する1つまたは複数の実行可能命令を含むモジュール、セグメント、またはコードの一部を表すことができる。さらに、いくつかの代替的実装形態では、ブロック内に示されている機能が、図面に示されているのとは異なる順序で生じてもよいということに留意されたい。例えば、関連する機能性次第で、連続して示されている2つのブロックが実際には事実上同時に実行されてもよく、または、それらのブロックが逆順で実行されることがあってもよい。さらに、フローチャート図またはブロック図あるいはその両方の各ブロック、およびフローチャート図またはブロック図あるいはその両方内の諸ブロックの組合せは、指定の機能もしくは作用を実行する専用ハードウェア・ベース・システム、または専用ハードウェアおよびコンピュータ命令の組合せにより実装することができるということにも留意されたい。
本発明は、基板を有する所与の例示的なアーキテクチャに関して説明するが、他のアーキテクチャ、構造、基板材料、およびプロセスの特徴ならびにステップを、本発明の範囲内で変更することができることを理解されたい。
層、領域、または基板などの要素が別の要素の「上に」ある、または「覆って」いると言及された場合、それが他の要素の直接上にあることも、介在する要素が存在することもあることを理解されたい。これに対し、ある要素が別の要素の「直接上に」ある、または「直接覆って」いると言及された場合、介在する要素は存在しない。同様に、層、領域または基板として説明されたある要素が別の要素の「真下に」または「下に」あると言及された場合、それがその別の要素の直接真下にあることも、介在する要素が存在することもあることを理解されたい。これに対し、ある要素が別の要素の「直接真下に」または「直接下に」あると言及され場合、介在する要素は存在しない。また、ある要素が別の要素に「接続される」または「結合される」と言及された場合、その要素は、その別の要素に直接接続もしくは結合されても、または介在する要素が存在してもよいことも理解されるであろう。これに対し、ある要素が別の要素に「直接接続される」または「直接結合される」と言及された場合、介在する要素は存在しない。
集積回路チップの設計は、グラフィカル・コンピュータ・プログラミング言語で作成され、コンピュータ記憶媒体(ディスク、テープ、物理ハード・ドライブ、またはストレージ・アクセス・ネットワークにおけるような仮想ハード・ドライブなど)に記憶されてよい。設計者がチップまたはチップを製造するのに使用されるフォトリソグラフィのマスクを製造しない場合、当該設計者は、結果の設計を、物理的手段によって(例えば、設計を記憶する記憶媒体のコピーを提供することによって)または電子的に(例えば、インターネットを通して)、製造施設に直接的にまたは間接的に送信することができる。記憶された設計は、次に、フォトリソグラフィのマスクの製造のために適切な形態(例えば、GDSII)に変換され、それが通常、ウェハ上に形成されるべき当該チップの設計の複数のコピーを含む。フォトリソグラフィのマスクは、エッチングされるかその他の方法で処理されるべきウェハ(またはその上の層あるいはその両方)の範囲を画定するために用いられる。
本明細書に記載される方法を、集積回路チップの製造に使用することができる。その結果得られる集積回路チップは、粗ウェハの形で(すなわち、複数のパッケージ化していないチップを有する単一ウェハとして)、むき出しのダイとして、またはパッケージ化した形で製作者から配布することができる。後者の場合、チップは単一チップ・パッケージ(リードがマザーボードまたはその他の高レベル・キャリアに固定されたプラスチック・キャリアなど)またはマルチチップ・パッケージ(表面相互接続または埋設相互接続の一方または両方を有するセラミック・キャリアなど)内に搭載される。いずれの場合も、チップは次に、(a)マザーボードなどの中間製品、または(b)最終製品のいずれかの一部として、他のチップ、個別回路素子またはその他の信号処理デバイスあるいはそれらすべてと統合される。最終製品は、おもちゃおよびその他のローエンド適用例から、表示装置、キーボードまたはその他の入力デバイス、および中央処理装置を有する高度なコンピュータ製品に及ぶ、集積回路チップを含む任意の製品とすることができる。
ここで、同様の参照符号は同じか同様の要素を表す図面を参照するが、最初に図1および図2を参照すると、例示的な実施形態によるトランシーバ・システム、装置およびデバイス100が示されている。トランシーバ・システム100は、パッケージ化された集積回路(IC)を互いに隣接してタイル状に並べることによって基板レベルでより大きいスケーラブルなアレイを構築するのに適したパッケージ内アンテナ・アレイを有するSiGe BiCMOS(バイポーラ接合相補型金属酸化物半導体)W帯フェースドアレイ・チップセットとして実装可能である。その設計にはパッケージ内アンテナ技術を使用することができ、好ましい実施形態には、90GHzの中心周波数かつおよそ±6GHzの帯域幅で間隔をあけたλ/2素子によって形成されたアレイの少なくとも一部を有する少なくとも4×4アレイが含まれる。この実施形態におけるアンテナ素子102は二重偏波を有し、288ピンBGAパッケージを使用して実装可能である。さらに、トランシーバ・システム100の受信機(Rx)部104および104は、2偏波のそれぞれにつき16個ある、32個の入力103と、中間周波数(IF)が垂直(V)偏波である場合の108およびIFが水平(H)偏波である場合の108の2つの出力とを有し、それによって、両方の直交偏波を同時に受信することができる。よって、トランシーバ・システム100のRx部104および104は、16素子の2つのグループ内に各アンテナ偏波につき1つ配置される32個の無線周波数(RF)フロントエンド109から成る。このアーキテクチャによって、両方の偏波における同時受信が可能になる。トランシーバ・システム100の送信機(Tx)部106は16個の出力107を有することになり、それによって、各偏波における送信が可能とされる。
トランシーバ・システム100のRx部104および104は、RF経路移相および利得等化を行った後、IFに対するRF電力合成およびダウンコンバージョンを行うように構成される。Rx部104および104は、レジスタ・アレイの制御とビーム制御とを行うためのデジタルI/Oモジュール121を含む。各入力103に対して、デジタル制御装置110は低雑音増幅器(LNA)112を制御することができ、移相器114を制御して利得等化および移相を実行することができる。さらに、16素子サブアレイ104および104のそれぞれは、独立した電力合成器116およびダウンコンバート・ミキサ122を含む。例えば、Rxアレイ104および104のそれぞれにおける16:1RF電力合成器は、電力合成機能を実装することができる。さらに、共通の周波数逓倍器118は、両方のアレイ104および104に対してオフチップ局部発振器(LO)基準信号120を与えることができ、Rxアレイ104および104のそれぞれにおいてミキサ122を利用して入力信号のIFへのダウンコンバージョンを実行することができる。広く分離した素子間の位相コヒーレンスを維持するために、LO基準信号120は基板レベルで分配され、その後逓倍されてミキサ122に対して内部LO信号を作成する。図6に示される分離した合成器IC150は、RxIC出力108および108からのIF信号を合成して、基板レベルのLO基準信号120を与える。
類似して、トランシーバ・システム100のTx部106はディストリビュータIC(図示せず)からIF信号124を受信し、その信号をRFにアップコンバートし、RF配電を行い、RF経路移相および振幅制御を実行し、電力増幅を行う。トランシーバ・システム100のTx部106は図2に示される。ここで、Tx部106は代わりに、各偏波で送信可能である。Rx部と同様に、Tx部106は、レジスタ・アレイの制御とビーム制御とを行うためのデジタルI/Oモジュール125を含む。Tx部106は、オフチップLO基準信号120を受信しかつその信号を逓倍する周波数逓倍器122を含む。そして、アップコンバート・ミキサ126は逓倍された信号とIF信号124とを合成して、それを水平方向または垂直方向いずれかに偏波させて、その信号をRFにアップコンバートすることができる。1:16配電網128は、アップコンバートされた信号を受信し、その信号を16個のRFフロントエンド130に分配する。RFフロントエンド130のそれぞれは、それぞれのデジタル制御モジュール132によって制御される。フロントエンド130のそれぞれは、RF経路移相を実行する移相器131と振幅制御を実行する増幅器133とを含む。16個のRF位相フロントエンド130のそれぞれにおいて、アンテナ102への両方の偏波給電ラインを駆動するために、電力増幅のための最終電力増幅器(PA)段階134および134の2つのコピーが含まれる。デジタル制御モジュール132を通して、最終PA段階134および134のうちの1つのみが、所望の偏波に応じてどんな時でもアクティブである。この方式は、IC面積を増やし、実効的な出力電力を減らすことになるRFスイッチの使用を回避する。送信機部および受信機部の両方における移相RFフロントエンドは、位相および振幅の5〜7bのデジタル制御を実行し、ローカル・メモリ・アレイを含んで、ビーム・ステアリング動作およびアレイ全体における較正を促進する。
アンテナ102はそれぞれ、二重偏波の開口部結合型積層パッチ・アンテナである。二重偏波アンテナ102の1つの可能な構造が図5に示されており、これには、水平偏波用ポート502と垂直偏波用ポート504とが含まれる。前置きのシミュレーションは、アンテナ102が少なくとも反射減衰量15%の帯域幅と、25dBより良好なポート絶縁とを有することを示す。図18および図19は、水平ポートおよび垂直ポートそれぞれの平面Eおよび平面H上のシミュレートされた主偏波/交差偏波放射パターンを示す。アンテナの前後比は17dBを上回る。
上述のように、1つの例示的な態様によると、提案されたトランシーバはアレイ放射パターンのサイド・ローブを最小限に抑えるようにパッケージ化されることによって、通信信号の品質悪化を回避することができる。アンテナを有するパッケージは、M×Mポイントのグリッドまたはマトリックスに相当するサイズを有することを特徴とする。グリッド内のポイント間のスペーシングはおよそλ/2であり、ここで、λは上記のようにアンテナ・アレイの対象波長である。パッケージは、N×Nアンテナのセットを共に供給するか、N×Nアンテナのセットに結合されるICのセットを収容する。この場合、N<Mである。パッケージ内のM×Mの可能なアンテナ場所の中で、N×Nの場所のみが占有される。さらに、パッケージは、xおよびy寸法の両方でタイル状に並べられて、大規模なアレイを形成するものとなる。例示的な実施形態は、個別のパッケージ内のアンテナ場所を選択して、アレイからの放射パターンのサイド・ローブを最小限に抑える一方、ミリ波周波数におけるICとパッケージとの間のルーティングの実際的制限の原因となっている。
xおよびy方向のアンテナ間のスペーシングのそれぞれが連続変数となると考えると、利用可能な空間におけるアンテナの無作為母集団は、全範囲の変数のサンプルを一様に抽出しようとする。この配置構成は図3および図6に示されており、これはサイド・ローブの低減化をもたらす。例えば、図3は、1つの可能なトランシーバ・パッケージ300の上面図を示す。図3のアンテナ素子102の配置構成は一例に過ぎない。アンテナ素子102の他の配置構成はパッケージ300内で実装可能である。トランシーバ・パッケージ300は、図3の線302によって示されるパッケージの部位の真下にあるフェーズド・アレイ・トランシーバ・システム100を、フリップチップ技術を使用してアンテナ102に接続する。W帯入出力はパッケージ300上でビア304および50Ω相互接続306を通してアンテナにルーティングされ、一方で、直流(DC)およびアナログ接続308はボール・グリッド・アレイにルーティングされる。図6で示されるように、複数のパッケージ300はプリント回路基板に取り付けることができ、それによって、タイル状に並べられた大きな素子のアレイ600を可能にし、素子602のそれぞれはパッケージ300として実装可能である。
図3に示されるように、本発明の原理の一実施形態は、フラクタル・パターンで、64個のアンテナ102を各トランシーバ・システム100に対して16個組み入れる、4つのトランシーバ・システム100のパッケージを対象とする。図4にはパッケージ300の下面図が示されており、ここで、素子402はDCとベースバンドとの接続に利用されるBGAの部分を示す。4つのトランシーバ・システム100の間でDC相互接続308およびデジタル相互接続306を共用することによって、4つのトランシーバ・システム100すべては16×16mmのパッケージに適合可能となり、その結果64%のアレイのフィルファクタをもたらす。図6に示されるように、このフィルファクタは、パッケージが結合される場合、任意に大きなアレイに対して維持されることになる。図6は、複数のパッケージ602(サブアレイ)をタイル状に並べる方法を示す。この方法は、さまざまなパッケージにわたって接触する接地平面を与えるように、パッケージ300と共に実装可能である。例えば、64個のアンテナを有するこれらのパッケージ602のそれぞれを、二次元グリッド上でタイル状に並べることができる。
上記のように、図3のアンテナ素子102の不規則で非均一なランダム・パターンによって、アレイ放射パターンのサイド・ローブが確実に最小限に抑えられる実質的な利益がもたらされる。非均一なアレイの影響を判断するために、アレイのアレイ放射パターンを、全面的に充填された均一なアレイの放射パターンと比較するためのシミュレーションを行った。図7は、図3のアンテナのフラクタル・パターンを用いた16×16mmのパッケージ(合計1600個のアンテナ)上の10×10のアレイの4×4のタイルに対してシミュレートされたアレイ・パターン700を示す。次に、図8は、16×16mmのパッケージ(合計1024個のアンテナ)上の64素子アレイの4×4のタイルに対してシミュレートされたアレイ・パターン800を示す。図9は、図3のアンテナのフラクタル・パターンを用いた16×16mmのパッケージを示す。パターン700および800の両方は1.2度のアンテナ・ビーム幅を有する。図7および図8に示されるように、非均一なアレイによって、均一なアレイに存在しないさらなるサイド・ローブがもたらされる。しかしながら、100素子アレイの−21dBに対し、64素子アレイにおけるピークのサイド・ローブ・レベルは−20dBであり、追加のサイド・ローブは−25dB以下である。振幅漸減またはデジタル補正はアレイに適用されず、その両方を使用してサイド・ローブ性能を大幅に改善することができることに留意すべきである。サイド・ローブ・レベル抑圧のない実平面アレイは、−10〜−15dBの範囲のサイド・ローブ・レベルを示す傾向がある。アンテナ間の結合はこの挙動における大きな要因である。これにより、非均一なアレイと均一なアレイとの間のシミュレートされたサイド・ローブ・レベルの差異は、実際には些細なものとなる。
図3、図6および図9の配置構成はアレイ放射パターンのサイド・ローブを低減させることに関して利益となるが、かかる配置構成は複数のICを収容するミリ波パッケージを設計する上で実装することは比較的困難である場合がある。例えば、この場合、ICから各アンテナへのルーティングをカスタマイズしなければならないことになる。さらに、特定の場所へのルーティングは可能でないかもしれないし、または過度の損失、結合もしくは移相という結果になるかもしれない。
ICルーティング問題に対処する1つの直接的な方法は、N×Nアンテナを一緒にまたは同一のサブグループ内で配置することである。この手法はパッケージ設計の観点からすると最も容易な方法である。N×Nアンテナを一緒にまたは同一のサブグループ内で配置することによって生じるアンテナ102の配置構成1000は図10に示されている。しかしながら、この単純なアンテナ配置の方策は、アンテナ素子102間の体系化されたスペーシング1002、1004をもたらす。この決定論的な配置は、何度もサンプルとして抽出されるxおよびyアレイ寸法の変数に対してある値をもたらす場合があるが、サンプルとしてまったく抽出されない値も中にはある。換言すると、このような配置の方策は、アンテナのない体系化されたまたは周期的な領域を生み出す。配置構成内のこのような領域は、配置構成1000のアレイ放射パターン1100を示す図11に示されるように、大きくかつ体系化されたサイド・ローブをもたらす。
本明細書に記載の本発明の原理の態様は、アレイ放射パターンのサイド・ローブを大幅に低減し、かつ、製造中のICとアンテナとの間のルーティングを容易にするパッケージを提供することができる。図12は、例示的な実施形態に従った回路パッケージを設計かつ製造するための方法1210を示す。方法1210は、組み立て方法1230と組み合わせることによってトランシーバ装置を製造するための方法1200に組み込み可能である。しかしながら、方法1210および1230を独立的に行うことができることは理解されたい。さらに、少なくとも方法1200の一部を、図17のシステム1700のプロセッサ1710といった、コンピュータ・システムのプロセッサによって行うことができる。ここで、プロセッサ1710によって実装される計算モジュール1712は、方法1210または方法1230あるいはその両方の1つまたは複数の部分を、記憶媒体1704に記憶された回路レイアウトに適用することができる。回路レイアウトは、例えば、パッケージ300のM×Mの可能なアンテナ場所をもとにすることができる。さらに、計算モジュール1712は、方法1210または方法1230あるいはその両方のステップを含む命令のプログラムを実装することができる。
方法1210および1200はステップ1212で開始し、そこで、計算モジュール1712は、回路パッケージの回路レイアウトのセクションのセットまたは複数のセクションのうちの第1のセクション内のアンテナ位置の第1のセットを選択することができる。セクション内で連続して選択されない位置が所定数Kを超えないような選択を行うことができる。例えば、セクションのセットまたは複数のセクションは、パッケージ300の可能なアンテナ場所のM×Mマトリックスの積み重ねられた行を表すことができる。さらに、計算モジュール1712は、M×Mマトリックスの行の可能なまたは選択可能なアンテナ位置からN個のアンテナ位置を選択するように構成可能である。この場合、N×Nはパッケージに形成されるべきアンテナの総数である。ここで、行には
Figure 2014531801

個までの空き位置が存在し得る。ここで記載される「第1の行」はM×Mマトリックスの最初の行である必要がないことに留意されたい。
ステップ1214では、計算モジュール1712は、回路レイアウトの他のセクション内のアンテナ位置の他のセットを選択して、当該他のセットの選択されたアンテナ位置の配置構成が予め選択されたアンテナ位置のセットの選択されたアンテナ位置の配置構成と異なるようにする。例えば、配置構成内の少なくとも1つの位置が予め選択されたアンテナ位置のセットの配置構成と異なるように、他のセクションのアンテナ位置の配置構成の選択を行うことができる。ここで、他のセクションは、例えば、第1のセクションより上にある行または第1のセクションより下にある行を含むM×Mマトリックスの任意の他の行とすることができる。さらに、他の行は隣接する行とすることができる。また、計算モジュール1712は、他のセクションからN個のアンテナ位置を選択するように構成可能である。
方法1210は次に、ステップ1216に進むことができ、そこで、計算モジュール1712は、アンテナ位置の総数に対する選択を行ったかどうかを判定することができる。上記の例では、計算モジュール1712は、パッケージ内に含まれるべきN×Nアンテナすべてに対するアンテナ位置の選択を行ったかどうかを判定することができる。当該選択を行わなかった場合、方法は次にステップ1214に進むことができ、かつ、繰り返し行われてよい。アンテナ位置の総数に対する選択が行われた場合、方法は次にステップ1218に進むことができ、そこで、計算モジュール1712は、選択されたアンテナ位置を含む回路レイアウトを出力することができる。
上記のように、計算モジュール1712を、セクション内で連続して選択されない位置が所定数(K)の位置を超えないような選択をステップ1212および1214で行うように構成することができる。例えば、計算モジュール1712は、x方向またはy方向いずれかにおける
Figure 2014531801

個を超える連続した空間(空きの場所または未使用の場所)を回避するように、ある行から隣の行へアンテナ場所を変更することによって、ステップ1214を繰り返し行うことができる。よって、計算モジュール1712は、連続して選択されない位置がマトリックスの任意の行または列の
Figure 2014531801

個の位置を超えないようにステップ1212および1214を行うことができる。実際、計算モジュール1712はステップ1212および1214を行って、連続して選択されない位置が回路レイアウトのいずれの部分においてもK個の所定位置数を超えないようにすることができる。1つの例示的な態様によると、計算モジュール1712は、垂直方向で順番にM×Mマトリックスの行についてステップ1212および1214の選択を行うことができる。ここで、1つまたは複数の行をステップ1212および1214のいずれかを行う際に飛ばすことができる。さらに、計算モジュール1712は、ステップ1214に関して上述した「予め選択されたアンテナ位置のセット」が直前の選択ステップで選択されたアンテナ位置のセットであるように選択できるのが好ましい。よって、選択されたアンテナ位置の配置構成の差異は、直前の選択ステップで選択されたアンテナ位置のセットの配置構成に関して生じる。さらに、計算モジュール1712は、選択された配置構成ができるだけ多くの予め選択された配置構成に対して特有であるように、選択されたアンテナ位置の配置構成を選択するのが好ましい。また、計算モジュール1712は、ステップ1214を繰り返す際に選択されたアンテナ位置の選択された配置構成と、直前の選択ステップで選択されたアンテナ位置の配置構成との差異ができるだけ少ないように、アンテナ位置の配置構成を選択するのが好ましい。よって、好ましい実施形態では、計算モジュール1712は、利用される連続して選択されない位置に関する制約に応じて、回路レイアウトのx方向およびy方向で(すなわち、マトリックス実装が採用される場合、任意の行または列で)または回路レイアウトのいずれの部分においてもあるいはそれらすべてで、連続して選択されない位置を回路レイアウトのセクション内で超えないという制約を満たすことが可能な場合、直前の選択ステップで選択されたアンテナ場所のセットに対する配置構成が特有であるように、直前の選択ステップで選択されたアンテナ場所のセットに対してアンテナ場所の変更を一箇所のみとするように構成される。
パッケージ設計の観点から、各行のアンテナ場所間の変更数が少ないほど、ICとアンテナとの間のルーティングがより体系化されかつ予測可能になり、それによって、パッケージおよびアンテナの性能の信頼度が増す。一方、アンテナ間の広い体系化された空間を有することにより、サイド・ローブが大きくなる。そのため、パッケージ内の所与のN、M、およびIC数について、最適な解決策があり、方法1210において判定されかつ適用され得る。このため、所定位置数を、ステップ1212または1214あるいはその両方の各性能に対して同じとする必要はない。例えば、上記で示されたマトリックス内のN、M、およびIC数の値による最適な解決策を適用するために、回路レイアウトのさまざまなセクションを、上記の実施形態の変形例において連続して選択されない位置のさまざまな対応する所定数を有するように指定することができる。
ステップ1220では、上述のように、ステップ1212および1214で選択された回路レイアウトの位置にアンテナ素子を形成することができる。例えば、回路レイアウトの位置にアンテナ素子を形成してパッケージ300を形成することができる。この場合、方法1200に従って選択されたアンテナの配置構成を形成してパッケージ300を生成することができる。特定の配置構成例を図13に示すが、この例は本明細書でより詳細に後述される。選択されない位置は、空いた位置またはダミー・アンテナで充填される位置に対応可能であり、この場合、形成ステップ1220はトランシーバ・システム100を作動させること、またはトランシーバ・システム100を選択されたアンテナ素子のみに結合することを含むことができることに留意されたい。さらに、計算モジュール1712はアンテナ素子102の回路レイアウト上への物理的な自動化された形成を指示することができることにも留意されたい。
ステップ1222では、回路パッケージの製造を完了することができる。例えば、上述されるように、アンテナ素子102はトランシーバ・システム100に結合されてパッケージ300を形成することができる。さらに、計算モジュール1712は、ステップ1222でパッケージ300の物理的な自動化された製造を指示することができる。
その後、方法1200は、パッケージ組み立て方法1230に進むことができる。方法1230によって、方法1210に従って生成された複数のパッケージ300を組み立てることができ、方法1230を、方法1210を実装する製造エンティティとは異なる製造エンティティによって行うことができる。上記のように、方法1210および1230を独立して行うことができる。ステップ1212〜1218はまた、回路レイアウトを設計することを対象とした実施形態のための独立した方法を形成することもできることに、さらに留意されたい。
方法1230をステップ1232で開始することができる。ここで、方法1210に従って製造された回路パッケージを受け取ることができる。
ステップ1234では、受け取った回路パッケージを配置しかつ組み立てることができる。ここで、1つの例示的な態様によると、計算モジュール1712は、ステップ1234の実行を指示することができる。ステップ1234に従って実装可能なパッケージ300の配置構成例1300が図13に示されている。ここで、パッケージ300のそれぞれは、ステップ1220に従って形成可能なアンテナ素子102の配置構成1302を含むことができる。図13で示される特定の例では、16個のパッケージ300(4×4パッケージ)を組み立てて縮尺されたIC1300を形成する。IC1300に対応するシミュレートされたアレイ放射パターン1400を図14に示す。このアレイ・パターンは、図3の理想的な解決策によって達成されるものと非常に類似したサイド・ローブのレベルを有する。
この例では、パッケージ300のそれぞれがタイル状に並べられる場合、あるパッケージと他のパッケージとの間に
Figure 2014531801

個を上回るアンテナ場所の空間が現れることに留意されたい。上記のように、アンテナ間の広い体系化された空間によって、サイド・ローブが大きくなる。ステップ1234において、これらの空所が周期的に存在するのを回避するために、パッケージ300を、受け取った回路パッケージのうちの所定のパッケージそれぞれを、当該所定のパッケージに隣接するいずれのパッケージとも異なって方向付けされるように配置かつ組み立て可能である。換言すると、パッケージ300は非均一に方向付けされてタイル状に並べられる。例えば、隣接するパッケージを互いに対して90度回転させることができる。この配置構成1600の一例を図16に示す。ここでは、所定のパッケージ300のそれぞれを、当該所定のパッケージに隣接するいずれのパッケージに対しても90度回転させる。
ステップ1236において、トランシーバ装置の製造を完了することができる。
方法1210および1230の製造の詳細に関して、図15に示されるように、パッケージ300を複数の副積層物によって製造可能であることに留意されたい。例えば、パッケージ300は、その上にアンテナ素子102が図3に示されるフラクタル・パターンか図13の非均一なパターン1302で形成可能である副積層物1502を含むことができる。パッケージは副積層物1504を含むこともできる。一部の副積層物について縁のメッキ処理を行うことができる。さらに、縁のメッキ処理を使用して、接地アンテナとしての副積層物1504に接続される縁1506を形成することができる。また、メッキ処理された縁は互いに直接はんだ付けされて、板1510上のBGA1508の組み立て中または組み立て後に共晶はんだ1507を形成することができる。
本明細書で上述された実施形態によって、アンテナ・アレイ放射パターンのごくわずかな干渉誘導サイド・ローブを有する回路パッケージの製造が可能になる。さらに、本明細書に記載されるアンテナ素子の配置構成によって、アンテナ素子と下にある集積回路との間の接続のルーティングの簡略化も可能になる。
フェーズド・アレイ・トランシーバを対象とするシステム、方法、装置およびデバイスの好ましい実施形態を説明したが(これらは例示であることが意図され、限定することを意図するものではない)、当業者であれば、上記の教示に鑑みて、修正および変形をなし得ることに留意されたい。したがって、開示された特定の実施形態において変更をなすことができ、それらは添付の特許請求の範囲によって概説される本発明の範囲内にあることを理解すべきである。本発明の態様を、特許法によって要求される詳細および特殊性と共に上記のように説明したが、特許請求され特許証によって保護されることを望む事項は、添付の特許請求の範囲に示される。

Claims (25)

  1. 回路パッケージを製造するための方法であって、
    前記回路パッケージ用の回路レイアウトのセクションのセットのうちの第1のセクション内のアンテナ位置の第1のセットを選択するステップと、
    前記回路レイアウトの他のセクション内のアンテナ位置の他のセットを選択するステップであって、前記他のセットの選択されたアンテナ位置の配置構成が予め選択されたアンテナ位置のセットの選択されたアンテナ位置の配置構成と異なるようにする、他のセットを選択する前記ステップと、
    他のセクション内の位置の他のセットを選択する前記ステップを、総アンテナ数に対する選択がなされるまで繰り返すステップであって、前記他のセットを選択する前記ステップは、前記他のセクション内で連続して選択されない位置が所定位置数を超えないように行われる、繰り返す前記ステップと、
    前記回路パッケージを製造するために、前記選択された位置にアンテナ素子を形成するステップと、
    を含む、方法。
  2. 選択された前記アンテナ位置のセットのそれぞれは同じ数(N個)の選択された位置を有し、前記セクションのセットの各セクションは同じ数(M個)の選択可能な位置を有し、前記所定位置数は
    Figure 2014531801
    個である、請求項1に記載の方法。
  3. 前記セクションのセットは選択可能なアンテナ位置のマトリックスを形成するセクションの積み重ねられた行であり、前記他のセットを選択する前記ステップは、連続して選択されない位置が前記マトリックスの任意の行または列の前記所定位置数を超えないように行われる、請求項2に記載の方法。
  4. 前記予め選択されたアンテナ位置のセットは、直前の選択するステップで選択されたアンテナ位置のセットである、請求項1に記載の方法。
  5. 前記所定位置数は、前記アンテナ位置の他のセットを選択する前記ステップの少なくとも2つに対して異なっている、請求項1に記載の方法。
  6. アンテナ位置の他のセットを選択する前記ステップの少なくとも1つに対して、前記他のセットの選択されたアンテナ位置の前記配置構成は、前記予め選択されたアンテナ位置のセットの選択されたアンテナ位置の前記配置構成とは1アンテナ位置だけ異なる、請求項1に記載の方法。
  7. 回路パッケージを形成するためのシステムであって、
    前記回路パッケージ用の回路レイアウトを記憶するように構成される記憶媒体と、
    前記回路レイアウトのセクションのセットのうちの第1のセクション内のアンテナ位置の第1のセットを選択し、前記回路レイアウトの他のセクション内のアンテナ位置の他のセットを選択して、前記他のセットの選択されたアンテナ位置の配置構成が予め選択されたアンテナ位置のセットの選択されたアンテナ位置の配置構成と異なるようにするように、および、総アンテナ数に対する選択がなされるまで位置の他のセットの前記選択を繰り返すように構成される計算モジュールであって、前記他のセットの前記選択は、前記回路レイアウトのいずれの部分においても連続して選択されない位置が所定位置数を超えないように行われる、前記計算モジュールと、
    を含む、システム。
  8. 前記選択されたアンテナ位置のセットのそれぞれは同じ数(N個)の選択された位置を有し、前記セクションのセットのうちの各セクションは同じ数(M個)の選択可能な位置を有し、前記所定位置数は
    Figure 2014531801
    個である、請求項7に記載のシステム。
  9. 前記計算モジュールは、前記選択された位置におけるアンテナ素子の形成を指示して、前記回路パッケージを製造するようにさらに構成される、請求項8に記載のシステム。
  10. 前記予め選択されたアンテナ位置のセットは、直前の選択の際に選択されたアンテナ位置のセットである、請求項7に記載のシステム。
  11. 前記所定位置数は、前記アンテナ位置の他のセットの前記選択のうちの少なくとも2つに対して異なっている、請求項7に記載のシステム。
  12. 前記アンテナ位置の他のセットの前記選択の少なくとも1つに対して、前記他のセットの選択されたアンテナ位置の前記配置構成は、前記予め選択されたアンテナ位置のセットの選択されたアンテナ位置の配置構成とは1アンテナ位置だけ異なる、請求項7に記載のシステム。
  13. 回路パッケージを形成するためのコンピュータ可読プログラムを含むコンピュータ可読記憶媒体であって、前記コンピュータ可読プログラムは、コンピュータ上で実行されると、
    前記回路パッケージ用の回路レイアウトのいくつか(M個)のセクションのうちの第1のセクション内のいくつか(N個)のアンテナ位置の第1のセットを選択するステップであって、前記回路レイアウトの前記セクションのそれぞれは、M個の選択可能なアンテナ位置から成る、第1のセットを選択する前記ステップと、
    前記回路レイアウトの前記M個のセクションのうちの他のセクション内のN個のアンテナ位置の他のセットを選択するステップであって、前記他のセットの選択されたアンテナ位置の配置構成が予め選択されたアンテナ位置のセットの選択されたアンテナ位置の配置構成と異なるようにする、他のセットを選択する前記ステップと、
    位置の他のセットを選択する前記ステップを、総アンテナ数に対する選択がなされるまで繰り返すステップであって、前記他のセットを選択する前記ステップは、前記回路レイアウトのいずれの部分においても連続して選択されない位置が
    Figure 2014531801
    個の位置を超えないように行われる、繰り返す前記ステップと、を前記コンピュータに実行させる、コンピュータ可読記憶媒体。
  14. 通信信号を処理するように構成される集積回路と、
    前記回路に結合されるアンテナ素子のセットであって、前記アンテナ素子のセットは複数の位置のセクションから成る回路レイアウト上に配置され、前記回路レイアウトの少なくとも1つのセクションは前記回路レイアウトの少なくとも他のセクションのアンテナの配置構成と異なるアンテナの配置構成から成り、連続して使用されない位置は前記セクションのいずれにおいても所定位置数を超えない、前記アンテナ素子のセットと、
    を含む、回路デバイス。
  15. 前記セクションのそれぞれは同じ数(N個)のアンテナから成り、前記複数のセクションのうちの各セクションは同じ総数(M個)の位置を有し、前記所定位置数は
    Figure 2014531801
    個である、請求項14に記載の回路デバイス。
  16. 前記複数のセクションは位置のマトリックスを形成するセクションの積み重ねられた行であり、前記マトリックスの任意の行または列の連続して使用されない位置は前記所定位置数を超えない、請求項15に記載の回路デバイス。
  17. 前記回路レイアウトの前記少なくとも他のセクションは前記回路レイアウトの前記少なくとも1つのセクションに隣接する、請求項14に記載の回路デバイス。
  18. 前記所定位置数は前記セクションの少なくとも2つに対して異なる、請求項14に記載の回路デバイス。
  19. 前記集積回路および前記アンテナ素子のセットは回路パッケージを形成し、前記回路デバイスは複数の前記パッケージを含み、前記パッケージのうちの既定のパッケージそれぞれが前記既定のパッケージに隣接するどのパッケージとも異なって方向付けされる、請求項14に記載の回路デバイス。
  20. 回路パッケージのうちの既定のパッケージそれぞれが前記既定のパッケージに隣接する少なくとも1つのパッケージと異なって方向付けされるように組み立てられる複数の回路パッケージであって、前記パッケージのそれぞれは、
    複数の位置のセクションから成る回路レイアウト上で配置されるアンテナ素子のセットであって、前記回路レイアウトの少なくとも1つのセクションは前記回路レイアウトの少なくとも他のセクションのアンテナの配置構成と異なるアンテナの配置構成から成り、連続して使用されない位置は前記セクションのいずれにおいても所定位置数を超えない、前記アンテナ素子のセットと、
    前記アンテナ素子のセットに結合され、前記アンテナ素子のセットにおけるアンテナ素子から送信するための信号、または、前記アンテナ素子のセットにおけるアンテナ素子から受信される信号のうちの少なくとも一方を処理するように構成される集積回路と、
    を含む、前記複数の回路パッケージを含む、トランシーバ装置。
  21. 前記セクションのそれぞれは同じ数(N個)のアンテナから成り、前記複数のセクションの各セクションは同じ数(M個)の位置を有し、前記所定位置数は
    Figure 2014531801
    個である、請求項20に記載のトランシーバ装置。
  22. 前記複数のセクションは位置のマトリックスを形成するセクションの積み重ねられた行であり、前記マトリックスの任意の行または列の連続して使用されない位置は前記マトリックスの任意の行または列の前記所定位置数を超えない、請求項21に記載のトランシーバ装置。
  23. 前記回路レイアウトの前記少なくとも1つの他のセクションは前記回路レイアウトの前記少なくとも1つのセクションに隣接する、請求項20に記載のトランシーバ装置。
  24. 前記所定位置数は前記セクションの少なくとも2つに対して異なる、請求項20に記載のトランシーバ装置。
  25. 前記既定のパッケージのそれぞれは前記既定のパッケージに隣接するいずれのパッケージに対しても90度回転させる、請求項20に記載のトランシーバ装置。
JP2014529091A 2011-09-16 2012-06-21 回路パッケージを製造するための方法、回路パッケージを形成するためのシステム、回路パッケージを形成するためのコンピュータ可読プログラムを含むコンピュータ可読記憶媒体、回路デバイスおよびトランシーバ装置(フェーズド・アレイ・トランシーバ) Active JP5858550B2 (ja)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US201161535759P 2011-09-16 2011-09-16
US61/535,759 2011-09-16
US13/371,924 2012-02-13
US13/371,924 US9203159B2 (en) 2011-09-16 2012-02-13 Phased-array transceiver
PCT/IB2012/053142 WO2013038276A1 (en) 2011-09-16 2012-06-21 Phased-array transceiver

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2015190915A Division JP6176635B2 (ja) 2011-09-16 2015-09-29 回路パッケージを製造するための方法、回路パッケージを形成するためのシステム、回路パッケージを形成するためのコンピュータ可読プログラムを含むコンピュータ可読記憶媒体、回路デバイスおよびトランシーバ装置(フェーズド・アレイ・トランシーバ)

Publications (2)

Publication Number Publication Date
JP2014531801A true JP2014531801A (ja) 2014-11-27
JP5858550B2 JP5858550B2 (ja) 2016-02-10

Family

ID=47880174

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2014529091A Active JP5858550B2 (ja) 2011-09-16 2012-06-21 回路パッケージを製造するための方法、回路パッケージを形成するためのシステム、回路パッケージを形成するためのコンピュータ可読プログラムを含むコンピュータ可読記憶媒体、回路デバイスおよびトランシーバ装置(フェーズド・アレイ・トランシーバ)
JP2015190915A Active JP6176635B2 (ja) 2011-09-16 2015-09-29 回路パッケージを製造するための方法、回路パッケージを形成するためのシステム、回路パッケージを形成するためのコンピュータ可読プログラムを含むコンピュータ可読記憶媒体、回路デバイスおよびトランシーバ装置(フェーズド・アレイ・トランシーバ)

Family Applications After (1)

Application Number Title Priority Date Filing Date
JP2015190915A Active JP6176635B2 (ja) 2011-09-16 2015-09-29 回路パッケージを製造するための方法、回路パッケージを形成するためのシステム、回路パッケージを形成するためのコンピュータ可読プログラムを含むコンピュータ可読記憶媒体、回路デバイスおよびトランシーバ装置(フェーズド・アレイ・トランシーバ)

Country Status (6)

Country Link
US (2) US9203159B2 (ja)
JP (2) JP5858550B2 (ja)
CN (1) CN103797640B (ja)
DE (1) DE112012003358T5 (ja)
GB (1) GB2509414A (ja)
WO (1) WO2013038276A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2021514571A (ja) * 2018-02-21 2021-06-10 インターナショナル・ビジネス・マシーンズ・コーポレーションInternational Business Machines Corporation 拡張可能フェーズド・アレイ・パッケージを実現する装置および方法
JP7512410B2 (ja) 2020-04-02 2024-07-08 テレフオンアクチーボラゲット エルエム エリクソン(パブル) アンテナアレイのグループ化

Families Citing this family (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9203159B2 (en) 2011-09-16 2015-12-01 International Business Machines Corporation Phased-array transceiver
US9191057B2 (en) * 2012-12-28 2015-11-17 International Business Machines Corporation Scalable polarimetric phased array transceiver
US10756445B2 (en) * 2014-12-12 2020-08-25 The Boeing Company Switchable transmit and receive phased array antenna with high power and compact size
US9882398B2 (en) * 2015-01-05 2018-01-30 Ossia Inc. Techniques for reducing human exposure to wireless energy in wireless power delivery environments
US9905921B2 (en) 2015-03-05 2018-02-27 Kymeta Corporation Antenna element placement for a cylindrical feed antenna
US9887455B2 (en) * 2015-03-05 2018-02-06 Kymeta Corporation Aperture segmentation of a cylindrical feed antenna
FR3039711B1 (fr) * 2015-07-28 2017-12-29 Commissariat Energie Atomique Cellule elementaire d'un reseau transmetteur pour une antenne reconfigurable.
WO2017078851A2 (en) * 2015-09-18 2017-05-11 Corman David W Laminar phased array
US10074900B2 (en) * 2016-02-08 2018-09-11 The Boeing Company Scalable planar packaging architecture for actively scanned phased array antenna system
US9948407B2 (en) * 2016-05-27 2018-04-17 Huawei Technologies Co., Ltd. Method and apparatus for beamforming calibration in point to multipoint communication systems
US9923712B2 (en) 2016-08-01 2018-03-20 Movandi Corporation Wireless receiver with axial ratio and cross-polarization calibration
US10291296B2 (en) 2016-09-02 2019-05-14 Movandi Corporation Transceiver for multi-beam and relay with 5G application
US10199717B2 (en) 2016-11-18 2019-02-05 Movandi Corporation Phased array antenna panel having reduced passive loss of received signals
US9985733B1 (en) * 2016-11-22 2018-05-29 Keysight Technologies, Inc. System and method for performing over-the-air (OTA) testing of a device under test (DUT) having an integrated transmitter-antenna assembly
DE102017200273A1 (de) * 2017-01-10 2018-07-12 Audi Ag Radaranordnung für ein Kraftfahrzeug und Kraftfahrzeug
US10484078B2 (en) 2017-07-11 2019-11-19 Movandi Corporation Reconfigurable and modular active repeater device
US10063303B1 (en) * 2017-09-18 2018-08-28 Integrated Device Technology, Inc. Fast memory access control for phase and gain
CN110098492B (zh) * 2018-01-27 2020-07-24 成都华为技术有限公司 一种双极化天线、射频前端装置和通信设备
US10826194B2 (en) 2018-02-21 2020-11-03 International Business Machines Corporation Scalable phased array package
CA3096672A1 (en) * 2018-04-10 2019-10-17 Starry, Inc. Star topology fixed wireless access network with lower frequency failover
US11189905B2 (en) * 2018-04-13 2021-11-30 International Business Machines Corporation Integrated antenna array packaging structures and methods
DE102019107258A1 (de) 2018-05-24 2019-11-28 Samsung Electronics Co., Ltd. Phased-array-antennenmodul und kommunikationsvorrichtung mit demselben
US11108155B2 (en) * 2018-07-16 2021-08-31 Apple Inc. Electronic devices having distributed millimeter wave antennas
US11528068B2 (en) 2018-07-30 2022-12-13 Innophase, Inc. System and method for massive MIMO communication
WO2020093005A1 (en) * 2018-11-01 2020-05-07 Innophase, Inc. Reconfigurable phase array
JP7156518B2 (ja) * 2019-05-31 2022-10-19 株式会社村田製作所 サブアレイアンテナ、アレイアンテナ、アンテナモジュール、および通信装置
WO2022093996A1 (en) * 2020-10-27 2022-05-05 Mixcomm, Inc. Methods and apparatus for implementing antenna assemblies and/or combining antenna assemblies to form arrays
US11710902B2 (en) 2021-02-09 2023-07-25 International Business Machines Corporation Dual-polarized magneto-electric antenna array

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4470878B2 (ja) * 2005-12-23 2010-06-02 三菱電機株式会社 受信装置
JP2010219588A (ja) * 2009-03-13 2010-09-30 Japan Radio Co Ltd アレーアンテナ

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4771294A (en) * 1986-09-10 1988-09-13 Harris Corporation Modular interface for monolithic millimeter wave antenna array
JP3907869B2 (ja) * 1999-07-02 2007-04-18 三菱電機株式会社 アレーアンテナの素子間引き方法及びアレーアンテナの素子間引きプログラムを記録した記録媒体
US7352056B2 (en) 2004-10-13 2008-04-01 Advanced Semiconductor Engineering, Inc. Semiconductor package structure with microstrip antennan
JP2006279604A (ja) * 2005-03-29 2006-10-12 Tdk Corp 弾性表面波装置
CN100418223C (zh) 2005-04-15 2008-09-10 诠欣股份有限公司 可整合微型天线的系统芯片
US7915909B2 (en) * 2007-12-18 2011-03-29 Sibeam, Inc. RF integrated circuit test methodology and system
JP2009171022A (ja) * 2008-01-11 2009-07-30 Japan Aerospace Exploration Agency フェーズドアレイアンテナ
US7696930B2 (en) * 2008-04-14 2010-04-13 International Business Machines Corporation Radio frequency (RF) integrated circuit (IC) packages with integrated aperture-coupled patch antenna(s) in ring and/or offset cavities
US8269671B2 (en) 2009-01-27 2012-09-18 International Business Machines Corporation Simple radio frequency integrated circuit (RFIC) packages with integrated antennas
US8278749B2 (en) 2009-01-30 2012-10-02 Infineon Technologies Ag Integrated antennas in wafer level package
WO2010120763A2 (en) * 2009-04-13 2010-10-21 Viasat, Inc. Dual-polarized, multi-band, full duplex, interleaved waveguide antenna aperture
US9203159B2 (en) 2011-09-16 2015-12-01 International Business Machines Corporation Phased-array transceiver

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4470878B2 (ja) * 2005-12-23 2010-06-02 三菱電機株式会社 受信装置
JP2010219588A (ja) * 2009-03-13 2010-09-30 Japan Radio Co Ltd アレーアンテナ

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2021514571A (ja) * 2018-02-21 2021-06-10 インターナショナル・ビジネス・マシーンズ・コーポレーションInternational Business Machines Corporation 拡張可能フェーズド・アレイ・パッケージを実現する装置および方法
JP7287971B2 (ja) 2018-02-21 2023-06-06 インターナショナル・ビジネス・マシーンズ・コーポレーション 拡張可能フェーズド・アレイ・パッケージを実現する装置および方法
JP7512410B2 (ja) 2020-04-02 2024-07-08 テレフオンアクチーボラゲット エルエム エリクソン(パブル) アンテナアレイのグループ化

Also Published As

Publication number Publication date
US9537224B2 (en) 2017-01-03
US20150288077A1 (en) 2015-10-08
CN103797640A (zh) 2014-05-14
DE112012003358T5 (de) 2014-04-30
JP5858550B2 (ja) 2016-02-10
US9203159B2 (en) 2015-12-01
CN103797640B (zh) 2015-09-09
US20130069831A1 (en) 2013-03-21
WO2013038276A1 (en) 2013-03-21
JP2016048915A (ja) 2016-04-07
JP6176635B2 (ja) 2017-08-09
GB2509414A (en) 2014-07-02
GB201403466D0 (en) 2014-04-16

Similar Documents

Publication Publication Date Title
JP6176635B2 (ja) 回路パッケージを製造するための方法、回路パッケージを形成するためのシステム、回路パッケージを形成するためのコンピュータ可読プログラムを含むコンピュータ可読記憶媒体、回路デバイスおよびトランシーバ装置(フェーズド・アレイ・トランシーバ)
Al‐Tarifi et al. Massive MIMO antenna system for 5G base stations with directive ports and switched beamsteering capabilities
US9748645B2 (en) Reconfigurable antenna with cluster of radiating pixelates
US20160359230A1 (en) Hierarchically Elaborated Phased-Array Antenna Modules and Faster Beam Steering Method of Operation By A Host Processor
Gu et al. W-band scalable phased arrays for imaging and communications
US9397740B2 (en) Modular antenna array with RF and baseband beamforming
CN108432088B (zh) 具有子阵列的相控阵天线
Gu et al. A compact 4-chip package with 64 embedded dual-polarization antennas for W-band phased-array transceivers
Aslan et al. Multiple beam synthesis of passively cooled 5G planar arrays using convex optimization
Rocca Large array thinning by means of deterministic binary sequences
KR101918138B1 (ko) 조정 가능한 스포트라이트 빔을 가진 셀룰러 어레이
US20200052771A1 (en) Methods and systems for digital beamforming
US10027028B2 (en) Hierarchically elaborated phased-array antenna modules and method of operation
Viganó et al. Sparse array antenna for Ku-band mobile terminals using 1 bit phase controls
Laue et al. A checkered network for implementing arbitrary overlapped feed networks
Prasad et al. mmWave multibeam phased array antenna for 5G applications
JP2019193181A (ja) 送受信機、及び、送受信機における位相の調整方法
US11923601B2 (en) Antenna module and electronic device using the same
Moghaddam Design of a compact multilayer circularly polarized phased array transmit antenna system for satellite applications
CN109273870A (zh) 一种宽频六波束阵列天线
EP2290744B1 (en) Closed shape beam forming network
JP2014239370A (ja) アンテナ装置
CN113016108B (zh) 天线模块和搭载有天线模块的通信装置
JP2024004787A (ja) 高周波装置用アンテナアレイ制御装置
Kaifas et al. DRA Overlapping Function Hardware Implementation Via Waveguide Beamformer

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20141024

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20141024

RD12 Notification of acceptance of power of sub attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7432

Effective date: 20141024

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20141024

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150106

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150327

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20150327

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20150612

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150929

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20150929

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20151007

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20151116

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20151117

RD14 Notification of resignation of power of sub attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7434

Effective date: 20151117

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20151211

R150 Certificate of patent or registration of utility model

Ref document number: 5858550

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150